一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

半导体器件及其制作方法与流程

2021-10-24 05:43:00 来源:中国专利 TAG:制作方法 半导体 实施 半导体器件


1.本发明实施例涉及半导体技术领域,特别是涉及一种半导体器件及其制作方法。


背景技术:

2.随着现代化信息技术发展对更高频率、更高功率的半导体电子器件的需求,现有的第一、第二代半导体材料已经无法满足需求。以氮化镓gan材料为代表的第三代半导体材料由于具备禁带宽度大,高击穿电场,以及较高的热导率,且耐腐蚀,抗辐射等特性而引起关注。gan材料可以通过极化效应形成很高的二维电子气浓度,这种异质结构在室温下能获得很高的电子迁移率,以及极高的峰值电子速度和饱和电子速度。这些优势使得algan/gan高电子迁移率晶体管hemt相比于gaas高电子迁移率晶体管在大功率、高效率、宽带宽、低噪声性能方面极具竞争优势。
3.由于对algan/gan hemt器件输出功率和效率要求的不断提升,algan/gan hemt器件常面临高压环境,高压的工作环境会导致器件由于栅漏之间存在电场尖峰而发生击穿。器件过早击穿仍然是algan/gan hemt器件进一步发展的瓶颈问题。
4.在相关技术中,器件工艺中普遍采用源极场板技术来提升器件击穿电压,虽然可以提高algan/gan hemt器件的输出功率和效率,但是当工作频率在30ghz及以上毫米波频段时,会由于金属场板的引入,会产生密勒(miller)负反馈电容,导致器件的栅源、栅漏寄生电容cgs和cgd显著提高,影响器件工作频率,并且降低器件增益。


技术实现要素:

5.以下是对本文详细描述的主题的概述。本概述并非是为了限制权利要求的保护范围。
6.本发明实施例提供了一种半导体器件及其制作方法,能够达到电场分散技术效果,减少栅漏反向漏电,减小电流崩塌,提高器件频率特性。
7.第一方面,本发明实施例提供了一种半导体器件,包括:
8.外延基片,所述外延基片包括势垒层,所述势垒层上表面设有源电极、漏电极和栅电极;
9.复合钝化层,包括第一钝化层和第二钝化层,所述第二钝化层位于所述第一钝化层的上层,所述复合钝化层设置于所述源电极和所述漏电极之间,所述栅电极设置于所述复合钝化层,所述第一钝化层含有负离子,在所述栅电极和所述漏电极之间的所述第一钝化层设置有至少一个开孔,以形成负离子孤岛阵列。
10.第二方面,本发明实施例提供了一种电子设备,包括有如上第一方面所述的半导体器件。
11.第三方面,本发明实施例提供了一种半导体器件制作方法,包括:
12.在外延基片的势垒层上制作源电极和漏电极;
13.在所述势垒层上生长第一钝化层,其中,所述第一钝化层含有负离子;
14.在所述第一钝化层刻蚀开孔,形成负离子孤岛阵列;
15.在所述第一钝化层上生长第二钝化层,形成复合钝化层;
16.在所述复合钝化层制作栅电极。
17.本发明实施例包括:半导体器件及其制作方法,半导体器件包括外延基片和复合钝化层,其中,外延基片包括势垒层,势垒层上表面设有源电极、漏电极和栅电极;复合钝化层包括第一钝化层和第二钝化层,第二钝化层位于第一钝化层的上层,复合钝化层设置于源电极和漏电极之间,栅电极设置于复合钝化层,第一钝化层含有负离子,在栅电极和漏电极之间的第一钝化层设置有至少一个开孔,以形成负离子孤岛阵列。基于此,半导体器件能够达到电场分散技术效果,减少栅漏反向漏电,减小电流崩塌,提高器件频率特性。相对于现有技术,本发明采用复合钝化层,下层为带电荷的第一钝化层,上层为第二钝化层。在沉积第一钝化层时直接加入负离子,然后在栅电极和漏电极之间的第一钝化层选区开孔,形成负离子钝化孤岛,每个孤岛都是负电中心,都能平坦电场,达到类浮空场板技术效果,可提高器件工作电压。此外,由于未引入场板结构,避免密勒负反馈电容的产生,提升了器件的频率特性和增益,从而可以保证器件在毫米波频段高压下应用。
18.本发明的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。
附图说明
19.附图用来提供对本发明技术方案的进一步理解,并且构成说明书的一部分,与本发明的实施例一起用于解释本发明的技术方案,并不构成对本发明技术方案的限制。
20.图1为本发明一个实施例提供的一种半导体器件的结构示意图;
21.图2为本发明一个实施例提供的一种半导体制作方法流程图;
22.图3为本发明一个实施例提供的制作欧姆电极结构示意图;
23.图4是本发明一个实施例提供的第一层钝化层沉积结构示意图;
24.图5为本发明一个实施例提供的孤岛刻蚀结构示意图;
25.图6为本发明一个实施例提供的第二层钝化层沉积结构示意图;
26.图7是本发明一个实施例提供的栅槽刻蚀结构示意图;
27.图8是本发明一个实施例提供的制作栅电极结构示意图;
28.图9是本发明一个实施例提供的台面隔离刻蚀结构示意图。
具体实施方式
29.为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本发明进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本发明,并不用于限定本发明。
30.应了解,在本发明实施例的描述中,多个(或多项)的含义是两个以上,大于、小于、超过等理解为不包括本数,以上、以下、以内等理解为包括本数。如果有描述到“第一”、“第二”等只是用于区分技术特征为目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量或者隐含指明所指示的技术特征的先后关系。
31.随着现代化信息技术发展对更高频率、更高功率的半导体电子器件的需求,现有的第一、第二代半导体材料已经无法满足需求。以氮化镓gan材料为代表的第三代半导体材料由于具备禁带宽度大,高击穿电场,以及较高的热导率,且耐腐蚀,抗辐射等特性而引起关注。gan材料可以通过极化效应形成很高的二维电子气浓度,这种异质结构在室温下能获得很高的电子迁移率,以及极高的峰值电子速度和饱和电子速度。这些优势使得algan/gan高电子迁移率晶体管hemt相比于gaas高电子迁移率晶体管在大功率、高效率、宽带宽、低噪声性能方面极具竞争优势。
32.由于对algan/gan hemt器件输出功率和效率要求的不断提升,algan/gan hemt器件常面临高压环境,高压的工作环境会导致器件由于栅漏之间存在电场尖峰而发生击穿。器件过早击穿仍然是algan/gan hemt器件进一步发展的瓶颈问题。
33.在相关技术中,器件工艺中普遍采用源极场板技术来提升器件击穿电压,虽然可以提高algan/gan hemt器件的输出功率和效率,但是当工作频率在30ghz及以上毫米波频段时,会由于金属场板的引入,会产生密勒负反馈电容,导致器件的栅源、栅漏寄生电容cgs和cgd显著提高,影响器件工作频率,并且降低器件增益。
34.针对现有技术中存在上述的问题,本发明实施例提供了一种半导体器件及其制作方法,半导体器件包括外延基片和复合钝化层,其中,外延基片包括势垒层,势垒层上表面设有源电极、漏电极和栅电极;复合钝化层包括第一钝化层和第二钝化层,第二钝化层位于第一钝化层的上层,复合钝化层设置于源电极和漏电极之间,栅电极设置于复合钝化层,第一钝化层含有负离子,在栅电极和漏电极之间的第一钝化层设置有至少一个开孔,以形成负离子孤岛阵列。基于此,半导体器件能够达到电场分散技术效果,减少栅漏反向漏电,减小电流崩塌,提高器件频率特性。相对于现有技术,本发明采用复合钝化层,下层为带电荷的第一钝化层,上层为第二钝化层。在沉积第一钝化层时直接加入负离子,然后在栅电极和漏电极之间的第一钝化层选区开孔,形成负离子钝化孤岛,每个孤岛都是负电中心,都能平坦电场,达到类浮空场板技术效果,可提高器件工作电压。此外,由于未引入场板结构,避免密勒负反馈电容的产生,提升了器件的频率特性和增益,从而可以保证器件在毫米波频段高压下应用。
35.如图1所示,图1是本发明一个实施例提供的一种半导体器件的结构示意图。半导体器件包括外延基片和复合钝化层,其中,外延基片包括势垒层110,势垒层110上表面设有源电极210、漏电极220和栅电极230;复合钝化层包括第一钝化层240和第二钝化层250,第二钝化层250位于第一钝化层240的上层,复合钝化层设置于源电极210和漏电极220之间,栅电极230设置于复合钝化层,第一钝化层240含有负离子,在栅电极230和漏电极220之间的第一钝化层240设置有至少一个开孔260,以形成负离子孤岛阵列。其中,第一钝化层240可以是带电荷的氮化硅sin钝化层,也可以是带电荷的氧化铝al2o3钝化层,还可以是带电荷的氧化硅sio2钝化层。而第二钝化层250可以是氮化硅sin钝化层,也可以是氧化铝al2o3钝化层,还可以是氧化硅sio2钝化层。通过在栅电极230与漏电极220之间的第一钝化层240选区刻蚀出至少一个开孔260,以形成负离子钝化孤岛阵列。基于此,一方面,采用无场板电场分散,在沉积介质层时直接加入负离子,然后在栅电极230和漏电极220之间的第一钝化层240选区开孔260,形成负离子钝化孤岛,达到类浮空场板技术效果。可以在不引入场板结构的密勒负反馈电容的同时有效避免栅漏之间产生电场尖峰,器件不会发生过早击穿,从而
可以保证器件在毫米波应用场景下的高电压工作。另一方面,为了保证表面钝化效果,在第一钝化层240栅漏选区开孔260后进行第二次钝化沉积,即第二钝化层250的沉积,来保证射频电流崩塌的抑制效果。需要说明的是,负离子可以为氯离子cl

或者氟离子f


36.可以理解的是,外延基片自下而上包括衬底150、成核层140、缓冲层130、沟道层120和势垒层110。对于势垒层110,势垒层110种类可以为铝镓氮algan或者铝铟氮alinn。
37.可以理解的是,第一钝化层240的生长厚度为60nm至200nm,在第一钝化层240蚀刻开孔260的刻蚀深度为60nm至200nm,而第二钝化层250的生长厚度为100nm至200nm。
38.基于此,半导体器件能够达到电场分散技术效果,减少栅漏反向漏电,减小电流崩塌,提高器件频率特性。相对于现有技术,本发明采用复合钝化层,下层为带电荷的第一钝化层240,上层为第二钝化层250。在沉积第一钝化层240时直接加入负离子,然后在栅电极230和漏电极220之间的第一钝化层240选区开孔260,形成负离子钝化孤岛,每个孤岛都是负电中心,都能平坦电场,达到类浮空场板技术效果,可提高器件工作电压。此外,由于未引入场板结构,避免密勒负反馈电容的产生,提升了器件的频率特性和增益,从而可以保证器件在毫米波频段高压下应用。
39.本发明实施例还提供了一种电子设备,该电子设备包括有上述的半导体器件。
40.在一实施例中,由于电子设备采用了上述的半导体器件,因此,本电子设备能够取得与上述半导体器件同样的技术效果。本电子设备中的半导体器件采用复合钝化层,下层为带电荷的第一钝化层240,上层为第二钝化层250。在沉积第一钝化层240时直接加入负离子,然后在栅电极230和漏电极220之间的第一钝化层240选区开孔260,形成负离子钝化孤岛,每个孤岛都是负电中心,都能平坦电场,达到类浮空场板技术效果,可提高器件工作电压。此外,由于未引入场板结构,避免密勒负反馈电容的产生,提升了器件的频率特性和增益,从而可以保证器件在毫米波频段高压下应用。
41.如图2所示,本发明实施例还提供了一种半导体制作方法,该制作方法包括但不限于如下步骤:
42.步骤201,在外延基片的势垒层上制作源电极和漏电极;
43.步骤202,在势垒层上生长第一钝化层,其中,第一钝化层含有负离子;
44.步骤203,在第一钝化层刻蚀开孔,形成负离子孤岛阵列;
45.步骤204,在第一钝化层上生长第二钝化层,形成复合钝化层;
46.步骤205,在源电极和开孔之间的复合钝化层制作栅电极。
47.制作时,在外延基片的势垒层110上制作源电极210和漏电极220,在势垒层110上生长第一钝化层240,其中,第一钝化层240含有负离子,在第一钝化层240刻蚀开孔260,形成负离子孤岛阵列,在第一钝化层240上生长第二钝化层250,形成复合钝化层,在源电极210和开孔260之间的复合钝化层制作栅电极230,实现互连即可完成半导体的制作。通过上述方法制作出来的半导体器件,采用复合钝化层,下层为带电荷的第一钝化层240,上层为第二钝化层250。可以在沉积第一钝化层240时直接加入负离子,然后在栅电极230和漏电极220之间的第一钝化层240选区开孔260,形成负离子钝化孤岛,每个孤岛都是负电中心,都能平坦电场,达到类浮空场板技术效果,可提高器件工作电压。此外,由于未引入场板结构,避免密勒负反馈电容的产生,提升了器件的频率特性和增益,从而可以保证器件在毫米波频段高压下应用。
48.可以理解的是,第一钝化层240可以是带电荷的氮化硅sin钝化层,也可以是带电荷的氧化铝al2o3钝化层,还可以是带电荷的氧化硅sio2钝化层。而第二钝化层250可以是氮化硅sin钝化层,也可以是氧化铝al2o3钝化层,还可以是氧化硅sio2钝化层。并通过在栅电极230与漏电极220之间的第一钝化层240选区刻蚀出至少一个开孔260,以形成负离子钝化孤岛阵列。基于此,一方面,采用无场板电场分散,在沉积介质层时直接加入负离子,然后在栅漏之间的第一钝化层240选区开孔260,形成负离子钝化孤岛,达到类浮空场板技术效果。可以在不引入场板结构的密勒负反馈电容的同时有效避免栅漏之间产生电场尖峰,器件不会发生过早击穿,从而可以保证器件在毫米波应用场景下的高电压工作。另一方面,为了保证表面钝化效果,在第一钝化层240栅漏选区开孔260后进行第二次钝化沉积,即第二钝化层250的沉积,来保证射频电流崩塌的抑制效果。需要说明的是,负离子可以为氯离子cl

或者氟离子f


49.可以理解的是,外延基片自下而上包括衬底150、成核层140、缓冲层130、沟道层120和势垒层110。对于势垒层110,势垒层110种类可以为铝镓氮algan或者铝铟氮alinn。
50.可以理解的是,第一钝化层240的生长厚度为60nm至200nm,在第一钝化层240蚀刻开孔260的刻蚀深度为60nm至200nm,而第二钝化层250的生长厚度为100nm至200nm。
51.可以理解的是,如图3所示,在步骤201可以包括但不限于如下步骤:
52.在势垒层110上涂抹光刻胶并光刻出源电极210区域和漏电极220区域;
53.采用磁控溅射或电子束蒸发工艺,在源电极210区域和漏电极220区域淀积欧姆金属,并采用快速热退火工艺进行退火处理,形成欧姆接触。
54.可以理解的是,如图4所示,在步骤202可以包括但不限于如下步骤:
55.在势垒层110利用超声波喷雾热解沉积含有负离子的第一钝化层240。
56.可以理解的是,如图5所示,在步骤203可以包括但不限于如下步骤:
57.采用电子束光刻在第一钝化层240上图形化曝光;
58.利用电感耦合等离子体icp工艺对第一钝化层240进行选区刻蚀,形成负离子钝化孤岛阵列。
59.可以理解的是,如图6所示,在步骤204可以包括但不限于如下步骤:
60.在第一钝化层240上采用pecvd(plasma enhanced chemical vapor deposition,等离子体增强化学气相淀积)或者pealdplasma enhanced atomic layer deposition,等离子增强原子层沉积)工艺淀积第二钝化层250,形成复合钝化层。
61.可以理解的是,如图7和图8所示,在步骤205可以包括但不限于如下步骤:
62.在源电极210和开孔260之间的复合钝化层上涂抹光刻胶并光刻出栅电极230区域,利用icp(电感耦合等离子体,inductively coupled plasma)干法刻蚀工艺去除栅电极230区域对应的复合钝化层,形成栅槽;
63.采用电子束蒸发工艺在栅槽上方淀积栅极金属,经过金属剥离,形成栅电极230。
64.可以理解的是,在步骤201之前还可以包括但不限于如下步骤:
65.对外延基片进行清洗。
66.可以理解的是,如图9所示,在步骤201之前还可以包括但不限于如下步骤:
67.在外延基片刻蚀隔离区域,利用icp工艺刻蚀隔离区域至缓冲层,以形成台面隔离。
68.以下结合附图和具体实施例进一步介绍本发明提供的半导体制作方法。
69.参照图3至图9所示,以下实施例以低频率损耗gan基微波功率器件制作方法为例,具体步骤如下:
70.1)对含有衬底150、成核层140、缓冲层130、沟道层120和势垒层110的外延基片进行清洗;
71.2)采用icp设备,刻蚀台面至缓冲层,实现台面隔离;
72.3)在势垒层110上涂抹光刻胶并光刻出源电极210和漏电极220图形;
73.4)采用磁控溅射sputter或电子束蒸发工艺,在源漏电极220图形区淀积欧姆金属,并在快速热退火炉中进行退火处理,形成欧姆接触;
74.5)在势垒层110上利用超声波喷雾热解沉积(uspd)含有cl

负离子的sin(al2o3/sio2)薄膜。
75.6)采用电子束光刻在栅漏区域之间的sin钝化层上图形化曝光,并使用icp设备对sin钝化层进行选区刻蚀,形成负离子钝化孤岛阵列;
76.7)在带电sin钝化层上采用pecvd或peald工艺淀积sin薄膜,产生复合钝化层;
77.8)在复合钝化层上涂抹光刻胶并光刻出栅电极230图形,利用icp设备干法刻蚀去除栅下方的钝化层,产生栅槽;
78.9)采用电子束蒸发在栅槽上方淀积栅极金属,进行金属剥离形成栅电极230;
79.10)完成互联,完成器件制备。
80.基于此,通过采用复合钝化层,下层为带电荷的sin钝化层,上层为不带电荷的sin钝化层。在沉积下层带电荷的sin钝化层时直接加入负离子,然后在栅电极230和漏电极220之间的带电荷的sin钝化层选区开孔260,形成负离子钝化孤岛,每个孤岛都是负电中心,都能平坦电场,达到类浮空场板技术效果,可提高器件工作电压。此外,由于未引入场板结构,避免密勒负反馈电容的产生,提升了器件的频率特性和增益,从而可以保证器件在毫米波频段高压下应用。
81.以上是对本发明的较佳实施进行了具体说明,但本发明并不局限于上述实施方式,熟悉本领域的技术人员在不违背本发明精神的共享条件下还可作出种种等同的变形或替换,这些等同的变形或替换均包括在本发明权利要求所限定的范围内。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献

  • 日榜
  • 周榜
  • 月榜