一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

写入中间同步码滤波的制作方法

2021-10-08 18:48:00 来源:中国专利 TAG:存储器 半导体 装置


1.本技术案涉及半导体存储器装置。


背景技术:

2.本部分旨在向读者介绍可能与下文描述和/或要求保护的本技术的各个方面相关的本技术的各个方面。相信此论述有助于向读者提供背景信息以便于更好地理解本公开的各个方面。因此,应理解,应鉴于此来阅读这些陈述,而不是作为对现有技术的认可。
3.一般来说,计算系统包含处理电路,例如一或多个处理器或其它合适的组件;以及存储器装置,例如芯片或集成电路。一或多个存储器装置可在存储器模块上使用,例如双列直插式存储器模块(dimm),以存储处理电路可存取的数据。举例来说,基于到计算系统的用户输入,处理电路可请求存储器模块检索对应于来自其存储器装置的用户输入的数据。在一些例子中,检索到的数据可包含固件,或可由处理电路执行以实施操作的指令,和/或可包含将用作所述操作的输入的数据。另外,在一些情况下,从所述操作输出的数据可存储在存储器中,例如使得后续能够从所述存储器检索所述数据。
4.近年来,存储器装置已变得越来越复杂。随着这些存储器装置的复杂性增加,数据错误发生的可能性可增加。举例来说,当读取操作发生时,将所述操作从存储器装置驱动到cpu。当写入操作发生时,将所述操作从cpu驱动到存储器装置。当两个操作均不驱动时,用以为这些命令(例如数据选通(dqs)和dqs条(dqsf)信号)计时的时钟信号可为不确定的(例如在相同电压处或附近)。在此类不确定状态下,不可预测的中间同步码(interamble)可能被引入时钟信号(dqs和dqsf信号)中,这可能导致下游组件中的错误(例如过早和/或延迟的锁存)。举例来说,取决于系统,下游组件可不同地处理这些不确定状态,其中一些可能在一个或另一方向上偏置(例如一些朝向dqs高,且其它朝向dqs低)。即使一个计时循环对去往或来自存储器装置的数据锁存进行错误计时也能导致数据错误。因此,可需要用于去除这些中间同步码的机制。


技术实现要素:

5.本公开的一方面是针对一种装置,其包括:差分输入缓冲器,其经配置以提供用以通过所述装置来锁存写入命令数据的输入/输出(dqs)信号,所述dqs信号包括至少一个不确定中间同步码状态;以及中间同步码补偿电路系统,其经配置以:识别写入开始时间和写入结束时间;以及基于所述写入开始时间和所述写入结束时间来激活定时滤波器,其中所述定时滤波器导致避免将所述dqs信号的子集提供给所述装置的下游组件,其中所述dqs信号的所述子集包括在所述写入命令中的一或多者的前导码之前的信号、在所述一或多个写入命令的后同步码之后的信号,或这两者。
6.本公开的另一方面是针对一种电路系统实施的方法,其包括:识别写入命令开始时间和写入命令的写入结束时间;基于所述写入开始时间和所述写入结束时间来激活定时滤波器;以及在经门控输出中,致使至少一个不确定中间同步码状态从差分输入缓冲器的
输入/输出dqs信号滤除;以及致使所述经门控输出发射到ds产生器,其利用所述dqs信号的至少一部分来确定写入操作锁存时间,使得所述不确定中间同步码状态不影响所述所确定的写入操作锁存时间。
7.本公开的又一方面是针对一种中间同步码补偿电路,其包括:滤波电路系统,其经配置以在作用中时,滤除差分输入缓冲器的输入/输出dqs信号的若干部分,其中所述被滤除的部分不供应到下游组件,所述下游组件利用所述dqs信号来识别写入操作锁存时间;以及计数电路系统,其经配置以:识别写入命令的开始时间;确定与所述写入命令相关联的时钟循环的数目;对所述写入开始时间之后的时钟循环的所述数目进行计数,以识别所述写入命令的结束时间;以及基于所述写入命令的所述开始时间和所述结束时间来激活所述滤波电路系统,从而致使在经门控输出中,至少一个不确定中间同步码状态被从所述dqs信号滤除,使其不提供到所述下游组件。
附图说明
8.在阅读以下详细描述并且参考附图之后可更好地理解本公开的各个方面,在附图中:
9.图1是示出根据本公开的实施例的存储器装置的某些特征的简化框图;
10.图2是示出根据本公开的实施例的中间同步码补偿电路系统的效应的时序图;
11.图3是根据本公开的实施例的图2的中间同步码补偿电路系统的实施例的示意图;
12.图4是根据本公开的实施例的图3的中间同步码计数器电路系统的实施例的示意图;以及
13.图5到10是示出根据本公开的实施例的根据中间同步码补偿电路系统触发的写入操作的时序模拟图。
具体实施方式
14.下文将描述一或多个特定实施例。为了提供这些实施例的简明描述,在说明书中并未描述实际实现方式的所有特征。应了解,在任何此类实际实施方案的展开中,如在任何工程或设计项目中一样,必须制定许多实施方案特定的决策以实现研发者的具体目标,例如服从系统相关的和商业相关的约束,所述约束可以从一个实施方案到另一个实施方案变化。此外,应了解,此类开发工作可能是复杂且耗时的,然而对于受益于本公开的所属领域的技术人员来说,这些都是设计、构造及制造中的常规任务。
15.本公开的实施例大体上涉及半导体存储器装置的领域。更具体地说,本公开的实施例涉及半导体存储器装置的中间同步码补偿电路,以将可能的不确定信号从用以将写入命令锁存在存储器装置中的输入/输出信号(dqs信号)去除。举例来说,其中dqs信号和dqsf信号的电压可导致存储器装置的dqs信号中的中间同步码的写入命令之间的dqs和dqs条(dqsf)的不确定状态,当中间同步码存在时,可导致数据的过早或滞后锁存。举例来说,一些下游逻辑可在这些中间同步码期间偏置dqs高,且其它组件可在这些中间同步码期间偏置dqs低。一种补偿dqs信号中的这些中间同步码的方式是使用主动将这些中间同步码从dqs和dqsf信号滤除(例如基于所确定的写入命令开始和结束时间)的补偿电路(例如定时滤波器)。这在下文详细描述。
16.使用存储器装置的中间同步码补偿电路系统来执行中间同步码滤波,例如以减少正发送到存储器系统的下游组件的中间同步码信号,可为有用的。实际上dqs和dqsf信号中的中间同步码可导致不确定状态,不确定状态可导致存储器装置的不可预测的结果(例如过早和/或延迟的锁存)。举例来说,可存在存储器装置不在接收dqs信号(例如稳定状态或停用状态),且因此处于闲置周期的持续时间。在此闲置周期期间,dqs和dqsf信号可处于不可预测/不确定状态(例如dqs和dqsf可具有收敛电压)。取决于接收这些信号的组件,不同动作可发生。举例来说,一些组件可使不确定信号朝高偏置,这可导致存储器装置的非既定锁存。
17.为了减少这些非既定动作,其可导致存储器装置的讹用,可使用中间同步码补偿电路来滤除中间同步码使其无法到达下游组件。一旦启用,补偿电路可实施dqs和/或dqsf信号的滤波,持续特定数目的时钟循环,使得这些信号不会到达下游组件。如可了解,其中滤波器激活的时钟循环可为存在不确定状态时的时钟循环,从而确保中间同步码信号不提供到下游组件。这可有助于确保存储器装置的恰当起作用,而不会归因于所述中间同步码而出现不合期望的副作用。
18.现在转而参考各图,图1是示出存储器装置10的某些特性的简化框图。具体来说,图1的框图是示出存储器装置10的某些功能性的功能框图。根据一个实施例,存储器装置10可为第五代双数据速率同步动态随机存取存储器(ddr5 sdram)装置。与先前各代ddr sdram相比,ddr5 sdram的各种特征允许降低的功耗、更多的带宽,以及更多的存储容量。
19.存储器装置10可包含若干存储器存储体12。存储器存储体12可以是例如ddr5sdram存储器存储体。存储器存储体12可设置在布置于双列直插式存储器模块(dimms)上的一或多个芯片(例如,sdram芯片)上。如将了解,每个dimm可包含多个sdram存储器芯片(例如,x8或x16存储器芯片)。每一sdram存储器芯片可包含一或多个存储器存储体12。存储器装置10表示具有若干个存储器存储体12的单个存储器芯片(例如,sdram芯片)的一部分。对于ddr5,存储器存储体12可进一步被布置成形成存储体组。举例来说,对于8千兆位(gb)ddr5 sdram,存储器芯片可包含16个存储器存储体12,布置成8个存储体组,每一存储体组包含2个存储器存储体。对于16gb ddr5 sdram,存储器芯片可例如包含32个存储器存储体12,布置成8个存储体组,每一存储体组包含4个存储器存储体。取决于整个系统的应用和设计,可利用存储器装置10上的存储器存储体12的各种其它配置、组织和大小。
20.存储器装置10可包含命令接口14,其接收来自外部装置(未图示)(例如处理器或控制器)的信号16,并将信号16提供给存储器装置10的其它部分。存储器装置10还可包含输入/输出(i/o)接口18,其经配置以与外部装置交换(例如接收和发射)信号。外部装置(例如处理器或控制器)可经由命令接口14将各种信号16提供给存储器装置10,以促进将写入到存储器装置10或从所述存储器装置读取的数据的发射和接收。
21.如将了解,命令接口14可包含若干个电路,例如时钟输入电路20和命令地址输入电路22,例如以确保对信号16的恰当处置。命令接口14可从外部装置接收一或多个时钟信号。一般来说,双数据速率(ddr)存储器利用系统时钟信号的差分对,在本文中被称为真时钟信号(clk_t)和互补时钟信号(clk_c)。ddr的正时钟边缘指代上升真时钟信号clk_t与下降互补时钟信号clk_c交叉的点,而负时钟边缘指示下降真时钟信号clk_t的转变以及互补时钟信号clk_c的上升。命令(例如读取命令、写入命令、刷新命令)通常在时钟信号的正沿
上进入,且数据在正和负时钟沿两者上发射或接收。
22.在一些情况下,每一存储器存储体12包含存储体控制块24,其提供必需的解码(例如行解码器和列解码器),以及其它特征,例如时序控制和数据控制,以促进进出存储器存储体12的命令的执行。总体来说,存储器存储体12和存储体控制块24可被称作存储器阵列26。
23.时钟输入电路20接收真时钟信号(clk_t)和互补时钟信号(clk_c),且产生内部时钟信号clk。将内部时钟信号clk供应到内部时钟产生器28,例如延迟锁定环路(dll)电路。内部时钟产生器28基于所接收到的内部时钟信号clk产生相控内部时钟信号lclk。将相控内部时钟信号lclk供应到例如i/o接口18,并将其用作用于确定读取数据的输出时序的时序信号。
24.也可将内部时钟信号clk提供到存储器装置10内的各种其它组件,且可用于产生各种额外内部时钟信号。举例来说,可将内部时钟信号clk提供到命令解码器30。命令解码器30可从命令总线32接收命令信号,并可对命令信号进行解码以提供各种内部命令。举例来说,命令解码器30可经由总线34将命令信号提供到内部时钟产生器28,以协调相控内部时钟信号lclk的产生。相控内部时钟信号lclk可用于例如通过i/o接口18对数据进行计时。
25.此外,命令解码器30可对命令进行解码,例如读取命令、写入命令、模式寄存器设定命令、激活命令等,并经由总线36提供对与所述命令对应的特定存储器存储体12的存取。如将了解,存储器装置10可包含各种其它解码器,例如行解码器和列解码器,以促进对存储器存储体12的存取。
26.存储器装置10基于从例如处理器的外部装置接收的命令/地址信号,执行例如读取命令和写入命令的操作。在一个实施例中,命令/地址总线可以是用于容纳命令/地址信号(ca<13:0>)的14位总线。使用时钟信号(clk_t和clk_c)将命令/地址信号计时到命令接口14。命令接口14可包含命令地址输入电路22,其接收和发射命令以例如通过命令解码器30提供对存储器存储体12的存取。另外,命令接口14可接收芯片选择信号(cs_n)。cs_n信号使存储器装置10能够处理传入ca<13:0>总线上的命令。对存储器装置10内的特定存储器存储体12的存取通过命令编码于ca<13:0>总线上。
27.另外,命令接口14可被配置成接收数个其它命令信号。举例来说,可提供命令/地址裸片上终止(ca_odt)信号以促进存储器装置10内的恰当阻抗匹配。复位命令(reset_n)可用以例如在加电期间使命令接口14、状态寄存器、状态机等复位。命令接口14还可接收命令/地址反转(cai)信号,其可经提供以例如取决于用于特定存储器装置10的命令/地址路由而反转命令/地址总线上的命令/地址信号ca<13:0>的状态。还可提供镜像(mir)信号以促进镜像功能。基于特定应用中的多个存储器装置的配置,mir信号可用于多路复用信号,使得其可调换以用于实现信号到存储器装置10的某些路由。还可提供用于促进存储器装置10的测试的各种信号,例如,测试启用(ten)信号。举例来说,ten信号可用以使存储器装置10进入测试模式以用于连接性测试。
28.命令接口14还可用于针对可检测的某些错误将警告信号(alert_n)提供到系统处理器或控制器。举例来说,警告信号(alert_n)可在检测到循环冗余校验(crc)错误的情况下从存储器装置10发射。也可产生其它警告信号。此外,用于从存储器装置10发射警告信号(alert_n)的总线和引脚可在某些操作期间被用作输入引脚,所述操作例如如上文所描述
的使用ten信号执行的连接性测试模式。
29.通过经由i/o接口18发射和接收数据信号38,可利用上文所论述的命令和计时信号,将数据发送到存储器装置10和从所述存储器装置发送数据。更具体地说,数据可经由数据总线42发送到存储器存储体12或从所述存储器存储体检索,所述数据总线可包含一或多个双向数据总线。一般称为dq信号的数据i/o信号一般在一或多个双向数据总线中发射和接收。对于例如ddr5 sdram存储器装置的某些存储器装置,i/o信号可分成上部和下部字节。举例来说,对于x16存储器装置,i/o信号可分成例如对应于数据信号的上部字节和下部字节的上部i/o信号和下部i/o信号(例如,dq<15:8>和dq<7:0>)。
30.为了使用存储器装置10内的较高数据速率发射数据,例如ddr存储器装置的某些存储器装置可利用数据选通信号,通常被称作dqs信号。通过发送数据的外部处理器或控制器(例如,用于写入命令)或通过存储器装置10(例如,用于读取命令)来驱动dqs信号。dqs信号的值可在逻辑低(例如“0”)阈值量(例如电流值、电压值)与逻辑高(例如“1”)阈值量之间转变和/或交替,使得数据输出(dq)信号在dqs信号的上升沿和/或下降沿上读取、写入和/或通常发射。逻辑低阈值量可近似等于低电压总线(例如接地总线)上所提供的系统低电压,而逻辑高阈值量可近似等于高压总线上所提供的系统高压(例如vcc)。值大约相等可对应于值相差阈值量的电压,所述阈值量例如1伏[v]、2v、3v等等,或以任何较大或较小的粒度,例如1毫伏[mv]、0.5mv等等。
[0031]
ddr5支持内部写入调平模式。此模式实现使dqs与比写入等待时间早n个时钟循环启动的写入命令的版本同步,这实现了dqs计时路径中所需的较少延迟,以使其与产生写入命令定时域的正常cas写入等待时间(cwl)对准。这通过减少dqs计时树中以及所有的dq数据收集点处的延迟,来节约电力和裸片面积。
[0032]
如将在下文详细论述,为了支持此内部写入调平模式,写入中间同步码补偿电路系统101(例如写入中间同步码计数器和滤波器电路系统)可选通传入dqs时钟,且在写突发开始之前以及其结束之后,停用内部dqs时钟。此计数可为动态的,因为可存在多个写入命令变量。举例来说,计数可基于写入前导码2(前导码2模式)与写入前导码4(前导码4模式,其使用额外脉冲来获得前导码信息)的用户而改变,不管crc模式是否处于作用中,且不管写入命令是否为8对16的突发长度,这可允许交错突发长度16或突发长度8的无间隙写入突发,如在写入给定时由命令/地址引脚状态确定。
[0033]
如本文详细描述,在写入前导码之前以及写入后同步码之后,写入中间同步码计数器和滤波器电路系统充当滤波器来阻挡可在未知的dqs/dqsf区中产生的寄生数据选通信号。通过执行此滤波功能,中间同步码计数器通过不允许可能损坏四相计时产生器的突波通过,来使下游组件(例如写入四相ds(数据样本)计时产生器)保持同步。计数器有效地证实dqs计时,使得在滤波之后的所有下游时钟均已知为合法时钟,而不是因外部dqs/dqsf引脚处于未知状态而导致的突波。
[0034]
写入中间同步码计数器的主要任务是产生定时的dqs滤波器启用/停用信号,以允许ds信号传播到下游组件(例如四相ds计时产生器)。写入中间同步码计数器还产生时序信号,用于为数据输入缓冲器创建决策反馈均衡器(dfe)复位。
[0035]
对于读取命令,dqs信号实际上是具有预定模式的额外dq信号。对于写入命令,dqs信号被用作时钟信号来捕获对应的输入数据。如同时钟信号(clk_t和clk_c),可提供数据
选通(dqs)信号作为数据选通信号的差分对(dqs_t和dqs_c),以在读取和写入期间提供差分对信令。对于例如ddr5 sdram存储器装置的某些存储器装置,dqs信号的差分对可分成上部数据选通信号和下部数据选通信号(例如,udqs_t和udqs_c;ldqs_t和ldqs_c),其对应于例如发送到存储器装置10和从存储器装置10发送的数据的上部字节和下部字节。
[0036]
还可通过i/o接口18将阻抗(zq)校准信号提供到存储器装置10。可将zq校准信号提供到参考引脚,且用以通过跨越进程、电压和温度(pvt)值的改变调整存储器装置10的上拉和下拉电阻器来调谐输出驱动器和odt值。因为pvt特性可影响zq电阻器值,所以zq校准信号可提供到zq参考引脚,以用于调整电阻来将输入阻抗校准到已知值。如将了解,精度电阻器一般耦合于存储器装置10上的zq引脚与存储器装置10外部的gnd/vss之间。此电阻器充当用于调整内部odt和io引脚的驱动强度的参考。
[0037]
另外,环回信号(loopback)可通过i/o接口18提供到存储器装置10。环回信号可在测试或调试阶段期间使用,以将存储器装置10设定到其中信号经由同一引脚环回通过存储器装置10的模式中。举例来说,环回信号可用以设定存储器装置10以测试存储器装置10的数据输出。环回可包含数据和选通两者或可能仅包含数据引脚。这一般既定用于监视在i/o接口18处由存储器装置10捕获的数据。
[0038]
如可了解,各种其它组件,例如电力供应电路(用于接收外部vdd和vss信号)、模式寄存器(用以定义可编程操作和配置的各种模式)、读取/写入放大器(用以在读取/写入操作期间放大信号)、温度传感器(用于感测存储器装置10的温度)等,也可并入存储器系统10中。相应地,应理解,仅提供图1的框图以突出显示存储器装置10的某些功能特征来辅助后续详细描述。
[0039]
在一些实施例中,存储器装置10可安置于主机装置中(物理上集成到主机装置中或以其它方式连接到主机装置),或以其它方式耦合到主机装置。主机装置可包含台式计算机、膝上计算机、寻呼机、蜂窝电话、个人管理器、便携式音频播放器、控制电路、相机等中的任一者。主机装置还可以是网络节点,例如路由器、服务器或客户端(例如,先前所描述类型的计算机中的一者)。所述主机装置可为某一其它种类的电子装置,例如复印机、扫描器、打印机、游戏控制台、电视机、机顶盒视频分布或记录系统、电缆箱、个人数字媒体播放器、工厂自动化系统、汽车计算机系统或医疗装置。(用以描述系统的这些各种实例的术语,例如本文所使用的许多其它术语,可共享一些提及物,并且因此不应当仅仅借助于列出的其它项目来解释。)
[0040]
主机装置因此可以是基于处理器的装置,其可包含控制主机中的系统功能和请求的处理的处理器,例如,微处理器。此外,任何主机处理器可包括共享系统控制的多个处理器。主机处理器可直接地或间接地耦合到主机的额外系统元件,使得主机处理器通过执行可存储在主机内或在主机外部的指令来控制主机的操作。
[0041]
如上文所论述,数据可例如由主机写入到存储器装置10且从所述存储器装置读取,由此存储器装置10充当易失性存储器,例如双数据速率dram(例如,ddr5 sdram)。在一些实施例中,主机还可包含单独的非易失性存储器,例如只读存储器(rom)、pc

ram、硅

氧化物

氮化物

氧化物

硅(sonos)存储器、金属

氧化物

氮化物

氧化物

硅(monos)存储器、基于多晶硅浮动栅极的存储器,和/或各种架构的其它类型的快闪存储器(例如nand存储器、“或非”存储器等),以及其它类型的存储器装置(例如存储),例如固态驱动器(ssd)、多
媒体媒体卡(mmc)、安全数字(sd)卡、压缩快闪(cf)卡,或任何其它合适的装置。另外,应了解,主机可包含一或多个外部接口,例如通用串行总线(usb)、外围部件互连标准(pci)、pci快速(pci

e)、小型计算机系统接口(scsi)、ieee1394(火线),或任何其它合适的接口以及一或多个输入装置,其使用户能够将数据输入到主机中,例如按钮、切换元件、键盘、光笔、触笔、鼠标和/或话音辨识系统。主机可任选地还包含例如耦合到处理器的显示器的输出装置,以及用于与例如因特网的网络介接的网络接口装置,例如网络接口卡(nic)。如将了解,取决于主机的应用,主机可包含许多其它组件。
[0042]
主机可操作以将数据传送到存储器装置10以用于存储,且可从存储器装置10读取数据以在主机处执行各种操作。因此,为了促进这些数据发射,在一些实施例中,i/o接口18可包含操作以从i/o接口18接收和向所述i/o接口发射dq信号的数据收发器44。
[0043]
图2是示出根据本公开的实施例的中间同步码补偿电路系统的效应的时序图50。如将示出,在当前实施例中,当输入数据选通(例如dqs信号)不在使用中时,使用数字滤波器来断开差分输入缓冲器的输出,使得不确定的中间同步码状态不与dqs选通一起提供。
[0044]
具有dqs/dqsf输入的差分输入缓冲器产生未经滤波的dqs和dqsf组合信号52。未经滤波的dqs和dqsf组合信号52示出dqs选通54a、54b和54c,其中的每一者对应于将执行的单独写入操作。如所示出,在选通54a、54b和54c之间,存在中间同步码状态56a、56b和56c,其为不执行写入操作且因此dqs和dqsf信号处于不确定状态的时间周期。如所示出,在这些中间同步码状态56a、56b和56c期间,可在同一/收敛电压值下驱动dqs和dqsf。传统上,这些信号将到达差分输入缓冲器,其将所述信号中的一者驱动到高,且将另一者驱动到低。然而,哪些信号驱动到高且哪些信号驱动到低可在系统之间不同,且因此系统之间存在可导致下游组件中的讹用的不合意的变量。举例来说,一个系统可将dqs信号偏置到高状态,而另一系统可将dqs信号偏置到低状态,从而导致不可预测的数据锁存时间。
[0045]
存储器装置所使用的规范可参考系统的外部时钟定义cpu何时应将所述信号中的一者驱动到高且将所述信号中的一者驱动到低的时序。本地经训练的写入开始(ltwstr)信号58可与此时序同步,指示写入命令何时将出现。举例来说,ltwstr信号58包含到高的转变60a,指示第一写入命令的开始;到高的转变60b,指示第二写入命令的开始;以及到高的转变60c,指示第三写入命令的开始。
[0046]
ltwstr信号58是dram/cpu对准训练的结果。当dqs/dqsf状态处于确定状态(例如dqs/dqsf中的一者明确被驱动到高,且另一者被驱动到低)时,使用此对准训练来驱动ltwstr信号58来达到高。在当前实施例中,dqsf信号为高,且dqs信号为低。
[0047]
未经门控的ds信号62示出在无滤波的情况下,差分输入缓冲器的输出。为了执行滤波,当ltwstr信号58为高且存在未经门控的ds信号62转变时,发生锁存,从而产生写入开始信号64。因此,写入开始信号64通过未经门控的ds信号62和ltwstr信号58来证实。
[0048]
如可了解,恰当的dram/cpu对准可确保ltwstr信号58在恰当的时间转变。如果ltwstr信号58将较早出现,那么在中间同步码状态56a、56b或56c中的一者期间,可能出现不可预测的结果。举例来说,如未经门控的ds信号62的部分66处所示出,ds开始上升。在一些系统中,在无本文中所描述的滤波技术的情况下,这可观察为锁存触发,从而导致实际写入命令的既定锁存时间之前的过早锁存。
[0049]
当ltwstr信号58转变到高时,wend信号68转变到低。通过未经门控的ds信号62中
的某一转变来证实wend信号68,其可由计数器指示,如下文更详细地描述。wend信号68当转变到高时,指示何时应启用数字滤波器,使得dqs/dqsf信号不应提供到下游逻辑。
[0050]
因此,wrstart信号64的上升沿用以指示何时断开dqs滤波器。当dqs滤波器断开时,在下游提供dqs/dqsf信号52,从而实现写入操作。使用wend信号68来指示何时接通dqs滤波器。当dqs滤波器接通时,停用dqs/dqsf信号52向下游组件的提供,从而确保写入操作不启用。
[0051]
经滤波的dqs启用信号70示出其中启用dqs滤波器的周期,使得dqs/dqsf信号52不在下游提供。举例来说,在标记为“dqs滤波器启用”的周期,经门控的输出信号72维持确定状态,从而确保不确定状态并不触发写入或其它不合意效应。相比之下,输入缓冲器的未经滤波的输出74以及dqs/dqsf信号52包含不确定状态76,其中不清楚哪些互补信号处于高状态/低状态。
[0052]
因此,如可了解,经门控的输出信号72提供对dqs/dsqf信号52和未经滤波的输出74的重要改进,因为这些信号在不确定相位/中间同步码相位56a、56b和56c期间滤除数据。实际上,使用当前技术,存在写入将在dqs选通54a、54b和54c处以适时方式触发的增加的置信度。这些技术适用于接近计时且相对进一步计时的写入两者。举例来说,在所描绘的实施例中,三个写入与三个dqs选通54a、54b和54c相关联。第一写入(由dqs选通54a触发)具有接近跟随的写入(由dqs选通54b触发)。相对较远的第三写入(由dqs选通54c触发)作为第三写入跟随。在每种情况下,在dqs选通54a、54b和54c之间,滤除中间同步码相位/不确定相位56a、56b和56c期间的数据。
[0053]
如写入结束信号78所示,写入操作可在不同时间结束,因为数个变量可指示写入操作的持续时间(例如当写入操作将结束时)。举例来说,写入命令开始和结束时间可基于写入、突发长度之间的间距,不管是否启用crc,和/或写入前导码设置是否处于作用中。下文(具体地说相对于图4)将更详细地论述将用于确定滤波何时应发生的这些变量纳入。
[0054]
图3是根据本公开的实施例的具有图2的中间同步码补偿电路系统101的系统100的示意图。如所示出,系统100可包含dqs输入缓冲器102和ds产生器108。dqs输入缓冲器102提供dqs/dqsf信号52,其可被驱动到下游,以识别写入命令的数据锁存周期。ds产生器108可利用dqs/dqsf信号52来确定写入操作锁存时间。
[0055]
ds产生器108可使用互补数据选通信号(dqs/dqsf)来创建在每两个外部dqs循环之后卷绕的那些数据选通的四相版本。ds0可为从dqs的第一上升边沿以及之后的每隔一个奇数上升沿产生的第一ds。ds180可为从dqs的第一下降沿和之后的每隔一个奇数下降沿产生的第二ds。ds360可为从dqs的第二上升沿以及之后的每隔一个偶数上升沿产生的第三ds。ds540可为从dqs的第二下降沿和之后的每隔一个偶数下降沿产生的第四ds。四相ds信号用于ds产生器108的写入数据并行器/写入解串行器电路系统处的dqs域中的前端数据捕获。接着将所述数据放入先进先出(fifo)缓冲器中,并在写入命令时钟定时域中发出。
[0056]
如上文所提到,dqs/dqsf信号52的不确定相位可导致下游组件(例如ds产生器108)的锁存错误。中间同步码补偿电路系统101安置于dqs输入缓冲器102与ds产生器108之间,且用于对dqs输入缓冲器102的输出进行滤波,使得在ds产生器108处执行的数据锁存仅在差分dqs输入缓冲器102所提供的dqs信号为确定的时间周期发生。这可有助于减少dqs信号中的不确定状态所触发的锁存所导致的突波,因为这些不确定状态被从提供给ds产生器
108的dqs信号滤除。
[0057]
dqs滤波器104接收dqs输入缓冲器102的输入。将所述输入提供给dqs输入缓冲器的逻辑门来锁存。在dqs信号的前同步码部分期间(例如当被驱动到低且无双态触发时),可用未经门控的ds信号(例如未经门控的ds信号62)来锁存本地经训练的写入开始信号/开始命令,从而产生证实的写入开始信号(例如写入开始信号64)转变,从而产生经滤波的dqs启用信号70。写入开始信号64可由系统层级块产生。当中央处理单元(cpu)提交写入命令时,经由训练算法应用已知写入等待时间,使得写入开始信号64与下游dqs信号52选通同步。
[0058]
经滤波的dqs启用信号70提供何时对dqs信号52进行滤波的指示,从而使经滤波的dqs信号(例如经门控的输出72)能够传递到下游组件(例如ds产生108),其可基于经滤波的dqs信号实施操作。
[0059]
写入结束信号68,当存在时可导致锁存翻转,使得滤波器启用,从而停用dqs信号向下游逻辑的传递。在一些实施例中,写入开始信号64将通过掩蔽写入结束信号来胜过写入结束信号68。因此,当两个命令均存在时,滤波器可停用(例如归因于本地经训练的写入开始信号对写入结束信号的掩蔽)。dqs滤波器104将经滤波的信号(例如经门控的输出72)发送到下游组件(例如ds产生器108),其可基于所述经滤波的信号实施写入操作。
[0060]
如上文所提到,写入命令可基于多种因素在不同时间结束。写入结束信号68可基于计数而产生,由写入中间同步码dqs计数器106执行,介于转变到高的写入开始信号64与写入完成计数值(例如基于写入命令变量的所确定的时钟循环数目)之间。写入中间同步码dqs计数器106可对经后滤波器门控的ds信号的脉冲进行计数,以识别写入何时完成。具体地说,在断言写入开始信号64之后观察到等于写入完成计数值的数个脉冲之后,断言写入结束信号68。在达到指定计数后,可产生写入结束信号68,从而致使dqs滤波器启用,从而停用dqs信号向下游组件的提供。
[0061]
图4是根据本公开的实施例的图3的中间同步码计数器电路系统106的实施例的示意图。中间同步码计数器电路系统106接收写入开始信号64和其它输入信号148作为输入。输入信号148指定写入命令变量,其更改指示应何时断言写入结束信号68的写入完成计数值。举例来说,输入信号可包含写入命令之间的间隙长度的一或多个指示、与写入命令相关联的突发长度、与写入命令相关联的前导码模式,和/或与写入命令相关联的crc模式。这些输入信号可由突发长度纳入控制电路系统150、写入前导码纳入电路系统152和或crc纳入电路系统154使用,来更改所得写入完成值,如将在下文更详细地论述。
[0062]
从写入命令之间间隙纳入的论述开始,写入命令移位器可将等待时间添加到写入命令。因此,在一些实施例中,系统可知道写入命令之间的间隙长度(例如时钟数目的指示,直到将接收到下一写入命令为止)。此间隙长度可用于确定写入完成计数。举例来说,如果写入已开始且在计数完成之前出现另一写入,那么中间同步码计数器电路系统106可通过断言连续写入重新开始信号来延迟写入的完成,这使写入开始信号64维持在作用中状态,直到所有的后续写入均完成为止,或写入命令之间存在足够大的间隙,以保证完整的写入后同步码接着完整的写入前导码。在此情况下,写入被视为完成,且后续写入将通过写入开始信号64的新断言而起始,如本文所述。
[0063]
在一些实施例中,间隙长度可由指定写入之间的间隙数目的输入信号148的子集提供。因为写入命令及时发布,写入移位器可通过断言输入信号148的子集中的一或多者来
提供写入命令何时将出现的指示。举例来说,无间隙输入当断言时可指示写入之间不存在间隙(例如指示所述写入的写入开始信号之间可存在8个时钟循环)。在此情况下,写入信号64可保持处于作用中状态,直到两个写入命令均完成为止。
[0064]
相比之下,1间隙、2间隙、3间隙和/或4间隙输入信号在断言时,可分别指示写入命令之间存在1个间隙、2个间隙、3个间隙或4个间隙。当断言这些信号中的一或多者时,可将第二写入命令处理为独立的写入命令,其通过写入开始信号64的新断言来起始,如本文所述。
[0065]
转向间隙长度计数实例,当写入移位器断言无间隙信号时,这指示将出现两个写入命令,其间无间隙。在ddr5中,命令的本机突发长度为16个时钟。另外,因为存在双数据速率输出,每一16位命令利用8个时钟循环(16时钟/2)。对于两个无间隙突发长度16数据写入和双数据速率输出,中间同步码计数器电路系统106将对用于第一写入的8个时钟且对第二写入的8个时钟,或总共16个时钟进行计数,指示所述写入的长度,且因此指示dqs启用信号70的长度(其指示何时允许经门控的输出72到达下游组件)。
[0066]
当断言1间隙信号时,这指示写入命令之间存在间隙。在此情况下,可存在8个时钟的写入,无op(例如取消选择)且接着另外8个时钟。在此情况下,中间同步码计数器电路系统106可对时钟进行计数,从而将第一写入命令的结束与第二写入命令的开始之间的间隙纳入。
[0067]
如可能了解的,通过中间同步码计数器电路系统106将突发长度纳入所述计数中。在一些实施例中,可支持多个突发长度。举例来说,在ddr5中,支持8和16的突发长度。因此,中间同步码计数器电路106可包含突发长度纳入控制电路系统150,其可在接收指示写入命令突发长度的输入,且基于所述突发长度来调整计数。为了做到这一点,在一些实施例中,多路复用器可分别基于指示突发长度8或突发长度16的输入,选择突发长度8或突发长度16。在突发长度8中,对于双数据速率输出,与突发长度16的情况相比,可对少4个时钟进行计数。如下文将更详细地示出,多路复用可用于调整时钟计数。
[0068]
写入前导码模式还可影响中间同步码计数器电路系统106所使用的计数。举例来说,在ddr5中,支持多个前导码模式,其中写入前导码2和写入前导码3模式各自将第一dqs脉冲用于前导码。另外,写入前导码4模式将前两个dqs脉冲用于前导码。如可了解,这可影响写入锁存应何时发生。因此,写入前导码纳入电路系统152可在必需时,基于指定的前导码模式来增加时钟计数。举例来说,在一些例子中,当与写入前导码2和写入前导码3模式比较时,将一个额外时钟添加到写入前导码4的计数,因为额外脉冲用于具有前导码4模式的前导码。如下文将更详细地示出,多路复用可用于调整时钟计数。
[0069]
循环冗余校验(crc)模式也可影响中间同步码计数器电路系统106所执行的计数。举例来说,当crc模式处于作用中时,可提供数据之后的crc代码。因此,时钟计数可受crc模式是否处于作用中影响。crc纳入电路系统154可调整用于此模式的计数。如下文将更详细地示出,多路复用可用于调整时钟计数。
[0070]
为了进一步示出中间同步码计数电路系统106所执行的计数,图5到10是时序模拟图,示出根据本公开的实施例的根据中间同步码补偿电路系统触发的写入操作。
[0071]
图5示出根据一实施例的两个突发长度16写入命令的非无间隙序列200。在crc模式停用的情况下,写入命令使用前导码2模式。使用经门控ds信号202来导出考虑可能存在
的写入命令变量的经缓冲计数。此处,输入信号可指示写入前导码2模式处于作用中。因此,经门控ds信号202的脉冲206和206'的每个集合的第一脉冲204和204'分别对应于对应写入命令的前导码。其余脉冲用于数据收集。如上文所提到,对于突发长度16写入命令,可对8个时钟循环进行计数。另外,当针对前导码使用两个脉冲的前导码4模式处于作用中和/或针对crc使用一脉冲的crc模式处于作用中时,可对额外时钟循环进行计数。为了实施所述计数,可利用多个网(例如网wr0 208、wr1 214、wr2 218、wr3 220、wr4 224、wr5 226、wr6 230。wrendm2(写入结束减2个时钟循环)232、wrendm1(写入结束减1个时钟循环)236和/或写入结束信号68)。
[0072]
如上文所提到,倒计时从写入开始信号64的断言201开始。wr0网208示出下一时钟信号210处的第一计数。还对下一时钟循环212进行计数。这在wr1网214中示出。还对下一时钟信号216进行计数,如wr2网218中所示出。
[0073]
计数并不递增到wr3网220中的下一时钟循环,除非写入前导码4模式处于作用中。此处,处于写入前导码2模式,因此wr3网220保持与wr2网218相同。这可通过使用多路复用器在wr3网220中的计数器增量周围多路复用来实现。以此方式,计数在此阶段不增加,除非写入前导码4模式启用,其需要用于前导码的额外脉冲。
[0074]
所述计数也递增以对下一时钟循环222进行计数,如由wr4网224所指示。当启用crc模式时,计数将在wr5网226处递增。然而,如当前实例中所指示,计数并不递增,因为不为当前写入命令启用crc模式。当不启用crc模式时,这可通过在增量周围多路复用来实施。所述计数接着可递增到wr6信号230处的下一时钟循环228。
[0075]
在wrendm2网232(写入结束减两个时钟循环)处,计数增加到下一时钟循环234。另外,在wrendm1网236处,计数增加到下一时钟循环238。将wrendm1网236信号发送到dqs滤波器电路系统104,在其中所述信号由经门控输出72取样。这导致写入结束信号68在下一时钟循环240的断言。如上文所提到,写入结束信号68的断言可提供关于应何时启用dqs滤波器的指示,使得下游组件不接收不确定dqs相位。
[0076]
第二写入命令包含与第一写入命令相同的突发长度、前导码模式和crc模式。因此,中间同步码计数电路系统106所执行的计数类似于对第一写入命令执行的计数。
[0077]
倒计时从与第二命令相关联的写入开始信号64的断言201'开始。wr0网208示出下一时钟信号210'处的第二写入命令的第一计数。
[0078]
还对下一时钟循环212'进行计数。这在wr1网214中示出。还对下一时钟信号216'进行计数,如wr2网218中所示出。
[0079]
计数并不递增到wr3网220中的下一时钟循环,除非写入前导码4模式处于作用中。此处,处于写入前导码2模式,因此wr3网220保持与wr2网218相同。这可通过使用多路复用器在wr3网220中的计数器的增量周围多路复用来实现。以此方式,计数在此阶段不增加,除非写入前导码4模式启用,其需要用于前导码的额外脉冲。
[0080]
所述计数也递增以对下一时钟循环222'进行计数,如由wr4网224所指示。当启用crc模式时,计数将在wr5网226处递增。然而,如当前实例中所指示,计数并不递增,因为不为当前写入命令启用crc模式。当不启用crc模式时,这可通过在增量周围多路复用来实施。所述计数接着可递增到wr6信号230处的下一时钟循环228'。
[0081]
在wrendm2网232(写入结束减两个时钟循环)处,计数增加到下一时钟循环234'。
另外,在wrendm1网236处,计数增加到下一时钟循环238'。这导致写入结束信号68在下一时钟循环240'的断言。如上文所提到,写入结束信号68的断言可提供关于应何时启用dqs滤波器的指示,使得下游组件不接收不确定dqs相位。
[0082]
现在转而参看无间隙写入的效应的论述,图6示出根据一实施例的两突发长度16写入命令的无间隙序列241。因为突发长度、前导码模式和crc模式与图5中提供的实例相同,所以计数非常类似于图5中所描述而递增。然而,因为写入命令以无间隙方式(例如,如由到中间同步码计数器电路系统106的输入信号所指示)提供,所以写入命令之间的第一写入结束被抑制。这可通过转变重新开始信号242(例如在当前实施例中,consecwrrestartf信号转变成低)来实现,所述转变导致wrstart信号64断言,直到所有后续写入均完成或写入命令之间存在足够大的间隙以保证完整的写入后同步码接着完整的写入前导码(例如写入之间至少1个间隙,如由间隙输入信号所指示)为止。
[0083]
如上文所提到,wrstart信号64的断言可胜过wrend信号68的断言。因此,通过致使wrstart信号64断言,重新开始信号242可导致写入结束断言的抑制,如244处所示出。
[0084]
如上文所提到,突发长度改变也可影响计数。图7示出根据一实施例的一个突发长度16写入命令到突发长度8写入命令的非无间隙序列260。写入命令使用前导码2模式。因为突发长度、前导码模式和crc模式对于图7的第一写入命令与图5中所提供的实例相同,所以第一写入命令的计数非常类似于图5中所描述而递增。然而,因为突发长度针对第二写入命令改变为突发长度8,所以计数对此命令不同地递增。
[0085]
对于突发长度8写入命令,仅利用所述网的子集,因为相对于为突发长度16计数的8个时钟循环,仅对4个时钟循环进行计数。因此,对于具有突发长度8的第二写入命令,对第一时钟信号210'进行计数,如网wr0 208所示。对第二时钟信号212'进行计数,如网wr1 214所示。如网wrendm2 234所示,从网wr0 208移位一个时钟循环。另外,在wrendm1网236处,计数增加到下一时钟循环238'。这导致写入结束信号68在下一时钟循环240'的断言。因此,相对于在突发长度16情况下计数的8个时钟循环,在突发长度8情况下对四个时钟循环进行计数。
[0086]
现在转而参看基于前导码模式来改变计数的论述,图8示出一个突发长度16写入命令到突发长度8写入命令的非无间隙序列280。序列280与图7的序列260相同,不同之处在于写入命令使用前导码4模式,其将一个额外时钟循环添加到所述命令的计数,因为额外脉冲(例如脉冲282和282')用于写入命令的前导码。添加到第一写入命令的计数的额外时钟循环由网wr3 220处的一个时钟循环移位284示出。因此,当与图7的对应时钟循环比较时,后续时钟循环各自移位一个额外时钟循环。因此,对第一写入命令的写入结束信号68断言也延迟一个额外时钟循环。
[0087]
关于第二写入命令,通过使wrendm2网232从wr1网214移位一个循环,将额外时钟循环引入到所述计数。这考虑突发长度8以及前导码4模式的额外时钟循环。因此,当与图7的对应时钟循环比较时,后续时钟循环各自移位一个额外时钟循环。因此,对第二写入命令的写入结束信号68断言也延迟一个额外时钟循环。
[0088]
现在转而参看对作用中crc模式的计数修改,图9示出使用前导码2模式的两个突发长度16写入命令的非无间隙序列300,类似于图5中提供的序列200。相比于图5的序列200,在当前序列300中,启用crc模式,使得后同步码包含crc数据。如上文所提到,在此序列
中,可对额外时钟循环进行计数,使得写入结束移出一额外时钟循环来考虑crc数据。因此,序列300中的计数反映序列200中的计数,不同之处在于在wr5网226处对额外时钟循环302和302'进行计数,以考虑作用中crc模式的额外时钟循环计数。这导致后续计数时钟信号中的每一者移位一个额外时钟循环,从而在写入结束信号68的断言中产生额外一个时钟循环延迟。
[0089]
图10示出在crc模式在作用中的情况下使用前导码4模式的两个突发长度16写入命令的非无间隙序列350。如可了解,在此序列350中,对所述时钟循环中的每一者进行计数(例如针对突发长度16的8个时钟循环、针对前导码4模式的1个额外时钟循环,以及针对crc模式的1个额外时钟循环)。
[0090]
使用经门控ds信号202来导出考虑可能存在的写入命令变量的经缓冲计数。此处,输入信号可指示写入前导码4模式处于作用中。因此,经门控ds信号202的脉冲206和206'的每个集合的前两个脉冲282和282'分别对应于对应写入命令的前导码。其余脉冲用于数据收集。如上文所提到,对于突发长度16写入命令,可对8个时钟循环进行计数。另外,当针对前导码使用两个脉冲的前导码4模式处于作用中和/或针对crc使用一脉冲的crc模式处于作用中时,可对额外时钟循环进行计数。为了实施计数,可利用多个网(例如网wr0 208、wr1 214、wr2 218、wr3 220、wr4 224、wr5 226、wr6 230,wrendm2 232、wrendm1 236和/或写入结束信号68)。
[0091]
如上文所提到,倒计时从写入开始信号64的断言201开始。wr0网208示出下一时钟信号210处的第一计数。还对下一时钟循环212进行计数。这在wr1网214中示出。还对下一时钟信号216进行计数,如wr2网218中所示出。
[0092]
计数递增到wr3网220中的下一时钟循环284,因为写入前导码4模式处于作用中。所述计数也递增以对下一时钟循环222进行计数,如由wr4网224所指示。由于crc模式启用,因此计数将在wr5网226处递增到下一时钟循环302。所述计数接着可递增到wr6信号230处的下一时钟循环228。
[0093]
在wrendm2网232(写入结束减两个时钟循环)处,计数增加到下一时钟循环234。另外,在wrendm1网236处,计数增加到下一时钟循环238。这导致写入结束信号68在下一时钟循环240的断言。如上文所提到,写入结束信号68的断言可提供关于应何时启用dqs滤波器的指示,使得下游组件不接收不确定dqs相位。
[0094]
第二写入命令包含与第一写入命令相同的突发长度、前导码模式和crc模式。因此,中间同步码计数电路系统106所执行的计数类似于对第一写入命令执行的计数。
[0095]
倒计时从与第二命令相关联的写入开始信号64的断言201'开始。wr0网208示出下一时钟信号210'处的第二写入命令的第一计数。
[0096]
还对下一时钟循环212'进行计数。这在wr1网214中示出。还对下一时钟信号216'进行计数,如wr2网218中所示出。计数接着递增到wr3网220中的下一时钟循环284',因为写入前导码4模式处于作用中。
[0097]
所述计数也递增以对下一时钟循环222'进行计数,如由wr4网224所指示。由于crc模式启用,因此计数将在wr5网226处递增到下一时钟302'。所述计数接着可递增到wr6信号230处的下一时钟循环228'。
[0098]
在wrendm2网232(写入结束减两个时钟循环)处,计数增加到下一时钟循环234'。
另外,在wrendm1网236处,计数增加到下一时钟循环238'。这导致写入结束信号68在下一时钟循环240'的断言。如上文所提到,写入结束信号68的断言可提供关于应何时启用dqs滤波器的指示,使得下游组件不接收不确定dqs相位。
[0099]
本公开的技术效应包含准许将不确定中间同步码状态从一或多个计时信号(例如dqs、dqsf信号)滤波以减少这些中间同步码所导致的非既定锁存或其它效应的系统和方法。为了滤除这些中间同步码,补偿电路可经由系统的时序训练来确定本地写入开始时间。在本地写入开始时间后,滤波器将停用,从而允许dqs信号传播到下游组件。写入结束计数器将基于本文所述的变量来确定其中应提供dqs的时钟循环的数目。所述数目的时钟循环的倒计时指示dqs信号何时应不再传播到下游组件。因此,当时钟循环的倒计时完成时,重新激活滤波器,从而抑制dqs信号向下游组件的提供。这导致dqs信号的不确定周期的存在的抑制,从而产生下游组件的较可预测操作(例如较少的不恰当定时的数据锁存)。
[0100]
尽管本公开可易有各种修改以及替代形式,但特定实施例已经在附图中借助于实例示出并且已经在本文中详细描述。然而,应理解,本公开无意限于所公开的特定形式。实际上,本公开意在涵盖属于由所附权利要求书限定的本公开的精神和范围内的所有修改、等同物和替代方案。
[0101]
本文中提出并主张的技术参考且应用于具有实践本质的实质对象和具体实例,所述实质对象和具体实例以可论证方式改进本发明的技术领域,且因此不是抽象的、无形的或纯理论的。此外,如果附加到本说明书的末尾的任何权利要求含有表示为“用于[执行][功能]...的装置”或“用于[执行][功能]...的步骤”的一或多个要素,那么希望根据35 u.s.c.112(f)来解读此类要素。然而,对于含有以任何其它方式指定的要素的任何权利要求,预期将不会根据35 u.s.c.112(f)解读这类要素。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献

  • 日榜
  • 周榜
  • 月榜