一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

电子装置以及采样方法与流程

2021-10-09 13:18:00 来源:中国专利 TAG:采样 装置 方法 电子 延迟


1.本发明涉及一种电子装置以及采样方法,特别涉及一种降低时钟延迟(latency)的电子装置以及采样方法。


背景技术:

2.为了节省成本,内部时钟域的时钟以及外部时钟域的时钟通常皆是由相同的锁相回路(phase

locked loop,pll)所产生,因此很容易保持内部时钟的延迟以及外部时钟的延迟相同。随着系统的大小和复杂度不断的增加,只使用单一锁相回路将使得延迟增加至不可忍受的程度,为了维持相同的系统效能,有必要针对系统中具有两个以上的锁相回路所产生的时钟进行优化。


技术实现要素:

3.本发明在此提出一种电子装置以及采样方法,通过在外部时钟采样之前以下降沿(或上升沿)采样,使得外部时钟以上升沿(或下降沿)采样时,能够获得外部时钟的周期的一半的建立时间以及保持时间。并且锁相回路产生外部时钟后,利用时钟树将电压信号的外部时钟转换成电流信号而提供至位于较远处的第二触发器,有助于保持外部时钟的质量。
4.本发明提出一种电子装置,包括一第一锁相回路、一第二锁相回路、一第一触发器以及一第二触发器。上述第一锁相回路根据一参考时钟,产生一内部时钟。上述第二锁相回路根据上述参考时钟,产生一外部时钟。上述第一触发器包括一第一时钟端、一第一输入端以及一第一输出端,其中上述第一时钟端接收上述内部时钟,上述第一输入端接收一内部数据,上述第一输出端输出一第一采样数据。上述第二触发器包括一第二时钟端、一第二输入端以及一第二输出端,上述第二时钟端接收上述外部时钟,上述第二输入端接收上述第一采样数据,上述第二输出端输出一外部数据。
5.根据本发明的一实施例,上述第一锁相回路反馈上述内部时钟,使得上述内部时钟的频率以及相位皆与上述参考时钟相同,其中上述第二锁相回路反馈上述外部信号,使得上述外部信号的频率以及相位皆与上述参考时钟相同。
6.根据本发明的一实施例,电子装置还包括一时钟树。上述时钟树位于上述第二锁相回路以及上述第二触发器之间,其中上述时钟树将上述外部时钟转换为一电流信号而提供至上述第二时钟端,并在上述第二时钟端将上述电流信号恢复为上述外部时钟。
7.根据本发明的一实施例,电子装置还包括一第三触发器。上述第三触发器位于上述第一触发器以及上述第二触发器之间,包括一第三时钟端、一第三输入端以及一第三输出端,其中上述第三时钟端接收上述内部时钟,上述第三输入端接收上述第一采样数据,上述第三输出端输出一第二采样数据,其中上述第二输入端接收上述第二采样数据。
8.根据本发明的一实施例,上述内部时钟以及上述外部时钟为同步。
9.根据本发明的一实施例,上述第一触发器根据上述内部时钟的上升沿采样上述输
入数据,上述第二触发器根据上述外部时钟的上升沿采样上述第二采样数据,上述第三触发器根据上述内部时钟之下降沿采样上述第一采样数据,使得上述第二触发器的建立时间以及保持时间皆为上述外部时钟的周期的一半。
10.根据本发明的另一实施例,上述第一触发器根据上述内部时钟的下降沿采样上述输入数据,上述第二触发器根据上述外部时钟的下降沿采样上述第二采样数据,上述第三触发器根据上述内部时钟的上升沿采样上述第一采样数据,使得上述第二触发器的建立时间以及保持时间皆为上述外部时钟的周期的一半。
11.本发明更提出一种采样方法,包括利用一第一锁相回路根据一参考时钟,产生一内部时钟;利用一第二锁相回路根据上述参考时钟,产生一外部时钟;利用一第一触发器,根据上述内部时钟采样一内部数据而产生一第一采样数据;以及利用一第二触发器,根据上述外部时钟采样上述第一采样数据而产生一外部数据。
12.根据本发明的一实施例,上述内部时钟的频率以及相位皆与上述参考时钟相同,上述外部信号的频率以及相位皆与上述参考时钟相同。
13.根据本发明的一实施例,采样方法还包括将上述外部时钟转换为一电流信号;以及将上述电流信号提供至上述第二触发器时,将上述电流信号恢复为上述外部时钟。
14.根据本发明的一实施例,采样方法还包括利用一第三触发器,根据上述内部时钟采样上述第一采样数据而产生一第二采样数据;以及利用上述第二触发器,根据上述外部时钟采样上述第二采样数据而产生上述外部数据。
15.根据本发明的一实施例,上述内部时钟以及上述外部时钟为同步。
16.根据本发明的一实施例,上述输入数据根据上述内部时钟的上升沿采样,上述第二采样数据根据上述外部时钟的上升沿所采样,上述第一采样数据根据上述内部时钟的下降沿所采样,使得上述第二采样数据的建立时间以及保持时间皆为上述外部时钟的周期的一半。
17.根据本发明的另一实施例,上述第一触发器根据上述内部时钟的下降沿采样上述输入数据,上述第二触发器根据上述外部时钟的下降沿采样上述第二采样数据,上述第三触发器根据上述内部时钟的上升沿采样上述第一采样数据,使得上述第二触发器的建立时间以及保持时间皆为上述外部时钟的周期的一半。
附图说明
18.图1是显示根据本发明的一实施例所述的电子装置的方块图;
19.图2是显示根据本发明的另一实施例所述的电子装置的方块图;以及
20.图3是显示根据本发明的一实施例所述的采样方法的流程图。
具体实施方式
21.以下说明为本发明的实施例。其目的是要举例说明本发明一般性的原则,不应视为本发明的限制,本发明的范围当以权利要求书所界定者为准。
22.能理解的是,虽然在此可使用用语“第一”、“第二”、“第三”等来叙述各种元件、组成成分、区域、层、和/或部分,这些元件、组成成分、区域、层、和/或部分不应被这些用语限定,且这些用语仅是用来区别不同的元件、组成成分、区域、层、和/或部分。因此,以下讨论
的一第一元件、组成成分、区域、层、和/或部分可在不偏离本公开一些实施例的教示的情况下被称为一第二元件、组成成分、区域、层、和/或部分。
23.值得注意的是,以下所公开的内容可提供多个用以实践本发明的不同特点的实施例或范例。以下所述的特殊的元件范例与安排仅用以简单扼要地阐述本发明的精神,并非用以限定本发明的范围。此外,以下说明书可能在多个范例中重复使用相同的元件符号或文字。然而,重复使用的目的仅为了提供简化并清楚的说明,并非用以限定多个以下所讨论的实施例和/或配置之间的关系。此外,以下说明书所述之一个特征连接至、耦接至和/或形成于另一特征之上等的描述,实际可包含多个不同的实施例,包括该等特征直接接触,或者包含其它额外的特征形成于该等特征之间等等,使得该等特征并非直接接触。
24.图1是显示根据本发明的一实施例所述的电子装置的方块图。如图1所示,电子装置100包括第一锁相回路110以及第二锁相回路120。第一锁相回路110根据参考时钟clkref,产生内部时钟clki。根据本发明的一实施例,第一锁相回路110将产生的内部时钟clki作为第一反馈信号fb1,使得第一锁相回路110根据第一反馈信号fb1以及参考时钟clkref的相位差以及频率差,而调整输出内部时钟clki。因此,参考时钟clkref以及内部时钟clki的相位以及频率皆相同。
25.第二锁相回路120根据参考时钟clkref,产生外部时钟clke。根据本发明的一实施例,第二锁相回路120将产生的外部时钟clke作为第二反馈信号fb2,使得第二锁相回路120根据第二反馈信号fb2以及参考时钟clke的相位差以及频率差,而调整输出外部时钟clke的频率和相位至clkref。因此,参考时钟clkref以及外部时钟clke的相位以及频率皆相同。
26.根据本发明的一实施例,由于第一锁相回路110以及第二锁相回路120皆以参考时钟clkref作为参考值,因此内部时钟clki以及外部时钟clke的相位以及频率皆相同。换句话说,内部时钟clki以及外部时钟clke为同步。根据本发明的一实施例,电子装置100用于高速双倍数据率(double data rate,ddr)控制器,其中内部时钟clki用于内部控制器所使用,外部时钟clke用于传输数据至外部物理层(phy)所使用。
27.如图1所示,电子装置100还包括、第一触发器130以及第二触发器140。第一触发器130包括第一时钟端c1、第一输入端i1以及第一输出端o1,第一时钟端c1接收第一锁相回路110所产生的内部时钟clki,第一输入端i1接收内部数据di,第一输出端o1输出第一采样数据ds1。
28.第二触发器140包括第二时钟端c2、第二输入端i2以及第二输出端o2,第二时钟端c2接收外部时钟clke,第二输入端i2接收第一采样数据ds1,第二输出端o2输出外部数据do。
29.根据本发明的一实施例,第一触发器130以及第二触发器140为d型触发器。根据本发明的一实施例,第一触发器130根据内部时钟clki的上升沿采样内部数据di而输出第一采样数据ds1,第二触发器140根据外部时钟clke之上升沿采样第一采样数据ds1而输出外部数据do。
30.根据本发明的另一实施例,第一触发器130根据内部时钟clki的下降沿采样内部数据di而输出第一采样数据ds1,第二触发器140根据外部时钟clke的下降沿采样第一采样数据ds1而输出外部数据do。换句话说,第一触发器130以及第二触发器140皆为上升沿触发或下降沿触发。
31.由于内部时钟clki需要提供给数千个触发器使用,因此内部时钟clki的延迟较大。若是要将外部时钟clke的延迟增加至与内部时钟clki的延迟相同时,将会导致内部时钟clki以及外部时钟clke之间的抖动(jitter)增加,进而影响外部数据的质量。
32.图2是显示根据本发明的另一实施例所述的电子装置的方块图。如图2所示,电子装置200包括第一锁相回路210以及第二锁相回路220。第一锁相回路210根据参考时钟clkref,产生内部时钟clki。根据本发明的一实施例,第一锁相回路210将产生的内部时钟clki作为第一反馈信号fb1,使得第一锁相回路210根据第一反馈信号fb1以及参考时钟clke的相位差以及频率差,而调整输出内部时钟clki的频率和相位至clkref,使得参考时钟clkref以及内部时钟clki的相位以及频率皆相同。
33.第二锁相回路220根据参考时钟clkref,产生外部时钟clke。根据本发明的一实施例,第二锁相回路220将产生的外部时钟clke作为第二反馈信号fb2,使得第二锁相回路120根据第二反馈信号fb2以及参考时钟clke的相位差以及频率差,而调整输出外部时钟clke的频率和相位至clkref,使得参考时钟clkref以及外部时钟clke的相位以及频率皆相同。
34.根据本发明的一实施例,第一锁相回路210产生的内部时钟clki以及第二锁相回路220产生的外部时钟clke的相位以及频率皆相同。换句话说,内部时钟clki以及外部时钟clke为同步。根据本发明的一实施例,电子装置200用于高速双倍数据率(double data rate,ddr)控制器,其中内部时钟clki用于内部控制器所使用,外部时钟clke用于传输数据至外部物理层(phy)所使用。
35.如图2所示,电子装置200还包括第一触发器230、第二触发器240以及第三触发器250。第一触发器230包括第一时钟端c1、第一输入端i1以及第一输出端o1,第一时钟端c1接收第一锁相回路110所产生的内部时钟clki,第一输入端i1接收内部数据di,第一输出端o1输出第一采样数据ds1。
36.第二触发器240包括第二时钟端c2、第二输入端i2以及第二输出端o2,第二时钟端c2接收外部时钟clke,第二输入端i2接收第二采样数据ds2,第二输出端o2输出外部数据do。第三触发器250包括第三时钟端c3、第三输入端i3以及第三输出端o3,第三时钟端c3接收内部时钟clke,第三输入端i3接收第一采样数据ds1,第三输出端o3输出第二采样数据ds2。
37.根据本发明的一实施例,第一触发器230、第二触发器240以及第三触发器250为d型触发器。根据本发明的一实施例,第一触发器230根据内部时钟clki的上升沿采样内部数据di而输出第一采样数据ds1,第三触发器250根据内部时钟clki的下降沿采样第一采样数据ds1而输出第二采样数据ds2,第二触发器240根据外部时钟clke的上升沿采样第二采样数据ds2而输出外部数据do。
38.根据本发明的另一实施例,第一触发器230根据内部时钟clki的下降沿采样内部数据di而输出第一采样数据ds1,第三触发器250根据内部时钟clki的上升沿采样第一采样数据ds1而输出第二采样数据ds2,第二触发器240根据外部时钟clke的下降沿采样第二采样数据ds2而输出外部数据do。
39.换句话说,当第一触发器230以及第二触发器240皆为上升沿触发时,第三触发器250为下降沿触发;当第一触发器230以及第二触发器240皆为下降沿触发时,第三触发器250为上升沿触发。因此,第二触发器240采样第二采样数据ds2的建立时间(setup time)以
及保持时间(hold time)皆为外部时钟clke的周期的一半。
40.如图2所示,电子装置200还包括时钟树260。时钟树260位于第二锁相回路220以及第二触发器240之间,用以将外部时钟clke转换成电流信号而提供至第二时钟端c2,并且在第二时钟端c2将电流信号恢复成外部时钟信号clke。
41.根据本发明的一实施例,由于第二锁相回路220以及第二触发器240相距甚远。当第二锁相回路220直接将电压信号的外部时钟clke提供至第二触发器240时,外部时钟clke的信号会变形得非常严重。因此,时钟树260用以将电压信号的外部时钟clke转换成电流信号,并且传送电流信号至远方的第二触发器240,再在第二触发器240的第二时钟端c2将电流信号恢复成电压信号的外部时钟clke,进而保持外部时钟clke的质量。
42.图3是显示根据本发明的一实施例所述的采样方法的流程图。以下针对图3的流程图的叙述,将搭配图2以利详细说明。首先,利用第一锁相回路210根据参考时钟clkref,产生内部时钟clki(步骤s310)。接着,利用第二锁相回路220根据参考时钟clkref,产生外部时钟clke(步骤s320)。
43.利用第一触发器230,根据内部时钟clki采样内部数据di而产生第一采样数据ds1(步骤s330)。利用第三触发器250,根据内部时钟clki采样第一采样数据ds1而产生第二采样数据ds2(步骤s340)。利用第二触发器240,根据外部时钟clke采样第一采样数据ds1而产生外部数据do(步骤s350)。
44.本发明在此提出一种电子装置以及采样方法,通过在外部时钟采样之前以下降沿(或上升沿)采样,使得外部时钟以上升沿(或下降沿)采样时,能够获得外部时钟的周期的一半的建立时间以及保持时间。并且锁相回路产生外部时钟后,利用时钟树将电压信号的外部时钟转换成电流信号而提供至位于较远处的第二触发器,有助于保持外部时钟的质量。
45.虽然本公开的实施例及其优点已公开如上,但应该了解的是,本领域技术人员,在不脱离本公开的精神和范围内,当可作更动、替代与润饰。此外,本公开的保护范围并未局限于说明书内所述特定实施例中的工艺、机器、制造、物质组成、装置、方法及步骤,本领域技术人员可从本公开一些实施例的揭示内容中理解现行或未来所发展出的工艺、机器、制造、物质组成、装置、方法及步骤,只要可以在此处所述实施例中实施大抵相同功能或获得大抵相同结果皆可根据本公开一些实施例使用。因此,本公开的保护范围包括上述工艺、机器、制造、物质组成、装置、方法及步骤。另外,每一权利要求构成个别的实施例,且本公开的保护范围也包括各个权利要求及实施例的组合。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献

  • 日榜
  • 周榜
  • 月榜