一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

存储器、存储器的写入方法和读取方法与流程

2021-03-23 11:17:00 来源:中国专利 TAG:存储器 方法 写入 读取 申请
存储器、存储器的写入方法和读取方法与流程

本申请涉及存储器领域,具体而言,涉及一种存储器、存储器的写入方法和读取方法。



背景技术:

自旋-轨道力矩磁阻式随机存储器(spin-orbittorquemagneticrandomaccessmemory,简称为sot-mram),与自旋转移力矩磁阻式随机存储器(spin-transfertorquemagneticrandomaccessmemory,简称为stt-mram)是完全不同的。sot-mram是基于自旋霍尔效应,不同的极化方向的自旋流在sot-mram重金属层的相反边缘积聚,并向磁性隧道结(magnetictunneljunctions,简称为mtj)中写入。sot-mram具有低功耗、高性能的优点,在物联网、云计算和航空航天等方面具备广阔的市场前景。

而在相关技术中,sot-mram还存在的各种各样的问题:例如,图1示出了相关技术中的一种sot-mram的结构示意图,如图1所示,01:自由层,02:隧穿层,03:参考层,04:源线,05:读字线,06:写字线,07:自旋轨道矩提供层,08:位线,其中,mtj由01、02和03构成。在sot-mram中,其存储单元为三端结构,需要两个晶体管,存储单元面积较大,限制了集成度的提高。又例如,在sot-mram中的两个mtj垂直堆叠(串联),其阻值不可以分别独立读取;还有一些sot-mram中两个并联的mtj不能实现分别独立写入,存在误写现象。

因此,在相关技术中,sot-mram存在存储单元面积大、集成度低,以及sot-mram存储单元不能实现独立读写的问题。

针对上述的问题,目前尚未提出有效的解决方案。



技术实现要素:

本申请实施例提供了一种存储器、存储器的写入方法和读取方法,以至少解决相关技术中存储器的存储单元面积大、集成度低,且不能实现独立读写的技术问题。

根据本申请实施例的一个方面,提供了一种存储器,所述存储器包括自旋轨道矩提供层、两个存储位元、两个二极管、第一位线、第二位线、字线、源线和晶体管,其中,所述自旋轨道矩提供层的一端与第一位线连接,所述自旋轨道矩提供层的另一端与所述晶体管连接,且所述晶体管分别与所述字线和所述源线连接,两个所述存储位元间隔地设置在所述自旋轨道矩提供层的表面上,所述存储位元远离所述自旋轨道矩提供层的一端与所述二极管的第一端一一对应地串联,与两个所述存储位元连接的所述二极管的第一端对应的电极正负不同,所述二极管的第二端分别与第二位线连接。

可选地,所述自旋轨道矩提供层为重金属层。

可选地,所述存储位元为mtj。

可选地,所述mtj包括自由层,所述自由层的厚度为0.5至1.5nm。

可选地,所述mtj包括隧穿层,所述隧穿层的厚度为1.0至10nm。

根据本申请实施例的另一方面,还提供了一种上述中任意一项所述的存储器的写入方法,所述写入方法包括:在存储器的第一位线和源线之间和/或在存储器的第二位线和源线之间施加写电压,对所述存储器的至少一个存储位元进行写入。

可选地,在存储器的至少一个位线和源线之间施加写电压,对所述存储器的至少一个存储位元进行写入,包括:在所述源线和所述第一位线施加第一写电压,保持所述第二位线处于浮空状态。

可选地,在存储器的至少一个位线和源线之间施加写电压,对所述存储器的至少一个存储位元进行写入,包括:在所述源线和所述第一位线施加第一写电压,在所述源线和所述第二位线施加第二写电压。

可选地,所述第一写电压和/或第二写电压包括第一方向和第二方向,其中,所述第一方向和所述第二方向的方向相反。

根据本申请实施例的另一方面,还提供了一种上述中任意一项所述的存储器的读取方法,所述读取方法包括:在存储器的第二位线和源线之间施加读电压,对所述存储器的至少一个存储位元进行读取。

可选地,在存储器的第二位线和源线之间施加读电压,对所述存储器的至少一个存储位元进行读取,包括:所述读电压包括第一方向和第二方向,其中,所述第一方向和所述第二方向的方向相反。

在本申请实施例中,存储器包括自旋轨道矩提供层、两个存储位元、两个二极管、第一位线、第二位线、字线、源线和晶体管,其中,所述自旋轨道矩提供层的一端与第一位线连接,所述自旋轨道矩提供层的另一端与所述晶体管连接,且所述晶体管分别与所述字线和所述源线连接,两个所述存储位元间隔地设置在所述自旋轨道矩提供层的表面上,所述存储位元远离所述自旋轨道矩提供层的一端与所述二极管的第一端一一对应地串联,与两个所述存储位元连接的所述二极管的第一端对应的电极正负不同,所述二极管的第二端分别与第二位线连接。由于该存储器包括两个存储位元,可以提高存储密度,且两个存储位元共享自旋轨道矩提供层、位线、字线等,可以提高存储器的集成度;另外,二极管可以垂直堆叠在存储位元,没有增加存储单元的面积,进一步地,本申请的存储器中并联的两个存储位元中每一个存储位元均可以实现独立的读写,进而解决了相关技术中存储器的存储单元面积大、集成度低,且不能实现独立读写的技术问题。

附图说明

此处所说明的附图用来提供对本申请的进一步理解,构成本申请的一部分,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:

图1示出了相关技术中的一种sot-mram的结构示意图;

图2示出了本申请实施例的存储器的结构示意图;

图3示出了本申请的优选的实施例的存储器的结构示意图;

图4(a)示出了本申请的优选的实施例的存储器的第一种写入方法的示意图;

图4(b)示出了本申请的优选的实施例的存储器的第一种写入方法的状态示意图;

图5(a)示出了本申请的优选的实施例的存储器的第二种写入方法的示意图;

图5(b)示出了本申请的优选的实施例的存储器的第二种写入方法的状态示意图;

图6(a)示出了本申请的优选的实施例的存储器的第三种写入方法的示意图;

图6(b)示出了本申请的优选的实施例的存储器的第三种写入方法的状态示意图;

图7(a)示出了本申请的优选的实施例的存储器的第四种写入方法的示意图;

图7(b)示出了本申请的优选的实施例的存储器的第四种写入方法的状态示意图;

图8(a)示出了本申请的优选的实施例的存储器的第五种写入方法的示意图;

图8(b)示出了本申请的优选的实施例的存储器的第五种写入方法的状态示意图;

图9(a)示出了本申请的优选的实施例的存储器的第六种写入方法的示意图;

图9(b)示出了本申请的优选的实施例的存储器的第六种写入方法的状态示意图;

图10(a)示出了本申请的优选的实施例的存储器的第七种写入方法的示意图;

图10(b)示出了本申请的优选的实施例的存储器的第七种写入方法的状态示意图;

图11(a)示出了本申请的优选的实施例的存储器的第八种写入方法的示意图;

图11(b)示出了本申请的优选的实施例的存储器的第八种写入方法的状态示意图;

图12(a)示出了本申请的优选的实施例的存储器的第九种写入方法的示意图;

图12(b)示出了本申请的优选的实施例的存储器的第九种写入方法的状态示意图;

图13示出了本申请的优选的实施例的存储器的第一种读取方法的示意图;

图14示出了本申请的优选的实施例的存储器的第二种读取方法的示意图。

具体实施方式

应该指出,以下详细说明都是例示性的,旨在对本申请提供进一步的说明。除非另有指明,本文使用的所有技术和科学术语具有与本申请所属技术领域的普通技术人员通常理解的相同含义。

需要注意的是,这里所使用的术语仅是为了描述具体实施方式,而非意图限制根据本申请的示例性实施方式。如在这里所使用的,除非上下文另外明确指出,否则单数形式也意图包括复数形式,此外,还应当理解的是,当在本说明书中使用术语“包含”和/或“包括”时,其指明存在特征、步骤、操作、器件、组件和/或它们的组合。

应该理解的是,当元件(诸如层、膜、区域、或衬底)描述为在另一元件“上”时,该元件可直接在该另一元件上,或者也可存在中间元件。而且,在说明书以及权利要求书中,当描述有元件“连接”至另一元件时,该元件可“直接连接”至该另一元件,或者通过第三元件“连接”至该另一元件。

正如背景技术所介绍的,相关技术中存储器的存储单元面积大、集成度低,且不能实现独立读写,为了解决如上的技术问题,本申请提出了一种存储器、存储器的写入方法与读取方法。

本申请的一种典型的实施方式中,提供了一种存储器,图2示出了本申请实施例的存储器的结构示意图,如图2所示,该存储器包括自旋轨道矩提供层10、两个存储位元20、两个二极管30、第一位线40、第二位线50、字线60、源线70和晶体管80,其中,自旋轨道矩提供层10的一端与第一位线40连接,自旋轨道矩提供层的另一端与晶体管80连接,且晶体管80分别与字线60和源线70连接,两个存储位元20间隔地设置在自旋轨道矩提供层10的表面上,存储位元20远离自旋轨道矩提供层的一端与二极管30的第一端一一对应地串联,与两个存储位元20连接的二极管30的第一端对应的电极正负不同,二极管30的第二端分别与第二位线50连接。

作为一种可选的实施方式,由于两个存储位元间隔地设置在自旋轨道矩提供层的表面上,当两个存储位元为两个存储位元时,可以实现这两个存储位元在自旋轨道矩提供层的表面上并联,进一步地,两个并联的存储位元,分别可以进行独立的读写。

需要说明的是,本申请的独立的读写,并不是两个并联的存储位元同时进行读取或者写入,而是两个并联的存储位元中每个存储位元可以实现读取或者写入。例如,本申请中存储器包括的两个存储位元为存储位元a和存储位元b,其中,可以单独的实现对存储位元a进行读取或者写入,还可以是单独的实现对存储位元b进行读取或者写入。

进一步地,上述晶体管为三极管,分别连接源线、自旋轨道矩提供层以及字线,其中,晶体管作为控制开关,可以通过字线的作用使其导通或者关闭。需要说明的是,在字线导通晶体管时,可以实现存储器的存储位元分别进行独立读写。

由于该存储器包括两个存储位元,可以提高存储密度,且两个存储位元共享自旋轨道矩提供层、位线、字线等,可以提高存储器的集成度;另外,二极管可以垂直堆叠在存储位元,没有增加存储单元的面积,进一步地,本申请的存储器中并联的两个存储位元中每一个存储位元均可以实现独立的读写,进而解决了相关技术中存储器的存储单元面积大、集成度低,且不能实现独立读写的技术问题。

可选地,自旋轨道矩提供层为重金属层。

作为一种可选的实施方式,自旋轨道矩提供层为重金属层,其材料可以选自非磁性重金属材料、拓扑绝缘体材料与反铁磁导体材料中的至少一种。需要说明的是,上述非磁性重金属材料包括pt、ta、w、ir、hf、ru、ti、bi、au与os中的至少一种,上述拓扑绝缘体材料包括bi、te与se中的至少两种形成的合金,上述反铁磁导体材料包括pt、mn与ir中的至少两种形成的合金。其中,拓扑绝缘体材料或者反铁磁导体材料中均可以包括多种合金。

上述自旋轨道矩提供层的材料为拓扑绝缘体材料,这些材料不仅可以更好地保证自由层的磁化方向为预定方向,还能实现超低写电流密度,降低了存储单元的能耗。

可选地,存储位元为mtj。

作为一种可选的实施方式,上述存储器包括两个存储位元,且存储位元为mtj时,也即是该存储器包括两个并联的mtj,且每个mtj分别串联一个二极管,且两个并联的mtj对应的二极管的方向相反,另外,两个并联的mtj共享开关、重金属层和位线等,可以提高存储器的集成度。另外,可以实现对两个并联的mtj分别进行独立的读取和写入。

可选地,mtj包括自由层,自由层的厚度为0.5至1.5nm。

可选地,mtj包括隧穿层,隧穿层的厚度为1.0至10nm。

需要说明的是,本申请的mtj还包括固定层,其中,固定层的磁化方向保持不变,在本申请实施中,两个mtj的固定层的磁化方向是相反的,例如,第一mtj的固定层的磁化方向为上,则第二mtj的固定层的磁化方向为下。在具体实施实施过程中,磁化方向并不仅限于上或者下,还可以是左或者右、前或者后等,在此不再一一赘述。

可选地,mtj包括第一mtj和第二mtj,其中,第一mtj的翻转电流阈值大于第二mtj的翻转电流阈值,第一mtj的翻转电压大于第二mtj的翻转电压。

作为一种可选的实施方式,在施加的电压或者电流达到存储位元对应的翻转电压或者翻转电流阈值时,才可能使得其中一个mtj的自由层的磁化方向发生改变。需要说明的是,在本申请中只有施加的电压或者电流足够使得mtj的自由层的磁化方向发生改变,mtj的写入状态才会发生改变。

需要说明的是,上述自由层的磁化方向发生改变,还与自由层的磁化方向或者电子流方向有关。例如,自由层的自旋电子极化方向与施加电压或者电流对应的自旋电子极化方向一致时,则自由层在施加电压或者电流的作用下其磁化方向不发生改变。

根据本申请实施例的另一方面,还提供了一种上述中任意一项的存储器的写入方法,写入方法包括:在存储器的第一位线和源线之间和/或在存储器的第二位线和源线之间施加写电压,对存储器的至少一个存储位元进行写入。

作为一个可选的实施方式,在对存储器的至少一个存储位元进行写入时,至少包括以下情形:可以在存储器的第一位线和源线之间施加写电压,实现对存储位元的写入;可以在存储器的第二位线和源线之间施加写电压,实现对存储位元的写入;还可以在存储器的第一位线和源线之间和存储器的第二位线和源线之间同时施加写电压,实现对存储位元的写入。

作为一个可选的实施方式,本申请实施例中的存储器可以为两个存储位元。优选的,两个存储位元可以为两个mtj。

可选地,在存储器的至少一个位线和源线之间施加写电压,对存储器的至少一个存储位元进行写入,包括:在源线和第一位线施加第一写电压,保持第二位线处于浮空状态。

作为一个可选的实施方式,上述保持第二位线处于浮空状态,即对第二位线不施加电。

作为一个可选的实施方式,本申请可以在源线和第一位线施加第一写电压,实现对存储器的至少一个存储位元进行写入。例如,存储器包括两个mtj,可以通过施加第一写电压,可以将存储器由00写为10,由10写为11,由11写为01,由01写为00,由00写为01,由11写为10,在具体实施中可以自由实现上述写入方式中的任意一种。需要说明的是,在进行上述写入操作时,其中一个mtj进行写入,另一个mtj保持不变。

可选地,在存储器的至少一个位线和源线之间施加写电压,对存储器的至少一个存储位元进行写入,包括:在源线和第一位线施加第一写电压,在源线和第二位线施加第二写电压。

作为一个可选的实施方式,本申请可以在源线和第一位线施加第一写电压,以及在源线和第二位线施加第二写电压,实现对存储器的至少一个存储位元进行写入。需要说明的是,施加第一写电压和第二写电压同时进行。例如,存储器包括两个mtj,可以通过同时施加第一写电压和第二写电压,可以将存储器由01写为11,由10写为00,在具体实施中可以自由实现上述写入方式中的任意一种。需要说明的是,在进行上述写入操作时,其中一个mtj进行写入,另一个mtj保持不变。

可选地,第一写电压和/或第二写电压包括第一方向和第二方向,其中,第一方向和第二方向的方向相反。

作为一个优选的实施方式,上述第一写电压的方向为电压在源线和第一位线之间流向,也即是在源线和第一位线之间电流方向,其中,第一写电压可以由源线流向第一位线,也可以由第一位线流向源线,可以将上述的流向划分为第一方向和第二方向,进一步地,第一方向和第二方向的方向相反。

作为一个优选的实施方式,上述第二写电压的方向为电压在源线和第二位线之间流向,也即是在源线和第二位线之间电流方向,其中,第二写电压可以由源线流向第二位线,也可以由第二位线流向源线,可以将上述的流向划分为第一方向和第二方向,进一步地,第一方向和第二方向的方向相反。

在具体实施过程中,上述第一写电压和/或第二写电压的不同方向经过不同的mtj可以实现对每个mtj进行独立的写入。需要说明的是,第一写电压和/或第二写电压的不同方向,其中任意一种电压流向或者两种电压流向的组合均可以实现不同的写入状态。

根据本申请实施例的另一方面,还提供了一种上述中任意一项的存储器的读取方法,读取方法包括:在存储器的第二位线和源线之间施加读电压,对存储器的至少一个存储位元进行读取。

需要说明的是,本申请的存储器在在进行读取时,其中的第一位线始终处于浮空状态,也即是,第一位线不施加电。此时,在存储器进行读取时,可以通过控制在存储器的第二位线和源线之间施加读电压,由于二极管的方向不同,可以实现对二极管导通的存储位元进行读取。

作为一个优选的实施方式,在本申请中存储器包括但不限于两个存储位元,在具体实施过程中,例如,存储器存在两个存储位元,在相关技术中,只能够实现这两个存储位元的同时读取,而在本申请中则可以实现任意一个存储位元的独立读取。

可选地,在存储器的第二位线和源线之间施加读电压,对存储器的至少一个存储位元进行读取,包括:读电压包括第一方向和第二方向,其中,第一方向和第二方向的方向相反。

作为一个优选的实施方式,上述读电压的方向为电压在第二位线和源线之间流向,也即是在第二位线和源线之间电流方向,其中,读电压可以由第二位线流向源线,也可以由源线流向第二位线,可以将上述的流向划分为第一方向和第二方向,进一步地,第一方向和第二方向的方向相反。

在具体实施过程中,例如,存储器包括两个存储位元为两个mtj,其中,读电压的第一方向为由源线流向第二位线,此时该读电压经过第一mtj,则可以实现对第一mtj进行读取;读电压的第二方向为由第二位线流向源线,此时该读电压经过第二mtj,则可以实现对第二mtj进行读取;由此可见,读电压的不同方向经过不同的mtj可以实现对每个mtj进行独立的读取。

在本申请实施过程中,无论是存储器的读取还是写入,均是通过位线和源线之间的电压差实现的,这种电压差在存储器的读取时为读电压,在存储器的写入时为写电压。需要说明的是,可以通过对字线施加电压用于选通晶体管打开通道,其中,在存储器的读取或者写入时,晶体管处于导通状态。

下面对本申请优选的实施方式进行说明。

在本申请优选的实施例中,存储器包括自旋轨道矩提供层10、两个存储位元20、两个二极管30、第一位线40、第二位线50、字线60、源线70和晶体管80,该存储器的自旋轨道矩提供层10表面上间隔设置两个mtj,其中,mtj至少包括依次叠置的自由层21、隧穿层22和固定层23,自由层21接触自旋轨道矩提供层10表面设置,固定层23远离自旋轨道矩提供层10表面设置,隧穿层22设置在自由层21和固定层23之间。其中,固定层23的磁化方向保持不变,自由层21的磁化方向可以改变。

在下面的实施例所涉及的存储器的结构示意图中,针对mtj来说,左侧的mtj为第一mtj,右侧的mtj为第二mtj,虚线箭头则是存储器的电流方向。需要说明的是,为了便于描述存储器的mtj的磁化方向,在本申请中利用小圆圈(点)或者小圆圈(叉)用于表示两种不同的磁化方向。第一mtj的固定层的磁化方向为小圆圈(点),第二mtj的固定层的磁化方向为小圆圈(叉),而第一mtj和第二mtj的自由层的磁化方向均可以包括的小圆圈(点)或者小圆圈(叉)中的任意一个。

对于存储器的结构示意图对应的状态示意图,该存储器包括四种状态:00、01、10和11,涉及多种相互转化的方式,其中,左侧用于表述第一mtj的状态,右侧用于表述第二mtj的状态。对于任意一个mtj而言,在该状态图中,对于每一种状态,其上面的小圆圈用于表述对应的mtj的固定层的磁化方向,下面的小圆圈用于表述对应的mtj的自由层的磁化方向。

图3示出了本申请的优选的实施例的存储器的结构示意图,如图3所示,重金属层与一根位线相连,上方为两个并联的mtj,mtj结构从下而上依次是自由层、隧穿层、固定层。两个mtj单元分别与一个二极管串联,两个二极管的方向相反,连接着同一根位线。第一mtj的翻转电流阈值大于第二mtj的翻转电流阈值大。第一mtj和第二mtj的sot翻转电压分别为vw0和vw1,其中vw0>vw1。

其中,该存储器包含两个相互并联的mtj;该存储器还包含两个二极管,分别与两个mtj串联。通过自旋转移力矩辅助写入方法,两个mtj可以分别独立写入且两个并联的mtj还可以分别独立读取。

其中,上述两个并联的mtj共享晶体管、重金属层和位线等,提高了集成度。

进一步地,上述mtj的自由层的材料为具有垂直各向异性的铁磁材料,可以是单层结构或是多层复合式结构。单层结构的自由层材料可以是铁(fe)、钴(co)、镍(ni)、钆(gd)、铽(tb)、镝(dy)、硼(b)或这些元素的合金,如cofeb、nf、feb等。多层复合结构的材料可以是钴(co)铂(pt)、钴(co)镍(ni)、钴(co)钯(pd)等元素组成的复合层结构。

需要说明的是,上述mtj的自由层的厚度尺寸可以为0.5nm-1.5nm。

进一步地,上述mtj的隧穿层为特定厚度下具备磁隧穿条件的绝缘材料,这些绝缘材料可以为氧化镁、氧化铝、镁或三者的组合。

需要说明的是,上述mtj的隧穿层厚度尺寸可以为1.0nm-10nm。

进一步地,上述mtj的固定层可以是单层或复合式多层结构。其中,单层结构的固定层可通过例如铁(fe)、钴(co)、镍(ni)等铁磁材料或这些元素的合金来实现。多层复合式结构的固定层则可为铁磁材料与金属材料的复合层结构,例如钴(co)铂(pt)、钴(co)镍(ni)、钴(co)钯(pd)等元素组成的复合层结构。

进一步地,基于上述存储器可以实现两个并联的mtj进行独立写入和独立读取,下面分别对写入方法和读取方法进行详细的说明,具体如下:

图4(a)示出了本申请的优选的实施例的存储器的第一种写入方法的示意图,以及图4(b)示出了本申请的优选的实施例的存储器的第一种写入方法的状态示意图;如图4(a)和4(b)所示,该存储器的第一种写入方法为:00→10;其中,wl:v,第一位线:vw0,第二位线:floating。

图5(a)示出了本申请的优选的实施例的存储器的第二种写入方法的示意图,以及图5(b)示出了本申请的优选的实施例的存储器的第二种写入方法的状态示意图;如图5(a)和5(b)所示,该存储器的第二种写入方法为:10→11;其中,字线:v,第一位线:-vw1,第二位线:floating。

图6(a)示出了本申请的优选的实施例的存储器的第三种写入方法的示意图,以及图6(b)示出了本申请的优选的实施例的存储器的第三种写入方法的状态示意图;如图6(a)和6(b)所示,该存储器的第三种写入方法为:11→01;其中,字线:v,第一位线:-vw0,第二位线:floating。

图7(a)示出了本申请的优选的实施例的存储器的第四种写入方法的示意图,以及图7(b)示出了本申请的优选的实施例的存储器的第四种写入方法的状态示意图;如图7(a)和7(b)所示,该存储器的第四种写入方法为:01→00;其中,字线:v,第一位线:vw1,第二位线:floating。

图8(a)示出了本申请的优选的实施例的存储器的第五种写入方法的示意图,以及图8(b)示出了本申请的优选的实施例的存储器的第五种写入方法的状态示意图;如图8(a)和8(b)所示,该存储器的第五种写入方法为:00→01;其中,字线:v,第一位线:-vw1,第二位线:floating。

图9(a)示出了本申请的优选的实施例的存储器的第六种写入方法的示意图,以及图9(b)示出了本申请的优选的实施例的存储器的第六种写入方法的状态示意图;如图9(a)和9(b)所示,该存储器的第六种写入方法为:11→10;其中,字线:v,第一位线:vw1,第二位线:floating。

图10(a)示出了本申请的优选的实施例的存储器的第七种写入方法的示意图,以及图10(b)示出了本申请的优选的实施例的存储器的第七种写入方法的状态示意图;如图10(a)和10(b)所示,该存储器的第七种写入方法为:10→00;其中,字线:v,第一位线:-vw10,第二位线:-v10。注:vw10<vw1<vw0。

图11(a)示出了本申请的优选的实施例的存储器的第八种写入方法的示意图,以及图11(b)示出了本申请的优选的实施例的存储器的第八种写入方法的状态示意图;如图11(a)和11(b)所示,该存储器的第八种写入方法为:10→01;其中,字线:v,第一位线:-vw0,第二位线:floating。

图12(a)示出了本申请的优选的实施例的存储器的第九种写入方法的示意图,以及图12(b)示出了本申请的优选的实施例的存储器的第九种写入方法的状态示意图;如图12(a)和12(b)所示,该存储器的第九种写入方法为:01→10;其中,字线:v,第一位线:vw0,第二位线:floating。

图13示出了本申请的优选的实施例的存储器的第一种读取方法的示意图,如图13所示,该存储器的第一种读取方法为:读取第一mtj;其中,字线:v,第一位线:floating,第二位线:-vr。

图14示出了本申请的优选的实施例的存储器的第二种读取方法的示意图,如图14所示,该存储器的第二种读取方法为:读取第二mtj;其中,字线:v,第一位线:floating,第二位线:vr。

基于此,本申请的存储器可以实现以下效果:

1、该存储器含有两个mtj,提高了存储密度;

2、该存储器中两个mtj共享重金属层、位线、晶体管等,有利于提高集成度;

3、该存储器的二极管可以垂直堆叠在mtj上,没有增加存储单元的面积;

4、该存储器中两个并联的mtj可以分别实现独立读写。

以上所述仅为本申请的优选实施例而已,并不用于限制本申请,对于本领域的技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。

再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献

  • 日榜
  • 周榜
  • 月榜