一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

半导体存储器设备及其操作方法与流程

2021-01-05 21:00:00 来源:中国专利 TAG:韩国 引用 申请 优先权 知识产权局
半导体存储器设备及其操作方法与流程

相关申请的交叉引用

本申请要求于2019年7月5日向韩国知识产权局提交的韩国专利申请no.10-2019-0081179的优先权,其全部内容通过引用合并于此。

本发明的示例实施例涉及一种半导体存储器设备及其操作方法。



背景技术:

在半导体存储器设备中,动态随机存取存储器(dram)可以通过将电荷存储在存储器单元的单元电容器中来写入数据,并且可以通过感测并放大由单元电容器中积累的电荷引起的一对位线之间的电压差来读出数据。为了写入数据,可以将数据输入输出线连接到写入驱动器。另外,一直在进行尝试以提高半导体存储器设备的操作速度。



技术实现要素:

本发明构思的示例实施例提供了一种具有提高的操作速度的半导体存储器设备。

本发明构思的另一示例实施例提供了一种可以提高操作速度的半导体存储器设备的数据写入方法。

根据本发明构思的示例实施例,提供了一种半导体存储器设备,半导体存储器设备包括连接到一对位线的多个存储器单元、列选择电路和读出放大器。当半导体存储器设备处于数据写入操作时,列选择电路在相继布置的第一时间间隔和第二时间间隔期间将一对数据输入输出线电连接到一对位线,以及读出放大器在第一时间间隔期间与一对位线电断开,并且在第二时间间隔期间感测并放大所述一对位线之间的电压差。

根据本发明构思的示例实施例,提供了一种半导体存储器设备,半导体存储器设备包括:第一存储器单元,连接到位线;第二存储器单元,连接到互补位线;第一隔离晶体管,连接在位线和感测位线之间,并且具有被配置为接收隔离信号的栅极;第二隔离晶体管,连接在互补位线和互补感测位线之间,并且具有被配置为接收隔离信号的栅极;第一列选择晶体管,连接在位线与数据输入输出信号线之间,并且具有被配置为接收列选择信号的栅极;第二列选择晶体管,连接在互补位线和互补数据输入输出信号线之间,并具有被配置为接收列选择信号的栅极;以及读出放大器,连接在感测位线和互补感测位线之间。当半导体存储器设备处于数据写入操作时,第一列选择晶体管和第二列选择晶体管在相继布置的第一时间间隔和第二时间间隔期间导通,第一隔离晶体管和第二隔离晶体管在第一时间间隔期间关断,并且在第二时间间隔期间导通,以及读出放大器在第一时间间隔和第二时间间隔期间感测并放大感测位线和互补感测位线之间的电压差。

根据本发明构思的示例实施例,提供了一种半导体存储器设备的操作方法,半导体存储器设备包括读出放大器,读出放大器感测并放大一对位线之间的电压差。所述方法包括执行第一写入驱动操作以及在执行第一写入驱动操作之后执行第二写入驱动操作。第一写入驱动操作包括将一对数据输入输出线电连接到一对位线,将数据从一对数据输入输出线发送到一对位线,以及将一对位线与读出放大器电断开,并且第二写入驱动操作包括将一对位线电连接到读出放大器,以及通过读出放大器感测并放大一对位线之间的电压差。

附图说明

根据结合附图进行的以下详细描述,将更清楚地理解本发明构思的上述和其他方面、特征和优点,在附图中:

图1是示出了根据本发明构思的示例实施例的半导体存储器设备的框图;

图2是示出了根据本发明构思的示例实施例的半导体存储器设备的存储器单元阵列和读出放大器块的框图;

图3是示出了根据本发明构思的示例实施例的半导体存储器设备的操作的图;

图4是示出了根据本发明构思的示例实施例的包括位线读出放大器的半导体存储器设备的电路的一部分的图;

图5是示出了图4所示的半导体存储器设备的操作定时的图;

图6是示出了根据本发明构思的示例实施例的包括位线读出放大器的半导体存储器设备的电路的一部分的图;

图7是示出了图6所示的半导体存储器设备的操作定时的图;

图8是示出了根据本发明构思的示例实施例的半导体存储器设备的写入方法的流程图;以及

图9是示出了根据本发明构思的示例实施例的包括半导体存储器设备的计算系统的图。

具体实施方式

以下,将参考附图描述本发明的若干个示例实施例。

图1是示出了根据示例实施例的半导体存储器设备的框图。半导体存储器设备10可以包括存储器单元阵列110、读出放大器块(sa)120、输入输出(i/o)选通电路200、数据输入输出电路300、地址缓冲器410、行解码器420、列解码器430、命令解码器510和控制逻辑520。

半导体存储器设备10可以是基于半导体设备的储存设备。例如,半导体存储器设备10可以被实现为易失性存储器(例如,dram、同步dram(sdram)、双倍数据速率sdram(ddrsdram)、低功率双倍数据速率sdram(lpddrsdram)、图形双倍数据速率sdram(gddrsdram)、ddr2sdram、ddr3sdram、ddr4sdram、晶闸管ram(tram)等)或非易失性存储器(例如,相变随机存取存储器(pram)、磁性随机存取存储器(mram)、电阻式随机存取存储器(rram)等)。

半导体存储器设备10可以从外部设备(例如,中央处理单元(cpu)或存储控制器)接收包括命令cmd和地址addr的信号,并且可以通过数据焊盘dq输入或输出数据。在示例实施例中,可以通过命令地址总线将命令cmd和地址addr提供到半导体存储器设备10。在命令地址总线中,命令cmd或地址addr可以按时间顺序设置。

存储器单元阵列110可以包括以矩阵形式布置的多个存储器单元。存储器单元阵列110可以包括连接到存储器单元的多条字线、多条位线和多条互补位线。多个存储器单元可以连接到多个字线中的对应字线,并且可以分别连接在多条位线中的对应位线或者多条互补位线中的对应互补位线之间。

读出放大器块120可以连接到存储器单元阵列110的多条位线和多条互补位线,并且可以感测并放大一对位线(彼此对应的位线和互补位线)之间的电压差。

输入输出选通电路200可以包括存储由列选择信号选择的一对位线的数据的读取数据锁存器、以及用于将数据写入到存储器单元阵列110中的写入驱动器。

数据输入输出电路300可以将存储在读取数据锁存器中的数据提供给数据焊盘dq,或者可以将通过数据焊盘dq接收的写入数据提供给输入输出选通电路200的写入驱动器。

地址缓冲器410可以从外部设备(例如,中央处理单元(cpu)或存储器控制器)接收地址addr。地址addr可以包括对存储器单元阵列110的行进行寻址的行地址ra和对存储器单元阵列110的列进行寻址的列地址ca。地址缓冲器410可以将行地址ra发送到行解码器420,并且可以将列地址ca发送到列解码器430。

行解码器420可以响应于行地址ra而选择存储器单元阵列110的多条字线wl中的一条字线。换句话说,行解码器420可以对从地址缓冲器410接收的行地址ra进行解码,可以选择字线中的与行地址ra相对应的一条字线,并且可以激活所选择的字线。

列解码器430可以响应于列地址ca选择存储器单元阵列110的多条位线中的部分位线以及多条互补位线中的部分互补位线。如本文所公开的,“一部分”或“部分”可以是“一个电路”或“多个电路”。列解码器430可以对从地址缓冲器410接收的列地址ca进行解码,并且可以生成列选择信号csl,并且列解码器430可以通过输入输出选通电路200通过列选择信号csl选择位线和互补位线。

命令解码器510可以对从外部设备(例如,中央处理单元(cpu)或存储器控制器)接收的命令cmd(例如,行地址选通信号(/ras)、列地址选通信号(/cas)、芯片选择信号(/cs)、写使能信号(/we)等)进行解码。命令cmd可以包括激活命令act、读取命令rd、写入命令wr、预充电命令pre等。

控制逻辑520可以响应于解码后的命令cmd而生成控制信号ctr。控制逻辑520可以被实现为例如电路。控制信号ctr可以包括隔离信号iso、偏移控制信号oc、感测驱动控制信号等。

图2是示出了包括存储器单元阵列110和读出放大器块120的半导体存储器设备10的一部分100的框图。

存储器单元阵列110可以包括多个存储器单元块cb0至cbn 1(n可以是自然数,包括0)。读出放大器块120可以包括多个位线读出放大器块sa0至san。多个位线读出放大器块sa0至san可以设置在多个存储器单元块cb0至cbn 1之间。例如,存储器单元块cbn-1和存储器单元块cbn可以设置在位线读出放大器块san-1的两端。换句话说,存储器单元块cbn-1和存储器单元块cbn可以设置在位线读出放大器块san-1的两侧。在一些示例中,位线读出放大器块san-1设置在存储器单元块cbn-1和存储器单元块cbn之间。

多个位线读出放大器块sa0至san中的每一个可以包括多个位线读出放大器s/a,每个s/a连接到位线bl和互补位线blb。在下文中,将理解的是,当元件被称为“连接”到另一元件时,它可以“电气连接”并且也可以“物理连接”到另一元件。相反,当一个元件被称为与另一元件“断开”时,它可以与另一元件“电气断开”并且也可以与另一元件“物理断开”。可以在位线bl和互补位线blb延伸的方向上重复地设置位线读出放大器s/a。位线bl和互补位线blb可以包括在一对位线中,并且可以在数据读取操作或数据写入操作中连接到位线读出放大器s/a。每个位线读出放大器s/a可以以两个位线节距(例如,位线bl和互补位线blb之间的距离)设置。

写入驱动器210可以包括在图1所示的输入输出选通电路200中,并且可以在数据写入操作中,根据要被存储在存储器单元的单元电容器中的数据来驱动数据输入输出线。

图3是示出了根据示例实施例的半导体存储器设备的操作的图。在示例实施例中,半导体存储器设备的位线读出放大器可以包括读出放大器121、第一隔离部122、第二隔离部123、第一列选择部124和第二列选择部125。在图3中,术语“bl”指示位线,“blb”指示互补位线,“sabl”指示感测位线,“sablb”指示互补感测位线,“io”指示数据输入输出线,“iob”指示互补数据输入输出线。

读出放大器121可以连接到一对感测位线(感测位线sabl和互补感测位线sablb),并且可以使用响应于感测驱动控制信号而提供的感测驱动电压来感测并放大一对感测位线的信号(感测位线sabl和互补感测位线sablb之间的电压差)。

响应于隔离信号iso,第一隔离部122和第二隔离部123可以将一对位线(位线bl和互补位线blb)连接到读出放大器121,或者可以将该一对位线与读出放大器121断开。响应于隔离信号iso,第一隔离部122可以将位线bl连接到感测位线sabl,或者可以将位线bl与感测位线sabl断开。响应于隔离信号iso,第二隔离部123可以将互补位线blb连接到互补感测位线sablb,或者可以将互补位线blb与互补感测位线sablb断开。

响应于列选择信号csl,第一列选择部124可以将数据输入输出线io连接到位线bl,或者可以将数据输入输出线io与位线bl断开。响应于列选择信号csl,第二列选择部125可以将互补数据输入输出线iob连接到互补位线blb,或者可以将互补数据输入输出线iob与互补位线blb断开。

在数据写入操作中,位线bl可以连接到感测位线sabl,互补位线blb可以连接到互补感测位线sablb,并且可以将感测驱动电压提供给读出放大器121。可以响应于激活命令act来执行上述操作。例如,可以响应于激活命令act来激活隔离信号iso,第一隔离部122和第二隔离部123可以响应于激活的隔离信号iso将位线bl连接到感测位线sabl,并且可以将互补位线blb连接到互补感测位线sablb,从而将读出放大器121连接到位线bl和互补位线blb。此外,可以响应于激活命令act来激活感测驱动控制信号,并且可以响应于激活的感测驱动控制信号将感测驱动电压提供给读出放大器121。读出放大器121可以使用感测驱动电压来感测并放大感测位线sabl和互补感测位线sablb之间的电压差,从而感测并放大位线bl和互补位线blb之间的电压差。

数据输入输出线io可以连接到位线bl,并且互补数据输入输出线iob可以连接到互补位线blb。在该操作中,读出放大器121可以暂时与位线bl和互补位线blb断开,并且可以再次与位线bl和互补位线blb连接。因此,可以通过一对数据输入输出线(数据输入输出线io和互补数据输入输出线iob)将写入数据传送到一对位线(位线bl和互补位线blb),写入数据可以被读出放大器121放大,并且可以被存储在存储器单元的单元电容器中。可以响应于写入命令wr来执行上述操作。例如,可以响应于写入命令wr激活列选择信号cs,第一列选择部124和第二列选择部125可以响应于激活的列选择信号csl而将数据输入输出线io连接到位线bl,并且可以将互补数据输入输出线iob连接到互补位线blb。另外,隔离信号iso可以响应于写入命令wr而暂时被去激活并且可以被激活。响应于隔离信号iso,第一隔离部122和第二隔离部123可以暂时将位线bl与感测位线sabl断开,并且可以再次将位线bl与感测位线sabl连接,并且可以暂时将互补位线blb与互补感测位线sablb断开,并且可以再次将互补位线blb与互补感测位线sablb连接,从而暂时将读出放大器121与位线bl和互补位线blb断开连接,并再次将读出放大器121与位线bl和互补位线blb连接。

图4是示出了根据示例实施例的包括位线读出放大器的半导体存储器设备的电路的一部分的图。第一位线读出放大器s/a-1可以包括读出放大器121-1、第一隔离部122-1、第二隔离部123-1、第一列选择部124-1、第二列选择部125-1、第一偏移消除部126-1和第二偏移消除部127-1。在一些示例中,半导体存储器设备可以包括预充电部(未示出)。

读出放大器121-1可以连接在感测位线sabl和互补感测位线sablb之间,并且可以使用第一感测驱动电压la和第二感测驱动电压lab来感测并放大感测位线sabl和互补感测位线sablb之间的电压差。当感测位线sabl和互补感测位线sablb分别连接到位线bl和互补位线blb时,读出放大器121-1可以感测并放大位线bl和互补位线blb之间的电压差。读出放大器121-1可以包括第一pmos晶体管p11、第二pmos晶体管p21、第一nmos晶体管n11和第二nmos晶体管n21。

第一pmos晶体管p11可以包括连接到感测位线sabl的第一端、连接到第一感测驱动电压la的第二端、以及连接到互补感测位线sablb的栅极。第二pmos晶体管p21可以包括连接到互补感测位线sablb的第一端、连接到第一感测驱动电压la的第二端、以及连接到感测位线sabl的栅极。第一感测驱动电压线la可以是被提供为在存储器单元阵列110(在图1中)的操作中使用的第一内部电压vinta。第一内部电压vinta可以是在半导体存储器设备100的电压发生器中生成的电压。电压发生器可以接收从存在于半导体存储器设备100外部的外部实体施加的电源电压vdd,并且可以生成具有比电源电压vdd的水平低的电压水平的第一内部电压vinta。

第一nmos晶体管n11可以包括连接到感测位线sabl的第一端、连接到第二感测驱动电压lab的第二端、以及连接到互补位线blb的栅极。第二nmos晶体管n21可以包括连接到互补感测位线sablb的第一端、连接到第二感测驱动电压lab的第二端、以及连接到位线bl的栅极。第二感测驱动电压lab可以是半导体存储器设备100的第二内部电压vss。第二内部电压vss可以是接地电压或负(-)电压。

第一隔离部122-1可以连接到位线bl和感测位线sabl,并且可以响应于隔离信号将位线bl连接到感测位线sabl或者可以将位线bl与感测位线sabl断开。第一隔离部122-1可以包括第一隔离晶体管is1。

第一隔离晶体管is1可以包括连接到位线bl的第一端、连接到感测位线sabl的第二端、以及接收隔离信号iso的栅极。

第二隔离部123-1可以连接在互补位线blb和互补感测位线sablb之间,并且可以响应于隔离信号将互补位线blb连接到互补感测位线sablb或者可以将互补位线blb与互补感测位线sablb断开。第二隔离部123-1可以包括第二隔离晶体管is2。

第二隔离晶体管is2可以包括连接到互补位线blb的第一端、连接到互补感测位线sablb的第二端、以及接收隔离信号iso的栅极。

第一列选择部124-1可以连接在数据输入输出线io与位线bl之间,并且可以响应于列选择信号csl将数据输入输出线io连接到位线bl或者可以将数据输入输出线io与位线bl断开。第一列选择部124-1可以包括第一列选择晶体管cs1。

第一列选择晶体管cs1可以包括连接到数据输入输出线io的第一端、连接到位线bl的第二端、以及接收列选择信号csl的栅极。

第二列选择部125-1可以连接在互补数据输入输出线iob和互补位线blb之间,并且可以响应于列选择信号csl将互补数据输入输出线iob连接到互补位线blb或可以将互补输入输出线iob与互补位线blb断开。第二列选择部125-1可以包括第二列选择晶体管cs2。

第二列选择晶体管cs2可以包括连接到互补数据输入输出线iob的第一端、连接到互补位线blb的第二端、以及接收列选择信号csl的栅极。

在示例实施例中,第一列选择部124-1和第二列选择部125-1可以包括在输入输出选通电路200(在图1中)中。

第一偏移消除部126-1可以连接在位线bl和互补感测位线sablb之间,并且可以响应于偏移控制信号将位线bl连接到互补感测位线sablb或者可以将位线bl与互补感测位线sablb断开。第一偏移消除部126-1可以包括第一偏移消除晶体管oc1。

第一偏移消除晶体管oc1可以包括连接到位线bl的第一端、连接到互补感测位线sablb的第二端、以及接收偏移控制信号oc的栅极。

第二偏移消除部127-1可以连接在互补位线blb和感测位线sabl之间,并且可以响应于偏移控制信号将互补位线blb连接到感测位线sabl或者可以将互补位线blb与感测位线sabl断开。第二偏移消除部127-1可以包括第二偏移消除晶体管oc2。

第二偏移消除晶体管oc2可以包括连接到互补位线blb的第一端、连接到感测位线sabl的第二端、以及接收偏移消除信号oc的栅极。

预充电部(未示出)可以通过提供预充电电压vbl(这里,vbl也可以称为预充电电压线),将感测位线sabl和互补感测位线sablb的电压水平均衡到预充电电压水平。当感测位线sabl和互补感测位线sablb可以分别连接到位线bl和互补位线blb时,预充电部可以将位线bl和互补位线blb的电压水平均衡到预充电电压水平。预充电电压水平可以低于第一内部电压vinta并且高于接地电压vss。

图5是示出了图4所示的半导体存储器设备的写入操作的定时的图,其示出了可以将与存储在存储器单元中的数据不同的数据存储在存储器单元中的示例。参考图5,示例实施例中的半导体存储器设备可以依次连续地执行偏移消除操作、电荷共享操作、感测操作、第一写入驱动操作和第二写入驱动操作,从而执行数据写入操作。

在时间间隔t0之前的时间间隔中,半导体存储器设备可以处于预充电状态。

在时间间隔t0中,可以执行偏移消除操作。

在时间间隔t0中,所选择的字线wl的电压可以为低水平,偏移控制信号oc的电压可以为高水平,隔离信号iso的电压可以为低水平,列选择信号csl的电压可以为低水平,第一感测驱动电压la(这里,la也可以称为第一感测驱动电压线)可以为第一内部电压vinta,并且第二感测驱动电压lab(这里,lab也可以称为第二感测驱动电压线)可以是低于第一内部电压vinta的第二内部电压vss。因此,第一偏移消除部126-1和第二偏移消除部127-1的偏移消除晶体管oc1和oc2可以处于导通状态,第一隔离部122-1和第二隔离部123-1的隔离晶体管is1和is2可以处于关断状态,并且第一列选择部124-1和第二列选择部125-1的列选择晶体管cs1和cs2可以处于关断状态。读出放大器121-1可以执行感测并放大感测位线sabl和互补感测位线sablb之间的电压差的感测和放大操作。在该操作中,如图5所示,隔离信号iso在时间间隔t0的部分时间间隔中可以为低水平。隔离信号iso还可以响应于激活命令act而转变为低水平。

由于工艺变化或温度,读出放大器121-1的晶体管p11、p21、n11和n21之间的阈值电压可能存在差异,并且阈值电压的差异可能引起偏移噪声。

在时间间隔t0中,位线bl可以连接到互补感测位线sablb,并且当互补位线blb连接到感测位线sabl时,读出放大器121-1可以操作。因此,位线bl和互补位线blb之间的电压差可以是与根据读出放大器121-1的晶体管p11、p21、n11和n21的偏移噪声的偏移电压相对应的值。因此,在时间间隔t0中,通过执行偏移操作,可以在位线bl和互补位线blb之间产生与偏移电压相对应的差异,从而消除上述偏移噪声。

在时间间隔t1中,可以执行电荷共享操作。

在时间间隔t1中,所选择的字线wl的电压可以为高水平,偏移控制信号oc的电压可以为低水平,隔离信号iso的电压可以为高水平,列选择信号csl的电压可以是低水平,并且第一感测驱动电压la和第二感测驱动电压lab可以是预充电电压水平。可以通过预充电电路(未示出)将预充电电压提供给第一感测驱动电压la和第二感测驱动电压lab。因此,第一偏移消除部126-1和第二偏移消除部127-1的偏移消除晶体管oc1和oc2可以处于关断状态,第一隔离部122-1和第二隔离部123-1的隔离晶体管is1和is2可以处于导通状态,并且第一列选择部124-1和第二列选择部125-1的列选择晶体管cs1和cs2可以处于关断状态。可以在时间间隔t1中不执行读出放大器121-1的感测操作。

在时间间隔t1中,存储在存储器单元中的数据(电荷)可以移动到位线bl和互补位线blb并且可以移动到感测位线sabl和互补感测位线sablb。因此,在存储器单元与位线bl和互补位线blb之间以及在存储器单元与感测位线sabl和互补感测位线sablb之间发生电荷共享。

在时间间隔t2中,可以执行感测操作。

在时间间隔t2中,所选择的字线wl的电压可以为高水平,偏移控制信号oc的电压可以为低水平,隔离信号iso的电压可以为高水平,列选择信号csl的电压可以是低水平,第一感测驱动电压la可以是第一内部电压vinta,并且第二感测驱动电压lab可以是低于第一内部电压vinta的第二内部电压vss。因此,第一偏移消除部126-1和第二偏移消除部127-1的偏移消除晶体管oc1和oc2可以处于关断状态,第一隔离部122-1和第二隔离部123-1的隔离晶体管is1和is2可以处于导通状态,并且第一列选择部124-1和第二列选择部125-1的列选择晶体管cs1和cs2可以处于关断状态。读出放大器121-1可以在时间间隔t2中执行感测和放大操作。

因此,在时间间隔t2中,可以根据存储在存储器单元中的数据来放大位线bl和互补位线blb之间的电压差。

在时间间隔t3中,可以执行第一写入驱动操作。

在时间间隔t3中,所选择的字线wl的电压可以为高水平,偏移控制信号oc的电压可以为低水平,隔离信号iso的电压可以为低水平,列选择信号csl的电压可以是高水平,第一感测驱动电压la可以是第一内部电压vinta,并且第二感测驱动电压lab可以是低于第一内部电压vinta的第二内部电压vss。隔离信号iso可以响应于写入命令wr转变为低水平。因此,第一偏移消除部126-1和第二偏移消除部127-1的偏移消除晶体管oc1和oc2可以处于关断状态,第一隔离部122-1和第二隔离部123-1的隔离晶体管is1和is2可以处于关断状态,并且第一列选择部124-1和第二列选择部125-1的列选择晶体管cs1和cs2可以处于导通状态。读出放大器121-1可以在时间间隔t3中执行感测和放大操作。

在时间间隔t3中,可以经由第一列选择部124-1和第二列选择部125-1的列选择晶体管cs1和cs2将通过写入驱动器210(在图2中)发送到数据输入输出线io和互补数据输入输出线iob的数据发送到位线bl和互补位线blb。在这种情况下,位线bl和互补位线blb可以通过与连接到读出放大器121-1的感测位线sabl和互补感测位线sablb断开而与读出放大器121-1断开。例如,可以通过响应于写入命令wr而转变为低水平的隔离信号iso将隔离晶体管is1和is2置于关断状态,并且由此,位线bl和互补位线blb可以与感测位线sabl和互补感测位线sablb断开。因此,即使当要被存储在存储器单元中的数据与已经存储在存储器单元中的数据不同时,写入驱动器210(在图2中)的操作也可以不与读出放大器121-1的操作相竞争,或者至少可以减少操作彼此竞争的时间。因此,位线bl和互补位线blb的状态可以迅速转变为不同状态,并且可以提高写入操作的速度。

在时间间隔t4中,可以执行第二写入驱动操作。

在时间间隔t4中,所选择的字线wl的电压可以为高水平,偏移控制信号oc的电压可以为低水平,隔离信号iso的电压可以为高水平,列选择信号csl的电压可以是高水平,第一感测驱动电压la可以是第一内部电压vinta,并且第二感测驱动电压lab可以是低于第一内部电压vinta的第二内部电压vss。因此,第一偏移消除部126-1和第二偏移消除部127-1的偏移消除晶体管oc1和oc2可以处于关断状态,第一隔离部122-1和第二隔离部123-1的隔离晶体管is1和is2可以处于导通状态,并且第一列选择部124-1和第二列选择部125-1的列选择晶体管cs1和cs2可以处于导通状态。读出放大器121-1可以在时间间隔t4中执行感测和放大操作。

在时间间隔t4中,可以通过读出放大器121-1的操作感测并放大位线bl和互补位线blb之间的电压差。而且,可以根据读出放大器121-1的操作结果将数据存储在存储器单元中。

图6是示出了根据示例实施例的包括位线读出放大器的半导体存储器设备的电路的一部分的图。第二位线读出放大器s/a-2可以包括读出放大器121-2、第一隔离部122-2、第二隔离部123-2、第一列选择部124-2、第二列选择部125-2和预充电部128-2。

读出放大器121-2的功能可以与在前述示例实施例中参考图4描述的读出放大器121-1的功能相同。读出放大器121-2可以包括第一pmos晶体管p12、第二pmos晶体管p22、第一nmos晶体管n12和第二nmos晶体管n22。

第一pmos晶体管p12可以包括连接到感测位线sabl的第一端、连接到第一感测驱动电压线la的第二端、以及连接到互补感测位线sablb的栅极。第二pmos晶体管p22可以包括连接到互补感测位线sablb的第一端、连接到第一感测驱动电压线la的第二端、以及连接到感测位线sabl的栅极。

第一nmos晶体管n12可以包括连接到感测位线sabl的第一端、连接到第二感测驱动电压线lab的第二端、以及连接到互补感测位线sablb的栅极。

第一隔离部122-2、第二隔离部123-2、第一列选择部124-2和第二列选择部125-2的功能和配置可以分别与上述示例实施例中参考图4描述的第一隔离部122-1、第二隔离部123-1、第一列选择部124-1和第二列选择部125-1的功能和配置相同。

预充电部128-2可以将感测位线sabl和互补感测位线sablb的电压水平均衡为预充电电压水平。预充电部128-2可以包括连接在感测位线sabl和互补感测位线sablb之间的第三nmos晶体管n32、连接在预充电电压线vbl和感测位线sabl之间的第四nmos晶体管n42、以及连接在预充电电压线vbl和互补感测位线sablb之间的第五nmos晶体管n52。第三nmos晶体管n32的栅极、第四nmos晶体管n42的栅极和第五nmos晶体管n52的栅极可以连接到均衡信号线peq。当感测位线sabl和互补感测位线sablb可以分别连接到位线bl和互补位线blb时,预充电部128-2可以将位线bl和互补位位线blb的电压水平均衡到预充电电压水平。在示例实施例中,预充电部128-2可以不包括第三nmos晶体管n32、第四nmos晶体管n42和第五nmos晶体管n52中的至少一个。

图7是示出了图6所示的半导体存储器设备的操作定时的图,其示出了可以将与存储在存储器单元中的数据不同的数据存储在存储器单元中的示例。参考图7,示例实施例中的半导体存储器设备可以依次连续地执行电荷共享操作、感测操作、第一写入驱动操作和第二写入驱动操作,从而执行写入操作。所选择的字线wl可以响应于激活命令act而转变为高水平。

在时间间隔t1之前的时间间隔中,半导体存储器设备可以处于预充电状态。

在时间间隔t1中,可以执行电荷共享操作。

在时间间隔t1中,所选择的字线wl的电压可以为高水平,隔离信号iso的电压可以为高水平,列选择信号csl的电压可以为低水平,并且第一感测驱动电压la和第二感测驱动电压lab可以是预充电电压水平。可以通过预充电电路(未示出)将预充电电压提供给第一感测驱动电压la和第二感测驱动电压lab。因此,第一隔离部122-2和第二隔离部123-2的隔离晶体管is1和is2可以处于导通状态,并且第一列选择部124-2和第二列选择部125-2的列选择晶体管cs1和cs2可以处于关断状态。可以不在时间间隔t1中执行读出放大器121-2的操作。所选择的字线wl可以响应于激活命令act而转变为高水平。

在时间间隔t1中,存储在存储器单元中的数据(电荷)可以移动到位线bl和互补位线blb并且可以移动到感测位线sabl和互补感测位线sablb。因此,电荷可以在存储器单元与位线bl和互补位线blb之间以及在存储器单元与感测位线sabl和互补感测位线sablb之间共享。

在时间间隔t2中,可以执行感测操作。

在时间间隔t2中,所选择的字线wl的电压可以为高水平,隔离信号iso的电压可以为高水平,列选择信号csl的电压可以为低水平,第一感测驱动电压la的电压可以是第一内部电压vinta,并且第二感测驱动电压lab的电压可以是低于第一内部电压vinta的第二内部电压vss。因此,第一隔离部122-2和第二隔离部123-2的隔离晶体管is1和is2可以处于导通状态,并且第一列选择部124-2和第二列选择部125-2的列选择晶体管cs1和cs2可以处于关断状态。读出放大器121-2可以在时间间隔t2中执行感测和放大操作。

因此,在时间间隔t2中,可以根据存储在存储器单元中的数据来放大位线bl和互补位线blb之间的电压差。

在时间间隔t3中,可以执行第一写入驱动操作。

在时间间隔t3中,所选择的字线wl的电压可以是高水平,隔离信号iso的电压可以是低水平,列选择信号csl的电压可以是高水平,第一感测驱动电压la可以是第一内部电压vinta,并且第二感测驱动电压lab可以是低于第一内部电压vinta的第二内部电压vss。因此,第一隔离部122-2和第二隔离部123-2的隔离晶体管is1和is2可以处于关断状态,并且第一列选择部124-2和第二列选择部125-2的列选择晶体管cs1和cs2可以处于导通状态。读出放大器121-2可以在时间间隔t3中执行感测和放大操作。

在时间间隔t3中,可以经由第一列选择部124-2和第二列选择部125-2的列选择晶体管cs1和cs2将通过写入驱动器210(在图2中)发送到数据输入输出线io和互补数据输入输出线iob的数据发送到位线bl和互补位线blb。在这种情况下,位线bl和互补位线blb可以通过与连接到读出放大器121-2的感测位线sabl和互补感测位线sablb断开而与读出放大器121-2断开。因此,即使当要被存储在存储器单元中的数据与已经存储在存储器单元中的数据不同时,写入驱动器210(在图2中)的操作也可以不与读出放大器121-2的操作相竞争,或者至少可以减少操作彼此竞争的时间。因此,位线bl和互补位线blb的状态可以迅速转变为不同状态,并且可以提高写入操作的速度。

在时间间隔t4中,可以执行第二写入驱动操作。

在时间间隔t4中,所选择的字线wl的电压可以为高水平,隔离信号iso的电压可以为高水平,列选择信号csl的电压可以为高水平,第一感测驱动电压la可以是第一内部电压vinta,并且第二感测驱动电压lab可以是低于第一内部电压vinta的第二内部电压vss。因此,第一隔离部122-2和第二隔离部123-2的隔离晶体管is1和is2可以处于导通状态,并且第一列选择部124-2和第二列选择部125-2的列选择晶体管cs1和cs2可以处于导通状态。读出放大器121-2可以在时间间隔t4中执行感测和放大操作。

在时间间隔t4中,可以通过读出放大器121-2的操作感测并放大位线bl和互补位线blb之间的电压差。另外,可以根据读出放大器121-2的操作结果将数据存储在存储器单元中。

图8是示出了根据示例实施例的半导体存储器设备的写入方法的流程图。图6所示的操作可以由图1所示的命令解码器510、控制逻辑520和列解码器430以及由上述元件控制的开关(例如,第一隔离部122、122-1、122-2和第二隔离部123、123-1、123-2,第一列选择部124、124-1、124-2和第二列选择部125、125-1、125-2,在图3、图4和图6中示出的第一偏移消除部和第二偏移消除部126-1和127-1)执行。

如上所述,在半导体存储器设备中,一对数据输入输出线(数据输入输出线io和互补数据输入输出线iob)可以通过列选择部(图3中的列选择部124和125,图4中的列选择部124-1和125-1以及图6中的列选择部124-2和125-2)连接到一对位线(位线bl和互补位线blb),读出放大器(图3中的读出放大器121,图4中的第一位线读出放大器s/a-1的读出放大器121-1,以及图6中的第二位线读出放大器s/a-2的读出放大器121-2)可以连接到一对感测位线(感测位线sabl和互补感测位线sablb)。

一对位线可以连接到一对感测位线(操作s100)。一对位线可以通过第一隔离部和第二隔离部连接到一对感测位线。第一隔离部和第二隔离部可以由命令解码器和控制逻辑控制。

感测驱动电压(第一感测驱动电压la、第一内部电压vinta和第二感测驱动电压lab、低于第一内部电压vinta的第二内部电压vss)可以被提供给读出放大器以激活读出放大器(操作s200)。可以响应于从命令解码器和控制逻辑输出的控制信号将感测驱动电压提供给读出放大器。为此,示例实施例中的半导体存储器设备还可以包括连接在施加有第一内部电压vinta的端子与第一感测驱动电压线la之间并且响应于控制信号而操作的开关,以及包括连接在施加有第二内部电压vss的端子与第二感测驱动电压线lab之间并且响应于控制信号而操作的开关。读出放大器可以感测并放大一对感测位线之间的电压差,因此,也可以放大一对位线之间的电压差。

一对位线可以连接到一对数据输入输出线,并且一对位线可以在一定时间段期间与读出放大器断开(操作s300)。一对位线可以通过第一列选择部和第二列选择部连接到一对数据输入输出线。第一列选择部和第二列选择部可以由列解码器控制。在操作s300中,通过将一对位线与一对感测位线断开,可以将一对位线与读出放大器断开。一对位线可以通过第一隔离部和第二隔离部与一对感测位线断开。另外,即使当将与存储在存储器单元中的数据不同的数据写入存储器单元中时,在一对位线与位线读出放大器的读出放大器断开时,一对位线的状态可以迅速转变为不同的状态。

一对位线可以连接到位线读出放大器的读出放大器(操作s400)。在操作s400中,通过将一对位线连接到一对感测位线,可以将一对位线连接到读出放大器。另外,类似于操作s100,一对位线可以通过第一隔离部和第二隔离部连接到一对感测位线。可以根据读出放大器的操作将数据写入存储器单元中。

图9是示出了根据示例实施例的包括半导体存储器设备的计算系统的图。计算系统1可以包括半导体存储器设备10、处理器20、储存设备30、通信器40、接口50和电源60。

半导体存储器设备10可以存储由处理器20处理的数据,或者可以用作工作存储器。半导体存储器设备10可以被实现为在前述示例实施例中参考图1至图7描述的半导体存储器设备。

处理器20可以执行各种程序。

储存设备30可以由非易失性存储器设备实现,并且可以存储用于启动和操作计算系统所需的各种文件。

通信器40可以与外部设备执行无线通信或有线通信。

接口50可以包括一个或多个输入设备(例如,键盘和触摸屏)和/或一个或多个输出设备(例如,显示设备)。

电源60可以向计算系统1提供工作电压。

根据前述示例实施例,通过减少写入数据的时间,可以提高半导体存储器设备的操作速度。

尽管上面已经示出和描述了示例实施例,但是对于本领域技术人员显而易见的是,在不脱离由所附权利要求限定的本发明的范围的情况下,可以进行修改和变型。

再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献

  • 日榜
  • 周榜
  • 月榜