一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

一种移位寄存器、栅极驱动电路及显示面板的制作方法

2021-08-16 18:54:00 来源:中国专利 TAG:栅极 显示 电路 面板 驱动

本发明实施例涉及显示技术领域,尤其涉及一种移位寄存器、栅极驱动电路及显示面板。



背景技术:

随着有机发光显示技术的发展,有机发光显示面板由于其色域广、对比度高、健康护眼以及响应速度快等优点被广泛应用于手机、电脑、车载与可穿戴设备。诸如手机以及智能手表等设备,窄边框已经成为显示领域的主流发展趋势。

显示面板的非显示区设置有栅极驱动电路,栅极驱动电路包括多个移位寄存器,移位寄存器中晶体管的数量直接影响显示面板边框的面积。目前,栅极驱动电路中的移位寄存器要实现逐级移位功能,至少需要九个晶体管,晶体管数量较多,不利于显示面板窄边框的实现。



技术实现要素:

有鉴于此,本发明实施例提供了一种移位寄存器、栅极驱动电路及显示面板,减少了移位寄存器中开关的数量,有利于显示面板窄边框的实现。

第一方面,本发明实施例提供了一种移位寄存器,包括:

节点调节模块,所述节点调节模块用于根据传输至所述节点调节模块的触发信号和第一时钟信号调节所述节点调节模块输出的第一节点信号、第二节点信号和第三节点信号;

上拉控制模块,所述上拉控制模块用于根据传输至所述上拉控制模块的所述第一节点信号和所述第二节点信号控制所述移位寄存器输出的移位信号是否跟随传输至所述上拉控制模块的第一电源信号;

跟随控制模块,所述跟随控制模块用于根据传输至所述跟随控制模块的所述第三节点信号控制所述移位寄存器输出的移位信号是否跟随传输至所述跟随控制模块的第二时钟信号;

所述移位寄存器包括七个开关或八个开关。

进一步地,所述节点调节模块包括触发信号输入端、第一时钟信号输入端、第一电源信号输入端、第一节点信号输出端、第二节点信号输出端和第三节点信号输出端,所述触发信号输入端接入所述触发信号,所述第一时钟信号输入端接入所述第一时钟信号,所述第一电源信号输入端接入所述第一电源信号;

所述上拉控制模块包括第一节点信号输入端、第二节点信号输入端、第二电源信号输入端、第三电源信号输入端和上拉控制端,所述第一节点信号输入端与所述第一节点信号输出端电连接,所述第二节点信号输入端与所述第二节点信号输出端电连接,所述第二电源信号输入端与所述第一电源信号输入端电连接,所述第三电源信号输入端接入第二电源信号;

所述跟随控制模块包括第三节点信号输入端、第二时钟信号输入端和跟随控制端,所述第三节点信号输入端与所述第三节点信号输出端电连接,所述第二时钟信号输入端接入所述第二时钟信号,所述跟随控制端与所述上拉控制端电连接作为所述移位寄存器的移位信号输出端。

进一步地,所述节点调节模块包括第一开关、第二开关、第三开关、第四开关和第一电位维持单元,所述第一开关的控制端、所述第二开关的控制端、所述第三开关的控制端以及所述第三开关的第二端电连接作为所述触发信号输入端,所述第一开关的第一端、所述第二开关的第一端以及所述第四开关的第一端电连接作为所述第一电源信号输入端,所述第一开关的第二端与所述第一电位维持单元的第一端电连接作为所述第一节点信号输出端,所述第一电位维持单元的第二端作为所述第一时钟信号输入端,所述第二开关的第二端与所述第四开关的控制端电连接作为所述第二节点信号输出端,所述第三开关的第一端与所述第四开关的第二端电连接作为所述第三节点信号输出端;

所述上拉控制模块包括第五开关和第六开关,所述第五开关的控制端作为所述第一节点信号输入端,所述第五开关的第一端与所述第六开关的控制端电连接作为所述第二节点信号输入端,所述第五开关的第二端作为所述第三电源信号输入端,所述第六开关的第一端作为所述第二电源信号输入端,所述第六开关的第二端作为所述上拉控制端。

进一步地,所述跟随控制模块包括第七开关,所述第七开关的控制端作为所述第三节点信号输入端,所述第七开关的第二端作为所述第二时钟信号输入端,所述第七开关的第一端作为所述跟随控制端;或者,

所述跟随控制模块还包括第四电源信号输入端,所述第四电源信号输入端与所述第三电源信号输入端电连接;所述跟随控制模块包括第七开关和第八开关,所述第八开关的控制端作为所述第四电源信号输入端,所述第八开关的第二端作为所述第三节点信号输入端,所述第八开关的第一端与所述第七开关的控制端电连接,所述第七开关的第二端作为所述第二时钟信号输入端,所述第七开关的第一端作为所述跟随控制端。

进一步地,所述上拉控制模块还包括第二电位维持单元,所述第二电位维持单元的第一端与所述第六开关的第一端电连接,所述第二电位维持单元的第二端与所述第六开关的控制端电连接;

所述跟随控制模块还包括第三电位维持单元,所述第三电位维持单元的第一端与所述第七开关的控制端电连接,所述第三电位维持单元的第二端与所述第七开关的第一端电连接。

第二方面,本发明实施例还提供了一种栅极驱动电路,包括多个级联的第一方面所述的移位寄存器,前一级所述移位寄存器的移位信号输出端与后一级所述移位寄存器的触发信号端电连接。

进一步地,至少部分所述移位寄存器与同一第一时钟信号线电连接,至少部分所述移位寄存器与同一第二时钟信号线电连接。

第三方面,本发明实施例还提供了一种显示面板,包括至少一个如第二方面所述的栅极驱动电路。

进一步地,所述显示面板包括一个所述栅极驱动电路和多条栅极驱动信号线,所述栅极驱动电路位于显示区一侧的非显示区;

所述栅极驱动电路中所述移位寄存器的所述移位信号输出端与所述栅极驱动信号线一一对应电连接,所述移位寄存器通过所述移位信号输出端向对应的所述栅极驱动信号线输出栅极驱动信号。

进一步地,所述显示面板包括两个所述栅极驱动电路和多条栅极驱动信号线,所述栅极驱动电路分别位于所述显示区两侧相对设置的非显示区;

位于不同侧所述非显示区的两个所述移位寄存器的移位信号输出端与同一所述栅极驱动信号线电连接,与同一所述栅极驱动信号线电连接的所述移位寄存器通过所述移位信号输出端向该所述栅极驱动信号线同步输出栅极驱动信号。

本发明实施例提供了一种移位寄存器、栅极驱动电路及显示面板,设置移位寄存器包括节点调节模块、跟随控制模块和上拉控制模块,节点调节模块用于根据传输至节点调节模块的触发信号和第一时钟信号调节节点调节模块输出的第一节点信号、第二节点信号和第三节点信号,上拉控制模块用于根据传输至上拉控制模块的第一节点信号和第二节点信号控制移位寄存器输出的移位信号是否跟随传输至上拉控制模块的第一电源信号,跟随控制模块用于根据传输至跟随控制模块的第三节点信号控制移位寄存器输出的移位信号是否跟随传输至跟随控制模块的第二时钟信号,移位寄存器包括七个开关或八个开关,利用七个开关或八个开关在实现移位寄存器的移位功能的同时,减少了移位寄存器中开关的数量,有利于显示面板窄边框的实现。

附图说明

为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图做一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。

图1为本发明实施例提供的一种移位寄存器的结构示意图;

图2为本发明实施例提供的一种移位寄存器的具体电路结构示意图;

图3为图2所示结构移位寄存器的时序驱动图;

图4为本发明实施例提供的另一种移位寄存器的具体电路结构示意图;

图5为本发明实施例提供的另一种移位寄存器的具体电路结构示意图;

图6为本发明实施例提供的一种第三节点对应的波形图;

图7为本发明实施例提供的另一种第三节点对应的波形图;

图8为本发明实施例提供的另一种移位寄存器的具体电路结构示意图;

图9为本发明实施例提供的一种栅极驱动电路的结构示意图;

图10为图9所示结构栅极驱动电路的时序驱动图;

图11为本发明实施例提供的一种显示面板的结构示意图;

图12为本发明实施例提供的另一种显示面板的结构示意图。

具体实施方式

下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。贯穿本说明书中,相同或相似的附图标号代表相同或相似的结构、元件或流程。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。

本发明实施例提供了一种移位寄存器,移位寄存器包括节点调节模块、跟随控制模块和上拉控制模块,节点调节模块用于根据传输至节点调节模块的触发信号和第一时钟信号调节节点调节模块输出的第一节点信号、第二节点信号和第三节点信号,上拉控制模块用于根据传输至上拉控制模块的第一节点信号和第二节点信号控制移位寄存器输出的移位信号是否跟随传输至上拉控制模块的第一电源信号,跟随控制模块用于根据传输至跟随控制模块的第三节点信号控制移位寄存器输出的移位信号是否跟随传输至跟随控制模块的第二时钟信号,移位寄存器包括七个开关或八个开关。

显示面板的非显示区设置有栅极驱动电路,栅极驱动电路包括多个移位寄存器,移位寄存器中晶体管的数量直接影响显示面板边框的面积。目前,栅极驱动电路中的移位寄存器要实现逐级移位功能,至少需要九个晶体管,晶体管数量较多,不利于显示面板窄边框的实现。

本发明实施例提供的移位寄存器包括节点调节模块、跟随控制模块和上拉控制模块,节点调节模块用于根据传输至节点调节模块的触发信号和第一时钟信号调节节点调节模块输出的第一节点信号、第二节点信号和第三节点信号,上拉控制模块用于根据传输至上拉控制模块的第一节点信号和第二节点信号控制移位寄存器输出的移位信号是否跟随传输至上拉控制模块的第一电源信号,跟随控制模块用于根据传输至跟随控制模块的第三节点信号控制移位寄存器输出的移位信号是否跟随传输至跟随控制模块的第二时钟信号,移位寄存器包括七个开关或八个开关,利用七个开关或八个开关在实现移位寄存器的移位功能的同时,减少了移位寄存器中开关的数量,有利于显示面板窄边框的实现。

以上是本发明的核心思想,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下,所获得的所有其他实施例,都属于本发明保护的范围。

图1为本发明实施例提供的一种移位寄存器的结构示意图。如图1所示,移位寄存器包括节点调节模块1、上拉控制模块2和跟随控制模块3,节点调节模块1根据传输至节点调节模块1的触发信号stv和第一时钟信号ckv1调节节点调节模块1输出的第一节点信号、第二节点信号和第三节点信号,上拉控制模块2用于根据传输至上拉控制模块2的第一节点信号和第二节点信号控制移位寄存器输出的移位信号是否跟随传输至上拉控制模块2的第一电源信号vdd,跟随控制模块3用于根据传输至跟随控制模块3的第三节点信号控制移位寄存器输出的移位信号是否跟随传输至跟随控制模块3的第二时钟信号ckv2。

如图1所示,节点调节模块1包括触发信号输入端a1、第一时钟信号输入端a2、第一电源信号输入端a3、第一节点信号输出端a4、第二节点信号输出端a5和第三节点信号输出端a6,上拉控制模块2包括第一节点信号输入端b1、第二节点信号输入端b2、第二电源信号输入端b3、第三电源信号输入端b4和上拉控制端b5,跟随控制模块3包括第三节点信号输入端d1、第二时钟信号输入端d2和跟随控制端d3。

触发信号输入端a1接入触发信号stv,第一时钟信号输入端a2接入第一时钟信号ckv1,第一电源信号输入端a3接入第一电源信号vdd,第一节点信号输入端b1与第一节点信号输出端a4电连接,第二节点信号输入端b2与第二节点信号输出端a5电连接,第二电源信号输入端b3与第一电源信号输入端a3电连接,第三电源信号输入端b4接入第二电源信号vee,第三节点信号输入端d1与第三节点信号输出端a6电连接,第二时钟信号输入端d2接入第二时钟信号ckv2,跟随控制端d3与上拉控制端b5电连接作为移位寄存器的移位信号输出端out。

节点调节模块1根据触发信号输入端a1输入的触发信号stv以及第一时钟信号输入端a2输入的第一时钟信号ckv1调节第一节点信号输出端a4输出的第一节点信号、第二节点信号输出端a5输出的第二节点信号以及第三节点信号输出端a6输出的第三节点信号,上拉控制模块2根据第一节点信号输入端b1输入的第一节点信号以及第二节点信号输入端b2输入的第二节点信号控制上拉控制端b5输出的信号是否跟随第二电源信号输入端b3输入的第一电源信号vdd,跟随控制模块3根据第三节点信号输入端d1输入的第三节点信号控制跟随控制端d3输出的信号是否跟随第二时钟信号输入端d2输入的第二时钟信号ckv2。

图2为本发明实施例提供的一种移位寄存器的具体电路结构示意图。结合图1和图2,节点调节模块1包括第一开关m1、第二开关m2、第三开关m3、第四开关m4和第一电位维持单元c1,第一开关m1的控制端b1、第二开关m2的控制端b1、第三开关m3的控制端b1以及第三开关m3的第二端b3电连接作为触发信号输入端a1,第一开关m1的第一端b2、第二开关m2的第一端b2以及第四开关m4的第一端b2电连接作为第一电源信号输入端a3,第一开关m1的第二端b3与第一电位维持单元c1的第一端e1电连接作为第一节点信号输出端a4,第一电位维持单元c1的第二端e2作为第一时钟信号输入端a2,第二开关m2的第二端b3与第四开关m4的控制端b1电连接作为第二节点信号输出端a5,第三开关m3的第一端b2与第四开关m4的第二端b3电连接作为第三节点信号输出端a6。上拉控制模块2包括第五开关m5和第六开关m6,第五开关m5的控制端b1作为第一节点信号输入端b1,第五开关m5的第一端b2与第六开关m6的控制端b1电连接作为第二节点信号输入端b2,第五开关m5的第二端b3作为第三电源信号输入端b4,第六开关m6的第一端b2作为第二电源信号输入端b3,第六开关m6的第二端b3作为上拉控制端b5。跟随控制模块3包括第七开关m7,第七开关m7的控制端b1作为第三节点信号输入端d1,第七开关m7的第二端b3作为第二时钟信号输入端d2,第七开关m7的第一端b2作为跟随控制端d3。示例性的第一开关m1至第七开关m7可以均包括p型晶体管,第一电位维持单元c1可以为电容。

图3为图2所示结构移位寄存器的时序驱动图。结合图1至图3,在t1时段,触发信号stv和第一时钟信号ckv1均为低电平,第一开关m1、第二开关m2和第三开关m3打开,第一节点n1跟随第一电源信号vdd为高电平,第五开关m5关闭,第二节点n2跟随第一电源信号vdd为高电平,第四开关m4和第六开关m6关闭,第三节点n3为低电平,第七开关m7打开,移位信号输出端out输出的移位信号跟随第二时钟信号ckv2为高电平。

在t2时段,触发信号stv和第一时钟信号ckv1均为高电平,第一开关m1、第二开关m2和第三开关m3关闭,第一节点n1保持高电平,第五开关m5关闭,第二节点n2保持高电平,第四开关m4和第六开关m6关闭,第三节点n3为低电平,第七开关m7打开,移位信号输出端out输出的移位信号跟随第二时钟信号ckv2为低电平。

在t3时段,触发信号stv为高电平,第二时钟信号ckv2为低电平,第一开关m1、第二开关m2和第三开关m3关闭,由于第一电位维持单元c1的耦合作用,第一节点n1为低电平,第五开关m5打开,第二节点n2为低电平,第四开关m4和第六开关m6打开,第三节点n3为高电平,第七开关m7关闭,移位信号输出端out输出的移位信号跟随第一电源信号vdd为高电平。

在t4时段,触发信号stv和第二时钟信号ckv2均为高电平,第一开关m1、第二开关m2和第三开关m3关闭,第一节点n1为高电平,第五开关m5关闭,第二节点n2为低电平,第四开关m4和第六开关m6打开,第三节点n3为高电平,第七开关m7关闭,移位信号输出端out输出的移位信号跟随第一电源信号vdd为高电平。

这样,利用七个开关在实现移位寄存器的移位功能的同时,减少了移位寄存器中开关的数量,有利于显示面板窄边框的实现。另外,第一时钟信号ckv1和第二时钟信号ckv2的电平跳变理论上可以完全同步,但实际上二者的电平跳变无法完全同步,为避免两时钟信号之间错位导致移位寄存器无法准确实现移位功能,图3设置驱动时序中第一时钟信号ckv1与第二时钟信号ckv2未完全同步,以提高移位寄存器实现移位功能的准确性。

需要说明的是,上述实施例只是以移位寄存器中的晶体管均为p型晶体管为例进行说明,也可以设置移位寄存器中的晶体管均为n型晶体管,驱动时序可参照图3所示驱动时序进行相应调整,本发明实施例对此不作限定。

图4为本发明实施例提供的另一种移位寄存器的具体电路结构示意图。在图2所示结构移位寄存器的基础上,图4所示结构的移位寄存器中的上拉控制模块2还可以包括第二电位维持单元c2,第二电位维持单元c2的第一端e1与第六开关m6的第一端b2电连接,第二电位维持单元c2的第二端e2与第六开关m6的控制端b1电连接。跟随控制模块3还可以包括第三电位维持单元c3,第三电位维持单元c3的第一端e1与第七开关m7的控制端b1电连接,第三电位维持单元c3的第二端e2与第七开关m7的第一端b2电连接。示例性的,第二电位维持单元c2与第三电位维持单元c3均可以包括电容。

结合图2至图4,从t1时段进入t2时段时,第二节点n2电位可以依靠晶体管栅极与源极之间的寄生电容维持上一时段的高电平,从t3时段进入t4时段时,第二节点n2电位同样可以依靠晶体管栅极与源极之间的寄生电容维持上一时段的低电平,设置第二电位维持单元c2能够进一步确保第二节点n2电位准确维持上一时段的电位,避免第二节点n2的电位受到干扰产生电平跳变,也能解决由于制成原因导致的漏电情况,确保移位寄存器实现移位功能的准确性。从t1时段进入t2时段时,第三节点n3电位可以依靠晶体管栅极与源极之间的寄生电容维持上一时段的低电平,设置第三电位维持单元c3能够同样能够进一步确保第三节点n3电位准确维持上一时段的电位,避免第三节点n3的电位受到干扰产生电平跳变,也能解决由于制成原因导致的漏电情况,确保移位寄存器实现移位功能的准确性。

图5为本发明实施例提供的另一种移位寄存器的具体电路结构示意图。与图2所示结构的移位寄存器不同的是,图5所示结构的移位寄存器中的跟随控制模块3还包括第四电源信号输入端d4,第四电源信号输入端d4与第三电源信号输入端b4电连接。跟随控制模块3包括第七开关m7和第八开关m8,第八开关m8的控制端b1作为第四电源信号输入端d4,第八开关m8的第二端b3作为第三节点信号输入端d1,第八开关m8的第一端b2与第七开关m7的控制端b1电连接,第七开关m7的第二端b3作为第二时钟信号输入端d2,第七开关m7的第一端b2作为跟随控制端d3。

图5所示结构的移位寄存器对应的驱动时序可以为图3所示驱动时序,图5所示结构的移位寄存器利用八个开关同样能够实现移位寄存器的移位功能。示例性的,可以设置第八开关m8为p型晶体管,由于第八开关m8的控制端b1始终接入第二电源信号vee,因此第八开关m8处于常开状态,若第七开关m7的控制端b1的电平发生跳变,控制端b1的较大跨压可能会导致第三开关m3或第四开关m4裂化,第八开关m8的设置能够防止第七开关m7控制端b1跳变的电平反灌到第三开关m3或第四开关m4,对第三开关m3以及第四开关m4起到保护作用,提高了移位寄存器工作的稳定性和可靠性。

图6为本发明实施例提供的一种第三节点对应的波形图,图7为本发明实施例提供的另一种第三节点对应的波形图。结合图2以及图5至图7,图6为未设置第八开关m8的移位寄存器中第三节点n3对应的波形图,图7为设置有第八开关m8的移位寄存器中第三节点n3对应的波形图,横坐标代表时间t,纵坐标代表第三节点的电平值v,对比图6和图7可以看出,通过设置第八开关m8,提高了第三节点n3电平的稳定性,进而能过提高移位寄存器工作的稳定性和可靠性。

图8为本发明实施例提供的另一种移位寄存器的具体电路结构示意图。如图8所示,在图5所示结构的移位寄存器的基础上,同样可以设置移位寄存器中的上拉控制模块2还可以包括第二电位维持单元c2,第二电位维持单元c2的第一端e1与第六开关m6的第一端b2电连接,第二电位维持单元c2的第二端e2与第六开关m6的控制端b1电连接。跟随控制模块3还可以包括第三电位维持单元c3,第三电位维持单元c3的第一端e1与第七开关m7的控制端b1电连接,第三电位维持单元c3的第二端e2与第七开关m7的第一端b2电连接,以避免第二节点n2以及第三节点n3的电位受到干扰产生电平跳变,确保移位寄存器实现移位功能的准确性。

本发明实施例还提供了一种栅极驱动电路,图9为本发明实施例提供的一种栅极驱动电路的结构示意图,结合图1至图9,栅极驱动电路包括多个级联的上述实施例的移位寄存器4,因此本发明实施例提供的栅极驱动电路同样能够减少移位寄存器中开关的数量,进而减少栅极驱动电路中开关的数量,有利于显示面板窄边框的实现。

结合图1至图9,前一级移位寄存器4的移位信号输出端out与后一级移位寄存器4的触发信号端stv1电连接,可以设置栅极驱动电路中的至少部分移位寄存器4与同一第一时钟信号线ck11电连接,至少部分移位寄存器4与同一第二时钟信号线ck21电连接,图9示例性地设置栅极驱动电路中的奇数级的移位寄存器4的第一时钟信号端ck1均与第一时钟信号线ck11电连接,奇数级的移位寄存器4的第二时钟信号端ck2均与第二时钟信号线ck21电连接,偶数级的移位寄存器4的第一时钟信号端ck1均与第二时钟信号线ck21电连接,偶数级的移位寄存器4的第二时钟信号端ck2均与第一时钟信号线ck11电连接。第一时钟信号端ck1即对应节点调节模块1的第一时钟信号输入端a2的端口,第二时钟信号端ck2即对应跟随控制模块3的第二时钟信号输入端d2的端口。

图10为图9所示结构栅极驱动电路的时序驱动图。结合图3、图9以及图10,由于级联的移位寄存器4中前一级移位寄存器4的移位信号输出端out与后一级移位寄存器4的触发信号端stv1电连接,以第一级移位寄存器41和第二级移位寄存器42为例,第一级移位寄存器41的触发信号端stv1在t1时段接收到低电平触发信号,第一级移位寄存器41的移位信号输出端out1在t2时段输出低电平的移位信号,即栅极驱动信号,且第一级移位寄存器41的移位信号输出端out1输出的移位信号传输至第二级移位寄存器42的触发信号端stv1,第二级移位寄存器42的触发信号端stv1在接收到该低电平后,第二级移位寄存器42的移位信号输出端out2在t3时段输出低电平的移位信号,循环上述过程,栅极驱动电路实现逐级移位输出。

通过设置前一级移位寄存器4的移位信号输出端out与后一级移位寄存器4的触发信号端stv1电连接,且栅极驱动电路中的至少部分移位寄存器4与同一第一时钟信号线ck11电连接,至少部分移位寄存器4与同一第二时钟信号线ck21电连接,在实现栅极驱动电路逐级移位输出功能的同时,减少了与栅极驱动电路电连接的时钟信号线的数量,减小了时钟信号线占据显示面板非显示区的面积,有利于显示面板窄边框的实现。

本发明实施例还提供了一种显示面板,图11为本发明实施例提供的一种显示面板的结构示意图。如图11所示,显示面板包括上述实施例的栅极驱动电路,因此本发明实施例提供的显示面板同样能够减少移位寄存器中开关的数量,进而减少显示面板非显示区栅极驱动电路中开关的数量,有利于显示面板窄边框的实现。

如图11所示,显示面板可以包括一个栅极驱动电路5和多条栅极驱动信号线61,栅极驱动电路5位于显示区aa一侧的非显示区naa。栅极驱动电5路中移位寄存器4的移位信号输出端out与栅极驱动信号线61一一对应电连接,移位寄存器4通过移位信号输出端out向对应的栅极驱动信号线61输出栅极驱动信号。具体的,显示面板还包括位于显示区的多个像素单元62以及数据信号线63,移位寄存器4通过移位信号输出端out向对应的栅极驱动信号线61输出栅极驱动信号,各级移位寄存器4依次向有显示面板中的栅极驱动信号线61输出逐级移位的栅极驱动信号,显示面板中的像素单元62逐行接收到对应的栅极驱动信号对应开启,数据信号线63传输数据信号至对应的像素单元62,显示面板实现显示功能。

图12为本发明实施例提供的另一种显示面板的结构示意图。如图12所示,显示面板可以包括两个栅极驱动电路5和多条栅极驱动信号线61,栅极驱动电路5分别位于显示区aa两侧相对设置的非显示区naa。位于不同侧非显示区naa的两个移位寄存器4的移位信号输出端out与同一栅极驱动信号线61电连接,与同一栅极驱动信号线61电连接的移位寄存器4通过移位信号输出端out向该栅极驱动信号线61同步输出栅极驱动信号。示例性的,如图12所示,可以设置位于不同侧非显示区naa的两个栅极驱动电路5中的第一级移位寄存器41的触发信号端stv1连接同一触发信号线64,触发信号线64用于向两个栅极驱动电路5中的第一级移位寄存器4的触发信号端stv1传输触发信号,设置位于不同侧非显示区naa的两移位寄存器4的移位信号输出端out通过一栅极驱动信号线61电连接,且与同一栅极驱动信号线61电连接的移位寄存器4通过移位信号输出端out向该栅极驱动信号线61同步输出栅极驱动信号,避免了栅极驱动信号线61上存在压降影响显示面板的显示效果。

示例性的,本发明实施例的显示面板可以是有机发光显示面板,显示面板可以应用于手机、电脑等电子显示设备。

注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。

再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献

  • 日榜
  • 周榜
  • 月榜