一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

移位寄存器、控制方法、栅极驱动电路和显示装置与流程

2021-09-22 21:48:00 来源:中国专利 TAG:栅极 显示 电路 装置 驱动


1.本技术涉及显示技术领域,特别是一种移位寄存器、控制方法、栅极驱动电路和显示装置。


背景技术:

2.通常,现有pmos oled内部补偿像素电路的驱动方案中,需要em goa电路来向像素驱动电路输出em(发光)信号。相关技术中,可通过12t3c的em goa电路实现输出em信号。然而,采用12t3c的em goa电路在工作中,存在部分晶体管的阈值电压vth发生正偏,导致在某些工作阶段中,em goa电路输出异常的现象。


技术实现要素:

3.本技术旨在至少解决现有技术中存在的技术问题之一。为此,本技术需要提供一种移位寄存器、控制方法、栅极驱动电路及显示装置。
4.本技术实施方式的所述移位寄存器,包括输入子电路、第一控制子电路、第二控制子电路和输出子电路;
5.所述输入子电路连接第一节点、第二节点,用于根据输入信号和第一时钟信号控制所述第一节点和第二节点的电位;
6.所述第一控制子电路连接所述第一节点、所述第二节点,用于根据所述第二节点的电位和第二时钟信号控制所述第一节点的电位;
7.所述第二控制子电路连接所述第一节点、所述第二节点和第三节点,用于根据所述第一节点的电位、所述第二节点的电位、所述第二时钟信号和所述输入信号控制所述第三节点的电位;
8.所述输出子电路连接所述第一节点、所述第三节点、所述第一电平端和所述第二电平端,所述输出子电路根据所述第三节点的电位输出第一输出信号,或者,根据所述第一节点的电位输出第二输出信号;
9.所述第一时钟信号和所述第二时钟信号的周期为两个单位时长,所述移位寄存器在接收到所述输入信号小于或等于一个单位时长后输出所述第一输出信号。
10.在某些实施方式中,第二控制子电路包括:
11.第一控制单元,所述第一控制单元连接所述第一节点、所述第三节点和所述第一电平端;
12.第二控制单元,所述第二控制单元连接所述第二节点、所述第三节点、所述信号输入端、第二时钟信号端、所述第一电平端和所述第二电平端。
13.在某些实施方式中,所述第一控制单元包括第六晶体管,所述第六晶体管的第一极连接所述第一电平端,所述第六晶体管的第二极连接所述第三节点,所述第六晶体管的栅极连接所述第一节点。
14.在某些实施方式中,所述第二控制单元包括第七晶体管、第八晶体管、第九晶体
管、第二电容和第三电容;其中,
15.所述第七晶体管的第一极连接第二时钟信号端,所述第七晶体管的第二极连接第七节点,所述第七晶体管的栅极连接输入信号端;
16.所述第八晶体管的第一极连接所述第九晶体管,所述第八晶体管的第二极连接第三节点,所述第八晶体管的栅极连接所述第七节点;
17.所述第九晶体管的第一极连接第二电平端,所述第九晶体管的第二极连接所述第八晶体管的第二极,所述第九晶体管的栅极连接所述第二节点;
18.所述第二电容连接所述第二时钟信号端和所述第二节点;
19.所述第三电容连接所述第一电平端和所述第七节点。
20.在某些实施方式中,所述第一控制子电路包括第四晶体管、第五晶体管和第一电容;
21.所述第四晶体管的第一极连接第二时钟信号端,所述第四晶体管的第二极连接第六节点,所述第四晶体管的栅极连接输入信号端和所述第一节点;
22.所述第五晶体管的第一极连接所述第一电平端,所述第五晶体管的第二极连接所述第六节点,所述第五晶体管的栅极连接所述第二节点;
23.所述第一电容连接所述第一节点和第六节点。
24.在某些实施方式中,所述输出子电路包括第十晶体管、第十一晶体管和信号输出端;
25.所述第十晶体管的第一极连接所述第一电平端,所述第十晶体管的第二极连接所述信号输出端,所述第十晶体管的栅极连接所述第三节点;
26.所述第十一晶体管的第一极连接所述第二电平端,所述第十一晶体管的第二极连接所述信号输出端,所述第十一晶体管的栅极连接所述第一节点。
27.在某些实施方式中,所述输入子电路包括第一晶体管、第二晶体管和第三晶体管;其中,
28.所述第一晶体管的第一极连接信号输入端,所述第一晶体管的第二极连接第四节点,所述第一晶体管的栅极连接第一时钟信号端;
29.所述第二晶体管的第一极连接所述第一时钟信号端,所述第二晶体管的第二极连接第五节点,所述第二晶体管的栅极连接所述第四节点;
30.所述第三晶体管的第一极连接第二电平端,所述第三晶体管的第二极连接所述第五节点,所述第三晶体管的栅极连接所述第一时钟信号端。
31.在某些实施方式中,所述移位寄存器还包括隔离子电路,所述隔离子电路包括第十二晶体管和第十三体管;其中,
32.所述第十二晶体管的第一极连接所述第四节点,所述第十二晶体管的第二极连接所述第一节点,所述第十二晶体管的栅极连接所述第二电平端;
33.所述第十三晶体管的第一极连接所述第五节点,所述第十三晶体管的第二极连接所述第二节点,所述第十三晶体管的栅极连接所述第二电平端。
34.本技术的实施方式的栅极驱动电路,包括级联的多个上述任一项所述的移位寄存器,其中,除第一级移位寄存器之外,本级移位寄存器的信号输入端与上一级移位寄存器的信号输出端电连接。
35.本技术实施方式的显示装置,包括像素驱动电路和如上述所述的栅极驱动电路,所述栅极驱动电路与所述像素驱动电路连接以为所述像素驱动电路提供发光控制信号。
36.本技术实施方式的控制方法,用于控制上述任意一项所述的移位寄存器,所述控制方法包括:
37.向所述移位寄存器提供所述输入信号以控制所述移位寄存器在接收到所述输入信号小于或等于一个单位时长后输出所述第一输出信号;或
38.停止向所述移位寄存器提供所述输入信号以控制所述移位寄存器在停止接收到所述输入信号小于或等于一个单位时长后输出所述第二输出信号。
39.在某些实施方式中,所述控制方法还包括:
40.确定所述第二时钟信号为低电平信号的低电平持续时长;
41.在所述第二时钟信号为低电平信号且持续预定时长时控制所述信号输入端向所述寄存器传输输入信号,所述预定时长小于所述低电平信号时长。
42.本技术实施方式的移位寄存器、栅极驱动电路、显示装置和控制方法中,通过对输入子电路、第一控制子电路、第二控制子电路和输出子电路设置,在输入子电路接收到输入信号后小于或等于一个单位时长后输出第一输出信号。如此。避免了因移位寄存器中的晶体管的阈值电压vth发生正偏,保证移位寄存器的输出子电路能够正常输出第一输出信号。
43.本技术的附加方面和优点将在下面的描述中部分给出,部分将从下面的描述中变得明显,或通过本技术的实践了解到。
附图说明
44.本技术的上述和/或附加的方面和优点从结合下面附图对实施方式的描述中将变得明显和容易理解,其中:
45.图1是本技术实施方式的移位寄存器的模块示意图。
46.图2是本技术实施方式的移位寄存器的又一模块示意图。
47.图3是本技术实施方式的移位寄存器的电路连接示意图。
48.图4是本技术实施方式的移位寄存器的在某些场景下的时序图。
49.图5

6是本技术实施方式的移位寄存器的控制方法的流程示意图。
50.图7是本技术实施方式的栅极驱动电路的模块示意图。
51.图8是本技术实施方式的栅极驱动电路的某些场景下的时序图。
52.图9是本技术实施方式的显示装置的模块示意图。
53.主要元件符号说明:
54.输入子电路11、第一晶体管t1、第二晶体管t2、第三晶体管t3;
55.第一控制子电路12、第四晶体管t4、第五晶体管t5、第一电容c1;
56.第二控制子电路13、第一控制单元131、第六晶体管t6、第二控制单元132、第七晶体管t7、第八晶体管t8、第九晶体管t9、第二电容c2、第三电容c3;
57.输出子电路14、第十晶体管t11、第十一晶体管t12、信号输出端out;
58.隔离子电路15、第十二晶体管t12、第十三晶体管t13;
59.第一节点n1、第二节点n2、第三节点n3、第四节点n4、第五节点n5、第六节点n6、第七节点n7;
60.信号输入端stv、第一电平端vgh、第二电平端vgl、第一时钟信号端ck、第二时钟信号端cb;
61.移位寄存器10、栅极驱动电路100、像素驱动电路200、显示装置1000。
具体实施方式
62.下面详细描述本技术的实施方式,所述实施方式的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的元件或具有相同或类似功能的元件。下面通过参考附图描述的实施方式是示例性的,仅用于解释本技术,而不能理解为对本技术的限制。
63.在本技术的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本技术和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本技术的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本技术的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
64.在本技术的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接或可以相互通讯;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本技术中的具体含义。
65.下文的公开提供了许多不同的实施方式或例子用来实现本技术的不同结构。为了简化本技术的公开,下文中对特定例子的部件和设置进行描述。当然,它们仅仅为示例,并且目的不在于限制本技术。此外,本技术可以在不同例子中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。此外,本技术提供了的各种特定的工艺和材料的例子,但是本领域普通技术人员可以意识到其他工艺的应用和/或其他材料的使用。
66.另外,需要说明的是,本技术实施方式中,采用的晶体管均可以为薄膜晶体管或场效应晶体管或其他特性相同的开关器件。这里采用的晶体管的源极、漏极在结构上可以是对称的,所以其源极、漏极在结构上可以是没有区别的。在本公开的实施例中,为了区分晶体管除栅极之外的两极,直接描述了其中一极为第一极,另一极为第二极,所以本公开实施例中全部或部分晶体管的源极和漏极根据需要是可以互换的。
67.此外,按照晶体管的特性区分可以将晶体管分为n型和p型晶体管,本公开的实施方式均以p型晶体管为例进行说明,也即是,本技术的实施方式中,晶体管的栅极接收到低电平信号时,晶体管的第一极和第二极导通。基于本公开对p型晶体管实现方式的描述和教导,本领域普通技术人员在没有做出创造性劳动前提下能够容易想到本公开实施例采用n型晶体管的实现方式,因此,这些实现方式也是在本公开的保护范围内的。
68.通常,在em goa电路(例如12t3c)是在接收到输入信号两个单位时长后开始产生输出信号,而在开始输出信号这个阶段,em goa电路中某些晶体管的阈值电压vth容易发生
正偏,使得em goa电路在向像素驱动电路输出em(发光)信号的过程中无法正常输出信号。
69.有鉴于此,请参阅图1,本技术提供了一种移位寄存器10,包括输入子电路11、第一节点n1、第二节点n2、第三节点n3、第一控制子电路12、第二控制子电路13和输出子电路14。
70.其中,输入子电路11连接第一节点n1、第二节点n2、第一时钟信号端ck和信号输入端stv,输入子电路11用于根据信号输入端stv传输的输入信号和第一时钟信号端ck传输的第一时钟信号控制第一节点n1和第二节点n2的电位。
71.第一控制子电路12连接第一节点n1、第二节点n2和第二时钟信号端cb,用于根据第二节点n2的电位和第二时钟信号控制第一节点n1的电位。
72.第二控制子电路13连接第一节点n1、第二节点n2、第三节点n3、第二时钟信号端cb和信号输入端stv,用于根据第一节点n1的电位、第二节点n2的电位、第二时钟信号端cb的第二时钟信号和所信号输入端stv的输入信号控制所述第三节点n3的电位。
73.输出子电路14连接第一节点n1、第三节点n3、第一电平端vgh和第二电平端vgl,输出子电路14用于根据第三节点n3输出第一输出信号,或者,根据所述第一节点n1的电位输出第二输出信号。第一时钟信号和第二时钟信号的周期为两个单位时长,移位寄存器10在接收到输入信号小于或等于一个单位时长后输出第一输出信号。
74.本技术的移位寄存器10中,通过对输入子电路11、第一控制子电路12、第二控制子电路13、输出子电路14的设置,在输入子电路11接收到输入信号的小于或等于一个单位时长后输出第一输出信号。如此。避免了移位寄存器10中的晶体管的阈值电压vth在接收到输入信号2个单位时长后发生正偏而影响输出信号稳定性,使得移位寄存器10的输出子电路14能够正常输出第一输出信号。
75.请参阅图3,具体地,移位寄存器10分别连接第一时钟信号端ck、第二时钟信号端cb、第一电平端vgh和第二电平端vgl以及信号输入端stv以及像素驱动电路。移位寄存器10用于向像素驱动电路提供发光信号。其中,第一时钟信号端ck用于向移位寄存器10传输第一时钟信号。第二时钟信号端cb用于向移位寄存器10传输第二时钟信号。信号输入端stv用于向移位寄存器10传输输入信号。第一电平端vgh用于向移位寄存器10传输第一电平,第二电平端vgl用于向移位寄存器10传输第二电平。
76.需要说明的是,输入信号为高电平信号,第一输出信号为第一电平,第二输出信号为第二电平。其中,第一电平为高电平信号,第二电平为低电平信号。
77.第一时钟信号和第二时钟信号包括高电平信号和低电平信号,并且,第一时钟信号和第二时钟信号的时钟周期时长相同,都为2个单位时长,在一个时钟周期内,高电平信号时长大于低电平信号时长。需要说明的是,单位时长是指每一行像素刷新所需要的时间。例如,在一些示例中,本技术的移位寄存器用于oled显示面板,oled显示面板的刷新率为90hz,oled显示面板包括800行像素行。则一行像素刷新的时间为1秒除以刷新率90再除以行数400,等于27.8微秒。也即是,每个单位时长为27.8微秒。
78.输入信号的时长大于第一时钟信号或第二时钟信号的时钟周期,例如。输入信号的时长为3h,则一个时钟周期小于3h。并且,第一时钟信号和第二时钟信号相位相差180度。
79.第一时钟信号、第二时钟信号为高电平信号时的电位大小可以与第一电平的电位相同,第一时钟信号、第二时钟信号为低电平信号时的电位大小可以与第二电平的电位相同。
80.下面以移位寄存器10具体地电路连接进行阐述。
81.移位寄存器10包括有输入子电路11、第一控制子电路12、第二控制子电路13和输出子电路14、第一节点n1、第二节点n2和第三节点n3。
82.输入子电路11通过接入第一节点n1和第二节点n2实现与第一控制子电路12、第二控制子电路13和输出子电路14。
83.请进一步地结合图3,输入子电路11包括第一晶体管t1、第二晶体管t2、第三晶体管t3和第四节点n4和第五节点n5。其中,第一晶体管t1通过第四节点n4与第二晶体管t2和第一节点n1连接,第三晶体管t3通过第五节点n5与第二晶体管t2和第二节点n2连接。
84.第一晶体管t1的第一极连接信号输入端stv,第一晶体管t1的第二极连接第四节点n4,第一晶体管t1的栅极连接第一时钟信号端ck,第一晶体管t1用于根据第一时钟信号端ck的第一时钟信号将信号输入端stv的输入信号传输至第四节点n4以改变第四节点n4和与第四节点n4连接的第一节点n1的电位。
85.第二晶体管t2的第一极连接第一时钟信号端ck,第二晶体管t2的第二极连接第五节点n5,第二晶体管t2的栅极连接第四节点n4,第二晶体管t2用于根据第四节点n4的电位将第一时钟信号端ck的第一时钟信号传输至第五节点n5。
86.第三晶体管t3的第一极连接第二电平端vgl,第三晶体管t3的第二极连接第五节点n5,第三晶体管t3的栅极连接第一时钟信号端ck。第三晶体管t3用于根据第一时钟信号端ck传输的第一时钟信号将第二电平端vgl的第二电平传输至第五节点n5。
87.第一控制子电路12通过接入第一节点n1、第二节点n2实现与输入子电路11连接和输出子电路14连接。
88.第一控制子电路12包括第四晶体管t4、第五晶体管t5、第一电容c1和第六节点n6。其中,第一电容c1通过第六节点n6实现与第四晶体管t4和第五晶体管t5连接。
89.第四晶体管t4的第一极连接第二时钟信号端cb,第四晶体管t4的第二极连接第六节点n6,第四晶体管t4的栅极连接第一节点n1,第四晶体管t4用于根据第一节点n1的电位将第二时钟信号端cb的第二时钟信号传输至第六节点n6。
90.第五晶体管t5的第一极连接第一电平端vgh,第五晶体管t5的第二极连接第六节点n6,第五晶体管t5的栅极连接第五节点n5,用于根据第五节点n5的电位将第一电平端vgh的第一电平写入至第六节点n6。
91.第一电容c1连接第六节点n6和第一节点n1。第一电容c1用于根据第六节点n6的电位来维持第一节点n1的电位。
92.第二控制子电路13包括第一控制单元131和第二控制单元132。第一控制单元131连接第一节点n1、第三节点n3和第一电平端vgh。第二控制单元132连接第二节点n2、第三节点n3、信号输入端stv、第二时钟信号端cb、第一电平端和vgh第二电平端vgl。
93.第一控制单元131包括第六晶体管t6,第六晶体管t6的第一极连接第一电平端vgh,第六晶体管t6的第二极连接第三节点n3,第六晶体管t6的栅极连接第一节点n1。第六晶体管t6用于根据第一节点n1的电位将第一电平端vgh的第一电平写入第三节点n3。
94.第二控制单元132包括第七晶体管t7、第八晶体管t8、第九晶体管t9、第二电容c2、第三电容c3和第七节点n7。第八晶体管t8通过第七节点n7与第七晶体管t7、第三电容c3连接。
95.第七晶体管t7的第一极连接第二时钟信号端cb,第七晶体管t7的第二极连接第七节点n7,第七晶体管t7的栅极连接信号输入端stv,第七晶体管t7用于根据信号输入端stv的输入信号将第二时钟信号端cb的第二时钟信号写入第七节点n7。
96.第八晶体管t8的第一极连接第九晶体管t9,第八晶体管t8的第二极连接第三节点n3,第八晶体管t8的栅极连接第七节点n7,第八晶体管t8用于根据第七节点n7的电位将第九晶体管t9传输的第二电平写入第三节点n3。
97.第九晶体管t9的第一极连接第二电平端vgl,第九晶体管t9的第二极连接第八晶体管t8的第一极,第九晶体管t9的栅极连接第二节点n2。第九晶体管t9用于根据第二节点n2的电位将第二电平端vgl的第二电平写入第八晶体管t8的第一极。
98.第二电容c2连接第二时钟信号端cb和第二节点n2,用于根据第二时钟信号端cb的第二时钟信号来维持第二节点n2的电位。
99.第三电容c3连接第一电平端vgh和第七节点n7,第三电容c3用于保持第七节点n7的电位。
100.输出子电路14包括第十晶体管t10、第十一晶体管t11和信号输出端out。
101.第十晶体管t10的第一极连接第一电平端vgh,第十晶体管t10的第二极连接信号输出端out,第十晶体管t10的栅极连接第三节点n3。第十晶体管t10用于根据第三节点n3的电位将第一电平端vgh的第一电平(第一输出信号)写入信号输出端out。
102.第十一晶体管t11的第一极连接第二电平端vgl,第十一晶体管t11的第二极连接信号输出端out,第十一晶体管t11的栅极连接第一节点n1。第十一晶体管t11用于根据第一节点n1的电位将第二电平端vgl的第二电平(第二输出信号)写入信号输出端out。
103.请参阅图2和图4,在某些实施方式中,移位寄存器10还包括隔离子电路15,隔离子电路15包括第十二体管t12和第十三体管t13。
104.第十二体管t12的第一极连接第四节点n4,第十二体管t12的第二极连接第一节点n1,第十二体管t12的栅极连接第二电平端vgl。第十二体管t12用于隔离第一节点n1和第四节点n4。
105.第十三体管t13的第一极连接第五节点n5,第十二体管t12的第二极连接第二节点n2,第十三体管t13的栅极连接第二电平端vgl。第十三体管t13用于隔离第五节点n5和第二节点n2。
106.本技术的移位寄存器10的工作过程包括第一阶段t1、第二阶段t2、第三阶段t3、第四阶段t4、第五阶段t5、第六阶段t6、第七阶段t7和第八阶段t8。在移位寄存器10工作过程中,第一时钟信号和第二时钟信号的高电平信号的时长大于1个单位时长,低电平信号的时长小于等于一个单位时长。输入信号的时长大于第二时钟信号的时钟周期,并且,在信号输入端stv开始传输输入信号时,第二时钟信号为低电平。另外,需要说明的是,延长输入信号的时长,可以使得第五工作阶段和第六工作阶段循环。
107.下面请结合图3的移位寄存器10以及图4的时序图为例介绍移位寄存器10的工作过程。
108.在第一阶段t1
109.输入信号端stv传输的信号为低电平信号,第一时钟信号端ck的第一时钟信号为低电平信号,第二时钟信号端的第二时钟信号为高电平信号。
110.第一晶体管t1、第三晶体管t3、第七晶体管t7导通。信号输入端stv的低电平信号通过第一晶体管t1写入第四节点n4和第一节点n1。第六晶体管t6和第十一晶体管t11导通。第二时钟信号端cb的第二时钟信号为高电平信号,第八晶体管t8断开。第一电平端vgh的第一电平写入第三节点n3,第三节点n3为高电平,第十晶体管t10断开。同时,第二电平端vgl的第二电平通过第十一晶体管t11写入到信号输出端out,信号输出端out输出低电平。
111.在第二阶段t2
112.输入信号端stv传输的信号为低电平信号切换为高电平信号(输入信号),第一时钟信号端ck的第一时钟信号为高电平信号,第二时钟信号端cb的第二时钟信号为低电平信号。
113.在输入信号端stv传输的信号由低电平切换为高电平时,第七晶体管t7关闭,关闭前第二时钟信号端cb的第二时钟信号写入第七节点n7,第三节点n7为低电平信号,第八晶体管t8导通。
114.第一时钟信号端ck的第一时钟信号为高电平信号,第一晶体管t1、第三晶体管t3关闭,第一电容c1维持第一节点n1和第四节点n4的电位,使得第一节点n1和第四节点n4的电位保持低电平,第二晶体管t2、第六晶体管t6、第十一晶体管t11导通。第一电平端vgh的第一电平写入第三节点n3,第十晶体管t10关闭。同时,第二电平端vgl的第二电平通过第十一晶体管t11写入信号输出端out,信号输出端out保持输出低电平。
115.在第三阶段t3
116.输入信号端stv传输的信号为高电平信号,第一时钟信号端ck的第一时钟信号为低电平信号,第二时钟信号端cb的第二时钟信号为高电平信号。
117.第一晶体管t1和第三晶体管t3导通。
118.输入信号端stv传输的高电平信号写入第一节点n1、第四节点n4和第七晶体管t7,第二晶体管t2、第六晶体管t6、第七晶体管t7和第十一晶体管t11关闭;第三电容c3维持第七节点n7的电位,第七节点n7的电位保持为低电平,第八晶体管t8导通。
119.第二电平端vgl的第二电平写入第五节点n5和第二节点n2,第九晶体管t9导通,第二电平端vgl的第二电平通过第九晶体管t9和第八晶体管t8写入第三节点n3。第三节点n3的电位为低电平,第十晶体管t10导通,第一电平端vgh的第一电平通过第十晶体管t10写入信号输出端out,信号输出端out输出高电平。
120.在第四阶段t4
121.输入信号端stv传输的信号为高电平信号(输入信号),第一时钟信号端ck的第一时钟信号为高电平信号,第二时钟信号端cb的第二时钟信号为低电平信号。
122.第一晶体管t1、第三晶体管t3、第七晶体管t7关闭。第一电容c1维持第一节点n1和第四节点n4的电位,使得第一节点n1和第四节点n4的电位保持高电平,第二晶体管t2、第六晶体管t6、第十一晶体管t11关闭。第二电容c2下拉第二节点n2的电位,第二节点n2的电位为低电平,第九晶体管t9导通。第三电容c3维持第七节点n7的电位,第八晶体管t8导通,第二电平端vgl的第二电平通过第九晶体管t9和第八晶体管t8写入第三节点n3,第三节点n3的电位为低电平,第十晶体管t10导通,第一电平端vgh的第一电平通过第十晶体管t10写入信号输出端out,信号输出端out输出高电平。
123.需要说明的是,通常在本工作阶段,第二晶体管t2的阈值电压vth容易发生正偏,
导致第一时钟信号端ck的第一时钟信号通过第二晶体管t2写入第二节点n2,进而使得第九晶体管t9关闭,第一电平端ck的第一电平无法通过第九晶体管t9和第八晶体管t8写入第三节点n3。可以理解地,由于在第三阶段时,第三节点n3的电位保持低电平,因此,即使在本阶段第二晶体管t2的阈值电压vth发生正偏,导致第九晶体管t9关闭,若第三节点n3可以保持低电平,使得第十晶体管t10导通,从而信号输出端out可以正常输出高电平。若第三节点n3为高电平,使得第十晶体管t10关闭,由于在上一阶段信号输出端out输出高电平,本阶段的信号输出端out可以维持输出高电平。
124.在第五阶段t5
125.输入信号端stv传输的信号为高电平信号,第一时钟信号端ck的第一时钟信号为低电平信号,第二时钟信号端cb的第二时钟信号为高电平信号。
126.第一晶体管t1、第三晶体管t3导通,第七晶体管t7关闭。输入信号端stv传输的高电平信号写入第四节点n4、第一节点n1,第二晶体管t2、第六晶体管t6、第十一晶体管t11关闭。第二电平端vgl的第二电平从第三晶体管t3写入第五节点n5和第二节点n2,第九晶体管t9导通,第三电容c3维持第七节点n7的电位,使得第七节点n7的电位保持低电平,第八晶体管t8导通,第二电平端vgl的第二电平通过第九晶体管t9和第八晶体管t8写入第三节点n3,第三节点n3的电位为低电平,第十晶体管t10导通,第一电平端vgh的第一电平通过第十晶体管t10写入信号输出端out,信号输出端out输出高电平。
127.在第六阶段t6
128.输入信号端stv传输的信号为高电平信号,第一时钟信号端ck的第一时钟信号为高电平信号,第二时钟信号端cb的第二时钟信号为低电平信号。
129.第一晶体管t1、第三晶体管t3和第七晶体管t7关闭。第一电容c1维持第一节点n1和第四节点n4的电位,使得第一节点n1和第四节点n4的电位保持高电平,第二晶体管t2、第六晶体管t6、第十一晶体管t11关闭。第二电容c2下拉第二节点n2的电位,第二节点n2的电位为低电平,第九晶体管t9导通。第三电容c3维持第七节点n7的电位,第八晶体管t8导通,第二电平端vgl的第二电平通过第九晶体管t9和第八晶体管t8写入第三节点n3,第三节点n3的电位为低电平,第十晶体管t10导通,第一电平端vgh的第一电平通过第十晶体管t10写入信号输出端out,信号输出端out输出高电平。
130.在第七阶段t7
131.输入信号端stv传输的信号为低电平信号,第一时钟信号端ck的第一时钟信号为低电平信号,第二时钟信号端cb的第二时钟信号为高电平信号。
132.第一晶体管t1、第三晶体管t3、第七晶体管t7导通。信号输入端stv的低电平信号通过第一晶体管t1写入第四节点n4和第一节点n1。第二晶体管t2、第六晶体管t6和第十一晶体管t11导通。第二时钟信号端cb的第二时钟信号通过第七晶体管t7写入第七节点n7,低节点为高电平,第八晶体管t8断开。第一电平端vgh的第一电平通过第六晶体管t6写入第三节点n3,第三节点n3为高电平,第十晶体管t10断开。同时,第二电平端vgl的第二电平通过第十一晶体管t11写入到信号输出端out,信号输出端out输出低电平。
133.在第八阶段t8
134.输入信号端stv传输的信号为低电平信号,第一时钟信号端ck的第一时钟信号为高电平信号,第二时钟信号端cb的第二时钟信号为低电平信号。
135.第一晶体管t1、第三晶体管t3关闭,第七晶体管t7导通。第一电容c1进一步地拉低第一节点n1和第四节点n4的电位,使得第一节点n1和第四节点n4的电位保持低电平,第二晶体管t2、第六晶体管t6和第十一晶体管t11导通,第一电平端vgh的第一电平通过第六晶体管t6写入第三节点n3,第十晶体管t10关闭。同时,由于第一时钟信号端ck的第一时钟信号为高电平信号,使得第二节点n2维持高电平,第九晶体管t9关闭。第二电平端vgl的第二电平通过第十一晶体管t11写入信号输出端out,信号输出端out的电平为低电平,需要说明的是,由于在本阶段,第四晶体管t4导通,第二时钟信号写入第六节点n6,使得第六节点n6为低电平,第一电容c1使得第一节点n1的电位更低,从而第十一晶体管t11输出的低电平会低于第七阶段输出的低电平。
136.请结合图5,本技术实施方式还提供了一种控制方法,用于控制上述任意一项实施方式的移位寄存器10,控制方法包括:
137.s12:向移位寄存器提供输入信号以控制移位寄存器在接收到输入信号小于或等于一个单位时长后输出第一输出信号;或
138.s14:停止向移位寄存器提供输入信号以控制移位寄存器在停止接收到输入信号小于或等于一个单位时长后输出第二输出信号。
139.请结合图6,控制方法还包括:
140.s16:确定第二时钟信号为低电平信号的低电平持续时长;
141.s18:在第二时钟信号为低电平信号且持续预定时长时控制信号输入端向寄存器传输输入信号,预定时长小于低电平信号时长。
142.例如,预定时长可以为第二时钟信号中低电平信号的一半。
143.请结合图7,本技术实施方式还提供了一种栅极驱动电路100,包括多个级联的移位寄存器10,除第一级移位寄存器10外,本级移位寄存器10的信号输入端stv与上一级移位寄存器10的信号输出端out电连接。
144.例如,请结合图8,在一些示例中,栅极驱动电路100包括4个级联的移位寄存器10,其中,第一行移位寄存器10的信号输入端stv连接,信号输出端out作为第二行的移位寄存器10的信号输入端,第二行的移位寄存器10的信号输出端作为第三行移位寄存器10的信号输入端,第三行的移位寄存器10的信号输出端作为第四行的移位寄存器10的信号输入端。如此,在第一行移位寄存器10接收到信号输入端stv后,第一行、第二行、第三行、第四行的移位寄存器10在每间隔小于或等于1个单位时长依次输出高电平。
145.请进一步地结合图9,本技术还提供了一种显示装置1000,包括像素驱动电路20和如上述的栅极驱动电路100。栅极驱动电路100与像素驱动电路200连接,栅极驱动电路100用于在接收到输入信号后向像素驱动电路200传输栅极控制信号。
146.需要说明的是,栅极控制信号是指移位寄存器10通过信号输出端out输出的高电平信号。
147.显示装置1000可以应用于手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
148.在本说明书的描述中,参考术语“一个实施方式”、“某些实施方式”、“示意性实施方式”、“示例”、“具体示例”、或“一些示例”等的描述意指结合所述实施方式或示例描述的具体特征、结构、材料或者特点包含于本技术的至少一个实施方式或示例中。在本说明书
中,对上述术语的示意性表述不一定指的是相同的实施方式或示例。而且,描述的具体特征、结构、材料或者特点可以在任何的一个或多个实施方式或示例中以合适的方式结合。
149.尽管已经示出和描述了本技术的实施方式,本领域的普通技术人员可以理解:在不脱离本技术的原理和宗旨的情况下可以对这些实施方式进行多种变化、修改、替换和变型,本技术的范围由权利要求及其等同物限定。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献

  • 日榜
  • 周榜
  • 月榜