一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

存储器器件及其操作方法与流程

2021-07-16 18:06:00 来源:中国专利 TAG:存储器 操作方法 器件 实施


1.本发明的实施例涉及存储器器件及其操作方法。


背景技术:

2.通用类型的集成电路存储器是静态随机存取存储器(sram)器件。典型的sram存储器器件包括位单元的阵列,每个位单元具有连接在高参考电位和低参考电位之间的六个晶体管。每个位单元具有两个可以存储信息的存储节点。第一节点存储期望的信息,而互补信息存储在第二存储节点处。sram单元具有无需刷新即可保存数据的有益特征。
3.然而,负位线技术到来是有代价的。例如,增加数量的晶体管导致写入驱动器晶体管或多路复用器晶体管的栅极至源极电压(称为vgs)下降。vgs的下降导致较小的写入电流,较小的写入电流恐怕可能会限制vccmin。


技术实现要素:

4.根据本发明实施例的一个方面,提供了一种存储器器件,包括:存储器单元;位线,连接到存储器单元;负电压生成器,连接到位线,其中,负电压生成器用于为位线提供第一写入路径;以及控制电路,连接到负电压生成器和位线,其中,当负电压生成器未被使能时,控制电路用于为位线提供第二写入路径。
5.根据本发明实施例的另一个方面,提供了一种存储器器件,包括:存储器单元;位线,连接到存储器单元;第一写入路径,连接到位线,其中,第一写入路径包括用于向位线提供负电压的负电压生成器电路;以及第二写入路径,与位线可连接,其中,响应于写入辅助信号从第一值改变为第二值,位线连接到第二写入路径。
6.根据本发明实施例的又一个方面,提供了一种操作存储器器件的方法,方法包括:接收指示存储器器件中的写入操作的写入使能信号,存储器器件包括存储器单元和连接到存储器单元的位线;响应于写入使能信号而生成写入辅助信号;响应于写入辅助信号达到第一值而使能负电压生成器,负电压生成器向位线提供第一写入路径;以及响应于写入辅助信号达到第二值,向位线提供第二写入路径。
附图说明
7.当结合附图进行阅读时,从以下详细描述可最佳理解本发明的各个方面。应该强调,根据工业中的标准实践,各个部件未按比例绘制并且仅用于说明的目的。实际上,为了清楚的讨论,各个部件的尺寸可以任意地增大或减小。
8.图1是示出根据一些实施例的示例存储器器件的框图。
9.图2是根据一些实施例的存储器器件的局部电路图和局部框图。
10.图3a示出了根据一些实施例的用于存储器器件的第一写入路径的电路图。
11.图3b示出了根据一些实施例的用于存储器器件的第二写入路径的电路图。
12.图4是示出根据一些实施例的用于第一写入路径和第二写入路径的vccmin电压的
图。
13.图5是根据一些实施例的存储器器件的另一局部电路图和局部框图。
14.图6是根据一些实施例的存储器器件的又一局部电路图和局部框图。
15.图7是示出根据一些实施例的操作存储器器件的方法的流程图。
具体实施方式
16.以下公开内容提供了许多用于实现本发明的不同特征不同的实施例或实例。下面描述了组件和布置的具体实施例或实例以简化本发明。当然,这些仅是实例而不旨在限制。例如,在以下描述中,在第二部件上方或者上形成第一部件可以包括第一部件和第二部件直接接触形成的实施例,并且也可以包括在第一部件和第二部件之间可以形成额外的部件,从而使得第一部件和第二部件可以不直接接触的实施例。此外,本发明可以在各个示例中重复参考数字和/或字母。该重复是为了简单和清楚的目的,并且其本身不指示讨论的各个实施例和/或配置之间的关系。
17.此外,为了便于描述,本文中可以使用诸如“在

下方”、“在

下面”、“下部”、“在

上面”、“上部”等的间隔关系术语,以描述如图中所示的一个元件或部件与另一元件或部件的关系。除了图中所示的方位外,间隔关系术语旨在包括器件在使用或操作工艺中的不同方位。器件可以以其它方式定位(旋转90度或在其它方位),并且在本文中使用的间隔关系描述符可以同样地作相应地解释。
18.在sram位单元可以起作用的最低vdd电压(正电源电压)被称为vccmin电压或简称为vccmin。具有接近vccmin的低vdd降低了泄漏电流,还减少了sram中读翻转的发生。同时,高vdd提高了成功写入操作的可能性。因此,vccmin受写入操作约束。已经探索出各种方法来降低vccmin并适合不断下降的电源电压,vccmin是可靠的读取操作和写入操作所需的最小电源电压vcc。例如,负位线(nbl)技术用于提高单元的可写入性。负位线技术将位线的电压电平驱动到负电压。该负电压为对耦合到位线(bl/blb)的位单元执行的写入操作提供升压。
19.本公开提供了一种在存储器器件中具有下拉控制电路(在本公开中简称为控制电路)的写入辅助电路。控提供制电路用于在具有负电压生成器的存储器器件中的写入操作。当在写入操作期间未使能负电压生成器电路时,控制电路为所选存储器器件的位线提供单独的写入路径。如在本公开的以下部分中更详细地描述的,与负电压生成器的三个晶体管相比,单独的写入路径包括两个堆叠的晶体管。因此,当没有使能负电压生成器进行写入操作时,单独的路径减少了多路复用器晶体管的电压降级,并提高了写入操作的vccmin。
20.图1是根据一些实施例的示例存储器器件100的框图。存储器器件100可以是随机存取存储器,诸如静态随机存取存储器(sram)器件。如图1所示,存储器器件100包括字线驱动器电路102、至少一个单元阵列104、多路复用器106、写入驱动器电路108、负电压生成器电路110和控制电路112。在阅读了本公开之后对于本领域普通技术人员显然的是,存储器器件100可以进一步包括图1中未示出的其他组件并且不限于此。在示例实施例中,存储器器件100可以是集成电路(ic)芯片的部分。
21.存储器器件100的单元阵列104包括多个位单元(例如,第一位单元114a、

、第n位单元114n)。多个位单元(有时也称为存储器单元)以多行和多列的矩阵布置。所述多个行中
的每个包括多个位单元中的第一多个位单元,并且多个列中的每个包括多个位单元中的第二多个位单元。多个行中的每个的第一多个位单元中的每个被连接到多个字线中的一个(例如,第一字线wl1、

、第n字线wln中的一个),并且多个列中的每个的第二多个位单元中的每个连接到位线对(即,位线和互补位线(bl/blb))。单元阵列104的每个位单元被配置为交叉耦合的反相器对,其用于增强存储在其中的数据状态,即,真值数据节点增强互补数据节点,反之亦然。单元阵列104的每个位单元被配置为存储信息的一位(即,0的位值或1的位值)。
22.字线驱动器电路102连接到单元阵列104。对于单元阵列104中的读取操作和写入操作,字线驱动器电路102用于选择多个字线(即wl)中的一个并将所选字线充电至预定电压。多路复用器106也连接到单元阵列104。对于单元阵列104中的读取操作和写入操作,多路复用器106用于选择多个位线对中的一个(即bl/blb)。
23.写入驱动器电路108连接到多路复用器106。写入驱动器电路108用于将一位信息写入到一个或多个位单元,该一个或多个位单元连接到多个字线中的所选一个和多个位线对中的所选位线对。在示例实施例中,写入驱动器电路108经由多路复用器106连接到单元阵列104。更具体地,写入驱动器电路106经由多路复用器106连接单元阵列104的位线对(bl/blb)。
24.负电压生成器电路110连接到写入驱动器电路108。负电压生成器电路110用于辅助单元阵列104中的写入操作。例如,负电压生成器电路110在使能时用于降低写入操作期间的vccmin。在示例实施例中,响应于写入辅助信号,使能负电压生成器电路110。例如,当写入辅助信号从第一值改变为第二值(即,从逻辑高变为逻辑低或从逻辑低变为逻辑高)时,使能负电压生成器电路110。如本公开的以下各部分中所解释的,当被使能时,负电压生成器电路110为写入操作提供具有较低vccmin的第一写入路径。在示例实施例中,负电压生成器电路110通过写入驱动器电路108和多路复用器106耦合到单元阵列104的位线对(bl/blb)。
25.控制电路112还连接到负电压生成器电路110和写入驱动器电路108。控制电路112用于辅助单元阵列104中的写入操作。例如,当负电压生成器电路110未被使能时,控制电路112用于提供写入操作的第二写入路径。还响应于写入辅助信号来提供或使能第二写入路径。例如,当写入辅助信号从第二值改变为第一值(即,从逻辑低变为逻辑高或从逻辑高变为逻辑低)时,第二写入路径被使能。因此,并且根据示例实施例,当负电压生成器电路110未针对写入操作被使能时,第二写入路径被使能。控制电路112通过写入驱动器电路108和多路复用器106耦合单元阵列104的位线对(bl/blb)。
26.图2是根据一些实施例的存储器器件100的局部电路图和局部框图。图2的存储器器件100包括:字线驱动器电路102、单元阵列104、多路复用器106、写入驱动器电路108、负电压生成器电路110和控制电路112。多路复用器106可以是列多路复用器,并且可以包括多路复用器第一晶体管202和多路复用器第二晶体管204。多路复用器第一晶体管202连接到所选位线对的位线bl,并且多路复用器第二晶体管204连接到所选位线对的互补位线(也称为反相位线blb)。例如,多路复用器第一晶体管202的源极连接到位线bl,并且多路复用器第二晶体管204的源极连接到反相位线blb。另外,多路复用器第一晶体管202的漏极连接到第一节点214。此外,多路复用器第一晶体管202的栅极连接到多路复用器第二晶体管204的
栅极。
27.在示例实施例中,复用器第一晶体管202和复用器第二晶体管204是对称的。即,可以将多路复用器第一晶体管202和多路复用器第二晶体管204中的每个的源极选择为漏极,并且可以将漏极选择为源极。此外,尽管多路复用器第一晶体管202和多路复用器第二晶体管204中的每个被示出为是n沟道金属氧化物半导体(nmos)晶体管,但是其他类型的晶体管也在本公开的范围内。例如,多路复用器第一晶体管202和多路复用器第二晶体管204中的每个还可包括金属氧化物半导体场效应晶体管(mosfet)、p沟道金属氧化物半导体(pmos)晶体管和互补金属氧化物半导体(cmos)晶体管。
28.存储器器件100的写入驱动器电路108包括写入驱动器输入端子210和写入驱动器输出端子212。写入驱动器输入端子210连接到数据信号,并且写入驱动器输出端子212连接到第一节点214。写入驱动器输入端子210经由第一逻辑电路216连接到数据信号(表示为d)。第一逻辑电路216用于在写入驱动器输入端子210处提供反相的数据信号(表示为db)。在示例实施例中,第一逻辑电路216是not(非逻辑电路),例如not门。然而,其他类型的逻辑门在本公开的范围内。
29.另外,写入驱动器电路108包括写入驱动器第一晶体管206和写入驱动器第二晶体管208。写入驱动器第一晶体管206是nmos晶体管,并且写入驱动器第二晶体管208是pmos晶体管。然而,其他类型的晶体管也在本公开的范围内。例如,写入驱动器第一晶体管206和写入驱动器第二晶体管208中的每个可以包括mosfet、nmos晶体管、pmos晶体管和cmos晶体管。在示例实施例中,写入驱动器第一晶体管206和写入驱动器第二晶体管208是对称的。即,可以将写入驱动器第一晶体管206和写入驱动器第二晶体管208中的每个的源极选择为漏极,并且可以将漏极选择为源极。
30.如图2所示,写入驱动器电路108的写入驱动器第一晶体管206和写入驱动器第二晶体管208被布置为在写入驱动器输入端子210和写入驱动器输出端子212之间以形成反相器电路。例如,写入驱动器第一晶体管206的栅极连接到写入驱动器第二晶体管208的栅极,写入驱动器第二晶体管208的栅极又连接到写入驱动器输入端子210。写入驱动器第二晶体管208的源极连接到电源电压(即,vdd),并且写入驱动器第一晶体管206的漏极连接到负电压生成器电路110。此外,写入驱动器第一晶体管206的源极连接到写入驱动器第二晶体管208的漏极,写入驱动器第二晶体管208的漏极又连接到写入驱动器输出端子212。
31.在示例实施例中,写入驱动器电路108转置数据信号。例如,写入驱动器电路108在写入驱动器输入端子210处接收数据信号(表示为d),并在写入驱动器输出端子212处提供转置后的数据信号(以dt表示)。在其他实施例中,如图2所示,写入驱动器电路108在写入驱动器输入端子210处接收数据信号的反相(表示为db),并在写入驱动器输出端子212处提供转置后的反相的数据信号(以dbt表示)。例如,写入驱动器输入端子210用于接收数据信号,并且写入驱动器输出端子212用于提供转置后的数据信号。经由第一多路复用器晶体管202经由第一节点214将转置后的数据提供给位线bl。
32.尽管示出了写入驱动器电路108仅包括一个反相器电路,但是在阅读了本公开之后对于本领域的普通技术人员显然的是,写入驱动器电路108可以包括多个反相器电路。例如,写入驱动器电路108可以包括可以经由第二多路复用器晶体管204连接到反相位线blb的另一反相器电路。此外,写入驱动器电路108的反相器电路被示出为仅包括两个晶体管
(即,写入驱动器第一晶体管206和写入驱动器第二晶体管208),在阅读本公开之后对于本领域的普通技术人员显然的是,写入驱动器电路108可以包括不同数量的晶体管。
33.存储器器件100的负电压生成器电路110包括负电压生成器输入端子230和负生成器输出端子232。负电压生成器输入端子230用于接收写入辅助信号(表示为nbl_enb)。在一些示例中,写入辅助信号也被称为写入使能信号。负电压生成器输出端子232用于提供负电压(也称为负vss或nvss),负电压被施加到第一节点214以降低写入操作的vccmin。例如,在连接到写入驱动器电路108的负电压生成器输出端子232处提供负电压,写入驱动器电路108又经由第一节点214连接到位线bl。
34.另外,负电压生成器电路110包括负电压生成器第一逻辑电路234、负电压生成器第二逻辑电路236、负电压生成器电容器238和负电压生成器晶体管240。负电压生成器第一逻辑电路234的输入连接到负电压生成器第一节点242,负电压生成器第一节点242连接到负电压生成器输入端子230。负电压生成器第一逻辑电路234的输出连接到负电压生成器第二节点244。因此,负电压生成器第一逻辑电路234在负电压生成器第二节点244处提供写入辅助信号的反相。
35.负电压生成器第二逻辑电路236的输入连接到负电压生成器第二节点244。负电压生成器第二逻辑电路236用于提供反相的写入辅助信号的反相作为输出。因此,负电压生成器第一逻辑电路234和负电压生成器第二逻辑电路236组合形成延迟电路。负电压生成器第二逻辑电路236的输出连接到负电压生成器电容器238的第一端子。负电压生成器电容器238的第二端子连接到负电压生成器第三节点246。负电压生成器第三节点246连接到负电压生成器输出端子232。
36.负电压生成器晶体管240的源极连接到负电压生成器第三节点246。负电压生成器晶体管240的漏极连接到地。负电压生成器晶体管240的栅极连接到负电压生成器第一节点242。在示例实施例中,负电压生成器晶体管240是对称的,因此,可以将源极选择为漏极同时将漏极选择为源极。此外,尽管负电压生成器晶体管240被示出为nmos晶体管,但是其他类型的晶体管也在本公开的范围内。例如,负电压生成器晶体管240可以是mosfet、pmos晶体管和cmos晶体管。另外,负电压生成器第一逻辑电路234和负电压生成器第二逻辑电路236中的每个可以是诸如not逻辑门的反相器电路。然而,其他类型的反相器电路也在本公开的范围内。
37.继续图2,存储器器件100还包括控制块218和下拉晶体管226。控制块218和下拉晶体管226可以一起形成存储器器件100的控制电路112。控制块218包括控制块第一输入端子220、控制块第二输入端子222和控制块输出端子224。控制块第一输入端子220连接到数据信号,并且控制块第二输入端子222连接到写入辅助信号。控制块输出端子224连接到下拉晶体管226的栅极。下拉晶体管226的源极连接到第一节点214,并且下拉晶体管226的漏极连接到地。在示例实施例中,下拉晶体管226是对称的。即,可以将下拉晶体管226的源极选择为漏极,并且可以将漏极选择为源极。此外,尽管下拉晶体管226被示出为nmos晶体管,但是其他类型的晶体管也在本公开的范围内。例如,下拉晶体管226可以是mosfet、pmos晶体管和cmos晶体管。
38.在示例实施例中,如图2所示,多路复用器第一晶体管202、写入驱动器第一晶体管206和负电压生成器晶体管240形成用于写入操作的第一写入路径250。因此,第一写入路径
304表示多路复用器106与写入驱动器电路108之间的连接件的电阻值。第二电阻器r 306表示写入驱动器电路108与负电压生成器电路110之间的连接件的电阻值。
45.继续图3a的电路图300。在图3a中,第一电流i1代表在写入操作期间流过多路复用器106与写入驱动器电路108之间的第一电阻器304的电流。此外,第二电流i2代表在写入操作期间流过写入驱动器电路108与负电压生成器电路110之间的第二电阻器r306的电流。因此,多路复用器第一晶体管202的栅极和源极之间的电压差(表示为vgs1)提供为:
46.vgs1=vdd

vds2

vds3

(i1 i2)*r
47.其中,vdd是电源电压,vds2是写入驱动器第一晶体管206的漏极和源极之间的电压差,vds3是负电压生成器晶体管240的漏极和源极之间的电压差。
48.此外,写入驱动器第一晶体管206的栅极和源极之间的电压差(表示为vgs2)被提供为:
49.vgs2=vdd

vds3

(i2)*r
50.另外,负电压生成器晶体管240的栅极与源极之间的电压差(表示为vgs3)大约等于电源电压。即:
51.vgs3=vdd。
52.因此,如电路图300所示,在没有控制电路112的情况下,在写入操作期间当负电压生成器电路110未被使能时,位线bl可以连接到包括三个晶体管(即多路复用器第一晶体管202、写入驱动器第一晶体管206和负电压生成器晶体管240)的第一写入路径250。
53.图3b示出了根据一些实施例的存储器器件100的第二写入路径252的电路图350。第二写入路径252优化了写入vccmin性能,同时最小化了在写入操作期间对晶体管可靠性的影响。如图3b所示,第二写入路径252的电路图350包括位线电阻器blr 302、多路复用器第一晶体管202、第三电阻器r 308和下拉晶体管226。位线电阻器blr 302代表位线bl的电阻值。第三电阻器r 308代表多路复用器106和下拉晶体管226之间的连接件的电阻值。
54.电路图350中的第三电流i3表示在写入操作期间流过多路复用器106和下拉晶体管226之间的第三电阻器r 308的电流。在示例实施例中,第三电流i3近似等于第一电流i1。因此,多路复用器第一晶体管202的栅极和源极之间的电压差(表示为vgs1)提供为:
55.vgs1=vdd

vds2
’‑
(i1)*r
56.其中,vds2’是下拉晶体管226的漏极和源极之间的电压差。此外,下拉晶体管226的栅极和源极之间的电压差(表示为vgs2’)大约等于电源电压。即:
57.vgs2’=vdd。
58.图4是示出根据一些示例实施例的存储器器件100的第一写入路径250和第二写入路径252的vccmin的比较的曲线图400。例如,针对位线电阻器blr 302的不同值,曲线图400包括示出第一写入路径250的vccmin的第一曲线图402和示出第二写入路径252的vccmin的第二曲线图404。如曲线图400所示,对于给定位线电阻器blr 302的值,与第一写入路径250相比,第二写入路径252的vccmin较低。另外,如曲线图400所示,随着增加位线电阻器blr 302的值,第一数据路径250和第二数据路径252的vccmin之间的间隙增加。因此,当负电压生成器电路110未被使能时,用于写入操作的第二数据路径252可以改善写入性能。例如,如曲线图400所示,利用本文公开的技术,在相同的位线电阻中改善了vccmin。另外,利用第二数据路径252,也减小了vccmin对bl电阻的灵敏度。
59.图5是根据一些实施例的存储器器件100的另一局部电路图和局部框图。如图5所示,存储器器件100包括写入驱动器电路102、单元阵列104、多路复用器106、写入驱动器电路108、负电压生成器电路110和控制电路112。另外,图5的存储器器件100还包括控制块218和下拉晶体管226。图5的存储器器件100的控制块218包括nor(或非)逻辑电路502。nor逻辑电路502的第一输入端子连接到数据信号,并且nor逻辑电路502的第二输入端子连接到反相写入辅助信号。另外,nor逻辑电路502的输出端子连接到下拉晶体管226的栅极。
60.根据示例实施例,当数据信号为逻辑低并且写入辅助信号为逻辑高时,nor逻辑电路502的输出为逻辑高。因此,当数据信号为逻辑低并且写入辅助信号为逻辑高时,nor逻辑电路502的输出端子为逻辑高。这使下拉晶体管226导通,这继而使能第二写入路径252。也就是说,当nor逻辑电路502的输出端子为逻辑高时,第二写入路径252被使能。尽管图5的控制块218被示出为包括nor逻辑电路502,但是在阅读本公开之后对于本领域技术人员显然的是,控制块218可以包括其他类型的逻辑电路。例如,图6示出了具有控制块218的存储器器件的示例,控制块218包括and(与)逻辑电路。
61.图6是根据一些实施例的存储器器件100的又一局部电路图和局部框图。如图6所示,存储器器件100包括写入驱动器电路102、单元阵列104、多路复用器106、写入驱动器电路108、负电压生成器电路110和控制电路112。图6的存储器器件100还包括控制块218和下拉晶体管226。图6的存储器器件100的控制块218包括and逻辑电路602。and逻辑电路602的第一输入端子连接到反相数据信号,并且and逻辑电路602的第二输入端子连接到写入使能信号。另外,and逻辑电路602的输出端子连接到下拉晶体管226的栅极。
62.在示例实施例中,当数据信号为逻辑低并且写入辅助信号为逻辑高时,and逻辑电路602的输出为逻辑高。因此,当数据信号为逻辑低并且写入辅助信号为逻辑高时,and逻辑电路602的输出端子为逻辑高。这使下拉晶体管226导通。即,当and逻辑电路602的输出端子为逻辑高时,第二写入路径252被使能。
63.图7是示出根据一些实施例的操作存储器器件的方法700的流程图。例如,图7是说明操作如上文参考图1至图6所述的存储器器件100的方法700的流程图。方法700可以由处理器执行。另外,方法700可以作为指令存储在存储器器件上,指令在由处理器执行时可以使处理器执行方法700。
64.在方法700的框710处,接收写入使能信号。写入使能信号指示在存储器器件中的写入操作,存储器器件包括存储器单元和连接到存储器单元的位线。例如,接收到写入使能信号指示存储器器件100中的写入操作。
65.在方法700的框720处,响应于写入使能信号而生成写入辅助信号。例如,响应于写入使能信号而生成写入辅助信号,即nbl_enb。可以由与存储器器件100相关联的写入辅助信号生成器来生成写入辅助信号。写入辅助信号可以链接到写入使能信号。
66.在方法700的框730处,将第一写入路径提供给位线。响应于写入辅助信号达到第一值而提供第一写入路径。例如,当写入辅助信号(即nbl_enb)为逻辑低时,第一写入路径250被提供给存储器器件100的位线bl。另外,当写入辅助信号为逻辑低时,负电压生成器电路110被使能以向位线bl提供负电压。
67.在方法700的框740处,将第二写入路径提供给位线。响应于写入辅助信号达到第二值而提供第二写入路径。例如,当写入辅助信号(即nbl_enb)为逻辑高时,第二写入路径
252被提供给存储器器件100的位线bl。另外,当写入辅助信号为逻辑高时,负电压生成器电路110未被使能。但是,当写入辅助信号(即nbl_enb)为逻辑高时,下拉晶体管226被使能以提供第二写入路径252。
68.因此,根据示例实施例,本公开提供了一种具有下拉控制电路(即,控制电路112)的写入辅助方案。控制电路112用于分离负电压生成器电路110的on状态和off状态之间的写入路径。例如,相比于第一写入路径250的三个堆叠的晶体管,包括两个堆叠晶体管,在off状态下,控制电路112提供包括两个堆叠的晶体管的第二写入路径252。第二写入路径进一步提高了vccmin。因此,利用本文公开的技术,对于相同的位线电阻,改善了vccmin。另外,还降低了vccmin对bl电阻的灵敏度。
69.根据示例实施例,一种存储器器件包括:存储器单元;位线,连接到存储器单元;负电压生成器,连接到位线,其中,负电压生成器用于为位线提供第一写入路径;以及控制电路,连接到负电压生成器和位线,其中,当负电压生成器未被使能时,控制电路用于为位线提供第二写入路径。
70.在上述存储器器件中,负电压生成器响应于写入辅助信号达到第一值而被使能。
71.在上述存储器器件中,控制电路包括下拉电路和下拉晶体管。
72.在上述存储器器件中,下拉电路包括或非逻辑门。
73.在上述存储器器件中,下拉电路包括与逻辑门。
74.在上述存储器器件中,下拉电路包括第一输入端子、第二输入端子和输出端子,其中第一输入端子用于接收数据信号,其中第二输入端子用于接收写入辅助信号,并且其中响应于写入辅助信号达到第二值,输出端子用于使能下拉晶体管。
75.在上述存储器器件中,下拉电路的输出端子连接到下拉晶体管的栅极。
76.在上述存储器器件中,还包括接到位线的写入驱动器电路和连接到位线的多路复用器。
77.在上述存储器器件中,负电压生成器用于向位线提供负电压。
78.在上述存储器器件中,第二写入路径包括比第一写入路径低的电阻值。
79.在示例实施例中,一种存储器器件包括:存储器单元;位线,连接到存储器单元;第一写入路径,连接到位线,其中,第一写入路径包括用于向位线提供负电压的负电压生成器电路;以及第二写入路径,与位线可连接,其中,响应于写入辅助信号从第一值改变为第二值,位线连接到第二写入路径。
80.在上述存储器器件中,响应于写入辅助信号达到第一值,负电压生成器电路用于向位线提供负电压。
81.在上述存储器器件中,还包括控制电路,响应于写入辅助信号变为第二值,控制电路用于将位线连接到第二写入路径。
82.在上述存储器器件中,第二写入路径包括下拉晶体管,并且其中,响应于写入辅助信号达到第二值,控制电路用于导通下拉晶体管。
83.在上述存储器器件中,控制电路包括与逻辑门。
84.在上述存储器器件中,控制电路包括或非逻辑门。
85.在上述存储器器件中,第一写入路径还包括多路复用器电路晶体管和写入驱动器电路晶体管。
86.在上述存储器器件中,第二写入路径还包括多路复用器电路晶体管和下拉晶体管。
87.根据示例实施例,一种操作存储器器件的方法包括:接收指示存储器器件中的写入操作的写入使能信号,存储器器件包括存储器单元和连接到存储器单元的位线;响应于写入使能信号而生成写入辅助信号;响应于写入辅助信号达到第一值而使能负电压生成器,负电压生成器向位线提供第一写入路径;以及响应于写入辅助信号达到第二值,向位线提供第二写入路径。
88.在上述方法中,响应于写入辅助信号达到第一值向位线提供第一写入路径包括:响应于写入辅助信号达到第一值而向位线提供负电压。
89.上述概述了几个实施例的特征,以便本领域技术人员可以更好地理解本公开的各个方面。本领域技术人员应当理解,他们可以容易地使用本公开作为设计或修改用于实现本文所介绍的实施例的相同目的和/或实现其相同优点的其它过程和结构的基础。本领域技术人员还应当认识到,此类等效结构不背离本发明的精神和范围,并且它们可以在不背离本发明的精神和范围的情况下在本发明中进行各种改变、替换以及改变。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献

  • 日榜
  • 周榜
  • 月榜