一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

显示面板及显示装置的制作方法

2021-10-09 01:44:00 来源:中国专利 TAG:显示 装置 面板


1.本技术涉及显示技术领域,尤其涉及一种显示面板及显示装置。


背景技术:

2.由于液晶显示(liquid crystal display,lcd)面板在较高分辨率和较高的刷新频率时,经常会出现像素充电不足等问题。例如区域序列色彩液晶显示(frequency shift converter,fsc)面板和超大尺寸、高分辨率、高刷新频率等液晶显示面板,为达到高频下液晶显示面板的充电效率,采用增加几倍数据线的方式,同时为多行子像素电极一起充电,这样可以通过增加充电时间,使每个子像素电极的电压达到预设值。但是增加的几倍数据线在相邻子像素电极之间占用的总宽度比一根数据线在相邻子像素之间占用的宽度也要多出几倍,当增加的几倍数据线的总宽度较大时,会使得每个子像素单元中被增加的几倍数据线遮挡的区域面积较多,由于增加的几倍数据线对应的区域不发光,导致显示面板会产生暗条纹的问题。
3.综上所述,现有液晶显示面板存在暗条纹的问题。故,有必要提供一种显示面板及显示装置来改善这一缺陷。


技术实现要素:

4.本技术实施例提供一种显示面板及显示装置,用于解决现有液晶显示面板存在暗条纹的问题。
5.本技术实施例提供一种显示面板,所述显示面板包括:
6.呈多行和多列分布的多个子像素电极;
7.多个数据线组,每一个所述数据线组控制对应的一列所述子像素电极的充电;其中:
8.所述子像素电极包括至少两个并排间隔设置且相互连接的子像素电极分部,所述数据线组包括至少两个子数据线组,所述子数据线组包括至少一条数据线,所述子数据线组分别设置于各列所述子像素电极分部的两侧,同一个所述数据线组中的各所述子数据线组分别与同一列所述子像素电极中的不同行所述子像素电极连接。
9.根据本技术一实施例,所述子像素电极还包括第一连接部和第二连接部,每一个所述子像素电极分部包括并排间隔设置的多个条状电极,所述第一连接部用于将位于同一所述子像素电极分部中的各所述条状电极连接,所述第二连接部用于将位于同一所述子像素电极中的各所述子像素电极分部连接。
10.根据本技术一实施例,所述第一连接部设置于所述条状电极的至少一端,所述第二连接部设置于同一所述子像素电极中的相邻所述子像素电极分部之间,所述第二连接部的相对端分别连接于相邻所述第一连接部或者连接于相邻两个所述子像素电极分部中的所述条状电极。
11.根据本技术一实施例,位于同一所述子像素电极中的至少两个所述子像素电极分
部在垂直于所述数据线的延伸方向上的宽度相等。
12.根据本技术一实施例,每一个所述子数据线组在垂直于所述数据线的延伸方向上的宽度小于或等于20微米。
13.根据本技术一实施例,每一个所述子像素电极分部在垂直于所述数据线的延伸方向上的宽度大于或等于20微米且小于或等于50微米。
14.根据本技术一实施例,每一个所述子像素电极在垂直于所述数据线的延伸方向上的宽度大于或等于100微米且小于或等于200微米。
15.根据本技术一实施例,同一个所述数据线组中的各个所述子数据线组与对应的一列所述子像素电极连接。
16.根据本技术一实施例,所述子数据线组包括至少两条所述数据线,同一个所述子数据线组的各所述数据线分别与同一列所述子像素电极中的相邻行所述子像素电极连接。
17.根据本技术一实施例,同一个所述数据线组中的各条所述数据线依次交替与对应的一列所述子像素电极中的各所述子像素电极连接。
18.根据本技术一实施例,所述显示面板还包括多条扫描线和多个级联的栅极驱动电路,每一条所述扫描线通过所述开关薄膜晶体管与对应的一行所述子像素电极连接,每一级所述栅极驱动电路与对应的一条或者多条所述扫描线连接。
19.本技术实施例还提供一种显示装置,包括如上述的显示面板。
20.本技术实施例的有益效果:本技术实施例提供一种显示面板及显示装置,所述显示面板包括呈多行和多列分布的多个子像素电极和多个数据线组,所述数据线组包括至少两个子数据线组,所述子像素电极包括至少两个并排间隔设置且相互连接的子像素电极分部,所述子数据线组分别设置于各列所述子像素电极分部的两侧,同一个所述数据线组中的各所述子数据线组分别与同一列所述子像素电极中的不同行所述子像素电极连接,通过将数据线组中的数据线分散至各个子数据线组中,并将多个所述子数据线组设置于各列所述子像素电极中的各列子像素电极分部的两侧,以此减小所述数据线组的宽度,从而减少每个所述数据线组的遮光面积,在保证显示面板的高刷新频率的同时,可以改善显示面板存在的暗条纹的问题。
附图说明
21.为了更清楚地说明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单介绍,显而易见地,下面描述中的附图仅仅是申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
22.图1为本技术实施例提供的子像素电极的结构示意图;
23.图2为本技术实施例提供的相邻多个子像素电极的结构示意图;
24.图3为本技术实施例提供的第一种显示面板的结构示意图;
25.图4为本技术实施例提供的第二种显示面板的结构示意图;
26.图5为本技术实施例提供的显示面板的叠构示意图。
具体实施方式
27.以下各实施例的说明是参考附加的图示,用以例示本技术可用以实施的特定实施例。本技术所提到的方向用语,例如[上]、[下]、[前]、[后]、[左]、[右]、[内]、[外]、[侧面]等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本技术,而非用以限制本技术。在图中,结构相似的单元是用以相同标号表示。
[0028]
下面结合附图和具体实施例对本技术做进一步的说明。
[0029]
本技术实施例提供一种显示面板,所述显示面板100包括多个子像素电极10和多个数据线组12,多个所述子像素电极10呈多列和多行分布,每一个数据线组12与对应的一列子像素电极连接,并控制对应的一列所述子像素电极10的充电。
[0030]
所述子像素电极10包括至少两个并排间隔设置且相互连接的子像素电极分部,所述数据线组12包括至少两个子数据线组,所述子数据线组分别设置于各列所述子像素电极分部的两侧,同一个所述数据线组12中的各所述子数据线组12分别与同一列所述子像素电极中的不同行所述子像素电极10连接。
[0031]
如图1和图2所示,图1为本技术实施例提供的子像素电极的结构示意图,图2为本技术实施例提供的相邻多个子像素电极的结构示意图。在本技术实施例中,每一个所述子像素电极10包括从左至右依次并排间隔设置的第一子像素电极分部101、第二子像素电极分部102和第三子像素电极分部103,第一子像素电极分部101与第二子像素电极分部102相互连接,第二子像素电极分部102与第三子像素电极分部103相互连接,如此仅需要使上述三个子像素电极分部中的任意一个子像素电极分部与对应的数据线导通,就可以使各个子像素电极分部进行充电。
[0032]
在实际应用中,每一个所述子像素电极10包括的子像素电极分部的数量不仅限于上述实施例中的3个,也可以为2个、4个或者5个等。
[0033]
在本技术实施例中,每一个所述数据线组12包括三个子数据线组,分别为第一子数据线组121、第二子数据线组122和第三子数据线组123,每一个子数据组均包括两条并排间隔设置的数据线。
[0034]
如图1所示,位于第一子像素电极分部101左侧的第一子数据线组121包括数据线121a和数据线121b,位于第一子像素电极分部101右侧的第二子数据线组122包括数据线122a和数据线122b,位于第二子像素电极分部102右侧的第三子数据线组123包括数据线123a和数据线123b。其中,第一子数据线组121中的数据线121b与图1所示的子像素电极10对应的开关薄膜晶体管11的源极连接,子像素电极10分别与开关薄膜晶体管11的漏极以及阵列基板侧的公共电极106连接,数据线121a和数据线121b、数据线122a、数据线122b、数据线123a以及数据线123b还分别与同一列子像素电极中其他的子像素电极对应的薄膜晶体管的源极连接。
[0035]
在实际应用中,每一个所述子数据线组中包含的数据线的数量不仅限于上述实施例中的2条,也可以为1条、3条或者4条等。
[0036]
进一步的,所述子像素电极10还包括第一连接部104和第二连接部107,每一个所述子像素电极分部包括并排间隔设置的多个条状电极105,所述第一连接部104用于将位于同一所述子像素电极分部中各所述条状电极105连接,所述第二连接部107用于将所述子像素电极10中的各所述子像素电极分部连接。
[0037]
在本技术实施例中,第一子像素电极分部101、第二子像素电极分部102和第三子像素电极分部103均包括并排间隔设置的多个条状电极105,条状电极105的延伸方向与数据线组12中各数据线的延伸方向平行。
[0038]
第一连接部104将各个子像素电极分部中的多个条状电极105连接,使得各个条状电极105之间相互导通,第二连接部107将第一子像素电极分部101与第二子像素电极分部102连接、并将第二子像素电极分部102与第三子像素电极分部103连接,使得第一子像素电极分部101与第二子像素电极分部102和第三子像素电极分部103之间相互导通。
[0039]
进一步的,所述第一连接部104设置于所述条状电极105的至少一端,所述第二连接部107设置于同一所述子像素电极中的相邻所述子像素电极分部之间,所述第二连接部107的相对端分别连接于相邻所述第一连接部104或者连接于相邻两个所述子像素电极分部中的所述条状电极105。
[0040]
在本技术实施例中,所述子像素电极10包括多个第一连接部104和多个第二连接部107,所述第一连接部104与所述数据线组12中各数据线的延伸方向垂直。
[0041]
以第一子像素电极分部101为例,两个第一连接部104分别设置于第一子像素电极分部101中各条状电极105的相对端,并且与第一子像素电极分部101中的各个条状电极105连接。其他各个子像素电极分部中,第一连接部104的分布情况与第一子像素电极分部101的分布情况相同,此处不做赘述。在实际应用中,第一连接部104也可以仅设置于条状电极105的一端或者条状电极105的中间区域。
[0042]
以第一子像素电极分部101和第二子像素电极分部102为例,第二连接部107设置于相邻的第一子像素电极分部101和第二子像素电极分部102之间,第二连接部107的相对两端分别连接于两个第一连接部104,以此将第一子像素电极分部101和第二子像素电极分部102导通。第一连接部104可以与第二连接部107通过同一道工艺制备而成。在实际应用中,第二连接部107的相对两端也可以分别与第一子像素电极分部101中的条状电极105和第二子像素电极分部102中的条状电极105连接,如此同样可以将第一子像素电极分部101和第二子像素电极分部102导通。
[0043]
进一步的,位于同一所述子像素电极10中的至少两个所述子像素电极分部在垂直于所述数据线的延伸方向上的宽度相等。
[0044]
在本技术实施例中,每一个所述子像素电极10中的所述第一子像素电极分部101与所述第二子像素电极分部102以及所述第三子像素电极分部103在垂直于所述数据线的延伸方向上的宽度相等。如此,不仅可以降低显示面板在制作过程中制程监控的难度,还可以使得每一个子像素电极的尺寸相等,即显示面板100中各个子像素的透光区域的面积相等,从而使显示面板100各个区域的亮度一致。在实际应用中,每一个子像素电极可以包括2个及以上的子像素电极分部,当所述子像素电极中的子像素电极分部超过2个时,需要使所述子像素电极中的至少2个或2个以上的子像素电极分部的宽度相同,如此可以降低制程监控的难度。
[0045]
进一步的,每一个所述数据线组12在垂直于所述数据线的延伸方向上的宽度小于或等于20微米。
[0046]
在本技术实施例中,如图1所示,每一个所述子数据线组包括并排间隔设置的两条数据线,所述子数据线组在垂直于所述数据线延伸方向上的宽度为10微米。如此,可以通过
将数据线组12中的多条数据线分散至各个子数据线组中,以此减少每一个数据线组12的遮光区域的面积,从而改善显示面板出现暗条纹的问题。在实际应用中所述数据线组在垂直于所述数据线的延伸方向上的宽度不仅限于上述的10微米,也可以为6微米、12微米、16微米或者20微米等,仅需要小于或等于20微米即可。
[0047]
进一步的,每一个所述子像素电极分部在垂直于所述数据线的延伸方向上的宽度大于或等于20微米且小于或等于50微米。
[0048]
在本技术实施例中,所述第一子像素电极分部101与所述第二子像素电极分部102以及所述第三子像素电极分部103在垂直于所述数据线的延伸方向上的宽度相等,所述第一子像素电极分部101在垂直于所述数据线的延伸方向上的宽度为34微米。如此,可以使得各子像素电极分部的宽度大于各数据线组的宽度,以此避免各子像素电极分部的宽度过小,导致显示面板出现暗条纹的情况发生,还可以避免各子像素分部的宽度过大导致显示面板的分辨率降低的情况发生。在实际应用中每一个所述子像素电极分部在垂直于所述数据线的延伸方向上的宽度不仅限于上述的34微米,也可以为20微米、25微米、30微米、35微米、40微米、45微米或者50微米等,仅需要大于或等于20微米且小于或等于50微米即可。
[0049]
进一步的,每一个所述子像素电极10在垂直于所述数据线的延伸方向上的宽度大于或等于100微米且小于或等于200微米。
[0050]
在本技术实施例中,每一个所述子像素电极10在垂直于所述数据线的延伸方向上的宽度为122微米。如此,可以使得子像素电极10中各子像素电极分部的宽度满足显示效果的需求,避免由于各数据线组的宽度过大导致显示面板出现暗条纹的情况发生。在实际应用中,每一个所述子像素电极10在垂直于所述数据线的延伸方向上的宽度不仅限于上述的122微米,还可以为100微米、110微米、140微米、160微米或者200微米等,仅需要大于或等于100微米且小于或等于200微米即可。
[0051]
进一步的,同一个所述数据线组12中的各个所述子数据线组条与对应的一列所述子像素电极连接。同一个所述子数据线组中的各所述数据线分别与同一列所述子像素电极中的相邻行所述子像素电极10连接,且同一个所述数据线组中的各条所述数据线依次交替与对应的一列所述子像素电极中的各所述子像素电极连接。
[0052]
如图3所示,图3为本技术实施例提供的第一种显示面板的结构示意图。在本技术实施例中,显示面板具有呈m列和n行排列的子像素电极(p1‑1、p1‑2、p1‑3……
p
m

n
,m、n为正整数),以第一列子像素电极为例,第一列子像素电极由上至下依次为p1‑1、p1‑2、p1‑3……
p1‑
n
,第一列子像素电极对应数据线组12包括第一子数据线组121、第二子数据线组122和第三子数据线组123,第一子数据线组121、第二子数据线组122和第三子数据线组123通过薄膜晶体管依次交替与第一列子像素电极中的各子像素电极连接。
[0053]
具体的,如图3所示,以第一列子像素电极为例进行说明,第一子数据线组121中的数据线121a与第一列子像素电极中的p1‑1、p1‑7、p1‑
13
……
p1‑
(6a 1)
(a≥0,且为整数)连接,第一子数据线组121中的数据线121b与第一列子像素电极中的p1‑2、p1‑8、p1‑
14
……
p1‑
(6a 2)
(a≥0,且为整数)连接;第二子数据线组122中的数据线122a与第一列子像素电极中的p1‑3、p1‑9、p1‑
15
……
p1‑
(6a 3)
(a≥0,且为整数)连接,第二子数据线组122中的数据线122b与第一列子像素电极中的p1‑4、p1‑
10
、p1‑
16
……
p1‑
(6a 4)
(a≥0,且为整数)连接;第三子数据线组123中的数据线123a与第一列子像素电极中的p1‑5、p1‑
11
、p1‑
17
……
p1‑
(6a 5)
(a≥0,且为整数)连接,第三
子数据线组123中的数据线123b与第一列子像素电极中的p1‑6、p1‑
12
、p1‑
18
……
p1‑
(6a 6)
(a≥0,且为整数)连接。以此类推,与第一列子像素电极对应的数据线组中的六条数据线依次交替与第一列子像素电极中的各个子像素电极连接,第m列子像素电极(p
m
‑1、p
m
‑2、p
m
‑3……
p
m

n
)与对应的数据线组中的各数据线的连接方式与第一列子像素电极中各子像素电极的连接方式相同,此处不再赘述。
[0054]
进一步的,所述显示面板100还包括多条扫描线和多个级联的栅极驱动电路,每一条所述扫描线通过所述开关薄膜晶体管与对应的一行所述子像素电极连接,每一级所述栅极驱动电路与对应的一条或者多条所述扫描线连接。
[0055]
在本技术实施例中,如图3所示,所述显示面板100包括多条扫描线g1、g2、g3、g4、g5、g6
……
gn和多个级联的栅极驱动电路goa1、goa2、goa3、goa4、goa5、goa6
……
goan,扫描线g1至gn分别与第一行至第n行子像素电极对应的开关薄膜晶体管的栅极连接,栅极驱动电路goa1至goan分别与扫描线g1至gn一一对应并相互连接。
[0056]
对各子像素电极充电的过程如下:在栅极驱动电路goa1至goa6的单独控制下,6条扫描线g1至g6分别开启各自对应的一行开关薄膜晶体管,数据线121a至数据线123b分别同时给第1行至第6行子像素电极传输数据电压信号,同时为第1行至第6行子像素电极进行充电;当第1行至第6行子像素电极充电完毕后,在栅极驱动电路goa7至goa12的单独控制下,6条扫描线g7至g12分别开启自对应的一行开关薄膜晶体管,数据线121a至数据线123b分别同时给第7行至第12行子像素电极传输数据电压信号,同时为第7行至第12行子像素电极进行充电;以此类推,每次可以对相邻的6行子像素电极进行充电,直至将最后一行子像素电极充电完毕。由此可知,通过每一列子像素电极对应的3个数据线组中的6条数据线,可以同时为6行子像素电极进行充电。如此,可以通过同时为多行子像素电极进行充电来降低一帧时间内将所有子像素电极的电压充到预设值的时间,从而在保证较高的刷新频率的前提下,各个子像素电极的电压都可以在预设时间内达到预设的电压值。
[0057]
需要说明的是,图3仅对显示面板100中部分栅极驱动电路与扫描线的连接关系进行了示意,图3中省略号所省略的部分按照上述实施例中的结构进行重复设置即可此外,图3所示的第二种显示面板子像素电极10、栅极驱动电路以及扫描线的数量并不代表实际应用中显示面板100中包含子像素电极10、栅极驱动电路以及扫描线的数量。
[0058]
如图4所示,图4为本技术实施例提供的第二种显示面板的结构示意图。图4所示的第二种显示面板的结构与图3所示的第一种显示面板的结构大致相同,区别之处在于:图4所示的第二种显示面板中,栅极驱动电路goa1连接扫描线g1和扫描线g2,栅极驱动电路goa2连接扫描线g3和扫描线g4,栅极驱动电路goa3连接扫描线g5和g6,以此类推,省略号所省略的部分中,每一个栅极驱动电路均连接两条扫描线,直至栅极驱动电路goa(n/2)连接扫描线g(n

1)和扫描线gn,如此可以通过一个栅极驱动电路同时控制两行子像素电极10进行充电,从而可以有效减少显示面板100中栅极驱动电路的数量。
[0059]
进一步的,所述显示面板100还包括与多个所述子像素电极10一一对应的多个色阻,每一个所述色阻包括至少两个并排间隔设置的色阻分部,各所述色阻分部的两侧设置有黑色矩阵。
[0060]
如图5所示,图5为本技术实施例提供的显示面板的叠构示意图。在本技术实施例中,所述显示面板为ips型液晶显示面板,包括相对设置的阵列基板110、彩膜基板130和设
置于阵列基板110与彩膜基板130之间的液晶层120,阵列基板包括上述的多个子像素电极10、多个开关薄膜晶体管t、多个数据线组12、多条扫描线和多个级联的栅极驱动电路。彩膜基板130包括与多个所述子像素电极10一一对应的多个色阻13,多个所述色阻13包括红色色阻、绿色色阻和蓝色色阻。每一个所述色阻13包括至少两个并排间隔设置的色阻分部131,色阻分部131与阵列基板110上的各子像素电极分部对位设置,各所述色阻分部131的两侧设置有黑色矩阵132,黑色矩阵132与阵列基板110上的各子数据线组对位设置。如此,可以利用黑色矩阵132遮挡各数据线组12中的字数据线组,避免显示面板100与数据线组12对应的部分出现漏光的情况。
[0061]
在实际应用中,所述显示面板的类型不仅限于上述的ips型液晶显示面板,也可以为va型、tn型或者区域序列色彩(frequency shift converter,fsc)液晶显示面板等。
[0062]
本技术实施例还提供一种显示装置,所述显示装置包括的显示面板,所述显示面板为上述实施例所提供的显示面板100。且在本技术实施例提供的显示装置中显示面板可以实现与上述实施例中显示面板100相同的技术效果,此处不再赘述。
[0063]
本技术实施例提供一种显示面板及显示装置,所述显示面板包括呈多行和多列分布的多个子像素电极和多个数据线组所述数据线组包括至少两个子数据线组,所述子像素电极包括至少两个并排间隔设置且相互连接的子像素电极分部,多个所述子数据线组分别设置于各列所述子像素电极分部的两侧,同一个所述数据线组中的各所述子数据线组分别与同一列所述子像素电极中的不同行所述子像素电极连接,通过将数据线组中的数据线分散至各个子数据线组中,并将多个所述数据线组设置于各列所述子像素电极中的各列子像素电极分部的两侧,以此减小每个所述数据线组的宽度,从而减少每个所述数据线组的遮光面积,在保证显示面板的高刷新频率的同时,可以改善显示面板存在的暗条纹的问题。
[0064]
综上所述,虽然本技术以优选实施例揭露如上,但上述优选实施例并非用以限制本技术,本领域的普通技术人员,在不脱离本技术的精神和范围内,均可作各种更动与润饰,因此本技术的保护范围以权利要求界定的范围为基准。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文章

  • 日榜
  • 周榜
  • 月榜