一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

半导体封装的制作方法

2021-12-07 21:20:00 来源:中国专利 TAG:

半导体封装
1.相关申请的交叉引用
2.本技术要求于2020年6月3日在韩国知识产权局提交的题为“半导体封装”的韩国专利申请no.10

2020

0067277的优先权,其通过引用整体并入本文。
技术领域
3.实施例涉及半导体封装。


背景技术:

4.集成电路芯片可以以半导体封装的形式实现,以便适当地应用于电子产品。在典型的半导体封装中,半导体芯片可以安装在印刷电路板(pcb)上,并且可以通过接合线或凸块电连接到pcb。随着电子产业的发展,已经研究了用于提高半导体封装的可靠性和耐用性的各种技术。


技术实现要素:

5.在一方面,一种半导体封装可以包括:第一基板;在第一基板上彼此间隔开的第一芯片结构和第二芯片结构,在第一芯片结构和第二芯片结构之间设置有间隙区域;以及覆盖第一芯片结构、第二芯片结构和第一基板的散热构件。散热构件可以包括设置在散热构件的内顶表面中的第一沟槽,第一沟槽可以与间隙区域竖直地重叠并且宽度可以大于间隙区域的宽度。第一沟槽可以与第一芯片结构的顶表面的一部分或第二芯片结构的顶表面的一部分中的至少一个竖直地重叠。
6.在另一方面,一种半导体封装可以包括:封装基板;设置在封装基板上的中介层基板;安装在中介层基板上并且彼此间隔开的第一芯片结构和第二芯片结构,在第一芯片结构和第二芯片结构之间设置有间隙区域;以及覆盖第一芯片结构、第二芯片结构、中介层基板和封装基板并且粘附到封装基板的顶表面的散热构件。散热构件可以包括设置在散热构件的内顶表面中的第一沟槽,第一沟槽可以与间隙区域重叠并且宽度可以大于间隙区域的宽度。第一沟槽可以与第一芯片结构的顶表面的一部分和第二芯片结构的顶表面的一部分竖直地重叠。散热构件可以在与第一沟槽间隔开的部分处具有第一厚度,并且第一沟槽的深度可以在第一厚度的1/3至2/3的范围内。
7.在另一方面,一种半导体封装可以包括:第一基板;在第一基板上彼此间隔开的第一芯片结构和第二芯片结构,在第一芯片结构和第二芯片结构之间设置有间隙区域;以及覆盖第一芯片结构、第二芯片结构和第一基板的散热构件。散热构件可以包括与间隙区域重叠并且宽度大于间隙区域的宽度的第一沟槽。散热构件可以包括三个第一外角和一个第二外角,并且第二外角的形状可以与第一外角的形状不同。
附图说明
8.通过参考附图详细描述示例性实施例,特征对于本领域技术人员将变得显而易
见,在附图中:
9.图1是示出了根据一些实施例的半导体封装的平面图。
10.图2是根据一些实施例的沿图1的线a

a’的截面图。
11.图3a,图3b和图3c是根据一些实施例的图2的部分p1的放大视图。
12.图4a,图4b和图4c是根据一些实施例的图2的部分p1的放大视图。
13.图5是示出了根据一些实施例的在第一芯片结构和第二芯片结构之间的结构的透视图。
14.图6是示出了制造具有图2的截面的半导体封装的过程的截面图。
15.图7是示出了根据一些实施例的半导体封装的截面图。
16.图8是示出了根据一些实施例的半导体封装的平面图。
17.图9是根据一些实施例的沿图8的线a

a’的截面图。
18.图10是根据一些实施例的沿图8的线a

a’的截面图。
19.图11是示出了根据一些实施例的半导体封装的平面图。
20.图12是示出了根据一些实施例的半导体封装的截面图。
21.图13是示出了根据一些实施例的半导体封装的截面图。
22.图14是示出了根据一些实施例的半导体封装的平面图。
23.图15是根据一些实施例的沿图14的线a

a’的截面图。
具体实施方式
24.图1是示出了根据一些实施例的半导体封装的平面图。图2是沿图1的线a

a’的截面图,并且图3a至图3c是根据一些实施例的图2的部分p1的放大图。
25.参照图1和图2,根据本示例实施例的半导体封装100可以包括第一基板10。第二基板30可以安装在第一基板10上。第一芯片结构50和至少一个第二芯片结构60可以安装在第二基板30上,并且可以沿第一方向x布置,例如,第一芯片结构50和至少一个第二芯片结构60可以沿第一方向x彼此相邻(图1和图2)。如果设置多于一个的第二芯片60,例如,当设置两个第二芯片结构60时,则第二芯片结构60可以沿第二方向y布置,例如,两个第二芯片结构60可以沿第二方向y彼此相邻(图1)。
26.如图1和图2进一步所示,散热构件80可以覆盖第一芯片结构50、第二芯片结构60、第二基板30和第一基板10。可以在散热构件80的底表面和第一基板10之间插入粘合层82。第一热界面材料层70a可以插入在散热构件80和第一芯片结构50之间,并且第二热界面材料层70b可以插入在散热构件80和每个第二芯片结构60之间。
27.例如,第一基板10可以是印刷电路板(pcb)。第一基板10可以被称为封装基板。第一基板10可以包括:第一芯部11;设置在第一芯部11的顶表面上的第一基板上部导电图案13;覆盖第一芯部11的顶表面的第一基板上部保护层17;设置在第一芯部11的底表面上的第一基板下部导电图案15;以及覆盖第一芯部11的底表面的第一基板下部保护层19。第一基板上部导电图案13可以电连接到第一基板下部导电图案15。外部连接端子22可以结合到第一基板下部导电图案15。外部连接端子22可以是焊球。外部连接端子22可以包括锡或铅中的至少一种。
28.第一芯部11可以包括但不限于以下至少一种:热固性树脂(例如,环氧树脂)、热塑
性树脂(例如,聚酰亚胺)、通过用增强材料(例如,玻璃纤维和/或无机填料)浸渍热固性树脂或热塑性树脂而获得的树脂(例如,预浸料)或光固化树脂。第一基板上部保护层17和第一基板下部保护层19可以是光敏阻焊(psr)层。光敏阻焊剂(psr)可以包括光敏聚合物。光敏聚合物可以包括例如光敏聚酰亚胺(pspi)、聚苯并恶唑(pbo)、酚聚合物或苯并环丁烯基聚合物(bcb)中的至少一种。光敏阻焊剂(psr)还可以包括无机填料。第一基板上部导电图案13和第一基板下部导电图案15可以包括例如铜、铝或金中的至少一种。
29.第二基板30可以被称为中介层基板。第二基板30可以包括:第二芯部31;设置在第二芯部31的顶表面上的第二基板上部导电图案37;覆盖第二芯部31的顶表面的第二基板上部保护层33;设置在第二芯部31的底表面上的第二基板下部导电图案39;以及覆盖第二芯部31的底表面的第二基板下部保护层35。例如,贯穿通孔可以设置在第二基板30中。
30.第二芯部31可以包括例如硅。第二基板上部保护层33和第二基板下部保护层35可以是光敏阻焊(psr)层。光敏阻焊剂(psr)可以包括光敏聚合物。光敏聚合物可以包括例如光敏聚酰亚胺(pspi)、聚苯并恶唑(pbo)、酚聚合物或苯并环丁烯基聚合物(bcb)中的至少一种。光敏阻焊剂(psr)还可以包括无机填料。第二基板上部导电图案37和第二基板下部导电图案39可以包括例如铜、铝或金中的至少一种。
31.第一基板10和第二基板30可以通过第一内部连接端子26彼此电连接。第一内部连接端子26可以将第一基板上部导电图案13电连接到第二基板下部导电图案39。第一内部连接端子26中的每一个可以包括例如焊球、导电凸块或导电柱中的至少一种。第一内部连接端子26可以包括例如铜、锡或铅中的至少一种。第一底部填充层24可以插入在第一基板10和第二基板30之间。
32.例如,第一芯片结构50和/或第二芯片结构60可以是单个半导体芯片或单个半导体管芯。单个半导体芯片或单个半导体管芯可以包括半导体基板、以及包括布置在半导体基板上的多个晶体管、电阻元件、电容器和互连结构在内的电路结构。在另一示例中,第一芯片结构50和/或第二芯片结构60可以是具有半导体封装结构的芯片,在该半导体封装结构中半导体芯片/管芯并排地堆叠或布置。第一芯片结构50和第二芯片结构60可以被称为半导体芯片、半导体管芯或亚半导体封装。
33.例如,第一芯片结构50和第二芯片结构60可以各自独立地为系统大规模集成(lsi)芯片、逻辑电路芯片、图像传感器芯片(例如,互补金属氧化物半导体(cmos)或成像传感器(cis))、存储器件芯片(例如,闪存芯片、动态随机存取存储器(dram)芯片、静态随机存取存储器(sram)芯片、电可擦除可编程只读存储器(eeprom)芯片、相变随机存取存储器(pram)芯片、磁阻随机存取存储器(mram)芯片、电阻随机存取存储器(reram)芯片、高带宽存储器(hbm)芯片或混合存储器立方(hmc)芯片)、微机电系统(mems)器件芯片或专用集成电路(asic)芯片。具体地,第一芯片结构50可以是asic芯片,并且第二芯片结构60可以是hbm芯片。
34.第一芯片导电焊盘53和第一芯片保护层55可以设置在第一芯片结构50的底表面上。第一芯片导电焊盘53可以包括金属,例如,铝或铜。第一芯片保护层55可以由例如氮化硅或聚酰亚胺形成。第一芯片导电焊盘53可以通过第二内部连接端子40电连接到第二基板上部导电图案37中的一些。第二内部连接端子40中的每一个可以包括例如焊球、导电凸块或导电柱中的至少一种。第二内部连接端子40可以包括例如铜、锡或铅中的至少一种。第二
底部填充层42可以插入在第一芯片结构50和第二基板30之间。第一芯片结构50可以包括与第二芯片结构60相邻的第一芯片右侧壁50sr,以及与第一芯片右侧壁50sr相对的第一芯片左侧壁50s1。
35.第二芯片导电焊盘63和第二芯片保护层65可以设置在第二芯片结构60的底表面上。第二芯片导电焊盘63可以包括金属,例如,铝或铜。第二芯片保护层65可以由氮化硅或聚酰亚胺形成。第二芯片导电焊盘63可以通过第三内部连接端子44电连接到第二基板上部导电图案37中的另一些。第三内部连接端子44中的每一个可以包括例如焊球、导电凸块或导电柱中的至少一种。第三内部连接端子44可以包括例如铜、锡或铅中的至少一种。第三底部填充层46可以插入在第二芯片结构60和第二基板30之间。第二芯片结构60可以包括与第一芯片结构50相邻的第二芯片左侧壁60s1,以及与第二芯片左侧壁60s1相对的第二芯片右侧壁60sr。
36.第一底部填充层至第三底部填充层24、42和46可以包括热固性树脂或光固化树脂。另外,第一底部填充层至第三底部填充层24、42和46还可以包括有机填料或无机填料。第二底部填充层42可以沿第一方向x与第三底部填充层46间隔开。
37.散热构件80可以包括具有优异导热性的材料,例如,金属。散热构件80可以包括由散热构件80的内顶表面80at和内侧壁80as限定的空腔cv,并且第一芯片结构50和第二芯片结构60以及第二基板30可以插入在空腔cv中,例如,散热构件80可以在第一基板10上具有π形截面,以在第一基板10和π形截面之间限定空腔cv。第一热界面材料层70a和第二热界面材料层70b中的每一个可以包括热固性树脂层。第一热界面材料层70a和第二热界面材料层70b中的每一个还可以包括分散在热固性树脂层中的填料颗粒。填料颗粒可以包括例如氧化硅、氧化铝、氧化锌或硼化氮中的至少一种。粘合层82可以包括与第一热界面材料层70a和第二热界面材料层70b相同的材料。
38.参照图2,第二基板30可以例如沿第一方向x和/或第二方向y与散热构件80的内侧壁80as间隔开第一距离ds1。第一芯片结构50可以例如沿第一方向x和/或第二方向y与散热构件80的内侧壁80as间隔开第二距离ds2。第二芯片结构60也可以与散热构件80的内侧壁80as间隔开第二距离ds2。第二距离ds2可以大于第一距离ds1。例如,第一距离ds1可以是600μm或更大,例如,第一距离ds1可以在约700μm至约1400μm的范围内。例如,第二距离ds2可以是1000μm或更大,例如,第二距离ds1可以在约2000μm至约3000μm的范围内。
39.参照图1至图3a,第一芯片结构50和第二芯片结构60可以彼此间隔开,因此可以在第一芯片结构50和第二芯片结构60之间形成间隙区域gp。第一芯片右侧壁50sr和第二芯片左侧壁60s1可以通过间隙区域gp而暴露。第一芯片右侧壁50sr可以例如沿第一方向x(图3a)与第二芯片左侧壁60s1间隔开第三距离ds3,并且第三距离ds3可以对应于间隙区域gp的宽度。第二芯片结构60之间例如沿第二方向y的距离可以等于第三距离ds3,或者可以在第三距离ds3的约0.8倍至约1.2倍的范围内。例如,第三距离ds3可以在约500μm至约700μm的范围内。
40.参照图1,散热构件80可以具有沿顺时针方向布置的四个外侧壁80bs,以及外侧壁80bs彼此相遇处的外角80r和80fc。外角80r和80fc可以包括三个第一外角80r和一个第二外角80fc。第二外角80fc的形状可以与第一外角80r的形状不同,因此可以用作方向/位置的参考。例如,当在平面图中观察时,第一外角80r可以具有圆形的(例如,弯曲的)形状。当
在平面图中观察时,第二外角80fc可以具有带刻面的刻面(例如,线性)形状,例如,第二外角80fc可以具有相对于散热构件80的每个邻接的外侧壁80bs以倾斜角倾斜的平坦表面。第二外角80fc可以代表散热构件80或半导体封装100的安装方向。
41.如图1和图2进一步所示,可以在散热构件80的内顶表面80at中设置例如在竖直方向上与间隙区域gp重叠的沟槽tr。可以根据间隙区域gp的平面形状来改变沟槽tr的平面形状。在本实施例中,如图1所示,当在平面图中观察时,沟槽tr可以具有t形,例如以与第一芯片结构50和第二芯片结构60之间的间隙区域gp的形状重叠。沟槽tr可以形成为从散热构件80的内顶表面80at朝向外顶表面80bt凹陷,如图2所示。
42.参照图3a,第一芯片结构50的第一芯片顶表面50t的一部分或第二芯片结构60的第二芯片顶表面60t的一部分中的至少一个可以与沟槽tr竖直地重叠。沟槽tr可以具有沟槽顶表面trt、以及彼此相对的第一沟槽侧壁trs1和第二沟槽侧壁trs2,例如,第一沟槽侧壁trs1和第二沟槽侧壁trs2可以沿第一方向x彼此间隔开。第一沟槽侧壁trs1可以与第一芯片右侧壁50sr相邻,同时例如沿第一方向x与第一芯片右侧壁50sr间隔开第四距离ds4。因此,第一芯片结构50的第一芯片顶表面50t的至少一部分可以被暴露。第四距离ds4可以对应于第一芯片顶表面50t与沟槽tr重叠的部分在第一方向x上的宽度。第四距离ds4可以在第三距离ds3的约0.8倍至约1.2倍的范围内。
43.第二沟槽侧壁trs2可以与第二芯片左侧壁60s1相邻,同时与第二芯片左侧壁60s1间隔开第五距离ds5。因此,第二芯片结构60的第二芯片顶表面60t的至少一部分可以被暴露。第五距离ds5可以对应于第二芯片顶表面60t与沟槽tr重叠的部分在第一方向x上的宽度。第五距离ds5可以在第三距离ds3的约0.8倍至约1.2倍的范围内。
44.第一沟槽侧壁trs1和第二沟槽侧壁trs2之间的第六距离ds6可以大于第三距离ds3,第六距离ds6对应于沟槽tr的宽度。第六距离ds6可以对应于第三距离到第五距离ds3、ds4和ds5之和。第一芯片顶表面50t的一部分和第二芯片顶表面60t的一部分可以与沟槽tr重叠。
45.散热构件80可以具有从内顶表面80at到外顶表面80bt的第一厚度t1,如图2所示。为了实质上最小化或防止半导体封装100的翘曲现象,第一厚度t1可以在约700μm至约2000μm的范围内。如果第一厚度t1小于700μm,则半导体封装100的翘曲现象可能增加。如果第一厚度t1大于2000μm,则半导体封装100的高集成度可能是困难的。
46.从散热构件80的内顶表面80at到沟槽顶表面trt的距离(即,沟槽tr的深度dt1)可以例如沿方向z小于第一厚度t1。在制造半导体封装100的过程中,当分别位于第一芯片结构50和第二芯片结构60上的热界面材料层70a和70b被散热构件80挤压时,散热构件80的该特定结构可以防止从沟槽侧壁trs1和trs2横向突出的热界面材料层70a和70b由于散热构件80的挤压而进入间隙区域gp。例如,参照图2,由于沟槽tr的深度以及第一芯片结构50和第二芯片结构60的上表面的暴露部分,当热界面材料层70a和70b被散热构件80挤压靠在第一芯片结构50和第二芯片结构60上时,热界面材料层70a和70b可以沿第一芯片结构50和第二芯片结构60的上表面的暴露部分延伸以及沿沟槽tr的侧壁延伸进沟槽tr(而不是超出第一芯片结构50和第二芯片结构60进入间隙区域gp)。换句话说,此时,热界面材料层70a和70b可以在进入间隙区域gp之前首先进入沟槽tr。如果沟槽tr的深度dt1太小,则热界面材料层70a和70b可能无法充分进入沟槽tr,并且可能进入间隙区域gp。
47.在一些实施例中,沟槽tr的深度dt1可以等于或大于第四距离ds4和第五距离ds5中的较大者。因此,伸出(或突出)到与沟槽tr重叠的第一芯片顶表面50t上的第一热界面材料层70a可以充分地进入沟槽tr。第一热界面材料层70a可以与第一沟槽侧壁trs1接触。另外,伸出(或突出)到与沟槽tr重叠的第二芯片顶表面60t上的第二热界面材料层70b可以充分地进入沟槽tr。第二热界面材料层70b可以与第二沟槽侧壁trs2接触。
48.在一些实施例中,沟槽tr的深度dt1可以小于第一厚度t1的2/3。如果沟槽tr的深度dt1大于第一厚度t1的2/3,则散热构件80在沟槽tr上的部分可能太薄,因此半导体封装100的翘曲特性可能劣化。在一些实施例中,第三距离到第五距离ds3、ds4和ds5可以彼此相等。沟槽tr的深度dt1可以在第四距离ds4或第五距离ds5的约1倍至约1.3倍的范围内。沟槽tr的深度dt1可以在第一厚度t1的约1/3到约2/3的范围内。第三距离到第五距离ds3、ds4和ds5中的每一个可以为例如约600μm。沟槽tr的深度dt1可以为例如约700μm。第一厚度t1可以为例如约1500μm。
49.如果第一沟槽侧壁trs1与第一芯片右侧壁50sr对齐或与间隙区域gp重叠,则第一热界面材料层70a会更有可能由于重力而进入间隙区域gp,而不是进入沟槽tr。另外,如果第二沟槽侧壁trs2与第二芯片左侧壁60s1对齐或与间隙区域gp重叠,则第二热界面材料层70b会更有可能由于重力而进入间隙区域gp,而不是进入沟槽tr。如果沟槽tr的宽度ds6等于或小于间隙区域gp的宽度ds3,则热界面材料层70a和70b会更有可能由于重力而进入间隙区域gp,而不是进入沟槽tr。在这些情况下,半导体封装的可靠性会劣化。
50.第一芯片结构50的第一芯片左侧壁50s1的顶端可以与第一热界面材料层70a接触。第二芯片结构60的第二芯片右侧壁60sr的顶端可以与第二热界面材料层70b接触。
51.参照图3a至图3c,第一沟槽侧壁trs1或第二沟槽侧壁trs2可以在入口部分trc处与散热构件80的内顶表面80at相遇。例如,入口部分trc的截面可以成约90度角度,如图3a所示。在另一示例中,入口部分trc的截面可以是圆形的,如图3b所示。在又一示例中,入口部分trc的截面可以具有阶梯形状,如图3c所示。图3b或图3c中的入口部分trc的结构可以更容易实现。第一热界面材料层70a和第二热界面材料层70b可以与沟槽顶表面trt间隔开。
52.图4a至图4c是根据其他实施例的图2的p1的放大视图。
53.在一些实施例中,第一热界面材料层70a和第二热界面材料层70b中的至少一个可以与沟槽顶表面trt接触,如图4a所示。在某些实施例中,第一热界面材料层70a和第二热界面材料层70b可以彼此接触并且可以填充沟槽tr,如图4b所示。另外,第一热界面材料层70a和第二热界面材料层70b的一部分可以例如部分地插入间隙区域gp,如图4c所示。
54.图5是示出了根据一些实施例的在第一芯片结构50和第二芯片结构60之间的结构的透视图。
55.参照图2、图4c和图5,间隙区域gp可以设置在第一芯片结构50的第一芯片右侧壁50sr和第二芯片结构60的第二芯片左侧壁60s1之间。间隙区域gp的顶端可以由第一芯片结构50的顶表面50t或第二芯片结构60的顶表面60t的高度限定。间隙区域gp的底端可以由第二基板30的顶表面(即,第二基板上部保护层33的顶表面)限定。间隙区域gp的一侧可以由第一芯片结构50的第一芯片右侧壁50sr限定。间隙区域gp的另一侧可以由第二芯片结构60的第二芯片左侧壁60s1限定。
56.在间隙区域gp中可以存在未被第一热界面材料层70a和第二热界面材料层70b以
及第二底部填充层42和第三底部填充层46占据的空白空间ag。第一热界面材料层70a和第二热界面材料层70b的物理特性(例如,热膨胀系数和弹性模量)可以与第二底部填充层42和第三底部填充层46不同。在制造半导体封装100的过程中,温度可能从室温改变到约200摄氏度。如果热界面材料层70a和70b在间隙区域gp中与第二底部填充层42和第三底部填充层46中的至少一个接触,则可能由于它们之间的物理特性的差异而发生应力,从而可能至少在第二底部填充层42和第三底部填充层46之一中出现裂纹。例如,可能在第二基板30与第二底部填充层42和第三底部填充层46中的至少一个之间的界面处出现裂纹。如果出现这种裂纹,则在后续测试半导体封装的过程中,裂纹程度可能由于快速的温度变化而增加,因此,第二内部连接端子40和第三内部连接端子44中的至少一个或一些可能与第二基板上部导电图案37分离,导致凸块断开现象。因此,为了防止这种情况,热界面材料层70a和70b在间隙区域gp中所占据的体积可以等于或小于间隙区域gp体积的10%。
57.根据实施例,形成在散热构件80中的沟槽tr的特定结构可以抑制/防止热界面材料层70a和70b进入间隙区域gp。因此,可以提高半导体封装100的可靠性。
58.图6是示出了制造具有图2截面的半导体封装的过程的截面图。
59.参照图6,可以制备第一封装基板10。第二基板30可以通过第一内部连接端子26接合到第一基板10上,第一内部连接端子26插入在第一基板10与第二基板30之间。第一底部填充层24可以形成在第一基板10和第二基板30之间。可以在第一基板10和第二基板30之间注入热固性或光固化树脂溶液,然后可以使树脂溶液硬化以形成第一底部填充层24。第一芯片结构50可以安装在第二基板30上,第二内部连接端子40插入在第一芯片结构50和第二基板30之间。第二底部填充层42可以形成在第一芯片结构50和第二基板30之间。可以在第二基板30与第一芯片结构50之间注入热固性或光固化树脂溶液,然后,可以使树脂溶液硬化以形成第二底部填充层42。第二芯片结构60可以安装在第二基板30上,第三内部连接端子44插入在第二芯片结构60和第二基板30之间。第三底部填充层46可以形成在第二芯片结构60和第二基板30之间。
60.可以制备包括空腔cv的散热构件80。沟槽tr可以形成在散热构件80的空腔cv中。可以使用例如激光钻孔工艺、铣削工艺、冲压工艺或化学蚀刻工艺来形成沟槽tr。、用于形成热界面材料层的树脂溶液70可以涂敷在第一芯片结构50和第二芯片结构60的顶表面50t和60t的每一个上,然后可以由具有沟槽tr的散热构件80覆盖。此后,可以通过例如夹具来挤压散热构件80。此时,可以按照沟槽tr与芯片结构50和60之间的间隙区域gp重叠的方式来定位散热构件80,例如,可以将沟槽tr和间隙区域gp的中心对准。可以在这种状态下施加约200摄氏度的热量以使树脂溶液硬化,从而可以形成图2的第一热界面材料层70a和第二热界面材料层70b。
61.参照图2、图3a和图6,可以通过挤压散热构件80将树脂溶液70朝向沟槽tr的沟槽侧壁trs1和trs2推出。散热构件80可以具有沟槽tr,沟槽tr具有上述结构和位置,因此间隙区域gp可以与沟槽侧壁trs1和trs2间隔开第四距离ds4和第五距离ds5。由此,被推出的树脂溶液70可以在进入间隙区域gp之前先进入沟槽tr。因此,第一热界面材料层70a和第二热界面材料层70b可以如图2和图3a那样形成。因此,可以防止上述裂纹现象,从而提高半导体封装100的可靠性和成品率。粘合层82可以与热界面材料层70a和70b同时形成。取决于树脂溶液的量和夹具的重量,沟槽tr中的第一热界面材料层70a和第二热界面材料层70b的形状
可以如参照图3a至图4c所描述的那样改变。
62.图7是示出了根据一些实施例的半导体封装的截面图。
63.参照图7,在根据本实施例的半导体封装101中,第一芯片结构可以是第一子半导体封装150,并且第二芯片结构可以是第二子半导体封装160。第一子半导体封装150可以包括第一子封装基板151、通过配线152连接到第一子封装基板151的第一子半导体芯片153、以及覆盖第一子半导体芯片153的第一子模制层154。
64.第二子半导体封装160可以包括第二子半导体芯片162和顺序地堆叠在第二子半导体芯片162上的多个第三子半导体芯片164。例如,第二子半导体芯片162可以是逻辑管芯,并且第三子半导体芯片164可以是存储管芯(例如,dram管芯)。第二子半导体芯片162和第三子半导体芯片164可以在其中包括贯穿电极166。第三子半导体芯片164可以通过倒装芯片接合方法堆叠。第二子模制层165可以覆盖第三子半导体芯片164的侧壁和第二子半导体芯片162的顶表面。
65.例如,第一子模制层154和第二子模制层165可以包括绝缘树脂,例如,环氧模塑化合物(emc)。第一子模制层154和第二子模制层165还可以包括填料,并且这些填料可以分散在绝缘树脂中。填料可以包括例如氧化硅(sio2)。
66.第三子半导体芯片164中最上面一个的顶表面可以与第二子模制层165的顶表面共面。第二热界面材料层70b可以与最上面的第三子半导体芯片164直接接触。因此,从第三子半导体芯片164产生的热量可以通过第二热界面材料层70b迅速耗散或释放到外部。其他组件可以与参照图1至图5所描述的组件相同/相似。
67.图8是示出了根据一些实施例的半导体封装的平面图。图9是沿图8的线a

a’的截面图。
68.参照图8和图9,在根据本实施例的半导体封装102中,散热构件80’可以包括第一沟槽tr1、第二沟槽tr2和第三沟槽tr3。第一沟槽tr1可以与参照图1至图7描述的沟槽tr相同,并且可以与第一芯片结构50和第二芯片结构60之间的间隙区域gp重叠。第二沟槽tr2可以与第一芯片结构50的第一芯片左侧壁50s1重叠。第三沟槽tr3可以与第二芯片结构60的第二芯片右侧壁60sr重叠。第一沟槽tr1可以具有与图1的沟槽tr相同的形状。第二沟槽tr2可以具有沿第二方向y延伸的条形状。第三沟槽tr3可以连接到第一沟槽tr1。
69.在图9中,散热构件80’在第一沟槽tr1和第二沟槽tr2之间的部分可以被称为第一散热内部突起80up1。另外,散热构件80’在第一沟槽tr1和第三沟槽tr3之间的部分可以被称为第二散热内部突起80up2。第一散热内部突起80up1可以在第一方向x上具有第一宽度w1。第二散热内部突起80up2可以在第一方向x上具有第二宽度w2。第一芯片结构50可以在第一方向x上具有第三宽度w3。第二芯片结构60可以在第一方向x上具有第四宽度w4。
70.第一宽度w1可以小于第三宽度w3。第二沟槽tr2的深度和宽度以及第二沟槽tr2与第一芯片结构50的第一芯片顶表面50t的重叠程度可以与参照图2至图5描述的沟槽tr相同/相似。因此,第一热界面材料层70a的一部分可以插入到第二沟槽tr2中。另外,第二宽度w2可以小于第四宽度w4。第三沟槽tr3的深度和宽度以及第三沟槽tr3与第二芯片结构60的第二芯片顶表面60t的重叠程度可以与参照图2至图5描述的沟槽tr相同/相似。因此,第二热界面材料层70b的一部分可以插入到第三沟槽tr3中。
71.图10是根据其他实施例的沿图8的线a

a’的截面图。
72.参照图10,在根据本实施例的半导体封装103中,散热构件80”可以具有图9的结构,并且还可以包括从外顶表面80bt向上突出的第一鳍部80f1和第二鳍部80f2。第一鳍部80f1可以与第二沟槽tr2重叠。第二沟槽tr2可以在第一方向x上具有第五宽度w5。第一鳍部80f1可以在第一方向x上具有第六宽度w6。第六宽度w6可以大于第五宽度w5。第二鳍部80f2可以与第一沟槽tr1和第三沟槽tr3两者重叠。当整体来看时,可以表示外顶表面80bt具有不平坦的形状。散热构件80”可以在与第一沟槽tr1间隔开的位置处具有第一厚度t1,并且可以在第一沟槽tr1上具有第二厚度t2。第二厚度t2可以等于第一厚度t1。因此,可以最小化/防止半导体封装103的翘曲现象,以提高半导体封装103的可靠性。另外,可以通过第一鳍部80f1和第二鳍部80f2增加散热构件80”的外顶表面80bt的表面积,因此可以改善散热效果。
73.图11是示出了根据一些实施例的半导体封装的平面图。沿图11的线a

a’截取的截面图可以与图9或图10的截面图相同/相似。
74.参照图11,在根据本实施例的半导体封装104中,沟槽tr可以与第一芯片结构50的整个圆周(或边缘)重叠。另外,沟槽tr可以与第二芯片结构60的整个圆周(或边缘)重叠。因此,第一散热内部突起80up1和第二散热内部突起80up2中的每一个可以具有孤立岛状的平面结构。其他结构和/或组件可以与参照图8至图10所描述的相同/相似。
75.图12是示出了根据一些实施例的半导体封装的截面图。
76.参照图12,根据本实施例的半导体封装105的散热构件80可以具有图2的结构,并且还可以包括从外侧壁80bs的下部向外突出的下侧突起80p。散热构件80可以具有例如帽子形状的截面。由于散热构件80包括下侧突起80p,因此可以增大第一基板10与散热构件80之间的粘合面,以提高第一基板10与散热构件80之间的粘合强度。其他组件可以与参照图1至图5所描述的相同/相似。
77.图13是示出了根据一些实施例的半导体封装的截面图。
78.参照图13,在根据本实施例的半导体封装106中,可以省略图2的第二基板30,并且可以通过插入在第一芯片结构50与第一基板10之间的第二内部连接端子40将第一芯片结构50直接安装在第一基板10上。另外,第二芯片结构60可以通过插入在第二芯片结构60和第一基板10之间的第三内部连接端子44直接安装在第一基板10上,而无第二基板30。其他结构和/或组件可以与参照图1至图5所描述的相同/相似。
79.图14是示出了根据一些实施例的半导体封装的平面图。图15是沿图14的线a

a’截取的截面图。
80.参照图14和图15,在根据本实施例的半导体封装107中,可以将两个第二芯片结构60设置为与第一芯片结构50的第一芯片右侧壁50sr相邻,并且可以将两个第二芯片结构60设置为与第一芯片结构50的第一芯片左侧壁50s1相邻。第一间隙区域gp1可以存在于第一芯片结构50的第一芯片右侧壁50sr和与之相邻的第二芯片结构60之间。第二间隙区域gp2可以存在于第一芯片结构50的第一芯片左侧壁50s1和与之相邻的第二芯片结构60之间。散热构件80
”’
可以具有与第一间隙区域gp1重叠的第一沟槽tr1和与第二间隙区域gp2重叠的第二沟槽tr2。第一沟槽tr1和第二沟槽tr2可以彼此间隔开并且可以具有对称的形状。第一沟槽tr1和第二沟槽tr2中每一个的结构可以与参照图1至图5描述的沟槽tr的结构相同/相似。
81.通过总结和回顾,实施例提供了一种具有改善的可靠性的半导体封装。即,根据实施例的半导体封装包括具有沟槽结构的散热构件,该沟槽结构抑制/防止热界面材料层进入芯片结构之间的间隙区域。因此,底部填充层和热界面材料层可以彼此间隔开,以防止由底部填充层和热界面材料层之间的物理特性的差异而引起的缺陷(例如,裂纹)。由此,可以提高半导体封装的可靠性。
82.本文已经公开了示例实施例,并且尽管采用了特定术语,但是它们仅用于且应被解释为一般的描述性意义,而不是为了限制的目的。在一些情况下,如提交本技术的本领域普通技术人员应认识到,除非另有明确说明,否则结合特定实施例描述的特征、特性和/或元件可以单独使用或与其他实施例描述的特征、特性和/或元件相结合使用。因此,本领域技术人员将理解,在不脱离所附权利要求中阐述的本发明的精神和范围的前提下,可以进行形式和细节上的各种改变。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献