一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

一种像素电路及其驱动方法、显示面板与流程

2021-10-09 12:27:00 来源:中国专利 TAG:像素 电路 显示 面板 驱动


1.本发明涉及显示技术领域,尤其涉及一种像素电路、像素电路的驱动方法、以及显示面板。


背景技术:

2.oled(organic light emitting diode, 有机发光二极管)是当今平板显示器研究领域的热点之一,与液晶显示器(liquid crystal display,lcd)相比,oled显示器具有低能耗、自发光、宽视角及响应速度快等优点。目前,在手机、平板电脑、数码相机等显示领域,oled显示器已经开始取代传统的lcd显示器,其中,以amoled(active

matrix organic light emitting diode, 主动矩阵有机发光二极管)为主流显示技术。
3.随着显示技术的发展,在追求显示装置的较高分辨率的同时,显示装置的功耗随之增加,从而导致显示装置的续航时间较短。显示面板的显示通过ic控制,因此ic的功耗成为了显示装置功耗的一部分。降低ic功耗成为延长显示装置续航时长的一种可选方式。


技术实现要素:

4.本发明的目的是为了解决现有技术中存在的显示面板ic功耗大、续航时长短的缺点,而提出的一种能够降低ic功耗的像素电路及其驱动方法、显示面板。
5.为实现上述目的,本发明采用了如下技术方案:一种像素电路,包括存储单元、数据写入单元、驱动单元和发光单元,存储单元用以存储驱动单元的控制端的电压,数据写入单元用以控制向驱动单元的控制端写入数据电压,驱动单元用以根据驱动单元的控制端的电压和像素电路的第一电压输入端输入的第一电源电压驱动控制发光单元发光。像素电路还包括第一初始化单元、第二初始化单元、分压单元、第一扫描信号输入端和初始化电压输入端;第一初始化单元的控制端与第一扫描信号输入端电连接,第一初始化单元的第一端和第二端连接在驱动单元的控制端和初始化电压输入端之间;分压单元连接在驱动单元的控制端和初始化电压输入端之间,且分压单元与第一初始化单元的第一端或第二端连接;其中,在初始化阶段,第一初始化单元用以对驱动单元的控制端进行初始化,分压单元用以使驱动单元的控制端的电位抬高,第二初始化单元用以对发光单元进行初始化。
6.较佳地,在初始化阶段,第一初始化单元受第一扫描信号输入端的输入信号控制而导通,初始化电压输入端输入的初始化电压通过导通的第一初始化单元和分压单元写入驱动单元的控制端。
7.较佳地,第二初始化单元的控制端与第一扫描信号输入端电连接,第二初始化单元的第一端与初始化电压输入端电连接,第二初始化单元的第二端与发光单元的第一端电连接;其中,在初始化阶段,第二初始化单元受第一扫描信号输入端的输入信号控制而导通,初始化电压输入端输入的初始化电压通过导通的第二初始化单元写入发光单元的第一端。
8.进一步地,该像素电路还包括第二扫描信号输入端、数据电压输入端、阈值电压补
偿单元、发光控制信号输入端、第一发光控制单元和第二发光控制单元;存储单元的第一端与像素电路的第一电压输入端电连接,存储单元的第二端与驱动单元的控制端电连接;数据写入单元的控制端与第二扫描信号输入端电连接,数据写入单元的第一端与驱动单元的第一端电连接,数据写入单元的第二端与数据电压输入端电连接;阈值电压补偿单元的控制端与第二扫描信号输入端电连接,阈值电压补偿单元的第一端与驱动单元的第二端电连接,阈值电压补偿单元的第二端与驱动单元的控制端电连接;第一发光控制单元的控制端与发光控制信号输入端电连接,第一发光控制单元的第一端与驱动单元的第一端电连接,第一发光控制单元的第二端与像素电路的第一电压输入端电连接;第二发光控制单元的控制端与发光控制信号输入端电连接,第二发光控制单元的第一端与发光单元的第一端电连接,第二发光控制单元的第二端与驱动单元的第二端电连接;其中,在数据写入阶段,数据写入单元和阈值电压补偿单元同时受第二扫描信号输入端的输入信号控制而导通,数据电压输入端的数据电压通过导通的数据写入单元、驱动单元及阈值电压补偿单元写入驱动单元的控制端;在发光阶段,第一发光控制单元和第二发光控制单元同时受发光控制信号输入端的输入信号控制而导通,驱动单元用以驱动发光单元发光。
9.较佳地,分压单元的第一端与驱动单元的控制端电连接,分压单元的第二端与第一初始化单元的第一端电连接,第一初始化单元的第二端与初始化电压输入端电连接;或者,第一初始化单元的第一端与驱动单元的控制端电连接,第一初始化单元的第二端与分压单元的第一端电连接,分压单元的第二端与初始化电压输入端电连接。
10.较佳地,存储单元包括电容,发光单元包括有机发光二极管,驱动单元包括第一晶体管,第一初始化单元包括第二晶体管,分压单元包括第三晶体管;电容的第一端与像素电路的第一电压输入端电连接;第一晶体管的栅极与电容的第二端电连接,第一晶体管的第一极和第二极连接在第一电压输入端与有机发光二极管的第一极之间,有机发光二极管的第二极与像素电路的第二电压输入端电连接;第二晶体管的栅极与第一扫描信号输入端电连接,第二晶体管的第一极与第一晶体管的栅极电连接,第二晶体管的第二极与初始化电压输入端电连接;第三晶体管的栅极与第三晶体管的第二极电连接。
11.进一步地,第三晶体管的第一极与第一晶体管的栅极电连接,第三晶体管的第二极与第二晶体管的第一极电连接;或者,第三晶体管的第一极与第二晶体管的第二极电连接,第三晶体管的第二极与初始化电压输入端电连接。
12.本发明的一种像素电路的驱动方法,像素电路包括存储单元、数据写入单元、驱动单元和发光单元,存储单元用以存储驱动单元的控制端的电压,数据写入单元用以控制向驱动单元的控制端写入数据电压,驱动单元用以根据驱动单元的控制端的电压和像素电路的第一电压输入端输入的第一电源电压驱动控制发光单元发光;像素电路还包括第一初始化单元、第二初始化单元、分压单元、第一扫描信号输入端和初始化电压输入端;第一初始化单元的控制端与第一扫描信号输入端电连接,第一初始化单元的第一端和第二端连接在驱动单元的控制端和初始化电压输入端之间;分压单元连接在驱动单元的控制端和初始化电压输入端之间,且分压单元与第一初始化单元的第一端或第二端连接;像素电路的驱动方法包括:在初始化阶段,第一初始化单元用以对驱动单元的控制端进行初始化,分压单元用以使驱动单元的控制端的电位抬高,第二初始化单元用以对发光单元进行初始化。
13.较佳地,像素电路还包括第二扫描信号输入端、数据电压输入端、阈值电压补偿单
元、发光控制信号输入端、第一发光控制单元和第二发光控制单元;第二初始化单元的控制端与第一扫描信号输入端电连接,第二初始化单元的第一端与初始化电压输入端电连接,第二初始化单元的第二端与发光单元的第一端电连接;存储单元的第一端与像素电路的第一电压输入端电连接,存储单元的第二端与驱动单元的控制端电连接;数据写入单元的控制端与第二扫描信号输入端电连接,数据写入单元的第一端与驱动单元的第一端电连接,数据写入单元的第二端与数据电压输入端电连接;阈值电压补偿单元的控制端与第二扫描信号输入端电连接,阈值电压补偿单元的第一端与驱动单元的第二端电连接,阈值电压补偿单元的第二端与驱动单元的控制端电连接;第一发光控制单元的控制端与发光控制信号输入端电连接,第一发光控制单元的第一端与驱动单元的第一端电连接,第一发光控制单元的第二端与像素电路的第一电压输入端电连接;第二发光控制单元的控制端与发光控制信号输入端电连接,第二发光控制单元的第一端与发光单元的第一端电连接,第二发光控制单元的第二端与驱动单元的第二端电连接;像素电路的驱动方法还包括:在初始化阶段,第二初始化单元用以对发光单元的第一端进行初始化;在数据写入阶段,数据写入单元和阈值电压补偿单元同时受第二扫描信号输入端的输入信号控制而导通,数据电压输入端的数据电压通过导通的数据写入单元、驱动单元及阈值电压补偿单元写入驱动单元的控制端;在发光阶段,第一发光控制单元和第二发光控制单元同时受发光控制信号输入端的输入信号控制而导通,驱动单元用以驱动发光单元发光。
14.本发明的一种显示面板,包括上述任意一项所述的像素电路。
15.与现有技术相比,本发明的有益效果为:通过在驱动单元的控制端和初始化电压输入端之间设置分压单元,利用分压单元对驱动单元的控制端的初始化电位进行移动,使得驱动单元的控制端的初始化电位抬高,从而显著降低了ic功耗,保证了显示面板的续航时长。
附图说明
16.为了更清楚地说明本发明具体实施方式或现有技术中的技术方案,下面将对具体实施方式或现有技术描述中所需要使用的附图做简单的介绍,显而易见地,下面描述中的附图是本发明的一些实施方式,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
17.图1为本发明一实施例的像素电路的结构示意图;图2为本发明另一实施例的像素电路的结构示意图;图3为本发明又一实施例的像素电路的结构示意图;图4为本发明再一实施例的像素电路的结构示意图;图5为本发明一实施例的像素电路的驱动方法的流程图。
具体实施方式
18.为使对本发明的目的、构造、特征、及其功能有进一步的了解,兹配合实施例详细说明如下。
19.需要说明的是,尽管文中可以使用术语“第一”、“第二”、“第三”等来描述各种组件,但这些组件不应当受这些术语限制;这些术语仅用于将一个组件与另一个组件区分开。
20.需要说明的是,当层、区域或组件被称描述为电“连接到”或“结合到”另一层、另一区域或另一组件时,所述层、区域或组件可“直接电连接或直接电结合”到所述另一层、另一区域或另一组件,或者“间接电连接或间接电结合”到所述另一层、另一区域或另一组件使得中间层、中间区域或中间组件介于其间。
21.请参见图1,像素电路100包括存储单元1、数据写入单元7、驱动单元2和发光单元3,存储单元1用以存储驱动单元2的控制端20的电压,数据写入单元7用以控制向驱动单元2的控制端20写入数据电压,驱动单元2用以根据驱动单元2的控制端20的电压和像素电路100的第一电压输入端vdd输入的第一电源电压驱动控制发光单元3发光。
22.在一较佳的实施方式中,如图1中所示,存储单元1的第一端与像素电路100的第一电压输入端vdd电连接,存储单元1的第二端与驱动单元2的控制端20电连接,发光单元3的第一端与驱动单元2的第二端电连接,发光单元3的第二端与像素电路100的第二电压输入端vss电连接。
23.在实际使用时,不同的实施例也可以是存储单元1的第一端与驱动单元2的控制端20电连接,存储单元1的第二端与像素电路100的第二电压输入端vss电连接,发光单元3的第一端与像素电路100的第一电压输入端vdd电连接,发光单元3的第二端与驱动单元2的第一端电连接,此种方式可克服发光单元3开启电压的变化对驱动单元2电流的影响,而图1中的实施方式则在工艺上更容易实现。
24.请继续参见图1,像素电路100还包括第一初始化单元4、分压单元5、第二初始化单元6、第一扫描信号输入端s1和初始化电压输入端vref。
25.第一初始化单元4的控制端与第一扫描信号输入端s1电连接,第一初始化单元4的第一端和第二端连接在驱动单元2的控制端20和初始化电压输入端vref之间。
26.分压单元5连接在驱动单元2的控制端20和初始化电压输入端vref之间,且分压单元5与第一初始化单元4的第一端或第二端连接。
27.其中,在初始化阶段,第一初始化单元4用以对驱动单元2的控制端进行初始化,分压单元5用以使驱动单元2的控制端20的电位抬高,第二初始化单元6用以对发光单元3进行初始化。
28.此处的抬高是指相对于数据写入阶段结束后驱动单元2的控制端20的电位来说,分压单元5使驱动单元2的控制端20的初始化电位与数据写入阶段结束后驱动单元2的控制端20的电位的差值的绝对值减小。
29.在一实施例中,在初始化阶段,第一初始化单元4受第一扫描信号输入端s1的输入信号控制而导通,初始化电压输入端vref输入的初始化电压通过导通的第一初始化单元4和分压单元5写入驱动单元2的控制端20。
30.在一较佳的实施方式中,请继续参见图1,分压单元5的第一端与驱动单元2的控制端20电连接,分压单元5的第二端与第一初始化单元4的第一端电连接,第一初始化单元4的第二端与初始化电压输入端vref电连接。
31.在另一较佳的实施方式中,请参见图2,图2为本发明另一实施例的像素电路的结构示意图,与图1实施例相比,该实施例的像素电路100中,第一初始化单元4的第一端与驱动单元2的控制端20电连接,第一初始化单元4的第二端与分压单元5的第一端电连接,分压单元5的第二端与初始化电压输入端vref电连接。在此两种实施例中,第一初始化单元4和
分压单元5均串联连接,分压单元5起分压作用。初始化电压输入端vref的电压一般为负值,分压单元5的分压作用使得驱动单元2的控制端20的电位抬高。
32.基于上述实施例,在初始化阶段,第一扫描信号输入端s1的输入信号对应为有效电平,受此控制的第一初始化单元4导通,初始化电压输入端vref的初始化信号经由导通的第一初始化单元4和分压单元5提供给驱动单元2的控制端20,以对驱动单元2进行初始化。由于分压单元5的存在,驱动单元2的控制端20的初始化电位抬高,从而能够显著降低ic功耗,保证显示面板的续航时长。
33.请继续参见图1或图2,第二初始化单元6的控制端与第一扫描信号输入端s1电连接,第二初始化单元6的第一端与初始化电压输入端vref电连接,第二初始化单元6的第二端与发光单元3的第一端电连接;其中,在初始化阶段,第二初始化单元6用以对发光单元3的第一端进行初始化。如此,只需设置一个初始化电压输入端vref,通过分压单元5使得驱动单元2的控制端20的初始化电位与发光单元3的第一端的初始化电位不同,即可达到两个不同初始化电压输入端的效果,同时通过初始化电压输入端vref和第一扫描信号输入端s1可同时控制发光单元3的第一端和驱动单元2的控制端20的初始化,既能够实现高刷新和降低ic功耗,又使电路结构更加简单,从而更利于高刷新屏体高ppi的布线排布。
34.在一实施例中,在初始化阶段,第二初始化单元6也受第一扫描信号输入端s1的输入信号控制而导通,初始化电压输入端vref输入的初始化电压通过导通的第二初始化单元6写入发光单元3的第一端。
35.请参见图3,图3为本发明又一实施例的像素电路的结构示意图。与前述实施例相比,本实施例所述的像素电路100还包括第二扫描信号输入端s2、数据电压输入端vdata和阈值电压补偿单元8。数据写入单元7的控制端与第二扫描信号输入端s2电连接,数据写入单元7的第一端与驱动单元2的第一端电连接,数据写入单元7的第二端与数据电压输入端vdata电连接;阈值电压补偿单元8的控制端与第二扫描信号输入端s2电连接,阈值电压补偿单元8的第一端与驱动单元2的第二端电连接,阈值电压补偿单元8的第二端与驱动单元2的控制端20电连接。其中,在数据写入阶段,数据写入单元7和阈值电压补偿单元8同时受第二扫描信号输入端s2的输入信号控制而导通,数据电压输入端vdata的数据电压通过导通的数据写入单元7、驱动单元2及阈值电压补偿单元8写入驱动单元2的控制端20。
36.基于该实施例,在数据写入阶段,第二扫描信号输入端s2的输入信号对应为有效电平,受此控制的数据写入单元7和阈值电压补偿单元8导通,导通的数据写入单元7、驱动单元2及阈值电压补偿单元8将数据电压输入端vdata输入的数据电压提供给驱动单元2的控制端20,以对驱动单元2进行数据写入补偿。
37.请继续参见图3,像素电路100还包括发光控制信号输入端em、第一发光控制单元9和第二发光控制单元10。第一发光控制单元9的控制端与发光控制信号输入端em电连接,第一发光控制单元9的第一端与驱动单元2的第一端电连接,第一发光控制单元9的第二端与像素电路100的第一电压输入端vdd电连接;第二发光控制单元10的控制端与发光控制信号输入端em电连接,第二发光控制单元10的第一端与发光单元3的第一端电连接,第二发光控制单元10的第二端与驱动单元2的第二端电连接。其中,在发光阶段,第一发光控制单元9和第二发光控制单元10同时受发光控制信号输入端em的输入信号控制而导通,驱动单元2用以驱动发光单元3发光。
38.基于该实施例,在发光阶段,发光控制信号输入端em的输入信号对应为有效电平,受此控制的第一发光控制单元9和第二发光控制单元10皆导通,驱动单元2处于饱和状态,用以驱动发光单元3发光。
39.请参见图4,图4为本发明再一实施例的像素电路的结构示意图。与前述实施例相比,本实施例所述的像素电路100中,存储单元包括电容c1,发光单元包括有机发光二极管oled,驱动单元包括第一晶体管t1,第一初始化单元包括第二晶体管t2。电容c1的第一端与该像素电路100的第一电压输入端vdd电连接,有机发光二极管oled的第二极与该像素电路的第二电压输入端vss电连接;第一晶体管t1的栅极与电容c1的第二端电连接,第一晶体管t1的第一极和第二极连接在第一电压输入端vdd与有机发光二极管oled的第一极之间;第二晶体管t2的栅极与第一扫描信号输入端s1电连接,第二晶体管t2的第一极与第一晶体管t1的栅极电连接,第二晶体管t2的第二极与初始化电压输入端vref电连接。
40.分压单元只要能够起到分压作用即可实现降低ic功耗,理论上分压单元包括电阻、二极管、三极管等均可以。
41.由于第二晶体管t2在低频状态下可能出现漏电现象,进而导致显示画面时会有短暂的亮点,为了解决该问题,在一较佳的实施方式中,请继续参见图4,分压单元包括第三晶体管t3,第三晶体管t3的栅极与第三晶体管t3的第二极电连接。以图4为例,第三晶体管t3的第一极与第一晶体管t1的栅极电连接,第三晶体管t3的第二极与第二晶体管t2的第一极电连接,此时,第三晶体管t3处于二极管连接状态,具有单向导通功能,不仅能够实现降低ic功耗,也能够弥补第二晶体管t2产生的漏电流,使其能够稳定地输出到第一晶体管t1的栅极。
42.当然,也可以将第二晶体管t2和第三晶体管t3的位置互换,即第三晶体管t3的第一极与第二晶体管t2的第二极电连接,第三晶体管t3的第二极与初始化电压输入端vref电连接。
43.在实际使用时,例如,第三晶体管t3可以是p型晶体管,p型晶体管的栅极和漏极短接;第三晶体管t3也可以是igzo

tft(铟镓锌氧化物薄膜晶体管),igzo

tft也是栅极和漏极短接。
44.请继续参见图4,在不同实施例所述的像素电路中,第二初始化单元包括第四晶体管t4,第四晶体管t4的栅极与第一扫描信号输入端s1电连接,第四晶体管t4的第一极与初始化电压输入端vref电连接,第四晶体管t4的第二极与有机发光二极管oled的第一极电连接。
45.在第一扫描信号输入端s1的输入信号为有效电平时,第二晶体管t2和第四晶体管t4同时导通,导通的第二晶体管t2和处于二极管连接状态的第三晶体管t3将初始化电压输入端vref的初始化信号提供给第一晶体管t1的栅极,对第一晶体管t1进行初始化,并且对电容c1进行充电;导通的第四晶体管t4将初始化信号提供给有机发光二极管oled,对oled进行初始化。
46.请继续参见图4,在不同实施例所述的像素电路中,数据写入单元包括第五晶体管t5,阈值电压补偿单元包括第六晶体管t6。第五晶体管t5的栅极与第二扫描信号输入端s2电连接,第五晶体管t5的第一极与第一晶体管t1的第一极电连接,第五晶体管t5的第二极与数据电压输入端vdata电连接;第六晶体管t6的栅极与第二扫描信号输入端s2电连接,第
六晶体管t6的第一极与第一晶体管t1的第二极电连接,第六晶体管t6的第二极与第一晶体管t1的栅极电连接。
47.在第二扫描信号输入端s2的输入信号为有效电平时,第五晶体管t5和第六晶体管t6同时导通,导通的第五晶体管t5将数据信号提供给第一晶体管t1的第一极,导通的第六晶体管t6使第一晶体管t1的栅极与第二极导通,使第一晶体管t1处于二极管连接状态,从而使数据信号通过处于二极管连接状态的第一晶体管t1对电容c1进行充电,直至第一晶体管t1的栅极的电压变为vdata

|vth|时为止,vth为第一晶体管t1的阈值电压。
48.请继续参见图4,在不同实施例所述的像素电路中,第一发光控制单元包括第七晶体管t7,第二发光控制单元包括第八晶体管t8。第七晶体管t7的栅极与发光控制信号输入端em电连接,第七晶体管t7的第一极与第一晶体管t1的第一极电连接,第七晶体管t7的第二极与第一电压输入端vdd电连接;第八晶体管t8的栅极与发光控制信号输入端em电连接,第八晶体管t8的第一极与有机发光二极管oled的第一极电连接,第八晶体管t8的第二极与第一晶体管t1的第二极电连接。
49.在发光控制信号输入端em的输入信号为有效电平时,第七晶体管t7和第八晶体管t8同时导通,导通的第七晶体管t7将第一电压输入端vdd的信号提供给第一晶体管t1的第一极,导通的第八晶体管t8将第一晶体管t1的第二极与有机发光二极管oled的第一极连通,从而使第一晶体管t1处于饱和状态产生的电流输送给有机发光二极管oled,驱动有机发光二极管oled发光。
50.基于本发明的实施例,上述各晶体管可以为薄膜晶体管(tft),也可以是金属氧化物半导体场效应管(mosfet),这些晶体管的控制极为晶体管的栅极,并且根据晶体管的类型以及输入信号的不同,可以将这些晶体管的第一极作为晶体管的源极或漏极,将第二极作为晶体管的漏极或源极。在实际使用中,晶体管的类型需要根据实际应用环境来设计确定,本发明并不以此为限。
51.本发明的不同实施例所采用的晶体管可以为同一类型的晶体管,如皆为p型晶体管或n型晶体管,也可以使用不同类型的晶体管。在实际使用中,第一至第八晶体管的类型可根据实际应用环境来设计确定,在此不作限定。需要说明的是,p型晶体管在高电平作用下截止,在低电平作用下导通;n型晶体管在高电平作用下导通,在低电平作用下截止,因此,本发明所述的有效电平是指可使相应晶体管导通的电平,而不限于是高电平或低电平。
52.以图4所示的实施方式为例,在晶体管t1至t8中,驱动单元的晶体管t1是p型晶体管。在不同的实施例中,若驱动单元的晶体管为n型晶体管,则初始化电压输入端的电位应为正值,但此时初始化电压输入端不能与第二初始化单元相连,以防会使发光单元oled直接发光。以第一晶体管t1为p型晶体管为例,第一电压输入端vdd的电压一般为正值,第一电压输入端vss的电压一般接地或为负值,初始化电压输入端vref的电压一般为负值。在实际应用中,上述具体数值可根据实际应用情况来设计确定,本发明并不以此为限。以vref的电压为

3v、第三晶体管t3的阈值电压为

1v为例,vref对电容c1的充电及vdata的初始写入电位均由

3v抬高到

2v,vref对电容c1的充电电压减小了1v,vdata的写入电位压差也减小了1v。根据电容充电功耗公式w= cu^2可知,高灰阶电容充电功耗会降低55%(电容c1的电位最终为0v时),低灰阶电容充电功耗会降低30%(电容c1的电位最终为3v时),因而通过在第一晶体管t1和vref之间设置第三晶体管t3可以明显降低ic功耗。
53.本发明还提供一种像素电路的驱动方法,像素电路包括存储单元、数据写入单元、驱动单元、发光单元、第一初始化单元、第二初始化单元、分压单元、第一扫描信号输入端和初始化电压输入端,存储单元用以存储驱动单元的控制端的电压,数据写入单元用以控制向驱动单元的控制端写入数据电压,驱动单元用以根据驱动单元的控制端的电压和像素电路的第一电压输入端输入的第一电源电压驱动控制发光单元发光;第一初始化单元的控制端与第一扫描信号输入端电连接,第一初始化单元的第一端和第二端连接在驱动单元的控制端和初始化电压输入端之间;分压单元连接在驱动单元的控制端和初始化电压输入端之间,且分压单元与第一初始化单元的第一端或第二端连接。该像素电路的驱动方法包括:在初始化阶段,第一初始化单元用以对驱动单元的控制端进行初始化,分压单元用以使驱动单元的控制端的电位抬高,第二初始化单元用以对发光单元进行初始化。
54.请参见图5,图5为本发明一实施例的像素电路的驱动方法的流程图。
55.在一较佳的实施方式中,第二初始化单元的控制端与第一扫描信号输入端电连接,第二初始化单元的第一端与初始化电压输入端电连接,第二初始化单元的第二端与发光单元的第一端电连接。该像素电路的驱动方法包括:步骤210,在初始化阶段,第一初始化单元用以对驱动单元的控制端进行初始化,分压单元用以使驱动单元的控制端的电位抬高,第二初始化单元用以对发光单元的第一端进行初始化。
56.进一步地,像素电路还包括第二扫描信号输入端、数据电压输入端和阈值电压补偿单元,存储单元的第一端与像素电路的第一电压输入端电连接,存储单元的第二端与驱动单元的控制端电连接;数据写入单元的控制端与第二扫描信号输入端电连接,数据写入单元的第一端与驱动单元的第一端电连接,数据写入单元的第二端与数据电压输入端电连接;阈值电压补偿单元的控制端与第二扫描信号输入端电连接,阈值电压补偿单元的第一端与驱动单元的第二端电连接,阈值电压补偿单元的第二端与驱动单元的控制端电连接。该像素电路的驱动方法还包括:步骤220,在数据写入阶段,数据写入单元和阈值电压补偿单元同时受第二扫描信号输入端的输入信号控制而导通,数据电压输入端的数据电压通过导通的数据写入单元、驱动单元及阈值电压补偿单元写入驱动单元的控制端。
57.更进一步地,像素电路还包括发光控制信号输入端、第一发光控制单元和第二发光控制单元,第一发光控制单元的控制端与发光控制信号输入端电连接,第一发光控制单元的第一端与驱动单元的第一端电连接,第一发光控制单元的第二端与像素电路的第一电压输入端电连接;第二发光控制单元的控制端与发光控制信号输入端电连接,第二发光控制单元的第一端与发光单元的第一端电连接,第二发光控制单元的第二端与驱动单元的第二端电连接。该像素电路的驱动方法还包括:步骤230,在发光阶段,第一发光控制单元和第二发光控制单元同时受发光控制信号输入端的输入信号控制而导通,驱动单元用以驱动发光单元发光。
58.基于相同或相似的工作原理,在上述像素电路各实施例中的描述,也同样适用于上述像素电路的驱动方法的各实施例中,故不在此赘述。上述像素电路的驱动方法可通过集成或分立的芯片或电路模块来实现。
59.本发明还提供一种显示面板,该显示面板包括如上任一实施例所述的像素电路。
60.在实际应用中,显示面板还可包括与上述各类输入端连接的信号线、电源线等。
61.本发明的像素电路及其驱动方法、显示面板,通过在驱动单元的控制端和初始化电压输入端之间设置分压单元,利用分压单元对驱动单元的控制端的初始化电位进行移动,使得驱动单元的控制端的初始化电位抬高,从而显著降低了ic功耗,保证了显示面板的续航时长。
62.本发明已由上述相关实施例加以描述,然而上述实施例仅为实施本发明的范例。必需指出的是,已揭露的实施例并未限制本发明的范围。相反地,在不脱离本发明的精神和范围内所作的更动与润饰,均属本发明的专利保护范围。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文章

  • 日榜
  • 周榜
  • 月榜