一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

显示面板及显示装置的制作方法

2022-04-16 20:33:18 来源:中国专利 TAG:


1.本技术涉及显示技术领域,具体涉及一种显示面板及显示装置。


背景技术:

2.自发光型像素电路通常需要正电源走线、负电源走线来提供电源,以实现正常的显示功能,但是,正电源走线、负电源走线在传输电源的过程中由于自身的损耗存在压差变化,导致传输至每个像素电路的电源电压的差异较大,进而会导致每个像素电路的发光亮度不同,降低了显示品质。
3.需要注意的是,上述关于背景技术的介绍仅仅是为了便于清楚、完整地理解本技术的技术方案。因此,不能仅仅由于其出现在本技术的背景技术中,而认为上述所涉及到的技术方案为本领域所属技术人员所公知。


技术实现要素:

4.本技术提供一种显示面板及显示装置,以缓解传输至同一列中各像素电路的电源电压差异较大的技术问题。
5.第一方面,本技术提供一种显示面板,其包括m列像素电路、m条负电源走线以及m条正电源走线,m列像素电路沿第一方向依次排布,每列像素电路包括多个沿第二方向依次排布的像素电路,m为正整数;m条负电源走线沿第一方向依次排布,其中,第n条负电源走线位于第n列像素电路在第一方向上的一侧,第n条负电源走线与第n列像素电路中每个像素电路电性连接,n为小于或者等于m的正整数;m条正电源走线沿第一方向依次排布,其中,第n条正电源走线位于第n列像素电路在第一方向上的另一侧,第n条正电源走线与第n列像素电路中每个像素电路电性连接;其中,第n条负电源走线的输入端与第n条正电源走线的输入端对侧设置。
6.在其中一些实施方式中,显示面板设置有沿第二方向依次分布的第一区域、第二区域以及第三区域,第n条负电源走线的输入端或者第n条正电源走线的输入端中的一个位于第一区域,第n条负电源走线的输入端或者第n条正电源走线的输入端中的另一个位于第三区域,m列像素电路位于第二区域。
7.在其中一些实施方式中,第n条负电源走线、第n列像素电路以及第n条正电源走线沿第一方向依次排布,或者,第n条正电源走线、第n列像素电路以及第n条负电源走线沿第一方向依次排布。
8.在其中一些实施方式中,第n条负电源走线的输入端、第n条正电源走线的输入端分别至第n列像素电路中任一像素电路的传输路径长度相等。
9.在其中一些实施方式中,第n-1条负电源走线位于第n-1列像素电路在第一方向上的一侧,第n-1条负电源走线与第n-1列像素电路中每个像素电路电性连接,且n为偶数;第n-1条正电源走线位于第n-1列像素电路在第一方向上的另一侧,第n-1条正电源走线与第n-1列像素电路中每个像素电路电性连接;其中,第n-1条负电源走线的输入端与第n-1条正
电源走线的输入端同侧设置。
10.在其中一些实施方式中,第n 1条负电源走线位于第n 1列像素电路在第一方向上的一侧,第n 1条负电源走线与第n 1列像素电路中每个像素电路电性连接,n 1小于或者等于m且n为奇数;第n 1条正电源走线位于第n 1列像素电路在第一方向上的另一侧,第n 1条正电源走线与第n 1列像素电路中每个像素电路电性连接;其中,第n 1条负电源走线的输入端与第n 1条正电源走线的输入端同侧设置。
11.在其中一些实施方式中,显示面板设置有沿第二方向依次分布的第一区域、第二区域以及第三区域,第n 1条负电源走线的输入端、第n 1条正电源走线的输入端均位于第一区域或者第三区域;m列像素电路位于第二区域。
12.在其中一些实施方式中,第n 1条负电源走线、第n 1列像素电路以及第n 1条正电源走线沿第一方向依次排布,或者,第n 1条正电源走线、第n 1列像素电路以及第n 1条负电源走线沿第一方向依次排布。
13.在其中一些实施方式中,第n 1条负电源走线的输入端、第n 1条正电源走线的输入端分别至第n 1列像素电路中任一像素电路的传输路径长度相等。
14.在其中一些实施方式中,第n条负电源走线、第n列像素电路、第n条正电源走线、第n 1条负电源走线、第n 1列像素电路以及第n 1条正电源走线沿第一方向依次排布。
15.第二方面,本技术提供一种显示装置,其包括上述至少一实施方式中的显示面板,m条负电源走线中的至少一条用于传输电源负信号,m条正电源走线中的至少一条用于传输电源正信号。
16.本技术提供的显示面板及显示装置,通过在一列像素电路的两侧分别配置一条负电源走线、一条正电源走线,且负电源走线的输入端与正电源走线的输入端对侧设置,可以使得正电源走线中的电压逐渐减低,而负电源走线中的电压逐渐抬高,进而减小或者消除了传输至同一列中各像素电路的电源电压差异,能够提高显示的亮度均一性。
附图说明
17.下面结合附图,通过对本技术的具体实施方式详细描述,将使本技术的技术方案及其它有益效果显而易见。
18.图1为相关技术中显示面板的结构示意图。
19.图2为本技术实施例提供的显示面板的一种结构示意图。
20.图3为本技术实施例提供的显示面板的另一种结构示意图。
21.图4为图2或者图3中所示像素电路的结构示意图。
具体实施方式
22.下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本技术一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。
23.在本公开的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时
针”、“逆时针”等指示的方位或位置关系均为基于附图所示的方位或位置关系,仅是为了便于简化描述本公开,而不是指示或暗示所指的装置或组件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本公开的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本公开的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
24.在本公开的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接或可以相互通讯;可以是直接相连,也可以通过中间媒介间接相连,可以是两个组件内部的连通或两个组件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本公开中的具体含义。
25.在本公开中,除非另有明确的规定和限定,第一特征在第二特征之“上”或之“下”可以包括第一特征和第二特征直接接触,也可以包括第一特征和第二特征不是直接接触而是通过它们之外的第三特征接触。而且,第一特征在第二特征“之上”、“上方”和“上面”包括第一特征在第二特征正上方和斜上方,或仅仅表示第一特征的水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”包括第一特征在第二特征正下方和斜下方,或仅仅表示第一特征的水平高度小于第二特征。
26.如图1所示为相关技术中显示面板的结构示意图,该显示面板包括m列像素电路,m可以为正整数,例如,列像素电路pl1、列像素电路pl2...以及列像素电路plm。每列像素电路包括多个像素电路,需要进行说明的是,在本实施例中,每个像素电路被表征为如图1中所示的二极管符号。
27.图1所示的显示面板还包括m条负电源走线,例如,负电源走线vsl1、负电源走线vsl2...以及负电源走线vslm,每条负电源走线与一对应列像素电路电性连接以传输电源负信号至对应列的像素电路。图1中与vsl1靠近的箭头用于表征负电源走线vsl1的输入端,可以理解的是,随着电源负信号从负电源走线vsl1的输入端接入并向该箭头所指示方向的传送或者传输的过程中,由于负电源走线vsl1自身线路存在的电阻,电源负信号的电位逐渐地被抬高。
28.图1所示的显示面板还包括m条正电源走线,例如,正电源走线vdl1、正电源走线vdl2...以及正电源走线vdlm,每条正电源走线与一对应列像素电路电性连接以传输电源正信号至对应列的像素电路。图1中与vdl1靠近的箭头用于表征正电源走线vdl1的输入端,可以理解的是,随着电源正信号从正电源走线vdl1的输入端接入并向该箭头所指示方向的传送或者传输的过程中,由于正电源走线vdl1自身线路存在的电阻,电源正信号的电位逐渐地被拉低。
29.而图1每列像素电路分别被配置了一条负电源走线和一条正电源走线,例如,m列像素电路plm的一侧配置了一条负电源走线vslm和一条正电源走线vdlm,且由于负电源走线vslm的输入端与正电源走线vdlm的输入端位于像素电路的同一端,例如,两者均位于像素电路的下方,如此以来,随着负电源信号的逐步抬高和正电源信号逐步拉低,传输至同一像素电路的正电源信号与负电源信号之间的压差在逐步变化,例如,逐步减小,这使得随着距离负电源走线和/或正电源走线的输入端越来越远,在其他影响像素电路发光亮度不变
的情况下,每列像素电路的发光亮度在逐步降低,进而使得整个显示面板的亮度出现差异,影响显示品质。
30.有鉴于图1中所存在的缺陷,本实施例提供了一种显示面板,如图2或者图3所示,该显示面板包括m列像素电路,例如,列像素电路pl1、列像素电路pl2...以及列像素电路plm,m列像素电路沿第一方向dr1依次排布,每列像素电路包括多个沿第二方向dr2依次排布的像素电路,例如,列像素电路pl2包括多个沿第二方向dr2依次排布的像素电路p10。其中,m为正整数,例如,m等于1时,则该显示面板仅包括列像素电路pl1;m等于2时,则该显示面板包括列像素电路pl1和列像素电路pl2;可以理解的是,m还可以为3、4或者5等其他正整数。
31.在其中一个实施例中,如图2或者图3所示的显示面板还可以包括m条负电源走线,例如,负电源走线vsl1、负电源走线vsl2...以及负电源走线vslm,m条负电源走线沿第一方向dr1依次排布。其中,第n条负电源走线位于第n列像素电路在第一方向dr1上的一侧,第n条负电源走线与第n列像素电路中每个像素电路电性连接,n为小于或者等于m的正整数,例如,负电源走线vsl1位于列像素电路pl1在第一方向dr1上的左侧,负电源走线vsl1与列像素电路pl1中每个像素电路电性连接。
32.需要进行说明的是,在本实施例中,并不限制负电源走线vsl1位于列像素电路pl1在第一方向dr1上的左侧,可以理解的是,负电源走线vsl1位于列像素电路pl1在第一方向dr1上的右侧也可以的。
33.在其中一个实施例中,如图2或者图3所示的显示面板还可以包括m条正电源走线,例如,正电源走线vdl1、正电源走线vdl2...以及正电源走线vdlm,m条正电源走线沿第一方向dr1依次排布。其中,第n条正电源走线位于第n列像素电路在第一方向dr1上的另一侧,第n条正电源走线与第n列像素电路中每个像素电路电性连接,例如,正电源走线vdl1位于列像素电路pl1在第一方向dr1上的右侧,正电源走线vdl1与列像素电路pl1中每个像素电路电性连接。
34.需要进行说明的是,在本实施例中,并不限制正电源走线vdl1位于列像素电路pl1在第一方向dr1上的右侧,可以理解的是,正电源走线vdl1位于列像素电路pl1在第一方向dr1上的左侧也可以的,只需避免正电源走线vdl1、负电源走线vsl1位于列像素电路pl1同侧的情况即可。
35.在其中一个实施例中,在图2或者图3所示的显示面板中,第n条负电源走线的输入端与第n条正电源走线的输入端对侧设置。例如,负电源走线vsl1的输入端位于像素电路在第二方向dr2上的上方,具体可以是显示面板的上边框区;正电源走线vdl1的输入端位于像素电路在第二方向dr2上的下方,具体可以是显示面板的下边框区。
36.需要进行说明的是,负电源走线vsl1的输入端位于像素电路在第二方向dr2上的下方,具体可以是显示面板的下边框区;正电源走线vdl1的输入端位于像素电路在第二方向dr2上的上方,具体可以是显示面板的上边框区。
37.可以理解的是,本实施例提供的显示面板,通过在一列像素电路的两侧分别配置一条负电源走线、一条正电源走线,且负电源走线的输入端与正电源走线的输入端对侧设置,例如,图2所示的显示面板中每个列像素电路均为如此配置,而图3所示的显示面板中仅奇数列像素电路或者偶数列像素电路如此配置,可以理解的是,其均可以使得正电源走线
中的电压逐渐减低,而负电源走线中的电压逐渐抬高,进而减小或者消除了传输至同一列中各像素电路的电源电压差异,能够提高显示的亮度均一性。其中,该电源电压可以为电源正信号与电源负信号之间的压差。
38.在其中一个实施例中,显示面板设置有沿第二方向dr2依次分布的第一区域na1、第二区域aa1以及第三区域na2,第n条负电源走线的输入端或者第n条正电源走线的输入端中的一个位于第一区域na1,第n条负电源走线的输入端或者第n条正电源走线的输入端中的另一个位于第三区域na2,m列像素电路位于第二区域aa1。
39.需要进行说明的是,第一区域na1可以为显示面板的上边框区或者下边框区中的一个,第三区域na2可以为显示面板的上边框区或者下边框区中的另一个。或者,第一区域na1也可以为显示面板的左边框区或者右边框区中的一个,第三区域na2也可以为显示面板的左边框区或者右边框区中的另一个。可以理解的是,如此均可以配置与同一列像素电路电性连接的负电源走线的输入端、正电源走线的输入端为对侧设置。
40.在其中一个实施例中,第n条负电源走线、第n列像素电路以及第n条正电源走线沿第一方向dr1依次排布,或者,第n条正电源走线、第n列像素电路以及第n条负电源走线沿第一方向dr1依次排布。
41.例如,负电源走线vsl1、列像素电路pl1以及正电源走线vdl1沿第一方向dr1依次排布,或者,正电源走线vdl1、列像素电路pl1以及负电源走线vsl1沿第一方向dr1依次排布。可以理解的是,如此可以确保负电源走线vsl1、正电源走线vdl1分别位于列像素电路pl1在第一方向dr1上的两侧,便于负电源走线、正电源走线延伸布线至对应的列像素电路而不会出现负电源走线、正电源走线在显示面板的厚度方向上出现交叉或者重叠。
42.可以理解的是,在本实施例中,第n条负电源走线的输入端、第n条正电源走线的输入端分别至同一列像素电路中任一像素电路的传输路径长度相等,可以进一步确保电源正信号、电源负信号在对应的传输路径中压差保持一致,进而有利于提升显示面板的亮度均一性。
43.在其中一个实施例中,第n-1条负电源走线位于第n-1列像素电路在第一方向上的一侧,第n-1条负电源走线与第n-1列像素电路中每个像素电路电性连接,且n为偶数;第n-1条正电源走线位于第n-1列像素电路在第一方向上的另一侧,第n-1条正电源走线与第n-1列像素电路中每个像素电路电性连接;其中,第n-1条负电源走线的输入端与第n-1条正电源走线的输入端同侧设置。
44.在其中一个实施例中,如图3所示,第n 1条负电源走线位于第n 1列像素电路在第一方向dr1上的一侧,第n 1条负电源走线与第n 1列像素电路中每个像素电路电性连接,n 1小于或者等于m且n为奇数;第n 1条正电源走线位于第n 1列像素电路在第一方向dr1上的另一侧,第n 1条正电源走线与第n 1列像素电路中每个像素电路电性连接;其中,第n 1条负电源走线的输入端与第n 1条正电源走线的输入端同侧设置。
45.例如,与列像素电路plm-1电性连接的负电源走线vslm-1的输入端位于像素电路在第二方向dr2上的上方,与列像素电路plm电性连接的负电源走线vslm的输入端位于像素电路在第二方向dr2上的下方;而与列像素电路plm-1电性连接的正电源走线vdlm-1的输入端、与列像素电路plm电性连接的正电源走线vdlm的输入端均位于像素电路在第二方向dr2上的下方。
46.需要进行说明的是,在本实施例中,与图1所示的显示面板相比,每隔一列像素电路调整负电源走线的输入端为与对应的正电源走线的输入端为对侧设置,可以使得传输至相邻两列像素电路的电源负信号的电位的衰减能力相反,能够降低整个显示面板中各像素电路之间电源负信号的电位差别较大而产生的电流和亮度差别,进而提高了显示面板的亮度均一性。
47.可以理解的是,图3所示的显示面板与图2所示的显示面板相比,仅调整了部分负电源走线的输入端的设置位置,并没有如图2所示的显示面板全部调整了负电源走线的输入端的设置位置,能够以较小的改动提高显示面板的亮度均一性。
48.在其中一个实施例中,如图3所示,显示面板设置有沿第二方向dr2依次分布的第一区域na1、第二区域aa1以及第三区域na2,第n 1条负电源走线的输入端、第n 1条正电源走线的输入端均位于第一区域na1或者第三区域na2;m列像素电路位于第二区域aa1。
49.在其中一个实施例中,如图3所示,第n 1条负电源走线、第n 1列像素电路以及第n 1条正电源走线沿第一方向dr1依次排布,或者,第n 1条正电源走线、第n 1列像素电路以及第n 1条负电源走线沿第一方向dr1依次排布。
50.在其中一个实施例中,第n 1条负电源走线的输入端、第n 1条正电源走线的输入端分别至第n 1列像素电路中任一像素电路的传输路径长度相等。
51.在其中一个实施例中,第n条负电源走线、第n列像素电路、第n条正电源走线、第n 1条负电源走线、第n 1列像素电路以及第n 1条正电源走线沿第一方向dr1依次排布。
52.需要进行说明的是,上述实施例中的第n条负电源走线可以但不限于为负电源走线vsl1,第n条正电源走线可以但不限于为正电源走线vdl1,对应地,第n 1条负电源走线可以为负电源走线vsl2,第n 1条正电源走线可以为正电源走线vdl2。或者,第n条负电源走线可以但不限于为负电源走线vslm-1,第n条正电源走线可以但不限于为正电源走线vdlm-1,对应地,第n 1条负电源走线可以为负电源走线vslm,第n 1条正电源走线可以为正电源走线vdlm。
53.在其中一个实施例中,图1至图3中任一像素电路p10的构造可以为如图4所示,该像素电路p10可以包括晶体管t1、驱动晶体管t2、晶体管t3、存储电容cst以及发光器件led,驱动晶体管t2的源极/漏极中的一个接入正电源走线传输的电源正信号vdd,驱动晶体管t2的源极/漏极中的另一个与存储电容cst的一端、晶体管t3的源极/漏极中的一个以及发光器件led的阳极电性连接,晶体管t3的源极/漏极中的另一个接入参考电压信号vref,晶体管t3的栅极接入感测控制信号vsensing,发光器件led的阴极接入负电源走线传输的电源负信号vss,驱动晶体管t2的栅极与存储电容cst的另一端、晶体管t1的源极/漏极中的一个电性连接,晶体管t1的源极/漏极中的另一个接入数据信号vdata,晶体管t1的栅极接入扫描信号vscan。
54.基于图4所示的记载可知,电源正信号vdd与电源负信号vss之间的压差会影响流经驱动晶体管t2的电流,而该电流会进一步影响发光器件led的发光亮度。因此,为了提高显示面板的亮度均一性,有必要依照图2和/或图3所示的技术方案去控制至各像素电路的电源正信号vdd和/或电源负信号vss的传输路径,以减小或者消除传输至不同像素电路的电源电压差异。
55.在其中一个实施例中,如图4所示的像素电路p10还可以包括寄生电容cgs、寄生电
容cgs1以及寄生电容cgs2中的至少一个,可以理解的是,这三个寄生电容均为对应晶体管的栅极与漏极或者源极生成的寄生电容。
56.其中,发光器件led可以为次毫米发光二极体、微发光二极管以及有机发光二极管中的任一种。
57.在其中一个实施例中,本实施例提供一种显示装置,其包括上述至少一实施例中的显示面板,m条负电源走线中的至少一条用于传输电源负信号,m条正电源走线中的至少一条用于传输电源正信号。
58.可以理解的是,本实施例提供的显示装置,通过在一列像素电路的两侧分别配置一条负电源走线、一条正电源走线,且负电源走线的输入端与正电源走线的输入端对侧设置,可以使得正电源走线中的电压逐渐减低,而负电源走线中的电压逐渐抬高,进而减小或者消除了传输至同一列中各像素电路的电源电压差异,能够提高显示的亮度均一性。
59.其中,上述显示面板可以但不限于为次毫米发光二极体构造的直显面板。
60.需要进行说明的是,现有技术通常通过加厚和/或加粗正电源走线、负电源走线中的至少一者来为了解决电源电压的差异问题,但该解决方法会受到制程能力和布局空间的限制,改进的复杂度、难度均较大,且改进的效果也有待进一步提升。
61.在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
62.以上对本技术实施例所提供的显示面板及显示装置进行了详细介绍,本文中应用了具体个例对本技术的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本技术的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本技术各实施例的技术方案的范围。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献