一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

显示装置的制作方法

2021-11-05 18:48:00 来源:中国专利 TAG:


1.实施例总体上涉及显示装置。


背景技术:

2.随着信息社会发展,对用于显示图像的显示装置的需求正以各种形式增加。例如,显示装置正被应用于诸如智能电话、数码相机、笔记本计算机、导航装置和智能电视机的各种电子装置。显示装置可以是诸如液晶显示装置、场发射显示装置和发光显示装置的平板显示装置。
3.显示装置可以包括显示面板和感测光的各种传感器装置,显示面板具有显示图像的显示区域和不显示图像的非显示区域,各种传感器装置诸如为相机传感器、照度传感器和红外传感器。在显示面板的显示区域中,可以形成扫描线、数据线和像素,扫描信号可以传输到扫描线,数据电压可以施加到数据线,像素可以电连接到扫描线和数据线。此处,显示面板的显示区域可以形成为与传感器装置不重叠。因而,在平面图中可以看到显示面板的显示区域的一侧的情况下,显示面板的显示区域的一侧可以包括在显示区域的一侧的一部分中以凹入方式形成凹处的凹口。在这种情况下,不同数量的像素可能电连接到每条扫描线,并且不同的负载可能施加到每条扫描线。这可能导致每条扫描线的扫描信号的脉冲宽度差异以及像素之间的亮度差异。
4.将理解的是,此背景技术部分旨在部分地提供用于理解技术的有用背景。然而,此背景技术部分还可以包括不是在本文中公开的主题的对应有效申请日期之前为相关领域技术人员所知晓或领会的想法、概念或认知的一部分的想法、概念或认知。


技术实现要素:

5.实施例提供一种可以使扫描线的负载之间的差异最小化的显示装置。
6.附加特征将在下面的描述中阐述,并且部分地将从描述中变得明显,或者可以通过本公开的实践而获知。
7.根据实施例的一种显示装置可以包括:显示面板,所述显示面板可以包括:第一显示区域;第二显示区域,所述第二显示区域在第一方向上从所述第一显示区域突出;以及第一非显示区域,所述第一非显示区域与所述第二显示区域的一侧相邻。所述第一显示区域和所述第二显示区域中的每一个可以包括:子像素,所述子像素显示图像;和扫描线,所述扫描线电连接到所述子像素。所述第一非显示区域可以包括:虚设像素;公共扫描线,所述公共扫描线电连接到所述虚设像素;负载匹配开关元件,所述负载匹配开关元件分别设置在所述扫描线和所述公共扫描线之间;以及负载匹配驱动电路,所述负载匹配驱动电路输出负载匹配控制信号以控制所述负载匹配开关元件的导通和截止。
8.所述第二显示区域的面积可以小于所述第一显示区域的面积。
9.所述负载匹配开关元件中的每一个可以包括:栅极电极,所述栅极电极电连接到负载匹配控制线中的一条,所述负载匹配控制信号输出到所述负载匹配控制线;第一电极,
所述第一电极电连接到所述扫描线中的一条;以及第二电极,所述第二电极电连接到所述公共扫描线。
10.所述显示面板还可以包括第二非显示区域,所述第二非显示区域与所述第二显示区域的另一侧相邻,并且所述第二非显示区域可以包括扫描驱动电路,所述扫描驱动电路将扫描信号输出到所述扫描线。
11.所述扫描信号和所述负载匹配控制信号可以顺序地输出。
12.所述扫描信号和所述负载匹配控制信号可以彼此同步地输出。
13.所述扫描信号中的一个的脉冲宽度可以等于所述负载匹配控制信号中的一个的脉冲宽度。
14.所述显示装置还可以包括:显示驱动器,所述显示驱动器将扫描开始信号和扫描时钟信号输出到所述扫描驱动电路,并且将负载匹配开始信号和负载匹配时钟信号输出到所述负载匹配驱动电路,其中,所述扫描驱动电路可以响应所述扫描开始信号和所述扫描时钟信号输出所述扫描信号,所述负载匹配驱动电路可以响应所述负载匹配开始信号和所述负载匹配时钟信号输出所述负载匹配控制信号,并且所述扫描时钟信号和所述负载匹配时钟信号可以相同。
15.所述扫描开始信号和所述负载匹配开始信号可以不同。
16.所述扫描信号中的一个的脉冲宽度可以小于所述负载匹配控制信号中的一个的脉冲宽度。
17.所述显示装置还可以包括:显示驱动器,所述显示驱动器将扫描开始信号和扫描时钟信号输出到所述扫描驱动电路,并且将负载匹配开始信号和负载匹配时钟信号输出到所述负载匹配驱动电路,其中,所述扫描驱动电路可以响应所述扫描开始信号和所述扫描时钟信号输出所述扫描信号,所述负载匹配驱动电路可以响应所述负载匹配开始信号和所述负载匹配时钟信号输出所述负载匹配控制信号,并且所述扫描时钟信号和所述负载匹配时钟信号可以不同。
18.所述扫描开始信号和所述负载匹配开始信号可以不同。
19.根据实施例的一种显示装置可以包括:显示面板,所述显示面板可以包括:第一显示区域;第二显示区域,所述第二显示区域在第一方向上从所述第一显示区域突出;以及第一非显示区域,所述第一非显示区域与所述第二显示区域的一侧相邻。所述第一显示区域和所述第二显示区域中的每一个可以包括:子像素,所述子像素显示图像;以及扫描线和发射线,所述扫描线和所述发射线电连接到所述子像素。所述第一非显示区域可以包括:第一虚设像素和第二虚设像素;第一公共扫描线,所述第一公共扫描线电连接到所述第一虚设像素;第二公共扫描线,所述第二公共扫描线电连接到所述第二虚设像素;第一负载匹配开关元件,所述第一负载匹配开关元件分别设置在所述第一公共扫描线和预定数量的所述扫描线之间;第二负载匹配开关元件,所述第二负载匹配开关元件分别设置在所述第二公共扫描线和其它的所述扫描线之间;以及负载匹配驱动电路,所述负载匹配驱动电路输出负载匹配控制信号以控制所述第一负载匹配开关元件和所述第二负载匹配开关元件的导通和截止。
20.所述第一负载匹配开关元件和所述第二负载匹配开关元件之中彼此相邻的第一负载匹配开关元件和第二负载匹配开关元件可以电连接到负载匹配控制线中的一条,所述
负载匹配控制信号可以输出到所述负载匹配控制线。
21.所述显示面板还可以包括第二非显示区域,所述第二非显示区域与所述第二显示区域的另一侧相邻,并且所述第二非显示区域可以包括:扫描驱动电路,所述扫描驱动电路将扫描信号输出到所述扫描线;和发射驱动电路,所述发射驱动电路将发射信号输出到所述发射线。
22.所述扫描信号、所述发射信号和所述负载匹配控制信号可以顺序地输出。
23.所述发射信号和所述负载匹配控制信号可以彼此同步地输出。
24.所述发射信号中的一个的脉冲宽度可以等于所述负载匹配控制信号中的一个的脉冲宽度。
25.所述显示装置还可以包括:显示驱动器,所述显示驱动器将发射开始信号和发射时钟信号输出到所述发射驱动电路,并且将负载匹配开始信号和负载匹配时钟信号输出到所述负载匹配驱动电路,其中,所述发射驱动电路可以响应所述发射开始信号和所述发射时钟信号输出所述发射信号,所述负载匹配驱动电路可以响应所述负载匹配开始信号和所述负载匹配时钟信号输出所述负载匹配控制信号,并且所述发射时钟信号和所述负载匹配时钟信号可以相同。
26.所述发射开始信号和所述负载匹配开始信号可以不同。
27.将理解的是,前述的一般描述和下面的详细描述两者是示例性和解释性的,并且旨在提供对所要求保护的本公开的进一步解释。
附图说明
28.附图被包括以提供对本公开的进一步了解并且被合并到本说明书中且构成本说明书的一部分,附图示出实施例并且与描述一起解释本公开,在附图中:
29.图1是根据实施例的显示装置的平面图;
30.图2是根据实施例的显示面板的布局图;
31.图3是示出图2的显示面板的第一显示区域、第二显示区域、第一非显示区域和第二非显示区域的示例的详细布局图;
32.图4是图3的子像素的示例的等效电路图;
33.图5是图3的虚设像素的示例的等效电路图;
34.图6是图4的子像素的第六晶体管和发光元件的示例的示意性截面图;
35.图7是图5的虚设像素的第六晶体管和发光元件的示例的示意性截面图;
36.图8示出图3的第一负载匹配驱动电路的级的示例;
37.图9是示出根据实施例的初始化扫描信号、写扫描信号、偏置扫描信号、发射信号和负载匹配控制信号的波形图;
38.图10是示出根据实施例的初始化扫描信号、写扫描信号、偏置扫描信号、发射信号和负载匹配控制信号的波形图;
39.图11是示出图2的显示面板的第一显示区域、第二显示区域、第一非显示区域和第二非显示区域的示例的详细布局图;
40.图12是图11的子像素的示例的等效电路图;
41.图13是图11的虚设像素的示例的等效电路图;
42.图14是示出根据实施例的初始化扫描信号、写扫描信号、控制扫描信号、发射信号和负载匹配控制信号的波形图;
43.图15是示出根据实施例的初始化扫描信号、写扫描信号、控制扫描信号、发射信号和负载匹配控制信号的波形图;
44.图16是示出图2的显示面板的第一显示区域、第二显示区域、第一非显示区域和第二非显示区域的示例的详细布局图;
45.图17是示出根据实施例的初始化扫描信号、写扫描信号、偏置扫描信号、发射信号和负载匹配控制信号的波形图;
46.图18是示出图2的显示面板的第一显示区域、第二显示区域、第一非显示区域和第二非显示区域的示例的详细布局图;以及
47.图19是示出根据实施例的初始化扫描信号、写扫描信号、偏置扫描信号、发射信号和负载匹配控制信号的波形图。
具体实施方式
48.在下面的描述中,为了解释的目的,阐述许多细节从而提供对本公开的各种实施例或实施方式的彻底理解。如在本文中所使用的“实施例”和“实施方式”是作为采用在本文中公开的构思中的一个或多个的装置或方法的非限制性示例的可互换词语。然而明显的是,可以不利用这些特定细节或者利用一种或多种等同布置来实践各种实施例。在其它情形中,以框图形式示出其它结构和装置,从而避免不必要地模糊各种实施例。此外,各种实施例可以不同,但是不必是排它性的。例如,在不脱离本公开的情况下,实施例的特定形状、配置和特性可以在另一实施例中使用或实施。
49.如在本文中所使用的,术语“和/或”包括关联所列项目中的一个或多个的任何和所有组合。在整个公开中,表述“a、b或c中的至少一个”表示仅a,仅b,仅c,a和b两者,a和c两者,b和c两者,全部a、b和c,或者它们的变型。
50.术语“和”和“或”可以以结合或分离的意义使用,并且可以理解为等同于“和/或”。在说明书和权利要求书中,为了其含义和解释的目的,短语
“……
中的至少一个(种)”旨在包括“选自
……
的组中的至少一个(种)”的含义。例如,“a和b中的至少一个(种)”可以理解为意指“a、b或者a和b”。
51.除非另有说明,否则示出的实施例将被理解为提供在实践中可以实施本公开的方式的变化细节的特征。因此,除非另有说明,否则在不脱离本公开的情况下,各种实施例的特征、组件、模块、层、膜、面板、区和/或方面等(在下文中,单独地或者共同地称为“元件”)可以以其它方式组合、分离、互换和/或重新布置。
52.在附图中的交叉影线和/或阴影的使用通常被提供,以使相邻元件之间的边界清楚。如此,除非说明,否则交叉影线或者阴影的存在还是不存在都不传达或表明对元件的具体材料、材料性质、尺寸、比例、示出的元件之间的共性和/或任何其它特性、属性、性能等的任何偏好或要求。此外,在附图中,为了清楚和/或描述的目的,可能夸大元件的尺寸和相对尺寸。当可以不同地实施实施例时,可以与所描述的顺序不同地执行特定工艺顺序。例如,两个连续描述的工艺可以基本同时执行或者以与所描述的顺序相反的顺序执行。另外,同样的附图标记表示同样的元件。
53.当诸如层的元件被称为“在”另一元件“上”、“连接到”或“耦接到”另一元件时,元件可以直接在另一元件上、直接连接到或直接耦接到另一元件,或者可以存在中间元件。然而,当元件被称为“直接在”另一元件“上”、“直接连接到”或“直接耦接到”另一元件时,不存在中间元件。为此,术语“连接”可以指利用中间元件或不利用中间元件的物理连接、电连接和/或流体连接。此外,x轴、y轴和z轴不限于直角坐标系的三个轴,诸如x轴、y轴和z轴,并且可以以更广泛的意义解释。例如,x轴、y轴和z轴可以彼此垂直,或者可以代表可以彼此不垂直的不同方向。为了本公开的目的,“x、y和z中的至少一个(种)”和“选自由x、y和z构成的组中的至少一个(种)”可以被解释为仅x,仅y,仅z或者x、y和z中的两个(种)或更多个(种)的任何组合,诸如比如xyz、xyy、yz和zz。
54.尽管在本文中可以使用术语“第一”、“第二”等描述各种类型的元件,但是这些元件不应受这些术语限制。这些术语用于将一个元件与另一元件区分开。因而,在不脱离本公开的教导的情况下,下面讨论的第一元件可以被命名为第二元件。
55.为了描述的目的,在本文中可以使用诸如“在
……
下”、“在
……
之下”、“在
……
下方”、“下(部)”、“在
……
之上”、“上(部)”、“在
……
上方”、“较高的”和“侧”(例如,如在“侧壁”中)等的空间相对术语,并且由此描述如附图中示出的一个元件与另一元件(另外多个元件)的关系。除了附图中描绘的定向之外,空间相对术语还旨在涵盖设备在使用、操作和/或制造中的不同定向。例如,如果附图中的设备被翻转,则被描述为“在”其它元件“之下”或“下”的元件将随后被定向为“在”其它元件“之上”。因而,示例性术语“在
……
之下”可以涵盖“在
……
之上”和“在
……
之下”两种定向。此外,设备可以被另外定向(例如,旋转90度或者在其它定向处),并且如此,相应地解释在本文中使用的空间相对描述语。
56.在本文中使用的术语是为了描述实施例的目的,并且不是旨在是限制性的。如在本文中所使用的,除非上下文另外清楚地指出,否则单数形式的“一个”、“一种”和“所述(该)”也旨在包括复数形式。
57.此外,当在本说明书中使用时,术语“包括(comprises、comprising)”、“包含(includes、including)”和/或“具有(have、having)”说明所陈述的特征、整体、步骤、操作、元件、组件和/或它们的组的存在,但是不排除一个或多个其它特征、整体、步骤、操作、元件、组件和/或它们的组的存在或附加。还指出的是,如在本文中所使用的,术语“基本”、“大约”和其它类似术语用作近似术语并且不是程度术语,并且如此用于解释本领域普通技术人员将认识到的测量值、计算值和/或提供值的固有偏差。
58.另外,术语“重叠(overlap或overlapped)”意指第一物体可以在第二物体之上、之下或一侧,并且反之亦然。另外,术语“重叠”可以包括分层、堆叠、面对(face或facing)、在
……
上方延伸、覆盖或部分覆盖或者本领域普通技术人员将领会和理解的任何其它合适术语。术语“面对(face和facing)”意指第一元件可以直接或间接地与第二元件相对。在第三元件介于第一元件和第二元件之间的情况下,尽管第一元件和第二元件仍然彼此面对,但是第一元件和第二元件可以理解为彼此间接相对。当元件被描述为与另一元件“不重叠(not overlapping或to not overlap)”,这可以包括元件彼此间隔开、彼此偏移、彼此分开或者本领域普通技术人员将领会和理解的任何其它合适术语。
59.另外,当元件被称为“接触(in contact、contacted等)”另一元件时,元件可以与另一元件“电接触”或“物理接触”,或者与另一元件“间接接触”或“直接接触”。
60.考虑到讨论中的测量和与具体量的测量关联的误差(即,测量系统的局限性),如在本文中所使用的“大约”或“近似”包括所陈述的值,并且意指在由本领域普通技术人员所确定的具体值的可接受偏差范围之内。例如,“大约”可以意指在一个或多个标准偏差之内,或者在所陈述的值的
±
30%、
±
20%、
±
10%或
±
5%之内。
61.在本文中参照作为理想化的实施例和/或中间结构的示意图示的截面图示和/或分解图示描述各种实施例。如此,将预期到由于例如制造技术和/或公差引起的与示出的形状的偏离。因而,在本文中公开的实施例不应一定被解释为限制于区的具体示出形状,而是将包括由比如制造导致的形状的偏差。以这样的方式,附图中示出的区在实质上可以是示意性的,并且这些区的形状可以不反映装置的区的实际形状,并且如此,不一定旨在是限制性的。
62.作为本领域中的惯例,在附图中从功能块、单元和/或模块方面描述和示出一些实施例。本领域技术人员将领会,这些块、单元和/或模块由诸如逻辑电路、分立组件、微处理器、硬连线电路、存储器元件和布线连接等的电子(或光学)电路物理地实施,电子(或光学)电路可以使用基于半导体的制作技术或其它制造技术形成。在块、单元和/或模块由微处理器或其它类似硬件实施的情况下,可以使用软件(例如,微代码)对块、单元和/或模块编程和控制以执行在本文中讨论的各种功能,并且可以可选地由固件和/或软件驱动。还考虑的是,每个块、单元和/或模块可以由专用硬件实施,或者实施为执行一些功能的专用硬件和执行其它功能的处理器(例如,一个或多个编程的微处理器和关联的电路系统)的组合。而且,在不脱离本公开的范围的情况下,一些实施例的每个块、单元和/或模块可以在物理上被分成两个或更多个交互且分立的块、单元和/或模块。此外,在不脱离本公开的范围的情况下,一些实施例的块、单元和/或模块可以物理地组合成更复杂的块、单元和/或模块。
63.除非另外定义,否则在本文中使用的所有术语(包括技术术语和科学术语)具有与本公开为其一部分的领域中的普通技术人员所通常理解的相同的含义。除非在本文中明确地如此定义,否则诸如在通用字典中定义的术语的术语应被解释为具有与它们在相关领域的上下文中的含义一致的含义,并且不应以理想化的或者过于形式化的意义解释。
64.图1是根据实施例的显示装置10的平面图。
65.参照图1,根据实施例的显示装置10可以应用于便携式电子装置,诸如移动电话、智能电话、平板个人计算机(pc)、移动通信终端、电子笔记本、电子书、便携式多媒体播放器(pmp)、导航装置以及超级移动pc(umpc)。可替代地,根据实施例的显示装置10可以被应用作为电视机、笔记本计算机、监视器、广告牌或物联网(iot)装置的显示单元。可替代地,根据实施例的显示装置10可以应用于可穿戴装置,诸如智能手表、手表电话、眼镜型显示器和头戴式显示器(hmd)。可替代地,根据实施例的显示装置10可以应用于车辆的仪表板、车辆的中央仪表板、设置在车辆的仪表板上的中央信息显示器(cid)、代替车辆的后视镜的车内镜显示器(room mirror display)或者设置在前座的背部上作为车辆的后座的娱乐装置的显示器。
66.根据实施例的显示装置10可以包括显示面板100、显示驱动器200和显示电路板300。
67.显示面板100可以包括显示区域da和非显示区域nda。显示区域da是可以包括像素并且显示图像的区域。非显示区域nda是不包括像素并且不显示图像的区域。
68.显示区域da可以包括第一显示区域da1、第二显示区域da2和第三显示区域da3。第一显示区域da1、第二显示区域da2和第三显示区域da3中的至少两个可以具有不同的面积。例如,如图1中示出,第一显示区域da1可以具有比第二显示区域da2和第三显示区域da3大的面积。第一显示区域da1、第二显示区域da2和第三显示区域da3中的至少两个可以具有相同的面积。例如,如图1中示出,第二显示区域da2和第三显示区域da3可以具有相同的面积。然而,显示面板100的第一显示区域da1、第二显示区域da2和第三显示区域da3的面积不限于图1中示出的面积。例如,第一显示区域da1、第二显示区域da2和第三显示区域da3也可以具有不同的面积。
69.第一显示区域da1可以占据显示面板100的面积的大部分。第一显示区域da1可以具有基本四边形平面形状,该四边形平面形状具有在第一方向(x轴方向)上的短边和在第二方向(y轴方向)上的长边。在第一显示区域da1中,任何两条边相交的角可以是倒圆的或直角的。例如,第一显示区域da1的左上角和右上角可以是直角的,而第一显示区域da1的左下角和右下角是倒圆的。可替代地,第一显示区域da1的基本平面形状可以是除了基本四边形之外的另一多边形形状、基本圆形形状、基本椭圆形形状或不规则形状。
70.第二显示区域da2可以在第二方向(y轴方向)上从第一显示区域da1的部分突出。第二显示区域da2的下侧可以对应第一显示区域da1的上侧的部分。第二显示区域da2的左侧可以从第一显示区域da1的左侧延伸。第二显示区域da2可以具有不规则形状。
71.第二显示区域da2在第一方向(x轴方向)上的最大长度可以小于第一显示区域da1在第一方向(x轴方向)上的最大长度。第二显示区域da2在第二方向(y轴方向)上的最大长度可以小于第一显示区域da1在第二方向(y轴方向)上的最大长度。
72.第三显示区域da3可以在第二方向(y轴方向)上从第一显示区域da1的另一部分突出。第三显示区域da3的下侧可以对应第一显示区域da1的上侧的另一部分。第三显示区域da3的右侧可以从第一显示区域da1的右侧延伸。第三显示区域da3可以具有不规则形状。
73.第三显示区域da3在第一方向(x轴方向)上的最大长度可以小于第一显示区域da1在第一方向(x轴方向)上的最大长度。第三显示区域da3在第二方向(y轴方向)上的最大长度可以小于第一显示区域da1在第二方向(y轴方向)上的最大长度。
74.第二显示区域da2和第三显示区域da3可以在第一方向(x轴方向)上彼此间隔开。第二显示区域da2和第三显示区域da3可以相对于参考线rl彼此对称,参考线rl在显示面板100的中间在第二方向(y轴方向)上绘制。因此,可以在显示面板100的第二显示区域da2和第三显示区域da3之间形成凹口nta(或切割部)。凹口nta可以是通过切割或去除显示面板100的部分而形成的区域。
75.由于第二显示区域da2和第三显示区域da3相对于参考线rl彼此对称,因此第二显示区域da2在第一方向(x轴方向)上的最大长度可以基本等于第三显示区域da3在第一方向(x轴方向)上的最大长度。第二显示区域da2在第二方向(y轴方向)上的最大长度可以基本等于第三显示区域da3在第二方向(y轴方向)上的最大长度。
76.非显示区域nda是不包括像素并且不显示图像的区域。非显示区域nda可以包括第一非显示区域nda1和第二非显示区域nda2,第一非显示区域nda1与凹口nta相邻,第二非显示区域nda2为除了第一非显示区域nda1之外的其余区域。
77.第一非显示区域nda1可以设置在凹口nta的左侧、下侧和右侧上。第一非显示区域
nda1可以设置在第二显示区域da2的右侧、第一显示区域da1的上侧的部分和第三显示区域da3的左侧上。第一非显示区域nda1可以包括第一负载匹配驱动电路130和第二负载匹配驱动电路140(见图2)。
78.第二非显示区域nda2可以设置在第一显示区域da1和第二显示区域da2的左侧上。第二非显示区域nda2可以设置在第一显示区域da1和第三显示区域da3的右侧上。第二非显示区域nda2可以设置在第二显示区域da2的上侧和第三显示区域da3的上侧上。第二非显示区域nda2可以设置在第一显示区域da1的下侧上。
79.在凹口nta设置在显示面板100的边缘处的情况下,显示电路板300可以设置在显示面板100的另一边缘处。例如,在凹口nta设置在显示面板100的上边缘处的情况下,显示电路板300可以设置在显示面板100的下边缘处。
80.显示电路板300可以朝向显示面板100的下表面弯折。在这种情况下,显示电路板300可以通过粘合构件附接和固定到显示面板100的下表面。粘合构件可以是压敏粘合剂。可替代地,显示电路板300可以省略,并且显示面板100的边缘可以朝向显示面板100的下表面弯折。
81.显示电路板300可以通过使用各向异性导电膜附接到显示面板100的显示焊盘dp(见图2)上。因此,显示电路板300可以电连接到显示面板100的显示焊盘dp(见图2)。显示电路板300可以是柔性印刷电路板、印刷电路板或诸如膜上芯片的柔性膜。
82.显示驱动器200输出用于驱动显示面板100的信号和电压。显示驱动器200可以形成为集成电路并且附接到显示电路板300上。可替代地,显示驱动器200可以使用玻璃上芯片(cog)方法、塑料上芯片(cop)方法或超声结合方法直接附接到显示面板100上。
83.如图1中示出,由于显示装置10可以包括通过切割或去除显示面板100的部分而形成的凹口nta,因此感测光的各种传感器装置可以设置在凹口nta中,而不是设置在显示装置10的非显示区域nda中。因此,可以减小对应显示装置10的非显示区域nda的边框区域。各种传感器装置可以是感测光的传感器,诸如相机传感器、照度传感器、红外传感器和接近传感器。
84.图2是根据实施例的显示面板100的布局图。
85.参照图2,显示面板100可以包括显示区域da、非显示区域nda、第一扫描驱动电路111、第二扫描驱动电路112(第一扫描驱动电路111和第二扫描驱动电路112可以共同地称为扫描驱动电路)、第一发射驱动电路121、第二发射驱动电路122、第一负载匹配驱动电路130、第二负载匹配驱动电路140、显示焊盘dp、扇出线fl、数据线dl、第一扫描时序线scl1、第二扫描时序线scl2、第一发射时序线etl1、第二发射时序线etl2、第一负载时序线ltl1和第二负载时序线ltl2。
86.扫描驱动电路可以包括第一扫描驱动电路111和第二扫描驱动电路112。第一扫描驱动电路111和第二扫描驱动电路112可以设置在第二非显示区域nda2中。第一扫描驱动电路111可以设置在第一显示区域da1的左侧和第二显示区域da2的左侧上,并且第二扫描驱动电路112可以设置在第一显示区域da1的右侧和第三显示区域da3的右侧上。
87.第一扫描驱动电路111可以电连接到第一扫描时序线scl1,并且第二扫描驱动电路112可以电连接到第二扫描时序线scl2。第一扫描时序线scl1和第二扫描时序线scl2可以电连接到显示焊盘dp,并且显示焊盘dp可以电连接到显示电路板300。因此,第一扫描驱
动电路111和第二扫描驱动电路112可以电连接到显示电路板300的显示驱动器200。
88.第一扫描驱动电路111可以基于从显示驱动器200接收的第一扫描时序信号产生扫描信号。第一扫描驱动电路111可以将扫描信号输出到第一显示区域da1和第二显示区域da2的扫描线gil、gwl和gbl(见图3)。
89.第二扫描驱动电路112可以基于从显示驱动器200接收的第二扫描时序信号产生扫描信号。第二扫描驱动电路112可以将扫描信号输出到第一显示区域da1和第三显示区域da3的扫描线gil、gwl和gbl(见图3)。
90.发射驱动电路可以包括第一发射驱动电路121和第二发射驱动电路122。第一发射驱动电路121和第二发射驱动电路122可以设置在第二非显示区域nda2中。第一发射驱动电路121可以设置在第一扫描驱动电路111的左侧上,并且第二发射驱动电路122可以设置在第二扫描驱动电路112的右侧上。
91.第一发射驱动电路121可以电连接到第一发射时序线etl1,并且第二发射驱动电路122可以电连接到第二发射时序线etl2。第一发射时序线etl1和第二发射时序线etl2可以电连接到显示焊盘dp,并且显示焊盘dp可以电连接到显示电路板300。因此,第一发射驱动电路121和第二发射驱动电路122可以电连接到显示电路板300的显示驱动器200。
92.第一发射驱动电路121可以基于从显示驱动器200接收的第一发射时序信号产生发射信号。第一发射驱动电路121可以将发射信号输出到第一显示区域da1和第二显示区域da2的发射线el(见图3)。
93.第二发射驱动电路122可以基于从显示驱动器200接收的第二发射时序信号产生发射信号。第二发射驱动电路122可以将发射信号输出到第一显示区域da1和第三显示区域da3的发射线el(见图3)。
94.第一负载匹配驱动电路130可以设置在第一非显示区域nda1中。第一负载匹配驱动电路130可以设置在第二显示区域da2的右侧上。第一负载匹配驱动电路130可以电连接到第一负载时序线ltl1。第一负载时序线ltl1可以设置在第一发射驱动电路121的左侧和第二显示区域da2的上侧上。第一负载时序线ltl1可以电连接到显示焊盘dp,并且显示焊盘dp可以电连接到显示电路板300。因此,第一负载匹配驱动电路130可以电连接到显示电路板300的显示驱动器200。
95.第一负载匹配驱动电路130可以基于从显示驱动器200接收的第一负载时序信号产生负载匹配控制信号。第一负载匹配驱动电路130可以将负载匹配控制信号输出到第一非显示区域nda1的负载匹配控制线lcl(见图3)。
96.第二负载匹配驱动电路140可以设置在第一非显示区域nda1中。第二负载匹配驱动电路140可以设置在第三显示区域da3的左侧上。第二负载匹配驱动电路140可以电连接到第二负载时序线ltl2。第二负载时序线ltl2可以设置在第二发射驱动电路122的右侧和第三显示区域da3的上侧上。第二负载时序线stl2可以电连接到显示焊盘dp,并且显示焊盘dp可以电连接到显示电路板300。因此,第二负载匹配驱动电路140可以电连接到显示电路板300的显示驱动器200。
97.第二负载匹配驱动电路140可以基于从显示驱动器200接收的第二负载时序信号产生负载匹配控制信号。第二负载匹配驱动电路140可以将负载匹配控制信号输出到第二非显示区域nda2的负载匹配控制线lcl(见图3)。
98.由于第一扫描时序线scl1设置在显示焊盘dp和第一扫描驱动电路111之间,因此显示驱动器200的第一扫描时序信号、栅极导通电压和栅极截止电压可以通过第一扫描时序线scl1施加到第一扫描驱动电路111。例如,第一扫描时序信号可以包括第一扫描开始信号和第一扫描时钟信号。第一扫描时序线scl1可以包括第一扫描开始信号线、第一扫描时钟线、栅极导通电压线和栅极截止电压线,第一扫描开始信号传输到第一扫描开始信号线,第一扫描时钟信号传输到第一扫描时钟线,栅极导通电压施加到栅极导通电压线,栅极截止电压施加到栅极截止电压线。
99.由于第二扫描时序线scl2设置在显示焊盘dp和第二扫描驱动电路112之间,因此显示驱动器200的第二扫描时序信号、栅极导通电压和栅极截止电压可以通过第二扫描时序线scl2施加到第二扫描驱动电路112。例如,第二扫描时序信号可以包括第二扫描开始信号和第二扫描时钟信号。第二扫描时序线scl2可以包括第二扫描开始信号线、第二扫描时钟线、栅极导通电压线和栅极截止电压线,第二扫描开始信号传输到第二扫描开始信号线,第二扫描时钟信号传输到第二扫描时钟线。
100.由于第一发射时序线etl1设置在显示焊盘dp和第一发射驱动电路121之间,因此显示驱动器200的第一发射时序信号、栅极导通电压和栅极截止电压可以通过第一发射时序线etl1施加到第一发射驱动电路121。例如,第一发射时序信号可以包括第一发射开始信号和第一发射时钟信号。第一发射时序线etl1可以包括第一发射开始信号线、第一发射时钟线、栅极导通电压线和栅极截止电压线,第一发射开始信号传输到第一发射开始信号线,第一发射时钟信号发射到第一发射时钟线。
101.由于第二发射时序线etl2设置在显示焊盘dp和第二发射驱动电路122之间,因此显示驱动器200的第二发射时序信号、栅极导通电压和栅极截止电压可以通过第二发射时序线etl2施加到第二发射驱动电路122。例如,第二发射时序信号可以包括第二发射开始信号和第二发射时钟信号。第二发射时序线etl2可以包括第二发射开始信号线、第二发射时钟线、栅极导通电压线和栅极截止电压线,第二发射开始信号传输到第二发射开始信号线,第二发射时钟信号传输到的第二发射时钟线。
102.由于第一负载时序线ltl1设置在显示焊盘dp和第一负载匹配驱动电路130之间,因此显示驱动器200的第一负载时序信号、栅极导通电压和栅极截止电压可以通过第一负载时序线ltl1施加到第一发射驱动电路121。例如,第一负载时序信号可以包括第一负载匹配开始信号和第一负载匹配时钟信号。第一负载时序线ltl1可以包括第一负载匹配开始信号线、第一负载匹配时钟线、栅极导通电压线和栅极截止电压线,第一负载匹配开始信号传输到第一负载匹配开始信号线,第一负载匹配时钟信号传输到第一负载匹配时钟线。
103.由于第二负载时序线ltl2设置在显示焊盘dp和第二负载匹配驱动电路140之间,因此显示驱动器200的第二负载时序信号、栅极导通电压和栅极截止电压可以通过第二负载时序线ltl2施加到第二发射驱动电路122。例如,第二负载时序信号可以包括第二负载匹配开始信号和第二负载匹配时钟信号。第二负载时序线ltl2可以包括第二负载匹配开始信号线、第二负载匹配时钟线、栅极导通电压线和栅极截止电压线,第二负载匹配开始信号传输到第二负载匹配开始信号线,第二负载匹配时钟信号传输到第二负载匹配时钟线。
104.稍后将参照图8详细描述传输到第一负载匹配驱动电路130和第一负载时序线ltl1的第一负载时序信号。
105.数据线dl(见图2)可以设置在显示区域da中。数据线dl(见图2)可以在第二方向(y轴方向)上延伸,并且可以在第一方向(x轴方向)上布置或设置。数据线dl(见图2)可以与扫描线gil、gwl和gbl(见图3)相交。
106.扇出线fl可以设置在显示焊盘dp和数据线dl之间。扇出线fl可以电连接显示焊盘dp和数据线dl。由于显示焊盘dp可以电连接到显示电路板300,因此数据线dl可以电连接到显示电路板300的显示驱动器200。因此,显示驱动器200的数据电压vdata(见图4)可以施加到数据线dl。
107.包括显示焊盘dp的显示焊盘区域dpa可以设置在显示面板100的下边缘处。显示焊盘区域dpa可以设置在显示面板100一侧上,该一侧与显示面板100的可以形成凹口nta的一侧相对。例如,在显示焊盘区域dpa可以设置在显示面板100的下侧上的情况下,凹口nta可以形成在显示面板100的上侧上。
108.图3是示出图2的显示面板100的第一显示区域da1、第二显示区域da2、第一非显示区域nda1和第二非显示区域nda2的示例的详细布局图。
109.参照图3,第一显示区域da1和第二显示区域da2中的每一个可以包括扫描线sl、发射线el、数据线dl(见图2)和子像素px。
110.扫描线sl和发射线el可以在第一方向(x轴方向)上延伸。扫描线sl可以电连接到第一扫描驱动电路111。发射线el可以电连接到第一发射驱动电路121。
111.扫描线sl可以包括初始化扫描线gil、写扫描线gwl和偏置扫描线gbl。初始化扫描信号可以顺序地传输到初始化扫描线gil。写扫描信号可以顺序地传输到写扫描线gwl。偏置扫描信号可以顺序地传输到偏置扫描线gbl。发射信号可以顺序地传输到发射线el。
112.数据线dl可以在第二方向(y轴方向)上延伸。数据线dl可以电连接到显示电路板300的显示驱动器200。数据电压vdata(见图4)可以施加到数据线dl。
113.子像素px中的每一个可以发射用于显示图像的光。子像素px可以以矩阵形式布置或设置。子像素px可以在第一方向(x轴方向)和第二方向(y轴方向)上并排布置或设置。子像素px中的每一个可以电连接到初始化扫描线gil、写扫描线gwl、偏置扫描线gbl和数据线dl(见图2)。稍后将参照图4和图12详细描述子像素px。
114.非显示区域nda的第一非显示区域nda1可以包括第一负载匹配驱动电路130、负载匹配晶体管lmt、负载匹配控制线lcl、公共扫描线csl和虚设像素dpx。
115.第一负载匹配驱动电路130可以设置在第二显示区域da2的右侧上。第一负载匹配驱动电路130可以设置在凹口nta的左侧上。第一负载匹配驱动电路130可以电连接到第一负载时序线ltl1。基于通过第一负载时序线ltl1接收的第一负载时序信号,第一负载匹配驱动电路130可以产生负载匹配控制信号。第一负载匹配驱动电路130可以将负载匹配控制信号输出到负载匹配控制线lcl。
116.负载匹配晶体管lmt可以设置在第二显示区域da2和第一负载匹配驱动电路130之间。如图3中示出,负载匹配晶体管lmt可以设置在公共扫描线csl和一些或预定数量的扫描线sl之间。例如,负载匹配晶体管lmt可以设置在扫描线sl之中的写扫描线sl和公共扫描线csl之间。可替代地,负载匹配晶体管lmt可以设置在写扫描线sl之中的初始化扫描线gil和公共扫描线csl之间。可替代地,负载匹配晶体管lmt可以设置在扫描线sl之中的偏置扫描线gbl和公共扫描线csl之间。为了便于描述,下文将主要描述如图3中示出的负载匹配晶体
管lmt可以设置在写扫描线gwl和公共扫描线csl之间的情况。
117.负载匹配晶体管lmt可以由负载匹配控制信号导通/截止。例如,负载匹配晶体管lmt中的每一个可以由第一电平电压v1(见图9)的负载匹配控制信号导通,并且可以由第二电平电压v2(见图9)的负载匹配控制信号截止。当电连接到写扫描线gwl的负载匹配晶体管lmt导通时,写扫描线gwl和公共扫描线csl可以电连接。当电连接到写扫描线gwl的负载匹配晶体管lmt截止时,写扫描线gwl和公共扫描线csl可以电断开连接。负载匹配晶体管lmt中的每一个可以具有电连接到负载匹配控制线lcl的栅极电极、电连接到写扫描线gwl的第一电极以及电连接到公共扫描线csl的第二电极。
118.负载匹配晶体管lmt可以形成为薄膜晶体管。尽管负载匹配晶体管lmt已经主要被描述为p型金属氧化物半导体场效应晶体管(mosfet),但是本公开不限于此。例如,负载匹配晶体管lmt也可以形成为n型mosfet。由于负载匹配晶体管lmt用作开关元件,因此负载匹配晶体管lmt可以被定义为负载匹配开关元件。
119.由于负载匹配控制信号顺序地传输到负载匹配控制线lcl,因此负载匹配晶体管lmt可以顺序地导通。因此,写扫描线gwl可以顺序地电连接到公共扫描线csl。例如,在第k条写扫描线gwl(例如,图4中的gwlk)可以电连接到公共扫描线csl之后,第k 1条写扫描线gwl可以电连接到公共扫描线csl。然后,在第k 2条写扫描线gwl可以电连接到公共扫描线csl之后,第k 3条写扫描线gwl可以电连接到公共扫描线csl。
120.公共扫描线csl可以电连接到虚设像素dpx和负载匹配晶体管lmt。公共扫描线csl可以设置在虚设像素dpx和负载匹配晶体管lmt之间。
121.由于虚设像素dpx不显示图像,因此虚设像素dpx中的每一个可以不发光。虚设像素dpx可以设置在第一显示区域da1的上侧上。虚设像素dpx可以设置在凹口nta的下侧上。虚设像素dpx可以在第一方向(x轴方向)上布置或设置。虚设像素dpx可以电连接到公共扫描线csl。稍后将参照图5和图13详细描述虚设像素dpx。
122.可替代地,虚设像素dpx可以电连接到公共扫描线csl。例如,第一非显示区域nda1不仅可以包括设置在写扫描线gwl和公共扫描线csl之间的负载匹配晶体管lmt,而且可以包括设置在初始化扫描线gil和另一公共扫描线csl之间的其它负载匹配晶体管或者设置在偏置扫描线gbl和另一公共扫描线csl之间的其它负载匹配晶体管。在这种情况下,虚设像素dpx可以电连接到另一条公共扫描线(另外多条公共扫描线)csl。
123.非显示区域nda的第二非显示区域nda2可以包括第一扫描驱动电路111和第一发射驱动电路121。
124.第一扫描驱动电路111可以电连接到初始化扫描线gil、写扫描线gwl和偏置扫描线gbl。第一扫描驱动电路111可以电连接到第一扫描时序线scl1(见图2)。基于通过第一扫描时序线scl1(见图2)接收的第一扫描时序信号,第一扫描驱动电路111可以产生初始化扫描信号、写扫描信号和偏置扫描信号。第一扫描驱动电路111可以将初始化扫描信号顺序地输出到初始化扫描线gil。第一扫描驱动电路111可以将写扫描信号顺序地输出到写扫描线gwl。第一扫描驱动电路111可以将偏置扫描信号顺序地输出到偏置扫描线gbl。
125.第一发射驱动电路121可以电连接到发射线el。第一发射驱动电路121可以电连接到第一发射时序线etl1(见图2)。基于通过第一发射时序线etl1(见图2)接收的第一发射时序信号,第一发射驱动电路121可以产生发射信号。第一发射驱动电路121可以将发射信号
顺序地输出到发射线el。
126.由于第二显示区域da2和第三显示区域da3的子像素px的数量可以小于第一显示区域da1的子像素px的数量,因此施加到第二显示区域da2和第三显示区域da3的写扫描线gwl的负载可以不同于施加到第一显示区域da1的写扫描线gwl的负载。因此,第二显示区域da2和第三显示区域da3的写扫描线gwl的写扫描信号的脉冲宽度可以不同于第一显示区域da1的写扫描线gwl的写扫描信号的脉冲宽度。例如,施加到写扫描线gwl的负载越大,由于电阻

电容(rc)延迟的原因,写扫描线gwl的写扫描信号的脉冲宽度越小。相应地,第二显示区域da2和第三显示区域da3的子像素px和第一显示区域da1的子像素px之间可能存在亮度差异。
127.如图3中示出,由于第一负载匹配驱动电路130顺序地输出负载匹配控制信号,因此电连接到第二显示区域da2的写扫描线gwl的负载匹配晶体管lmt可以顺序地导通。因此,第二显示区域da2的写扫描线gwl可以顺序地电连接到虚设像素dpx,该虚设像素dpx电连接到公共扫描线csl。在这种情况下,施加到写扫描线gwl的负载不仅可以包括施加到第二显示区域da2的子像素px的负载,而且可以包括施加到第一非显示区域nda1的虚设像素dpx的负载。例如,可以通过第一非显示区域nda1的虚设像素dpx补偿施加到第二显示区域da2的写扫描线gwl的负载。因此,可以使施加到第二显示区域da2中的写扫描线gwl的负载和施加到第一显示区域da1中的写扫描线gwl的负载之间的差异最小化。相应地,这可以减小第二显示区域da2和第三显示区域da3的写扫描线gwl的写扫描信号的脉冲宽度和第一显示区域da1的写扫描线gwl的写扫描信号的脉冲宽度之间的差异,由此防止子像素px之间的亮度差异。
128.同时,为了减小第二显示区域da2的写扫描线gwl之间的负载差异,第二显示区域da2的写扫描线gwl可以一对一地电连接到补偿电容器。
129.如图3中示出,通过使用第一负载匹配驱动电路130和负载匹配晶体管lmt,可以通过公共扫描线csl将在第一方向(x轴方向)上布置或设置的虚设像素dpx顺序地电连接到第二显示区域da2的写扫描线gwl。在这种情况下,由于第二显示区域da2的写扫描线gwl共用用于补偿负载的虚设像素dpx,因此与当使用补偿电容器减小第二显示区域da2的写扫描线gwl之间的负载差异时相比,第一非显示区域nda1的面积可以减小。
130.除了图3中示出的显示面板100的第二显示区域da2的左侧和右侧是可以反转之外,显示面板100的第三显示区域da3可以与上文参照图3描述的第二显示区域da2基本相同。
131.图4是图3的子像素px的示例的等效电路图。
132.参照图4,子像素px可以电连接到第k条(其中k是正整数)初始化扫描线gilk、第k条写扫描线gwlk和第k条偏置扫描线gblk。子像素px可以电连接到被供应第一驱动电压的第一驱动电压线vddl、被供应初始化电压vini的初始化电压线vil以及被供应第二驱动电压的第二驱动电压线vssl。
133.子像素px可以包括驱动晶体管dt、发光元件lel、开关元件和电容器c1。开关元件包括第一晶体管st1至第六晶体管st6。
134.驱动晶体管dt可以包括栅极电极、第一电极和第二电极。驱动晶体管dt根据施加到栅极电极的数据电压vdata控制在第一电极和第二电极之间流动的源极

漏极电流ids
(在下文中称为“驱动电流”)。如等式1中示出,流过驱动晶体管dt的沟道的驱动电流ids与驱动晶体管dt的栅极电极和第一电极之间的电压vgs和阈值电压之间的差异的平方成比例。
135.ids=k
′×
(vgs

vth)2...(1)。
136.在等式1中,k'是由驱动晶体管的结构和物理特性确定的比例系数,vgs是驱动晶体管的栅极

源极电压,并且vth是驱动晶体管的阈值电压。
137.发光元件lel根据驱动电流ids发光。从发光元件lel发射的光的量可以与驱动电流ids成比例。
138.发光元件lel可以是有机发光二极管,该有机发光二极管包括阳极and、阴极cat以及设置在阳极and和阴极cat之间的有机发光层。可替代地,发光元件lel可以是无机发光元件,该无机发光元件包括阳极and、阴极cat以及设置在阳极and和阴极cat之间的无机半导体。可替代地,发光元件lel可以是量子点发光元件,该量子点发光元件包括阳极and、阴极cat以及设置在阳极and和阴极cat之间的量子点发光层。可替代地,发光元件lel可以是微发光二极管(micro

led)。
139.发光元件lel的阳极and可以电连接到第四晶体管st4的第一电极和第六晶体管st6的第二电极,并且阴极cat可以电连接到第二驱动电压线vssl。寄生电容可以形成在发光元件lel的阳极and和阴极cat之间。
140.第一晶体管st1可以形成为包括第1

1晶体管st1

1和第1

2晶体管st1

2的双晶体管。第1

1晶体管st1

1和第1

2晶体管st1

2由第k条初始化扫描线gilk的初始化扫描信号导通,以电连接驱动晶体管dt的栅极电极和初始化电压线vil。驱动晶体管dt的栅极电极可以被放电到初始化电压线vil的初始化电压vini。第1

1晶体管st1

1可以具有电连接到第k条初始化扫描线gilk的栅极电极、电连接到驱动晶体管dt的栅极电极的第一电极以及电连接到第1

2晶体管st1

2的第一电极的第二电极。第1

2晶体管st1

2可以具有电连接到第k条初始化扫描线gilk的栅极电极、电连接到第1

1晶体管st1

1的第二电极的第一电极以及电连接到初始化电压线vil的第二电极。
141.第二晶体管st2由第k条写扫描线gwlk的写扫描信号导通,以电连接驱动晶体管dt的第一电极和第j条数据线dj。第二晶体管st2可以具有电连接到第k条写扫描线gwlk的栅极电极、电连接到驱动晶体管dt的第一电极的第一电极以及电连接到数据线dj的第二电极。
142.第三晶体管st3可以形成为包括第3

1晶体管st3

1和第3

2晶体管st3

2的双晶体管。第3

1晶体管st3

1和第3

2晶体管st3

2由第k条写扫描线gwlk的写扫描信号导通,以电连接驱动晶体管dt的栅极电极和第二电极。例如,由于当第3

1晶体管st3

1和第3

2晶体管st3

2导通时,驱动晶体管dt的栅极电极和第二电极可以电连接,因此驱动晶体管dt充当二极管。第3

1晶体管st3

1可以具有电连接到第k条写扫描线gwlk的栅极电极、电连接到第3

2晶体管st3

2的第二电极的第一电极以及电连接到驱动晶体管dt的栅极电极的第二电极。第3

2晶体管st3

2可以具有电连接到第k条写扫描线gwlk的栅极电极、电连接到驱动晶体管dt的第二电极的第一电极以及电连接到第3

1晶体管st3

1的第一电极的第二电极。
143.第四晶体管st4由第k条偏置扫描线gblk的偏置扫描信号导通,以电连接发光元件lel的阳极and和初始化电压线vil。发光元件lel的阳极and可以被放电到初始化电压vini。
第四晶体管st4可以具有电连接到第k条偏置扫描线gblk的栅极电极、电连接到发光元件lel的阳极and的第一电极以及电连接到初始化电压线vil的第二电极。
144.第五晶体管st5由第k条发射线elk的发射控制信号导通,以电连接驱动晶体管dt的第一电极和第一驱动电压线vddl。第五晶体管st5具有电连接到第k条发射线elk的栅极电极、电连接到第一驱动电压线vddl的第一电极以及电连接到驱动晶体管dt的第一电极的第二电极。
145.第六晶体管st6可以电连接在驱动晶体管dt的第二电极和发光元件lel的阳极and之间。第六晶体管st6由第k条发射线elk的发射控制信号导通,以电连接驱动晶体管dt的第二电极和发光元件lel的阳极and。第六晶体管st6具有电连接到第k条发射线elk的栅极电极、电连接到驱动晶体管dt的第二电极的第一电极以及电连接到发光元件lel的阳极and的第二电极。当第五晶体管st5和第六晶体管st6都导通时,驱动电流ids可以被供应到发光元件lel。
146.电容器c1可以形成或设置在驱动晶体管dt的第二电极和第一驱动电压线vddl之间。电容器c1的电极可以电连接到驱动晶体管dt的第二电极,并且电容器c1的另一电极可以电连接到第一驱动电压线vddl。
147.在第一晶体管st1至第六晶体管st6和驱动晶体管dt中的每一个的第一电极是源极电极的情况下,第二电极可以是漏极电极。可替代地,在第一晶体管st1至第六晶体管st6和驱动晶体管dt中的每一个的第一电极是漏极电极的情况下,第二电极可以是源极电极。
148.第一晶体管st1至第六晶体管st6和驱动晶体管dt中的每一个的有源层可以由多晶硅、非晶硅和氧化物半导体中的任何一种制成。尽管在图4中将第一晶体管st1至第六晶体管st6和驱动晶体管dt形成为p型mosfet,但是本公开不限于此。例如,第一晶体管st1至第六晶体管st6和驱动晶体管dt也可以形成为n型mosfet。
149.可以考虑驱动晶体管dt的特性和发光元件lel的特性设置第一驱动电压线vddl的第一驱动电压、第二驱动电压线vssl的第二驱动电压以及初始化电压线vil的初始化电压vini。例如,初始化电压vini和供应到驱动晶体管dt的第一电极的数据电压vdata之间的差异可以设置为小于驱动晶体管dt的阈值电压。
150.图5是图3的虚设像素dpx的示例的等效电路图。
151.图5的实施例与图4的实施例的不同之处可以在于,第六晶体管st6的第二电极和发光元件lel的阳极and可以物理或电断开连接。
152.参照图5,由于驱动电流ids不流过虚设像素dpx的发光元件lel,因此发光元件lel不发光。例如,虚设像素dpx的驱动晶体管dt和第一晶体管st1至第六晶体管st6可以以与子像素px的驱动晶体管dt和第一晶体管st1至第六晶体管st6相同的方式操作。然而,由于第六晶体管st6的第二电极和发光元件lel的阳极and物理或电断开连接,因此驱动电流ids不流过发光元件lel。
153.如图5中示出,虚设像素dpx具有与子像素px的负载相似的负载,而不发光以显示图像。因此,虚设像素dpx可以用作这样的像素,该像素用于补偿施加到第二显示区域da2的写扫描线gwl的负载。
154.图6是图4的子像素px的第六晶体管st6和发光元件lel的示例的示意性截面图。在图6中,为了便于描述,仅示出子像素px的驱动晶体管dt和第一晶体管st1至第六晶体管st6
之中的第六晶体管st6。
155.参照图6,第一缓冲层bf1可以设置在基底sub上,并且薄膜晶体管层tftl、发光元件层eml、封装层tfel和触摸电极层senl可以顺序地设置在第一缓冲层bf1上。
156.基底sub可以由诸如玻璃、石英或聚合物树脂的绝缘材料制成。例如,基底sub可以包括聚酰亚胺。基底sub可以是可以弯折、折叠和卷曲的柔性基底。
157.第一缓冲层bf1是这样的层,该层用于保护薄膜晶体管层tftl的薄膜晶体管和发光元件层eml的发光层172免受通过基底sub引入的湿气的影响,基底sub易受湿气渗透。第一缓冲层bf1可以由交替地堆叠的无机层组成。例如,第一缓冲层bf1可以是多层,选自氮化硅层、氮氧化硅层、氧化硅层、氧化钛层和氧化铝层中的一个或多个无机层在该多层中交替地堆叠。
158.遮光层bml可以设置在基底sub上。遮光层bml可以与薄膜晶体管的有源层重叠,以防止由于入射在薄膜晶体管的有源层上的光而产生泄漏电流。例如,遮光层bml可以在第三方向(z轴方向)上与第六晶体管st6的有源层act6重叠,第三方向(z轴方向)为显示面板100的厚度方向。遮光层bml可以被第一缓冲层bf1覆盖或重叠。遮光层bml可以是单层或多层,该单层或多层由钼(mo)、铝(al)、铬(cr)、金(au)、钛(ti)、镍(ni)、钕(nd)、铜(cu)以及它们的合金中的任何一种或多种制成。
159.薄膜晶体管层tftl可以包括晶体管、栅极绝缘层131、第一层间绝缘膜141、第二层间绝缘膜142、第一平坦化层160和第二平坦化层180。晶体管中的每一个可以包括有源层、栅极电极、第一电极和第二电极。例如,第六晶体管st6可以包括有源层act6、栅极电极g6、第一电极s6和第二电极d6。
160.有源层act6、第一电极s6和第二电极d6可以形成或设置在第一缓冲层bf1上。有源层act6可以包括多晶硅、单晶硅、低温多晶硅、非晶硅或氧化物半导体。在有源层act6由多晶硅制成的情况下,离子掺杂的有源层act6可以具有导电性。因此,可以通过用离子掺杂有源层act6形成第一电极s6和第二电极d6。
161.栅极绝缘层131可以形成或设置在有源层act6、第一电极s6和第二电极d6上。栅极绝缘层131可以是无机层,例如氮化硅层、氮氧化硅层、氧化硅层、氧化钛层或氧化铝层。
162.栅极电极g6可以形成或设置在栅极绝缘层131上。栅极电极g6可以是单层或多层,该单层或多层由钼(mo)、铝(al)、铬(cr)、金(au)、钛(ti)、镍(ni)、钕(nd)、铜(cu)以及它们的合金中的任何一种或多种制成。
163.第一层间绝缘膜141可以形成或设置在栅极电极g6上。第一层间绝缘膜141可以是无机层,例如氮化硅层、氮氧化硅层、氧化硅层、氧化钛层或氧化铝层。第一层间绝缘膜141可以包括无机层。
164.电容器电极可以设置在第一层间绝缘膜141上。电容器电极可以在第三方向(z轴方向)上与驱动晶体管dt的栅极电极重叠。
165.第二层间绝缘膜142可以形成或设置在第一层间绝缘膜141上。第二层间绝缘膜142可以是无机层,例如氮化硅层、氮氧化硅层、氧化硅层、氧化钛层或氧化铝层。第二层间绝缘膜142可以包括无机层。
166.第一阳极连接电极ande1可以被包括在第二层间绝缘膜142上。第一阳极连接电极ande1可以通过第一接触孔cnt1电连接到第六晶体管st6的第二电极d6,第一接触孔cnt1穿
透栅极绝缘层131、第一层间绝缘膜141和第二层间绝缘膜142。第一阳极连接电极ande1可以是单层或多层,该单层或多层由钼(mo)、铝(al)、铬(cr)、金(au)、钛(ti)、镍(ni)、钕(nd)、铜(cu)以及它们的合金中的任何一种或多种制成。
167.第一平坦化层160可以形成或设置在第一阳极连接电极ande1上,以使由于有源层act6、第一电极s6、第二电极d6、栅极电极g6和第一阳极连接电极ande1引起的台阶平坦。第一平坦化层160可以是有机层,诸如丙烯酸树脂、环氧树脂、酚醛树脂、聚酰胺树脂或聚酰亚胺树脂。
168.保护层可以形成或设置在第一阳极连接电极ande1和第一平坦化层160之间。保护层可以是无机层,例如氮化硅层、氮氧化硅层、氧化硅层、氧化钛层或氧化铝层。
169.第二阳极连接电极ande2可以形成或设置在第一平坦化层160上。第二阳极连接电极ande2可以通过第二接触孔cnt2电连接到第一阳极连接电极ande1,第二接触孔cnt2穿透第一平坦化层160。第二阳极连接电极ande2可以是单层或多层,该单层或多层由钼(mo)、铝(al)、铬(cr)、金(au)、钛(ti)、镍(ni)、钕(nd)、铜(cu)以及它们的合金中的任何一种或多种制成。
170.第二平坦化层180可以形成或设置在第二阳极连接电极ande2上。第二平坦化层180可以是有机层,诸如丙烯酸树脂、环氧树脂、酚醛树脂、聚酰胺树脂或聚酰亚胺树脂。
171.在图6中,第六晶体管st6可以形成为顶栅型,在顶栅型中栅极电极g6可以位于或设置在有源层act6之上。然而应指出的是,本公开不限于此。例如,薄膜晶体管层tftl的每个晶体管也可以形成为除了顶栅型之外的底栅型或双栅型。在底栅型中,栅极电极g6可以位于或设置在有源层act6下方或之下。在双栅型中,栅极电极g6可以位于或设置在有源层act6上方和下方两者。
172.发光元件层eml可以形成或设置在薄膜晶体管层tftl上。发光元件层eml可以包括发光元件170(对应于图4中的发光元件lel)和堤坝190。
173.发光元件170和堤坝190形成或设置在第二平坦化层180上。发光元件170中的每一个可以包括第一发光电极171、发光层172和第二发光电极173。第一发光电极171可以是阳极,并且第二发光电极173可以是阴极。
174.第一发光电极171可以形成或设置在第二平坦化层180上。第一发光电极171可以通过第三接触孔cnt3电连接到第二阳极连接电极ande2,第三接触孔cnt3穿透第二平坦化层180。
175.在顶部发射结构中,在从发光层172朝向第二发光电极173的方向上发光,第一发光电极171可以由具有高反射率的金属材料制成,该金属材料诸如为铝和钛的堆叠结构(ti/al/ti)、铝和氧化铟锡的堆叠结构(ito/al/ito)、apc合金或者apc合金和氧化铟锡的堆叠结构(ito/apc/ito)。apc合金是银(ag)、钯(pd)和铜(cu)的合金。
176.堤坝190可以形成或设置在第二平坦化层180上以限定第一发光电极171,从而限定发射区域。堤坝190可以形成或设置为覆盖或重叠第一发光电极171的边缘。堤坝190可以是有机层,诸如丙烯酸树脂、环氧树脂、酚醛树脂、聚酰胺树脂或聚酰亚胺树脂。
177.发射区域可以是这样的区域,在该区域中第一发光电极171、发光层172和第二发光电极173可以顺序地堆叠,使得来自第一发光电极171的空穴和来自第二发光电极173的电子在发光层172中结合在一起以发光。
178.发光层172可以形成或设置在第一发光电极171和堤坝190上。发光层172可以包括有机材料以发射预定颜色的光。例如,发光层172可以包括空穴传输层、有机材料层和电子传输层。
179.第二发光电极173形成或设置在发光层172上。第二发光电极173可以形成或设置为覆盖或重叠发光层172。第二发光电极173可以是所有子像素px共有的公共层。覆盖层可以形成或设置在第二发光电极173上。
180.在顶部发射结构中,第二发光电极173可以由能够透射光的透明导电材料(tco)或半透射导电材料制成,透明导电材料(tco)诸如为氧化铟锡(ito)或氧化铟锌(izo),半透射导电材料诸如为镁(mg)、银(ag)或者mg和ag的合金。在第二发光电极173由半透射导电材料制成的情况下,可以通过微腔提高光输出效率。
181.封装层tfel可以形成或设置在发光元件层eml上。封装层tfel可以包括至少一个无机层,以防止氧气或湿气渗透到发光元件层eml内。封装层tfel可以包括至少一个有机层,以保护发光元件层eml免受诸如灰尘的异物影响。例如,封装层tfel可以包括第一无机层tfe1、有机层tfe2和第二无机层tfe3。
182.第一无机层tfe1可以设置在第二发光电极173上,有机层tfe2可以设置在第一无机层tfe1上,并且第二无机层tfe3可以设置在有机层tfe2上。第一无机层tfe1和第二无机层tfe3中的每一个可以是多层,选自氮化硅层、氮氧化硅层、氧化硅层、氧化钛层和氧化铝层中的一个或多个无机层在该多层中交替地堆叠。有机层tfe2可以是单体。
183.触摸电极层senl设置在封装层tfel上。触摸电极层senl可以包括第二缓冲层bf2、触摸电极se和第一触摸绝缘层tins1。
184.第二缓冲层bf2可以设置在封装层tfel上。第二缓冲层bf2可以包括至少一个无机层。例如,第二缓冲层bf2可以是多层,选自氮化硅层、氮氧化硅层、氧化硅层、氧化钛层和氧化铝层中的一个或多个无机层在该多层中交替地堆叠。第二缓冲层bf2可以省略。
185.第一触摸绝缘层tins1可以设置在第二缓冲层bf2上。第一触摸绝缘层tins1可以是无机层,例如氮化硅层、氮氧化硅层、氧化硅层、氧化钛层或氧化铝层。可替代地,第一触摸绝缘层tins1可以是有机层,例如丙烯酸树脂、环氧树脂、酚醛树脂、聚酰胺树脂或聚酰亚胺树脂。
186.触摸电极se可以设置在第一触摸绝缘层tins1上。触摸电极se与发射区域不重叠。例如,触摸电极se不设置在发射区域中。触摸电极se中的每一个可以是由钼(mo)、钛(ti)、铜(cu)或铝(al)制成的单层,或者可以具有铝和钛的堆叠结构(ti/al/ti)、铝和氧化铟锡的堆叠结构(ito/al/ito)、apc合金或者apc合金和氧化铟锡的堆叠结构(ito/apc/ito)。
187.图7是图5的虚设像素dpx的第六晶体管st6和发光元件lel的示例的示意性截面图。
188.图7的实施例与图6的实施例的不同之处可以在于,虚设像素dpx的发光元件170的第一发光电极171可以不电连接到第二阳极连接电极ande2。
189.参照图7,虚设像素dpx中可以不形成穿透第二平坦化层180的第三接触孔cnt3。因此,虚设像素dpx的发光元件170的第一发光电极171可以不电连接到第二阳极连接电极ande2。因而,由于发光元件170的第一发光电极171可以不电连接到第六晶体管st6的第二电极d6,因此电压可以不施加到发光元件170的第一发光电极171。例如,发光元件170的第
一发光电极171可以是浮置的。
190.如图7中示出,由于发光元件170的第一发光电极171可以不电连接到第六晶体管st6的第二电极d6,因此虚设像素dpx可以不发光以显示图像。
191.图8示出图3的第一负载匹配驱动电路130的级的示例。
192.为了便于描述,在图8中示出第一负载匹配驱动电路130的第k级stak和第k 1级stak 1。
193.参照图8,第一负载匹配驱动电路130可以包括彼此从属地电连接的级stak和stak 1。第一负载匹配驱动电路130的级stak和stak 1的数量可以等于负载匹配晶体管lmt的数量。
194.级stak和stak 1可以顺序地输出负载匹配控制信号。例如,第k级stak可以电连接到第k条负载匹配控制线lclk以输出第k个负载匹配控制信号。第k 1级stak 1可以电连接到第k 1条负载匹配控制线lclk 1,以输出第k 1个负载匹配控制信号。
195.如图8中示出,级stak和stak 1中的每一个可以包括上拉节点nq、下拉节点nqb、上拉晶体管tu、下拉晶体管td和节点控制器nc,在上拉节点nq具有栅极导通电压时上拉晶体管tu可以导通,在下拉节点nqb具有栅极导通电压时下拉晶体管td可以导通,节点控制器nc用于控制上拉节点nq和下拉节点nqb的充电和放电。
196.节点控制器nc可以包括开始端子st、复位端子rt、栅极导通电压端子vght、栅极截止电压端子vglt、时钟端子ct和输出端子ot。开始端子st可以电连接到前进位线(front carry line)pcl,前一级的负载匹配开始信号或输出信号传输到前进位线pcl。复位端子rt可以电连接到后进位线(rear carry line)rcl,下一级的输出信号输入到后进位线rcl。栅极导通电压端子vght可以电连接到栅极导通电压线vghl,栅极导通电压施加到栅极导通电压线vghl。栅极截止电压端子vglt可以电连接到栅极截止电压线vgll,栅极截止电压施加到栅极截止电压线vgll。栅极导通电压可以是第一电平电压v1(见图9),并且栅极截止电压可以是第二电平电压v2(见图9)。节点控制器nc可以包括薄膜晶体管。
197.电连接到第一负载匹配驱动电路130的第一负载时序线ltl1(见图3)可以包括负载匹配开始信号线、负载匹配时钟线cl1和cl2、栅极导通电压线vghl和栅极截止电压线vgll,负载匹配开始信号可以传输到负载匹配开始信号线,负载匹配时钟信号可以传输到负载匹配时钟线cl1和cl2。
198.时钟端子ct可以电连接到第一负载匹配时钟线cl1和第二负载匹配时钟线cl2中的任何一个,第一负载匹配时钟信号传输到第一负载匹配时钟线cl1,第二负载匹配时钟信号传输到第二负载匹配时钟线cl2。级stak和stak 1可以交替地电连接到第一负载匹配时钟线cl1和第二负载匹配时钟线cl2。例如,当第k级stak的时钟端子ct可以电连接到第一负载匹配时钟线cl1时,第k 1级stak 1的时钟端子ct可以电连接到第二负载匹配时钟线cl2。尽管在图8中级stak和stak 1交替地电连接到两条负载匹配时钟线cl1和cl2,但是本公开不限于此。例如,级stak和stak 1可以交替地电连接到三条或更多条负载匹配时钟线。
199.输出端子ot可以电连接到负载匹配控制线lclk和lclk 1中的任何一条。级stak和stak 1可以顺序地电连接到负载匹配控制线lclk和lclk 1。例如,第k级stak的输出端子ot可以电连接到第k条负载匹配控制线lclk,并且第k 1级stak 1的输出端子ot可以电连接到第k 1条负载匹配控制线lclk 1。
200.根据输入到开始端子st的前一级的负载匹配开始信号或输出信号,节点控制器nc控制上拉节点nq和下拉节点nqb的充电和放电。为了稳定地控制级的输出,节点控制器nc在上拉节点nq具有栅极导通电压时控制下拉节点nqb以具有栅极截止电压,并且在下拉节点nqb具有栅极导通电压时控制上拉节点nq以具有栅极截止电压。为此,节点控制器nc可以包括薄膜晶体管。
201.当上拉节点nq具有栅极导通电压并且将输入到时钟端子ct的负载匹配时钟信号中的任何一个输出到输出端子ot时,上拉晶体管tu导通。当下拉节点nqb具有栅极导通电压并且将栅极截止电压端子vglt的栅极截止电压输出到输出端子ot时,下拉晶体管td导通。
202.级stak和stak 1中的每一个的上拉晶体管tu和下拉晶体管td以及节点控制器nc的晶体管可以形成为薄膜晶体管。尽管级stak和stak 1中的每一个的上拉晶体管tu和下拉晶体管td以及节点控制器nc的晶体管在图8中形成为p型mosfet,但是说明书的实施例不限于此。例如,级stak和stak 1中的每一个的上拉晶体管tu和下拉晶体管td以及节点控制器nc的晶体管可以形成为n型mosfet。
203.图2中示出的第二负载匹配驱动电路140的级可以与上文参照图8描述的第一负载匹配驱动电路130(见图2)的级stak和stak 1基本相同。
204.图2和图3中示出的第一扫描驱动电路111和第二扫描驱动电路112的级可以与上文参照图8描述的第一负载匹配驱动电路130(见图2)的级stak和stak 1基本相同。例如,图2和图3中示出的第一扫描驱动电路111和第二扫描驱动电路112的级中的每一个可以包括如图8中示出的上拉节点nq、下拉节点nqb、上拉晶体管tu和节点控制器nc。然而,第一扫描驱动电路111和第二扫描驱动电路112的级中的每一个的节点控制器nc的详细电路配置可以不同于第一负载匹配驱动电路130的级stak和stak 1中的每一个的节点控制器nc的详细电路配置。例如,第一扫描驱动电路111和第二扫描驱动电路112的级中的每一个的节点控制器nc的薄膜晶体管的数量和连接关系可以不同于第一负载匹配驱动电路130的级stak和stak 1的中的每一个的节点控制器nc的薄膜晶体管的数量和连接关系。
205.图2和图3中示出的第一发射驱动电路121和第二发射驱动电路122的级可以与上文参照图8描述的第一负载匹配驱动电路130(见图2)的级stak和stak 1基本相同。例如,图2和图3中示出的第一发射驱动电路121和第二发射驱动电路122的级中的每一个可以包括如图8中示出的上拉节点nq、下拉节点nqb、上拉晶体管tu和节点控制器nc。然而,第一发射驱动电路121和第二发射驱动电路122的级中的每一个的节点控制器nc的详细电路配置可以不同于第一负载匹配驱动电路130的级stak和stak 1中的每一个的节点控制器nc的详细电路配置。例如,第一发射驱动电路121和第二发射驱动电路122的级中的每一个的节点控制器nc的薄膜晶体管的数量和连接关系可以不同于第一负载匹配驱动电路130的级stak和stak 1的中的每一个的节点控制器nc的薄膜晶体管的数量和连接关系。
206.图9是示出根据实施例的初始化扫描信号、写扫描信号、偏置扫描信号、发射信号和负载匹配控制信号的波形图。
207.图9示出传输到第k条初始化扫描线gilk(见图4)的第k个初始化扫描信号gisk、传输到第k 1条初始化扫描线的第k 1个初始化扫描信号gisk 1、传输到第k条写扫描线gwlk(见图4)的第k个写扫描信号gwsk、传输到第k 1条写扫描线的第k 1个写扫描信号gwsk 1、传输到第k条偏置扫描线gblk(见图4)的第k个偏置扫描信号gbsk、传输到第k 1条偏置扫描
线的第k 1个偏置扫描信号gbsk 1、传输到第k条发射线elk(见图4)的第k个发射信号emk、传输到第k 1条发射线的第k 1个发射信号emk 1、传输到第k条负载匹配控制线lclk(见图8)的第k个负载匹配控制信号lmsk以及传输到第k 1条负载匹配控制线lclk 1(见图8)的第k 1个负载匹配控制信号lmsk 1。
208.初始化扫描信号gisk和gisk 1是用于控制第一晶体管st1的导通/截止的信号。写扫描信号gwsk和gwsk 1是用于控制第二晶体管st2和第三晶体管st3中的每一个的导通/截止的信号。偏置扫描信号gbsk和gbsk 1是用于控制第四晶体管st4的导通/截止的信号。发射信号emk和emk 1是用于控制第五晶体管st5和第六晶体管st6的导通/截止的信号。第k个负载匹配控制信号lmsk和第k 1个负载匹配控制信号lmsk 1是用于控制负载匹配晶体管lmt的信号。初始化扫描信号gisk和gisk 1、写扫描信号gwsk和gwsk 1、偏置扫描信号gbsk和gbsk 1、发射信号emk和emk 1以及负载匹配控制信号lmsk和lmsk 1可以以一个帧周期的间隔产生。
209.一个帧周期可以包括第一周期t1、第二周期t2和第三周期t3。第一周期t1是通过将初始化电压vini(见图4)施加到驱动晶体管dt的栅极电极而将导通偏置施加到驱动晶体管dt的时间周期,第二周期t2是将数据电压vdata(见图4)供应到驱动晶体管dt的栅极电极并且采样驱动晶体管dt的阈值电压的时间周期,并且第三周期t3是发光元件lel根据驱动晶体管dt的栅极电极的电压发光的时间周期。
210.第k个初始化扫描信号gisk可以在第一周期t1期间作为第一电平电压v1被输出,并且可以在第二周期t2和第三周期t3期间作为第二电平电压v2被输出。第k个写扫描信号gwsk、第k个偏置扫描信号gbsk和第k个负载匹配控制信号lmsk可以在第二周期t2期间具有第一电平电压v1,并且可以在第一周期t1和第三周期t3期间具有第二电平电压v2。第k个发射信号emk可以在第三周期t3期间具有第一电平电压v1,并且可以在第一周期t1和第二周期t2期间具有第二电平电压v2。
211.第k个写扫描信号gwsk的脉冲、第k个偏置扫描信号gbsk的脉冲和第k个负载匹配控制信号lmsk的脉冲可以在相同的周期期间产生。第k个写扫描信号gwsk的脉冲宽度、第k个偏置扫描信号gbsk的脉冲宽度以及第k个负载匹配控制信号lmsk的脉冲宽度可以基本相等。例如,如图9中示出,第k个写扫描信号gwsk的脉冲宽度、第k个偏置扫描信号gbsk的脉冲宽度以及第k个负载匹配控制信号lmsk的脉冲宽度可以都是第一脉冲宽度w1。第一脉冲宽度w1可以短于第二周期t2。第k个写扫描信号gwsk的脉冲可以被限定为作为第一电平电压v1被产生的第k个写扫描信号gwsk。第k个偏置扫描信号gbsk的脉冲可以被限定为作为第一电平电压v1被产生的第k个偏置扫描信号gbsk。第k个负载匹配控制信号lmsk的脉冲可以被限定为作为第一电平电压v1被产生的第k个负载匹配控制信号lmsk。
212.第一周期t1和第二周期t2中的每一个可以是一个水平周期。由于一个水平周期表示将数据电压vdata(见图4)供应到设置在一条水平线中的每个子像素px的时间周期,因此水平周期可以限定为一个水平线扫描周期。设置在一条水平线中的子像素px可以被限定为电连接到一条初始化扫描线、一条写扫描线、一条偏置扫描线和一条发射线的子像素。可以与每个扫描信号的第一电平电压v1同步地将数据电压vdata(见图4)供应到数据线dl。
213.第一电平电压v1对应扫描导通电压,该扫描导通电压可以导通第一晶体管st1至第六晶体管st6中的每一个。第二电平电压v2对应扫描截止电压,该扫描截止电压可以截止
第一晶体管st1至第六晶体管st6中的每一个。第一电平电压v1可以是大约

8v,并且第二电平电压v2可以是大约7v。
214.现在将参照图4和图9详细描述在第一周期t1、第二周期t2和第三周期t3期间子像素px的操作。
215.第一,在第一周期t1中,将具有第一电平电压v1的第k个初始化扫描信号gisk供应到第k条初始化扫描线gilk。在第一周期t1中,第一晶体管st1由具有第一电平电压v1的第k个初始化扫描信号gisk导通。由于第一晶体管st1的导通,因此初始化电压线vil的初始化电压vini施加到驱动晶体管dt的栅极电极。
216.驱动晶体管dt的驱动电流ids的曲线在发光元件lel显示黑色亮度的情况下可以正向偏移,并且在发光元件lel显示白色亮度的情况下可以负向偏移。在发光元件lel显示黑色亮度并且然后显示白色亮度的情况下,驱动晶体管dt的驱动电流ids的曲线可以逐渐负向偏移。因此,即使施加相同的数据电压vdata,供应到发光元件lel的驱动晶体管dt的驱动电流ids也以阶梯方式增加。相应地,发光元件lel发射的光的亮度也以阶梯方式增加。
217.为了减小由于驱动晶体管dt的滞后特性引起的发光元件lel的亮度的阶梯状增加导致的帧周期之间的亮度差异,在第一周期t1中将导通偏置施加到驱动晶体管dt。当在第一周期t1中将初始化电压vini施加到驱动晶体管dt的栅极电极时,由于驱动晶体管dt的栅极电极和第一电极之间的电压小于驱动晶体管dt的阈值电压vth,因此驱动晶体管dt可以导通。例如,导通偏置可以施加到驱动晶体管dt。
218.第二,在第二周期t2中,将具有第一电平电压v1的第k个写扫描信号gwsk供应到第k条写扫描线gwlk。在第二周期t2中,第二晶体管st2和第三晶体管st3中的每一个由具有第一电平电压v1的第k个写扫描信号gwsk导通。
219.在第二周期t2中,由于第三晶体管st3的导通,因此驱动晶体管dt的栅极电极和第二电极可以彼此电连接,并且驱动晶体管dt充当二极管。由于第二晶体管st2的导通,因此数据电压vdata供应到驱动晶体管dt的第一电极。此处,由于驱动晶体管dt的栅极电极和第一电极之间的电压vgs=vini

vdata小于阈值电压vth,因此驱动晶体管dt可以形成电流路径,直到驱动晶体管dt的栅极电极和第一电极之间的电压vgs达到阈值电压vth为止。相应地,在第二周期t2中,驱动晶体管dt的栅极电极和第二电极上升到电压vdata vth,该电压是数据电压vdata和驱动晶体管dt的阈值电压vth之和。电压vdata vth可以存储在电容器c1中。
220.由于驱动晶体管dt形成为p型mosfet,因此在驱动晶体管dt的栅极电极和第一电极之间的电压vgs小于大约0v的时段(section)中,驱动晶体管dt的驱动电流ids可以与驱动晶体管dt的栅极电极和第一电极之间的电压vgs成反比。而且,由于驱动晶体管dt形成为p型mosfet,因此阈值电压vth可以小于大约0v。
221.在第二周期t2中,将具有第一电平电压v1的第k个偏置扫描信号gbsk供应到第k条偏置扫描线gblk。因此,在第二周期t2中,第四晶体管st4由具有第一电平电压v1的第k个偏置扫描信号gbsk导通。由于第四晶体管st4的导通,因此发光元件lel的阳极and可以被初始化为初始化电压线vil的初始化电压vini。
222.第三,在第三周期t3期间,将具有第一电平电压v1的第k个发射信号emk供应到第k条发射线elk。在第三周期t3期间,第五晶体管st5和第六晶体管st6中的每一个由具有第一
电平电压v1的第k个发射信号emk导通。
223.由于第五晶体管st5的导通,因此驱动晶体管dt的第一电极可以电连接到第一驱动电压线vddl。由于第六晶体管st6的导通,因此驱动晶体管dt的第二电极可以电连接到发光元件lel的阳极and。
224.当第五晶体管st5和第六晶体管st6导通时,根据驱动晶体管dt的栅极电极的电压流动的驱动电流ids可以供应到发光元件lel。可以如等式2那样限定驱动电流ids。
225.ids=k
′×
{(vdata vth

elvdd)

vth)}2(2)。
226.在等式2中,k'是由驱动晶体管dt的结构和物理特性确定的比例系数,vth是驱动晶体管dt的阈值电压,elvdd是第一驱动电压线vddl的第一驱动电压,并且vdata是数据电压。驱动晶体管dt的栅极电压是vdata vth,并且第一电极的电压是elvdd。等式2可以总结为等式3。
227.ids=k
′×
(vdata

elvdd)2…
(3)。
[0228][0229]
最终,如等式3中示出,驱动电流ids不取决于驱动晶体管dt的阈值电压vth。例如,可以补偿驱动晶体管dt的阈值电压vth。
[0230]
现在将参照图3、图4和图9详细描述负载匹配晶体管lmt的操作。
[0231]
负载匹配晶体管lmt可以电连接到第k条写扫描线gwlk,第k个负载匹配控制信号lmsk传输到负载匹配晶体管lmt,第k个写扫描信号gwsk传输到第k条写扫描线gwlk。由于第k个写扫描信号gwsk的脉冲和第k个负载匹配控制信号lmsk的脉冲是同时产生的,因此在传输第一电平电压v1的第k个写扫描信号gwsk的周期期间,电连接到第k条写扫描线gwlk的负载匹配晶体管lmt可以导通。因此,在传输第一电平电压v1的第k个写扫描信号gwsk的周期期间,第k条写扫描线gwlk可以通过公共扫描线csl电连接到虚设像素dpx。
[0232]
例如,在传输第一电平电压v1的第k个写扫描信号gwsk的周期期间,第k条写扫描线gwlk可以电连接到子像素px和虚设像素dpx。因此,在传输第一电平电压v1的第k个写扫描信号gwsk的周期期间,施加到第k条写扫描线gwlk的负载不仅可以包括施加到第二显示区域da2的子像素px的负载,而且可以包括施加到第一非显示区域nda1的虚设像素dpx的负载。
[0233]
负载匹配晶体管lmt可以电连接到第k 1条写扫描线,第k 1个负载匹配控制信号lmsk 1传输到负载匹配晶体管lmt,第k 1个写扫描信号gwsk 1传输到第k 1条写扫描线。由于第k 1个写扫描信号gwsk 1的脉冲和第k 1个负载匹配控制信号lmsk 1的脉冲是同时产生的,因此在传输第一电平电压v1的第k 1个写扫描信号gwsk 1的周期期间,电连接到第k 1条写扫描线的负载匹配晶体管lmt可以导通。因此,在传输第一电平电压v1的第k 1个写扫描信号gwsk 1的周期期间,第k 1条写扫描线可以通过公共扫描线csl电连接到虚设像素dpx。
[0234]
例如,在传输第一电平电压v1的第k 1个写扫描信号gwsk 1的周期期间,第k 1条写扫描线可以电连接到子像素px和虚设像素dpx。因此,在传输第一电平电压v1的第k 1个写扫描信号gwsk 1的周期期间,施加到第k 1条写扫描线的负载不仅可以包括施加到第二显示区域da2的子像素px的负载,而且可以包括施加到第一非显示区域nda1的虚设像素dpx的负载。
[0235]
如图3、图4和图9中示出,在将第一电平电压v1的第k个写扫描信号gwsk传输到第二显示区域da2或第三显示区域da3的第k条写扫描线gwlk的周期期间,第一电平电压v1的第k个负载匹配控制信号lmsk可以传输到电连接到第k条写扫描线gwlk的负载匹配晶体管lmt,由此导通负载匹配晶体管lmt。在这种情况下,施加到第k条写扫描线gwlk的负载不仅可以包括施加到第二显示区域da2的子像素px的负载,而且可以包括施加到第一非显示区域nda1的虚设像素dpx的负载。因而,可以通过第一非显示区域nda1的虚设像素dpx补偿施加到第二显示区域da2的写扫描线gwl的负载。因此,可以使施加到第二显示区域da2中的写扫描线gwl的负载和施加到第一显示区域da1中的写扫描线gwl的负载之间的差异最小化。相应地,这可以减小第二显示区域da2和第三显示区域da3的写扫描线gwl的写扫描信号的脉冲宽度和第一显示区域da1的写扫描线gwl的写扫描信号的脉冲宽度之间的差异,由此防止子像素px之间的亮度差异。
[0236]
为了使从第一扫描驱动电路111输出的写扫描信号gwsk和gwsk 1与从第一负载匹配驱动电路130输出的负载匹配控制信号lmsk和lmsk 1基本相同,通过第一扫描时序线scl1(见图2)输入到第一扫描驱动电路111的扫描时钟信号和通过第一负载时序线ltl1输入到第一负载匹配驱动电路130的负载匹配时钟信号可以基本相同。在这种情况下,通过第一扫描时序线scl1(见图2)输入到第一扫描驱动电路111的扫描开始信号和通过第一负载时序线ltl1输入到第一负载匹配驱动电路130的负载匹配开始信号可以基本相同或不同。
[0237]
例如,第一扫描驱动电路111可以从显示面板100的上侧(凹口nta可以形成在该上侧)开始输出写扫描信号gwsk和gwsk 1,并且第一负载匹配驱动电路130可以从显示面板100的上侧开始输出负载匹配控制信号lmsk和lmsk 1。在这种情况下,从第一扫描驱动电路111输出的第一写扫描信号和从第一负载匹配驱动电路130输出的第一负载匹配控制信号应同时输出。因此,通过第一扫描时序线scl1(见图2)输入到第一扫描驱动电路111的扫描开始信号和通过第一负载时序线ltl1输入到第一负载匹配驱动电路130的负载匹配开始信号可以基本相同。
[0238]
可替代地,第一扫描驱动电路111可以从显示面板100的下侧(显示焊盘dp设置在该下侧)开始输出写扫描信号gwsk和gwsk 1,并且第一负载匹配驱动电路130可以从第二显示区域da2的下侧开始输出负载匹配控制信号lmsk和lmsk 1。在这种情况下,从第一扫描驱动电路111输出的第一写扫描信号和从第一负载匹配驱动电路130输出的第一负载匹配控制信号不同时输出。因此,通过第一扫描时序线scl1(见图2)输入到第一扫描驱动电路111的扫描开始信号和通过第一负载时序线ltl1输入到第一负载匹配驱动电路130的负载匹配开始信号可以不同。
[0239]
图10是示出根据实施例的初始化扫描信号、写扫描信号、偏置扫描信号、发射信号和负载匹配控制信号的波形图。
[0240]
图10的实施例与图9的实施例的不同之处可以在于,负载匹配控制信号lmsk和lmsk 1中的每一个的脉冲宽度可以大于写扫描信号gwsk和gwsk 1中的每一个的脉冲宽度。
[0241]
参照图3、图4和图10,第k个写扫描信号gwsk的脉冲可以具有第一脉冲宽度w1,并且第k个负载匹配控制信号lmsk的脉冲可以具有大于第一脉冲宽度w1的第二脉冲宽度w2。因此,第k个写扫描信号gwsk的脉冲可以与第k个负载匹配控制信号lmsk的脉冲完全重叠。
[0242]
在第一电平电压v1的第k个写扫描信号gwsk传输到第二显示区域da2或第三显示
区域da3的子像素px之前,电连接到第k条写扫描线gwlk的负载匹配晶体管lmt可以由第一电平电压v1的第k个负载匹配控制信号lmsk导通。在这种情况下,当将第一电平电压v1的第k个写扫描信号gwsk传输到第k条写扫描线gwlk时,第k条写扫描线gwlk不仅可以电连接到第二显示区域da2的子像素px,而且可以通过公共扫描线csl电连接到虚设像素dpx。因此,施加到第k条写扫描线gwlk的负载不仅可以包括施加到第二显示区域da2的子像素px的负载,而且可以包括施加到第一非显示区域nda1的虚设像素dpx的负载。
[0243]
例如,可以通过第一非显示区域nda1的虚设像素dpx补偿施加到第二显示区域da2的写扫描线gwl的负载。因此,可以使施加到第二显示区域da2中的写扫描线gwl的负载和施加到第一显示区域da1中的写扫描线gwl的负载之间的差异最小化。相应地,这可以减小第二显示区域da2和第三显示区域da3的写扫描线gwl的写扫描信号的脉冲宽度和第一显示区域da1的写扫描线gwl的写扫描信号的脉冲宽度之间的差异,由此防止子像素px之间的亮度差异。
[0244]
为了使从第一扫描驱动电路111输出的写扫描信号gwsk和gwsk 1与从第一负载匹配驱动电路130输出的负载匹配控制信号lmsk和lmsk 1不同,通过第一扫描时序线scl1输入到第一扫描驱动电路111的扫描时钟信号和通过第一负载时序线ltl1输入到第一负载匹配驱动电路130的负载匹配时钟信号可以不同。在这种情况下,通过第一扫描时序线scl1输入到第一扫描驱动电路111的扫描开始信号和通过第一负载时序线ltl1输入到第一负载匹配驱动电路130的负载匹配开始信号可以不同。
[0245]
图11是示出图2的显示面板100的第一显示区域da1、第二显示区域da2、第一非显示区域nda1和第二非显示区域nda2的示例的详细布局图。
[0246]
图11的实施例与图3的实施例的不同之处可以在于,第一扫描驱动电路111可以仅将写扫描信号输出到写扫描线gwl,并且可以添加用于将初始化扫描信号输出到初始化扫描线gil的第一初始化驱动电路211和用于将控制扫描信号输出到控制扫描线gcl的第一控制驱动电路221。
[0247]
参照图11,第一扫描驱动电路111可以电连接到写扫描线gwl。第一扫描驱动电路111可以通过第一扫描时序线scl1(见图2)电连接到显示焊盘dp。基于通过第一扫描时序线scl1(见图2)接收的显示驱动器200的第一扫描时序信号,第一扫描驱动电路111可以产生写扫描信号。第一扫描驱动电路111可以将写扫描信号顺序地输出到写扫描线gwl。
[0248]
第一初始化驱动电路211可以电连接到初始化扫描线gil。第一初始化驱动电路211可以通过第一初始化时序线电连接到显示焊盘dp。基于通过第一初始化时序线接收的显示驱动器200的第一初始化时序信号,第一扫描驱动电路111可以产生初始化扫描信号。第一初始化驱动电路211可以将初始化扫描信号顺序地输出到初始化扫描线gil。
[0249]
第一控制驱动电路221可以电连接到控制扫描线gcl。第一控制驱动电路221可以通过第一控制时序线电连接到显示焊盘dp。基于通过第一控制时序线接收的显示驱动器200的第一控制时序信号,第一控制驱动电路221可以产生控制扫描信号。第一控制驱动电路221可以将控制扫描信号顺序地输出到控制扫描线gcl。
[0250]
除了图11中示出的显示面板100的第二显示区域da2的左侧和右侧反转之外,显示面板100的第三显示区域da3可以与上文参照图11描述的第二显示区域da2基本相同。
[0251]
图12是图11的子像素px的示例的等效电路图。
[0252]
图12的实施例与图4的实施例的不同之处可以在于,驱动晶体管dt、第二晶体管st2、第四晶体管st4、第五晶体管st5和第六晶体管st6可以形成为p型mosfet,并且第一晶体管st1和第三晶体管st3可以形成为n型mosfet。
[0253]
图12中示出的驱动晶体管dt、第二晶体管st2、第四晶体管st4、第五晶体管st5、第六晶体管st6和电容器c1与图4中示出的驱动晶体管dt、第二晶体管st2、第五晶体管st5、第六晶体管st6和电容器c1基本相同,并且因而将省略其描述。
[0254]
参照图12,第一晶体管st1由第k条初始化扫描线gilk的初始化扫描信号导通,以电连接驱动晶体管dt的栅极电极和初始化电压线vil。驱动晶体管dt的栅极电极可以放电到初始化电压线vil的初始化电压。第一晶体管st1可以具有电连接到第k条初始化扫描线gilk的栅极电极、电连接到驱动晶体管dt的栅极电极的第一电极以及电连接到初始化电压线vil的第二电极。
[0255]
第三晶体管st3由第k条控制扫描线gclk的控制扫描信号导通,以电连接驱动晶体管dt的栅极电极和第二电极。例如,由于当第三晶体管st3可以导通时,驱动晶体管dt的栅极电极和第二电极可以电连接,因此驱动晶体管dt可以充当二极管。第三晶体管st3可以具有电连接到第k条控制扫描线gclk的栅极电极、电连接到驱动晶体管dt的第二电极的第一电极以及电连接到驱动晶体管dt的栅极电极的第二电极。
[0256]
第四晶体管st4由第k条写扫描线gwlk的写扫描信号导通,以电连接发光元件lel的阳极and和初始化电压线vil。发光元件lel的阳极and可以被放电到初始化电压。第四晶体管st4具有电连接到第k条写扫描线gwlk的栅极电极、电连接到发光元件lel的阳极and的第一电极以及电连接到初始化电压线vil的第二电极。
[0257]
形成为p型mosfet的驱动晶体管dt、第二晶体管st2、第四晶体管st4、第五晶体管st5和第六晶体管st6中的每一个的有源层可以由多晶硅制成,并且形成为n型mosfet的第一晶体管st1和第三晶体管st3中的每一个的有源层可以由金属氧化物半导体制成。
[0258]
图13是图11的虚设像素dpx的示例的等效电路图。
[0259]
图13的实施例与图12的实施例的不同之处可以在于,第六晶体管st6的第二电极与发光元件lel的阳极and可以物理或电断开连接。
[0260]
参照图13,由于驱动电流ids不流过虚设像素dpx的发光元件lel,因此发光元件lel不发光。例如,虚设像素dpx的驱动晶体管dt和第一晶体管st1至第六晶体管st6可以以与子像素px的驱动晶体管dt和第一晶体管st1至第六晶体管st6相同的方式操作。然而,由于第六晶体管st6的第二电极和发光元件lel的阳极and物理或电断开连接,因此驱动电流ids不流过发光元件lel。
[0261]
如图13中示出,虚设像素dpx具有与子像素px的负载相似的负载,而不发光以显示图像。因此,虚设像素dpx可以用作这样的像素,该像素用于补偿施加到第二显示区域da2的写扫描线gwl的负载。
[0262]
图14是示出根据实施例的初始化扫描信号、写扫描信号、控制扫描信号、发射信号和负载匹配控制信号的波形图。
[0263]
另外参照图12,图14示出传输到第k条初始化扫描线gilk的第k个初始化扫描信号gisk、传输到第k 1条初始化扫描线的第k 1个初始化扫描信号gisk 1、传输到第k条写扫描线gwlk的第k个写扫描信号gwsk、传输到第k 1条写扫描线的第k 1个写扫描信号gwsk 1、传
输到第k条控制扫描线gclk的第k个控制扫描信号gcsk、传输到第k 1条控制扫描线的第k 1个控制扫描信号gcsk 1、传输到第k条发射线elk的第k个发射信号emk、传输到第k 1条发射线的第k 1个发射信号emk 1、传输到第k条负载匹配控制线lclk的第k个负载匹配控制信号lmsk和传输到第k 1条负载匹配控制线lclk 1的第k 1个负载匹配控制信号lmsk 1。
[0264]
初始化扫描信号gisk和gisk 1是用于控制第一晶体管st1的导通/截止的信号。写扫描信号gwsk和gwsk 1是用于控制第二晶体管st2和第四晶体管st4中的每一个的导通/截止的信号。控制扫描信号gcsk和gcsk 1是用于控制第三晶体管st3的导通/截止的信号。发射信号emk和emk 1是用于控制第五晶体管st5和第六晶体管st6的导通/截止的信号。第k个负载匹配控制信号lmsk和第k 1个负载匹配控制信号lmsk 1是用于控制负载匹配晶体管lmt的信号。初始化扫描信号gisk和gisk 1、写扫描信号gwsk和gwsk 1、控制扫描信号gcsk和gcsk 1、发射信号emk和emk 1以及负载匹配控制信号lmsk和lmsk 1可以以一个帧周期的间隔产生。
[0265]
一个帧周期可以包括第一周期t1'至第五周期t5'。第一周期t1'是通过将初始化电压vini(见图12)施加到驱动晶体管dt的栅极电极而将导通偏置施加到驱动晶体管dt的时间周期,第二周期t2'是二极管连接驱动晶体管dt的准备周期,第三周期t3'是供应数据电压vdata(见图12)的时间周期,第四周期t4'是采样驱动晶体管dt的阈值电压的时间周期,并且第五周期t5'是发光元件lel根据驱动晶体管dt的栅极电极的电压发光的时间周期。
[0266]
第k个初始化扫描信号gisk可以在第一周期t1'和第二周期t2'期间作为第二电平电压v2被输出,并且可以在第三周期t3'至第五周期t5'中作为第一电平电压v1被输出。第k个写扫描信号gwsk和第k个负载匹配控制信号lmsk可以在第三周期t3'期间具有第一电平电压v1,并且可以在第一周期t1'、第二周期t2'、第四周期t4'和第五周期t5'期间具有第二电平电压v2。第k个控制扫描信号gcsk可以在第一周期t1'和第二周期t2'期间具有第一电平电压v1,并且可以在第三周期t3'至第五周期t5'期间具有第二电平电压v2。第k个发射信号emk可以在第一周期t1'至第四周期t4'期间具有第一电平电压v1,并且可以在第五周期t5'期间具有第二电平电压v2。
[0267]
第k个写扫描信号gwsk的脉冲和第k个负载匹配控制信号lmsk的脉冲可以在相同的周期期间产生。第k个写扫描信号gwsk的脉冲宽度和第k个负载匹配控制信号lmsk的脉冲宽度可以基本相等。例如,如图14中示出,第k个写扫描信号gwsk的脉冲宽度和第k个负载匹配控制信号lmsk的脉冲宽度可以都是第一脉冲宽度w1'。第一脉冲宽度w1'可以基本等于第三周期t3'。第k个写扫描信号gwsk的脉冲可以被限定为作为第一电平电压v1被产生的第k个写扫描信号gwsk。第k个负载匹配控制信号lmsk的脉冲可以被限定为作为第一电平电压v1被产生的第k个负载匹配控制信号lmsk。
[0268]
第一电平电压v1对应这样的电压,该电压可以导通形成为p型mosfet的第二晶体管st2、第四晶体管st4、第五晶体管st5和第六晶体管st6中的每一个。第二电平电压v2对应这样的电压,该电压可以导通形成为n型mosfet的第一晶体管st1和第三晶体管st3中的每一个。第一电平电压v1可以是大约

8v,并且第二电平电压v2可以是大约7v。
[0269]
现在将参照图12和图14详细描述在第一周期t1'至第五周期t5'期间子像素px的操作。
[0270]
第一,在第一周期t1'中,将具有第二电平电压v2的第k个初始化扫描信号gisk供应到第k条初始化扫描线gilk。在第一周期t1'中,第一晶体管st1由具有第二电平电压v2的第k个初始化扫描信号gisk导通。由于第一晶体管st1的导通,因此初始化电压线vil的初始化电压vini施加到驱动晶体管dt的栅极电极。
[0271]
驱动晶体管dt的驱动电流ids的曲线在发光元件lel显示黑色亮度的情况下可以正向偏移,并且在发光元件lel显示白色亮度的情况下可以负向偏移。在发光元件lel显示黑色亮度并且然后显示白色亮度的情况下,驱动晶体管dt的驱动电流ids的曲线可以逐渐负向偏移。因此,即使施加相同的数据电压vdata,供应到发光元件lel的驱动晶体管dt的驱动电流ids也以阶梯方式增加。相应地,发光元件lel发射的光的亮度也以阶梯方式增加。
[0272]
为了减小由于驱动晶体管dt的滞后特性引起的发光元件lel的亮度的阶梯状增加导致的帧周期之间的亮度差异,在第一周期t1'中将导通偏置施加到驱动晶体管dt。当在第一周期t1'中将初始化电压vini施加到驱动晶体管dt的栅极电极时,由于驱动晶体管dt的栅极电极和第一电极之间的电压小于驱动晶体管dt的阈值电压vth,因此驱动晶体管dt可以导通。例如,导通偏置可以施加到驱动晶体管dt。
[0273]
第二,在第二周期t2'中,将具有第二电平电压v2的第k个初始化扫描信号gisk供应到第k条初始化扫描线gilk,并且将具有第二电平电压v2的第k个控制扫描信号gcsk供应到第k条控制扫描线gclk。在第二周期t2'中,第一晶体管st1和第三晶体管st3中的每一个可以导通。
[0274]
在第二周期t2'中,由于第三晶体管st3的导通,因此驱动晶体管dt的栅极电极和第二电极可以彼此电连接,并且驱动晶体管dt可以充当二极管。
[0275]
第三,在第三周期t3'中,将具有第二电平电压v2的第k个控制扫描信号gcsk供应到第k条控制扫描线gclk,并且将具有第一电平电压v1的第k个写扫描信号gwsk供应到第k条写扫描线gwlk。在第三周期t3'中,第二晶体管st2、第三晶体管st3和第四晶体管st4中的每一个可以导通。
[0276]
在第三周期t3'中,由于第二晶体管st2的导通,因此数据电压vdata供应到驱动晶体管dt的第一电极。此处,由于驱动晶体管dt的栅极电极和第一电极之间的电压vgs=vini

vdata小于阈值电压vth,因此驱动晶体管dt可以形成电流路径,直到驱动晶体管dt的栅极电极和第一电极之间的电压vgs达到阈值电压vth为止。
[0277]
在第三周期t3'中,由于第四晶体管st4的导通,因此发光元件lel的阳极and可以被初始化为初始化电压线vil的初始化电压vini。
[0278]
第四,在第四周期t4'中,将具有第二电平电压v2的第k个控制扫描信号gcsk供应到第k条控制扫描线gclk。在第四周期t4'中,第三晶体管st3可以导通。
[0279]
在第四周期t4'中,驱动晶体管dt可以形成电流路径,直到栅极电极和第一电极之间的电压vgs达到阈值电压vth。因此,作为驱动晶体管dt的栅极电极和第二电极之间的电压差的电压vdata vth可以存储在电容器c1中。
[0280]
由于驱动晶体管dt可以形成为p型mosfet,因此在驱动晶体管dt的栅极电极和第一电极之间的电压vgs可以小于大约0v的时段中,驱动晶体管dt的驱动电流ids可以与驱动晶体管dt的栅极电极和第一电极之间的电压vgs成反比。而且,由于驱动晶体管dt可以形成为p型mosfet,因此阈值电压vth可以小于大约0v。
[0281]
第五,在第五周期t5'期间,将具有第一电平电压v1的第k个发射信号emk供应到第k条发射线elk。在第五周期t5'期间,第五晶体管st5和第六晶体管st6中的每一个由具有第一电平电压v1的第k个发射信号emk导通。
[0282]
由于第五晶体管st5的导通,因此驱动晶体管dt的第一电极可以电连接到第一驱动电压线vddl。由于第六晶体管st6的导通,因此驱动晶体管dt的第二电极可以电连接到发光元件lel的阳极and。
[0283]
当第五晶体管st5和第六晶体管st6导通时,根据驱动晶体管dt的栅极电极的电压流动的驱动电流ids可以供应到发光元件lel。驱动电流ids可以与等式3相同。
[0284]
最终,如等式3中示出,驱动电流ids不取决于驱动晶体管dt的阈值电压vth。例如,可以补偿驱动晶体管dt的阈值电压vth。
[0285]
负载匹配晶体管lmt的操作可以与上文参照图3和图9描述的操作基本相同。例如,在将第一电平电压v1的第k个写扫描信号gwsk传输到第二显示区域da2或第三显示区域da3的第k条写扫描线gwlk的周期期间,第一电平电压v1的第k个负载匹配控制信号lmsk可以传输到电连接到第k条写扫描线gwlk的负载匹配晶体管lmt,由此导通负载匹配晶体管lmt。在这种情况下,施加到第k条写扫描线gwlk的负载不仅可以包括施加到第二显示区域da2的子像素px的负载,而且可以包括施加到第一非显示区域nda1的虚设像素dpx的负载。因而,可以通过第一非显示区域nda1的虚设像素dpx补偿施加到第二显示区域da2的写扫描线gwl的负载。因此,可以使施加到第二显示区域da2中的写扫描线gwl的负载和施加到第一显示区域da1中的写扫描线gwl的负载之间的差异最小化。相应地,这可以减小第二显示区域da2和第三显示区域da3的写扫描线gwl的写扫描信号的脉冲宽度和第一显示区域da1的写扫描线gwl的写扫描信号的脉冲宽度之间的差异,由此防止子像素px之间的亮度差异。
[0286]
图15是示出根据实施例的初始化扫描信号、写扫描信号、控制扫描信号、发射信号和负载匹配控制信号的波形图。
[0287]
图15的实施例与图14的实施例的不同之处可以在于,负载匹配控制信号lmsk和lmsk 1中的每一个的脉冲宽度可以大于写扫描信号gwsk和gwsk 1中的每一个的脉冲宽度。
[0288]
参照图12和图15,第k个写扫描信号gwsk的脉冲可以具有第一脉冲宽度w1',并且第k个负载匹配控制信号lmsk的脉冲可以具有大于第一脉冲宽度w1'的第二脉冲宽度w2'。因此,第k个写扫描信号gwsk的脉冲可以与第k个负载匹配控制信号lmsk的脉冲完全重叠。
[0289]
在第一电平电压v1的第k个写扫描信号gwsk传输到第二显示区域da2或第三显示区域da3的子像素px之前,电连接到第k条写扫描线gwlk的负载匹配晶体管lmt可以由第一电平电压v1的第k个负载匹配控制信号lmsk导通。在这种情况下,当将第一电平电压v1的第k个写扫描信号gwsk传输到第k条写扫描线gwlk时,第k条写扫描线gwlk不仅可以电连接到第二显示区域da2的子像素px,而且可以通过公共扫描线csl电连接到虚设像素dpx。因此,施加到第k条写扫描线gwlk的负载不仅可以包括施加到第二显示区域da2的子像素px的负载,而且可以包括施加到第一非显示区域nda1的虚设像素dpx的负载。
[0290]
例如,可以通过第一非显示区域nda1的虚设像素dpx补偿施加到第二显示区域da2的写扫描线gwl的负载。因此,可以使施加到第二显示区域da2中的写扫描线gwl的负载和施加到第一显示区域da1中的写扫描线gwl的负载之间的差异最小化。相应地,这可以减小第二显示区域da2和第三显示区域da3的写扫描线gwl的写扫描信号的脉冲宽度和第一显示区
域da1的写扫描线gwl的写扫描信号的脉冲宽度之间的差异,由此防止子像素px之间的亮度差异。
[0291]
图16是示出图2的显示面板100的第一显示区域da1、第二显示区域da2、第一非显示区域nda1和第二非显示区域nda2的示例的详细布局图。
[0292]
图16的实施例与图3的实施例的不同之处可以在于,可以添加第一公共扫描线csl1和第二公共扫描线csl2,第一公共扫描线csl1电连接到在第一方向(x轴方向)上并排布置或设置的第一虚设像素dpx1,第二公共扫描线csl2电连接到在第一方向(x轴方向)上并排布置或设置的第二虚设像素dpx2,第一负载匹配晶体管lmt1可以电连接到第一公共扫描线csl1,并且第二负载匹配晶体管lmt2可以电连接到第二公共扫描线csl2。
[0293]
参照图16,第一负载匹配晶体管lmt1可以设置在第一公共扫描线csl1和一些或预定数量的写扫描线gwl之间。例如,第一负载匹配晶体管lmt1可以设置在第一公共扫描线csl1和设置在奇数行中的写扫描线gwl之间。
[0294]
第二负载匹配晶体管lmt2可以设置在第二公共扫描线csl2和其它的写扫描线gwl之间。例如,第二负载匹配晶体管lmt2可以设置在第二公共扫描线csl2和设置在偶数行中的写扫描线gwl之间。
[0295]
第一负载匹配晶体管lmt1和第二负载匹配晶体管lmt2可以由负载匹配控制信号导通/截止。例如,第一负载匹配晶体管lmt1和第二负载匹配晶体管lmt2中的每一个可以由第二电平电压v2(见图9)的负载匹配控制信号导通,并且可以由第一电平电压v1(见图9)的负载匹配控制信号截止。
[0296]
第一负载匹配晶体管lmt1中的每一个可以具有电连接到负载匹配控制线lcl的栅极电极、电连接到设置在奇数行中的写扫描线gwl的第一电极以及电连接到第一公共扫描线csl1的第二电极。第二负载匹配晶体管lmt2中的每一个可以具有电连接到负载匹配控制线lcl的栅极电极、电连接到设置在偶数行中的写扫描线gwl的第一电极以及电连接到第二公共扫描线csl2的第二电极。
[0297]
第一负载匹配晶体管lmt1和第二负载匹配晶体管lmt2中的每一个可以形成为薄膜晶体管。尽管第一负载匹配晶体管lmt1和第二负载匹配晶体管lmt2已经主要被描述为n型mosfet,但是本公开不限于此。例如,第一负载匹配晶体管lmt1和第二负载匹配晶体管lmt2也可以形成为p型mosfet。
[0298]
第一负载匹配晶体管lmt1和第二负载匹配晶体管lmt2可以在第二方向(y轴方向)上交替地设置。由于负载匹配控制信号顺序地传输到负载匹配控制线lcl,因此第一负载匹配晶体管lmt1和第二负载匹配晶体管lmt2可以交替地导通。例如,在可以通过第一负载匹配晶体管lmt1的导通将第k条写扫描线gwl电连接到第一公共扫描线csl1之后,可以通过第二负载匹配晶体管lmt2的导通将第k 1条写扫描线gwl电连接到第二公共扫描线csl2。然后,在可以通过第一负载匹配晶体管lmt1的导通将第k 2条写扫描线gwl电连接到第一公共扫描线csl1之后,可以通过第二负载匹配晶体管lmt2的导通将第k 3条写扫描线gwl电连接到第二公共扫描线csl2。
[0299]
第一公共扫描线csl1可以电连接到第一虚设像素dpx1和第一负载匹配晶体管lmt1。第一公共扫描线csl1可以设置在第一虚设像素dpx1和第一负载匹配晶体管lmt1之间。
[0300]
第二公共扫描线csl2可以电连接到第二虚设像素dpx2和第二负载匹配晶体管lmt2。第二公共扫描线csl2可以设置在第二虚设像素dpx2和第二负载匹配晶体管lmt2之间。
[0301]
由于第一虚设像素dpx1和第二虚设像素dpx2不显示图像,因此第一虚设像素dpx1和第二虚设像素dpx2中的每一个可以不发光。第一虚设像素dpx1和第二虚设像素dpx2可以设置在第一显示区域da1的上侧上。第一虚设像素dpx1和第二虚设像素dpx2可以设置在凹口nta的下侧上。第一虚设像素dpx1可以在第一方向(x轴方向)上布置或设置。第一虚设像素dpx1可以电连接到第一公共扫描线csl1。第二虚设像素dpx2可以在第一方向(x轴方向)上布置或设置。第二虚设像素dpx2可以电连接到第二公共扫描线csl2。
[0302]
如图16中示出,通过顺序地输出负载匹配控制信号,第一负载匹配驱动电路130可以顺序地导通电连接到第二显示区域da2的写扫描线gwl的第一负载匹配晶体管lmt1和第二负载匹配晶体管lmt2。因此,第二显示区域da2的写扫描线gwl可以交替地电连接到第一虚设像素dpx1和第二虚设像素dpx2,该第一虚设像素dpx1电连接到第一公共扫描线csl1,该第二虚设像素dpx2电连接到第二公共扫描线csl2。在这种情况下,施加到写扫描线gwl的负载不仅可以包括施加到第二显示区域da2的子像素px的负载,而且可以包括施加到第一非显示区域nda1的第一虚设像素dpx1或第二虚设像素dpx2的负载。因此,可以使施加到第二显示区域da2中的写扫描线gwl的负载和施加到第一显示区域da1中的写扫描线gwl的负载之间的差异最小化。相应地,这可以减小第二显示区域da2和第三显示区域da3的写扫描线gwl的写扫描信号的脉冲宽度和第一显示区域da1的写扫描线gwl的写扫描信号的脉冲宽度之间的差异,由此防止子像素px之间的亮度差异。
[0303]
除了图16中示出的显示面板100的第二显示区域da2的左侧和右侧反转之外,显示面板100的第三显示区域da3可以与上文参照图16描述的第二显示区域da2基本相同。
[0304]
图17是示出根据实施例的初始化扫描信号、写扫描信号、偏置扫描信号、发射信号和负载匹配控制信号的波形图。
[0305]
图17的实施例与图9的实施例的不同之处可以在于,第k个负载匹配控制信号lmsk的脉冲和第k个发射信号emk的脉冲可以在相同的周期期间产生,并且第k个负载匹配控制信号lmsk的脉冲宽度可以基本等于第k个发射信号emk的脉冲宽度。
[0306]
参照图16和图17,第一负载匹配晶体管lmt1可以电连接到第k条写扫描线gwlk,第k个负载匹配控制信号lmsk传输到第一负载匹配晶体管lmt1,第k个写扫描信号gwsk传输到第k条写扫描线gwlk。第k条写扫描线gwlk的脉冲可以与第k个负载匹配控制信号lmsk的脉冲完全重叠。例如,第k条写扫描线gwlk的脉冲宽度可以小于第k个负载匹配控制信号lmsk的脉冲宽度。因此,在传输第一电平电压v1的第k个写扫描信号gwsk的周期期间,电连接到第k条写扫描线gwlk的第一负载匹配晶体管lmt1可以导通。因而,在传输第一电平电压v1的第k个写扫描信号gwsk的周期期间,第k条写扫描线gwlk可以通过第一公共扫描线csl1电连接到第一虚设像素dpx1。
[0307]
此处,由于第k个负载匹配控制信号lmsk的脉冲也与第k 1条写扫描线的脉冲重叠,因此如果电连接到第k条写扫描线gwlk的第一负载匹配晶体管lmt1和电连接到第k 1条写扫描线的第二负载匹配晶体管lmt2可以电连接到相同的公共扫描线,则第k条写扫描线gwlk和第k 1条写扫描线可以电连接到相同的公共扫描线的虚设像素。在这种情况下,施加
到第k条写扫描线gwlk的负载可以是施加到子像素px的负载和施加到虚设像素dpx的负载的一半。
[0308]
如图16中示出,为了防止施加到虚设像素dpx(例如dpx1和dpx2)的负载减半,第k条写扫描线gwlk可以通过第一负载匹配晶体管lmt1电连接到第一公共扫描线csl1,该第一公共扫描线csl1电连接到第一虚设像素dpx1,并且第k 1条写扫描线可以通过第二负载匹配晶体管lmt2电连接到第二公共扫描线csl2,该第二公共扫描线csl2电连接到第二虚设像素dpx2。例如,第k条写扫描线gwlk和第k 1条写扫描线可以电连接到不同的公共扫描线csl(例如csl1和csl2)。
[0309]
为了使从第一发射驱动电路121输出的发射信号emk和emk 1与从第一负载匹配驱动电路130输出的负载匹配控制信号lmsk和lmsk 1基本相同,通过第一发射时序线etl1(见图2)输入到第一发射驱动电路121的发射时钟信号和通过第一负载时序线ltl1输入到第一负载匹配驱动电路130的负载匹配时钟信号可以基本相同。在这种情况下,通过第一发射时序线etl1(见图2)输入到第一发射驱动电路121的发射开始信号和通过第一负载时序线ltl1输入到第一负载匹配驱动电路130的负载匹配开始信号可以基本相同或不同。
[0310]
例如,第一发射驱动电路121可以从显示面板100的上侧(凹口nta可以形成在该上侧)开始输出发射信号emk和emk 1,并且第一负载匹配驱动电路130可以从显示面板100的上侧开始输出负载匹配控制信号lmsk和lmsk 1。在这种情况下,从第一发射驱动电路121输出的第一发射信号和从第一负载匹配驱动电路130输出的第一负载匹配控制信号应同时输出。因此,通过第一发射时序线etl1(见图2)输入到第一发射驱动电路121的发射开始信号和通过第一负载时序线ltl1输入到第一负载匹配驱动电路130的负载匹配开始信号可以基本相同。
[0311]
可替代地,第一发射驱动电路121可以从显示面板100的下侧(显示焊盘dp设置在该下侧)开始输出发射信号emk和emk 1,并且第一负载匹配驱动电路130可以从第二显示区域da2的下侧开始输出负载匹配控制信号lmsk和lmsk 1的负载。在这种情况下,从第一发射驱动电路121输出的第一发射信号和从第一负载匹配驱动电路130输出的第一负载匹配控制信号不同时输出。因此,通过第一发射时序线etl1(见图2)输入到第一发射驱动电路121的发射开始信号和通过第一负载时序线ltl1输入到第一负载匹配驱动电路130的负载匹配开始信号可以不同。
[0312]
图18是示出图2的显示面板100的第一显示区域da1、第二显示区域da2、第一非显示区域nda1和第二非显示区域nda2的示例的详细布局图。
[0313]
图18的实施例与图16的实施例的不同之处可以在于,第一扫描驱动电路111可以仅将写扫描信号输出到写扫描线gwl,并且可以添加用于将初始化扫描信号输出到初始化扫描线gil的第一初始化驱动电路211以及用于将控制扫描信号输出到控制扫描线gcl的第一控制驱动电路221。图18的实施例与图16的实施例的不同之处可以在于,可以添加电连接到在第一方向(x轴方向)上并排布置或设置的第三虚设像素dpx3的第三公共扫描线csl3,并且第二负载匹配晶体管lmt2可以电连接到第二公共扫描线csl2。
[0314]
第一扫描驱动电路111、第一初始化驱动电路211和第一控制驱动电路221与上文参照图11描述的第一扫描驱动电路111、第一初始化驱动电路211和第一控制驱动电路221基本相同,并且因而将省略其描述。
[0315]
参照图18,第一负载匹配晶体管lmt1、第二负载匹配晶体管lmt2和第三负载匹配晶体管lmt3可以在第二方向(y轴方向)上交替地设置。由于负载匹配控制信号顺序地传输到负载匹配控制线lcl,因此第一负载匹配晶体管lmt1、第二负载匹配晶体管lmt2和第三负载匹配晶体管lmt3可以交替地导通。例如,在通过第一负载匹配晶体管lmt1的导通将第k条写扫描线gwl电连接到第一公共扫描线csl1(第一公共扫描线csl1电连接到第一虚设像素dpx1)之后,可以通过第二负载匹配晶体管lmt2的导通将第k 1条写扫描线gwl电连接到第二公共扫描线csl2(第二公共扫描线csl2电连接到第二虚设像素dpx2)。然后,可以通过第三负载匹配晶体管lmt3的导通,将第k 2条写扫描线gwl电连接到第三公共扫描线csl3(第三公共扫描线csl3电连接到第三虚设像素dpx3)。
[0316]
如图18中示出,通过顺序地输出负载匹配控制信号,第一负载匹配驱动电路130可以顺序地导通电连接到第二显示区域da2的写扫描线gwl的第一负载匹配晶体管lmt1、第二负载匹配晶体管lmt2和第三负载匹配晶体管lmt3。因此,第二显示区域da2的写扫描线gwl可以交替地电连接到第一虚设像素dpx1、第二虚设像素dpx2和第三虚设像素dpx3,该第一虚设像素dpx1电连接到第一公共扫描线csl1,该第二虚设像素dpx2电连接到第二公共扫描线csl2,该第三虚设像素dpx3电连接到第三公共扫描线csl3。在这种情况下,施加到写扫描线gwl的负载不仅可以包括施加到第二显示区域da2的子像素px的负载,而且可以包括施加到第一非显示区域nda1的第一虚设像素dpx1、第二虚设像素dpx2或第三虚设像素dpx3的负载。因此,可以使施加到第二显示区域da2中的写扫描线gwl的负载和施加到第一显示区域da1中的写扫描线gwl的负载之间的差异最小化。相应地,这可以减小第二显示区域da2和第三显示区域da3的写扫描线gwl的写扫描信号的脉冲宽度和第一显示区域da1的写扫描线gwl的写扫描信号的脉冲宽度之间的差异,由此防止子像素px之间的亮度差异。
[0317]
除了图18中示出的显示面板100的第二显示区域da2的左侧和右侧反转之外,显示面板100的第三显示区域da3可以与上文参照图18描述的第二显示区域da2基本相同。
[0318]
图19是示出根据实施例的初始化扫描信号、写扫描信号、偏置扫描信号、发射信号和负载匹配控制信号的波形图。
[0319]
图19的实施例与图14的实施例的不同之处可以在于,第k个负载匹配控制信号lmsk的脉冲和第k个发射信号emk的脉冲在相同的周期期间产生,并且第k个负载匹配控制信号lmsk的脉冲宽度可以基本等于第k个发射信号emk的脉冲宽度。
[0320]
参照图18和图19,第一负载匹配晶体管lmt1可以电连接到第k条写扫描线gwlk,第k个负载匹配控制信号lmsk传输到第一负载匹配晶体管lmt1,第k个写扫描信号gwsk传输到第k条写扫描线gwlk。第k条写扫描线gwlk的脉冲可以与第k个负载匹配控制信号lmsk的脉冲完全重叠。例如,第k条写扫描线gwlk的脉冲宽度可以小于第k个负载匹配控制信号lmsk的脉冲宽度。因此,在传输第一电平电压v1的第k个写扫描信号gwsk的周期期间,电连接到第k条写扫描线gwlk的第一负载匹配晶体管lmt1可以导通。因而,在传输第一电平电压v1的第k个写扫描信号gwsk的周期期间,第k条写扫描线gwlk可以通过第一公共扫描线csl1电连接到第一虚设像素dpx1。
[0321]
此处,由于第k个负载匹配控制信号lmsk的脉冲也与第k 1条写扫描线gwsk 1的脉冲和第k 2条写扫描线的脉冲重叠,因此如果电连接到第k条写扫描线gwlk的第一负载匹配晶体管lmt1、电连接到第k 1条写扫描线的第二负载匹配晶体管lmt2和电连接到第k 2条写
扫描线的第三负载匹配晶体管lmt3可以电连接到相同的公共扫描线,则第k条写扫描线gwlk、第k 1条写扫描线和第k 2条写扫描线可以电连接到相同的公共扫描线的虚设像素。在这种情况下,施加到第k条写扫描线gwlk的负载可以是施加到子像素px的负载和施加到虚设像素dpx的负载的三分之一。
[0322]
如图18中示出,为了防止施加到虚设像素dpx(例如dpx1、dpx2和dpx3)的负载减小到三分之一,第k条写扫描线gwlk可以通过第一负载匹配晶体管lmt1电连接到第一公共扫描线csl1,第一公共扫描线csl1电连接到第一虚设像素dpx1;第k 1条写扫描线可以通过第二负载匹配晶体管lmt2电连接到第二公共扫描线csl2,第二公共扫描线csl2电连接到第二虚设像素dpx2;并且第k 2条写扫描线可以通过第三负载匹配晶体管lmt3电连接到第三公共扫描线csl3,第三公共扫描线csl3电连接到第三虚设像素dpx3。例如,第k条写扫描线gwlk、第k 1条写扫描线和第k 2条写扫描线可以电连接到不同的公共扫描线csl(例如csl1、csl2和csl3)。
[0323]
在根据实施例的显示装置中,可以由负载匹配驱动电路的负载匹配控制信号顺序地导通负载匹配晶体管,负载匹配晶体管电连接到从第一显示区域突出的第二显示区域的扫描线。因此,第二显示区域的扫描线可以顺序地电连接到虚设像素,该虚设像素电连接到公共扫描线。因此,施加到扫描线的负载不仅可以包括施加到第二显示区域的子像素的负载,而且可以包括施加到虚设像素的负载。相应地,可以使施加到第二显示区域中的扫描线的负载和施加到第一显示区域中的扫描线的负载之间的差异最小化。这可以减小第二显示区域的扫描线的扫描信号的脉冲宽度和第一显示区域的扫描线的扫描信号的脉冲宽度之间的差异,由此防止子像素之间的亮度差异。
[0324]
在根据实施例的显示装置中,可以通过使用负载匹配驱动电路和负载匹配晶体管,通过公共扫描线将虚设像素顺序地电连接到扫描线。例如,由于扫描线共用用于补偿负载的虚设像素,因此与当使用补偿电容器减小扫描线之间的负载差异时相比,非显示区域的面积可以减小得更多。
[0325]
尽管在本文中已经描述实施例和实施方式,但是从该描述将显见其它实施例和修改。相应地,本公开不限于这些实施例,而是限于所附权利要求以及本领域普通技术人员将显见的各种明显修改和等同布置的更宽范围。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献