一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

显示装置、栅极驱动电路、移位寄存单元及其驱动方法与流程

2022-05-18 05:01:18 来源:中国专利 TAG:

技术特征:
1.一种移位寄存单元,其特征在于,包括:输入子电路,与第一级联输入端以及上拉节点连接,用于在所述第一级联输入端的电位控制下控制所述上拉节点的电位;输出子电路,与所述上拉节点以及信号输出端连接,用于在所述上拉节点的电位控制下控制所述信号输出端的电位;去噪子电路,与所述上拉节点、下拉节点、第一时钟信号端、第二时钟信号端以及第一电源信号端连接,用于根据所述下拉节点的电位以及所述第一时钟信号端的电位控制所述第一电源信号端与所述上拉节点连接,还用于根据所述下拉节点的电位以及所述第二时钟信号端的电位控制所述第一电源信号端与所述上拉节点连接。2.根据权利要求1所述的移位寄存单元,其特征在于,所述去噪子电路包括:第一控制子电路,与所述下拉节点、所述第一时钟信号端、所以第二时钟信号端、第一节点以及第二节点连接,用于在所述第一时钟信号端的电位控制下控制所述第一节点与所述下拉节点连接,还用于在所述第二时钟信号端的电位控制下控制所述第二节点与所述下拉节点连接;第二控制子电路,与所述第一节点、所述第二节点、所述上拉节点以及所述第一电源信号端连接,用于在所述第一节点的电位控制下控制所述第一电源信号端与所述上拉节点连接,还用于在所述第二节点的电位控制下控制所述第一电源信号端与所述上拉节点连接。3.根据权利要求2所述的移位寄存单元,其特征在于,所述第一控制子电路包括:第一晶体管,所述第一晶体管的控制极与所述第一时钟信号端连接,所述第一晶体管的第一极与所述下拉节点连接,所述第一晶体管的第二极与所述第一节点连接;第二晶体管,所述第二晶体管的控制极与所述第二时钟信号端连接,所述第二晶体管的第一极与所述下拉节点连接,所述第二晶体管的第二极与所述第二节点连接。4.根据权利要求3所述的移位寄存单元,其特征在于,所述第二控制子电路包括:第三晶体管,所述第三晶体管的控制极与所述第一节点连接,所述第三晶体管的第一极与所述上拉节点连接,所述第三晶体管的第二极与所述第一电源信号端连接;第四晶体管,所述第四晶体管的控制极与所述第二节点连接,所述第四晶体管的第一极与所述上拉节点连接,所述第四晶体管的第二极与所述第一电源信号端连接。5.根据权利要求2-4任一项所述的移位寄存单元,其特征在于,所述去噪子电路还包括:第三控制子电路,与所述第一节点、所述第二节点、所述信号输出端以及所述第一电源信号端连接,用于在所述第一节点的电位控制下控制所述第一电源信号端与所述信号输出端连接,还用于在所述第二节点的电位控制下控制所述第一电源信号端与所述信号输出端连接。6.根据权利要求5所述的移位寄存单元,其特征在于,所述第三控制子电路包括:第五晶体管,所述第五晶体管的控制极与所述第一节点连接,所述第五晶体管的第一极与所述信号输出端连接,所述第五晶体管的第二极与所述第一电源信号端连接;第六晶体管,所述第六晶体管的控制极与所述第二节点连接,所述第六晶体管的第一极与所述信号输出端连接,所述第六晶体管的第二极与所述第一电源信号端连接。7.根据权利要求1所述的移位寄存单元,其特征在于,所述移位寄存单元还包括:
下拉子电路,与所述第一电源信号端、所述下拉节点、所述上拉节点以及所述第一级联输入端连接,用于在所述第一级联输入端的电位控制下控制所述下拉节点与所述第一电源信号端连接,还用于在所述上拉节点的电位控制下控制所述下拉节点与所述第一电源信号端连接。8.一种栅极驱动电路,其特征在于,包括多个级联的权利要求1-7任一项所述的移位寄存单元。9.一种显示装置,其特征在于,包括权利要求8所述的栅极驱动电路。10.一种移位寄存单元的驱动方法,其特征在于,所述驱动方法采用权利要求1-7任一项所述的移位寄存单元,所述驱动方法包括:使所述输入子电路在所述第一级联输入端的电位控制下控制所述上拉节点的电位;使所述输出子电路在所述上拉节点的电位控制下控制所述信号输出端的电位;使所述去噪子电路根据所述下拉节点的电位以及所述第一时钟信号端的电位控制所述电源信号端与所述上拉节点连接,还使所述去噪子电路根据所述下拉节点的电位以及所述第二时钟信号端的电位控制所述电源信号端与所述上拉节点连接。

技术总结
本公开提供一种显示装置、栅极驱动电路、移位寄存单元及其驱动方法。该移位寄存单元包括:输入子电路,与第一级联输入端以及上拉节点连接,用于在第一级联输入端的电位控制下控制上拉节点的电位;输出子电路,与上拉节点以及信号输出端连接,用于在上拉节点的电位控制下控制信号输出端的电位;去噪子电路,与上拉节点、下拉节点、第一时钟信号端、第二时钟信号端以及第一电源信号端连接,用于根据下拉节点的电位以及第一时钟信号端的电位控制第一电源信号端与上拉节点连接,还用于根据下拉节点的电位以及第二时钟信号端的电位控制第一电源信号端与上拉节点连接。本公开能够避免对显示装置的显示效果造成不良影响。示装置的显示效果造成不良影响。示装置的显示效果造成不良影响。


技术研发人员:任锦宇 王锦谦 王玮 张方振
受保护的技术使用者:京东方科技集团股份有限公司
技术研发日:2022.03.10
技术公布日:2022/5/17
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献