一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

扫描驱动电路、阵列基板和显示终端的制作方法

2022-04-09 07:11:07 来源:中国专利 TAG:


1.本技术涉及显示技术领域,尤其涉及应用于显示面板中的扫描驱动电路、阵列基板和显示终端。


背景技术:

2.目前,液晶显示面板多采用阵列基板栅极驱动(gate driver on array,goa)技术,goa技术是利用薄膜晶体管(thin film transistor,tft)液晶显示器阵列制程将栅极扫描驱动电路制作在薄膜晶体管阵列基板上,以实现逐行扫描的驱动技术,具有降低生产成本和实现面板窄边框涉及的优点。
3.目前,级联的goa单元中,一个goa单元在时钟信号(clock,clk)的控制下可以输出两个及两个以上的级传信号和扫描信号。但是,由于时钟信号按照一定的时序进行,故一个goa单元输出的多个级传信号和扫描信号存在一定的时间延迟,进而导致扫描信号输出的准确性欠佳而使得画面显示效果不佳。


技术实现要素:

4.鉴于上述现有技术的不足,本技术提出一种信号同步效果较佳的扫描驱动电路、阵列基板和显示终端。
5.本技术提供一种扫描驱动电路,包括依次排列并级联的n个扫描驱动单元,每一个扫描驱动单元用于输出间两个隔预设时间的扫描信号。每一个扫描驱动单元包括两个分别连接于两个扫描信号输出端的下拉时间调整模块,两个下拉时间调整模块用于分别调整扫描信号输出端自输出扫描信号至停止输出扫描信号的时间相同。
6.可选地,第j个扫描驱动单元为第一扫描驱动电路与第二扫描驱动电路中任意一个扫描驱动单元,任意一个扫描驱动单元包含的两个gdl电路,分别为第一gdl电路与第二gdl电路。第一gdl电路用于接收第j-4级传信号,并输出第j级传信号和自第一gdl电路的扫描信号输出端输出第j级扫描信号,其中,5≤j≤2n。第j级传信号用于控制第j 2级扫描驱动单元中第一gdl电路输出第一电位的第j 4级传信号和第j 4级扫描信号,同时控制第j-2级扫描驱动单元中第一gdl电路输出第二电位的第j-4级传信号和停止输出第j-4级扫描信号。第二gdl电路用于接收第j-3级传信号,并输出第j 1级传信号和自第二gdl电路的扫描信号输出端输出第j 1级扫描信号。第j 1级传信号用于控制第j 2级扫描驱动单元中第二gdl电路输出第一电位的第j 5级传信号和第j 5级扫描信号,同时控制第j-2级扫描驱动单元中第二gdl电路输出第二电位的第j-3级传信号和停止输出第j-3级扫描信号。
7.可选地,第一gdl电路包括第一下拉时间调整模块、第一上拉模块、第一下拉模块、第一节点以及第二节点。第一下拉时间调整模块电性连接于第一节点和第j级扫描信号的输出端,第一上拉模块连接于第一节点与第j级扫描信号的输出端,第一下拉模块连接于第二节点与第一下拉时间调整模块。当第一节点为第一电位时控制第一上拉模块自第j级扫描信号的输出端输出扫描信号。当第一节点在第一时刻接收到具有第二电位的下拉信号
时,控制第二节点具有第一电位,第二节点的第一电位控制第一下拉模块输出第二电位至扫描信号输出端。第一下拉时间调整模块用于自第一时刻开始后的第一时段内,控制第一节点的电压自第一电位变化为第二电位,第一节点为第二电位时第一上拉模块停止输出扫描信号。
8.可选地,第二gdl电路包括第二下拉时间调整模块、第二上拉模块、第二下拉模块、第三节点以及第四节点。第二下拉时间调整模块电性连接于第三节点和第j 1级扫描信号的输出端,第二上拉模块连接于第三节点与第j 1级扫描信号的输出端,第二下拉模块连接于第四节点与第二下拉时间调整模块。当第三节点为第一电位时控制第二上拉模块自第j 1级扫描信号的输出端输出扫描信号。当第三节点在第三时刻接收到具有第二电位的下拉信号时,控制第四节点具有第一电位,第四节点的第一电位控制第二下拉模块输出第二电位至扫描信号输出端。第二下拉时间调整模块用于自第三时刻开始后的第二时段内,控制第三节点的电压自第一电位变化为第二电位,第三节点为第二电位时第二上拉模块停止输出扫描信号。
9.可选地,第一gdl电路还包括第二下拉控制模块,第二gdl电路还包括第四下拉控制模块。第二下拉控制模块电性连接于第一节点和第二节点,当第一节点在第一时刻接收到第二电位的下拉信号时,第二下拉控制模块上拉第二节点电压至第一电位。第四下拉控制模块电性连接于第三节点和第四节点,当第三节点在第二时刻接收到第二电位的下拉信号时,第四下拉控制模块上拉第二节点电压至第一电位。
10.可选地,第一下拉时间调整模块包括第一电容,第二下拉时间调整模块包括第二电容,第一电容的电容值与第二电容的电容值比值位于范围0.3~0.7。
11.可选地,第一gdl电路还包括第一上拉控制模块、第一下拉控制模块和第一下拉维持模块。第一上拉控制模块和第一下拉控制模块电性连接于第一节点,第一上拉控制模块用于上拉第一节点电压至第一电位,第一下拉控制模块用于下拉第一节点电压至第二电位。第一下拉维持模块电性连接于第一节点、第二节点和第三节点。当第一节点为第一电位时,将第二节点电压下拉至第二电位,当第三节点为第一电位时,控制第二节点停止接收电源电压。
12.可选地,第二gdl电路还包括第二上拉控制模块、第三下拉控制模块和第二下拉维持模块。第二上拉控制模块和第三下拉控制模块电性连接于第三节点,第二上拉控制模块用于上拉第三节点电压至第一电位,第三下拉控制模块用于下拉第三节点电压至第二电位。第二下拉维持模块电性连接于第一节点、第三节点和第四节点,当第一节点的节点电压为第一电位时,控制第四节点停止接收电源电压,当第三节点为第一电位时,下拉第四节点至第二电位。
13.可选地,本技术还提供一种阵列基板,包括2n条扫描线、多个呈阵列排布的像素单元以及如前述任一项的扫描驱动电路,2n条扫描线分别连接于n个扫描驱动单元,并分别依次自n个扫描驱动单元接收2n个扫描信号,多个像素单元在2n个扫描信号控制下接收图像数据并显示图像。
14.可选地,本技术还提供一种显示终端,包括前述的阵列基板。
15.相较于现有技术,本技术提供的扫描驱动电路能够通过调整每一个扫描驱动单元输出的两个扫描信号的电压下降时间,进而有效地解决了图像显示时的残影现象,增强了
gdl电路的稳定型,提升图像显示效果。
附图说明
16.为了更清楚地说明本技术实施例中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本技术的一些实施例,对于本领普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
17.图1为本技术一实施例中显示终端侧面结构示意图;
18.图2为图1所示显示面板中阵列基板的平面结构示意图;
19.图3为本技术第一实施例的扫描驱动电路的结构示意图;
20.图4为图3中goa单元等效电路示意图;
21.图5为图4所示扫描驱动电路中节点电压变化示意图;
22.图6为图4所示第一电容cb1的剖面示意图;
23.图7为图6所示第一电容cb1的俯视图。
具体实施方式
24.为了便于理解本技术,下面将参照相关附图对本技术进行更全面的描述。附图中给出了本技术的较佳实施方式。但是,本技术可以以许多不同的形式来实现,并不限于本文所描述的实施方式。相反地,提供这些实施方式的目的是使对本技术的公开内容理解的更加透彻全面。
25.以下各实施例的说明是参考附加的图示,用以例示本技术可用以实施的特定实施例。本文中为部件所编序号本身,例如“第一”、“第二”等,仅用于区分所描述的对象,不具有任何顺序或技术含义。而本技术所说“连接”、“联接”,如无特别说明,均包括直接和间接连接(联接)。本技术中所提到的方向用语,例如,“上”、“下”、“前”、“后”、“左”、“右”、“内”、“外”、“侧面”等,仅是参考附加图式的方向,因此,使用的方向用语是为了更好、更清楚地说明及理解本技术,而不是指示或暗指所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本技术的限制。
26.在本技术的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸地连接,或者一体地连接;可以是机械连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本技术中的具体含义。需要说明的是,本技术的说明书和权利要求书及附图中的术语“第一”、“第二”等是用于区别不同对象,而不是用于描述特定顺序。
27.此外,本技术中使用的术语“包括”、“可以包括”、“包含”、或“可以包含”表示公开的相应功能、操作、元件等的存在,并不限制其他的一个或多个更多功能、操作、元件等。此外,术语“包括”或“包含”表示存在说明书中公开的相应特征、数目、步骤、操作、元素、部件或其组合,而并不排除存在或添加一个或多个其他特征、数目、步骤、操作、元素、部件或其组合,意图在于覆盖不排他的包含。此外,当描述本技术的实施方式时,使用“可”表示“本技术的一个或多个实施方式”。并且,用语“示例性的”旨在指代示例或举例说明。
28.除非另有定义,本文所使用的所有的技术和科学术语与属于本技术的技术领域的
技术人员通常理解的含义相同。本文中在本技术的说明书中所使用的术语只是为了描述具体的实施方式的目的,不是旨在于限制本技术。
29.请参阅图1,图1为本技术一实施例中显示终端10侧面结构示意图。如图1所示,显示终端10包括显示面板11与其他元部件(图未示),所述其他元部件包括电源模块、信号处理器模块、信号感测模块等。
30.其中,显示面板11包括用于图像显示区11a与非显示区11b。显示区11a用于执行图像显示,非显示区11b环绕设置于显示区11a周围以设置其他辅助部件或者模组。具体地,显示面板11包括有阵列基板11c与对向基板11d,以及夹设于阵列基板11c与对向基板11d的显示介质层11e。本实施例中,显示介质层中的显示介质为液晶(liquid crystal)即本实施例中显示面板11为液晶显示面板。
31.请参阅图2,其为图1所示显示面板11中阵列基板11c的平面结构示意图。如图2所示,阵列基板11c中对应图像显示区11a包括多个呈矩阵排列的m*n像素单元(pixel)p、m条数据线(data line)120、n条扫描线(scan line)130,m、n为大于1的自然数。
32.对应显示面板11的非显示区11b,显示终端10进一步包括的时序控制电路101、数据驱动电路(data driver)102和用于驱动像素单元进行图像显示的扫描驱动电路(scan driver)103设置于阵列基板11c。
33.其中,数据驱动电路102与多条数据线120电性连接,用于将待显示用的图像数据通过该多条数据线120以数据电压的形式传输至该多个像素单元p。
34.扫描驱动电路103用于与该多条扫描线130电性连接,用于通过该多条扫描线130输出扫描信号gn用于控制像素单元p何时接收图像数据。其中,扫描驱动电路103按照位置排列顺序自多条扫描线130按照扫描周期依次自扫描线130输出扫描信号g1、g2、

g3、

,gn。
35.时序控制电路101分别与数据驱动电路102、扫描驱动电路103电性连接,用于控制数据驱动电路102、扫描驱动电路103的工作时序,也即是输出对应的时序控制信号至扫描驱动电路103和数据驱动电路102,以控制何时输出对应的扫描信号gn。
36.本实施例中,扫描驱动电路103为通过阵列基板栅极驱动(goa)技术与制程的形式设置于阵列基板11c对应的区域。
37.可以理解,显示终端10还包括有其他辅助电路用于共同完成图像的显示,例如图像接收处理电路(graphics processing unit,gpu)、电源电路等,本实施例中不再对其进行赘述。
38.请参阅图3,图3为本技术第一实施例的扫描驱动电路103的结构示意图,为便于说明,后文中的扫描驱动单元用goa单元表示。如图3所示,扫描驱动电路103包括多个级联的goa单元140、八个时钟信号clkn(n=1、2、

8)、启动信号stv、复位信号r、第一低压电位vss1和第二低压电位vss2。
39.其中,多个级联的goa单元140输出对应的多个扫描信号,本实施例中,对应2160条扫描线,多个扫描信号可以表示为g1~g2160,扫描信号g1~g2160用于驱动显示阵列基板中相对应行像素的扫描线。在本技术其他实施例中,扫描线的数量可以依据实际分辨率进行设定,并不以此为限。
40.具体地,每一个goa单元140包含两级栅级驱动(gate driver less,gdl)电路,每
级gdl电路对应输出一个扫描信号,故一个goa单元输出两个扫描信号。例如,第一goa单元goa1输出扫描信号g1~扫描信号g2,第二goa单元goa2输出扫描信号g3~扫描信号g4。在本实施例中,扫描驱动电路103包括1080个goa单元。
41.级联的goa单元140具体为,任意一个goa单元与间隔1个goa单元的goa单元级联,例如第四goa单元goa4与第二goa单元goa2级联,第三goa单元goa3与第一goa单元goa1级联。其中每一个goa单元输出的级传信号能够下拉与其级联的goa的节点电压,例如第四goa单元goa4输出的级传信号能下拉第二goa单元goa2的节点电压。
42.八个时钟信号clkn(n=1、2、

8)用于为goa单元140输出驱动信号提供扫描驱动时序。本实施例中,时序控制电路101输出时钟信号clkn(n=1、2、

8)为goa单元140提供时钟信号。
43.时序控制电路101输出的启动信号stv为第一goa单元goa1的始能启动信号,其他goa单元140则依据其级联的方式接收始能启动信号。
44.请参阅图4,其为图3中goa单元140的等效电路示意图。如图4所示,以第j级goa单元为例,1≤j≤540。第j级goa单元包括两级gdl电路,分别为第一gdl电路gdl 1和第二gdl电路gdl2。
45.其中,第一gdl电路gdl1包括第一上拉控制模块141、第一上拉模块142、第一下拉控制模块143a、第二下拉控制模块143b、第一下拉模块144、第一下拉维持模块145、第一下拉时间调整模块h1第一节点q(j)和第二节点qb(j)。
46.第二gdl电路gdl2包括第二上拉控制模块151、第二上拉模块152、第三下拉控制模块153a、第四下拉控制模块153b、第二下拉模块154、第二下拉维持模块155、第二下拉时间调整模块h2、第三节点q(j 1)、第四节点qb(j 1)和第五节点qb(j 2)。
47.在第一gdl电路gdl1中,第一上拉控制模块141接入第j-4级传信号c(j-4)和第一节点q(j)。利用第j-4级传信号c(j-4)上拉第一节点q(j)的电位至第一电位。
48.第一上拉模块142接入第m条时钟信号clk(m)(1≤m≤8)和第一节点q(j),用于在第m条时钟信号clkm的控制下,当第一节点q(j)的电位为第一电位时,输出第j级传信号c(j)和第j条扫描信号g(j)。第j级传信号c(j)用于控制第j 2级goa单元中第一gdl电路gdl1输出第一电位的第j 4级传信号c(j 4)和第j 4级扫描信号g(j 4),同时控制第j-2级goa单元中第一gdl电路gdl1输出第二电位的第j-4级传信号c(j-4)和停止输出第j-4级扫描信号g(j-4)。
49.第一下拉控制模块143a接入第j 4级传信号c(j 4)、第一节点q(j)、第二节点qb(j)、第一复位信号r1以及第一低压电位vss1。利用第j 4级传信号c(j 4)下拉第一节点q(j)的电位至第二电位。利用第一复位信号r1下拉第一节点q(j)和第二节点qb(j)的电位。
50.第二下拉控制模块143b电性连接于电源电压vdd、第一节点q(j)、第二节点qb(j)。利用第一节点q(j)的低电平和电源电压vdd上拉第二节点qb(j)的电位至第一电位。
51.第一下拉模块144接入第j级传信号c(j)的输出端(未标识)、第j条扫描信号g(j)的输出端(未标识)、第二节点qb(j)、第一低压电位vss1和第二低压电位vss2。当第二节点qb(j)为第一电位时,第j级传信号c(j)接入第一低压端(未标识)接收第一低压电位vss1,输出具有第二电位的第j级传信号c(j)并停止输出第j条扫描信号g(j)。其中第一低压电位vss1等同于第二电位。
52.第一下拉维持模块145a接入第j-4级传信号c(j-4)、第一节点q(j)、第二节点qb(j)、第三节点q(j 1)和第一低压电位vss1。利用第j-4级传信号c(j-4)维持第一节点q(j)和第二节点qb(j)电平。具体地,当第一节点q(j)为第一电位时,下拉第二节点qb(j)的电位至第一低压电位vss1,且在第一节点q(j)为第一电位的时段内,维持第二节点qb(j)的第二电位状态。当所述第三节点q(j 1)为第一电位时,控制所述第二节点qb(j)停止接收电源电压vdd,且在第三节点q(j 1)为第一电位时的时段内,维持第二节点的第一电位状态。
53.第一下拉时间调整模块h1一端电性连接于第一节点q(j),另一端电性连接于第j条扫描信号g(j)的输出端。用于调整第j条扫描信号g(j)的电压下降时间。
54.其中,第一电位为高电平,第二电位为低电平。
55.在第二gdl电路gdl2中,第二上拉控制模块151接入第j-3级传信号c(j-3)并电性连接于第三节点q(j 1)。利用第j-3级传信号c(j-3)上拉第三节点q(j 1)的电位至第一电位。
56.第二上拉模块152接入第m 1条时钟信号clk(m 1)和第三节点q(j 1)。用于在第m 1条时钟信号clk(m 1)的控制下,当第三节点q(j 1)的电位为第一电位时,输出第j 1条级传信号c(j 1)和第j 1条扫描信号g(j 1)。第j 1级传信号c(j 1)用于控制第j 2级goa单元中第二gdl电路gdl2输出第一电位的第j 5级传信号c(j 5)和第j 5级扫描信号g(j 5),同时控制第j-2级goa单元中第二gdl电路gdl2输出第二电位的第j-3级传信号c(j-3)和停止输出第j-3级扫描信号g(j-3)。
57.第三下拉控制模块153a接入第j 5级传信号c(j 5)、第三节点q(j 1)、第四节点qb(j 1)、第五节点qb(j 2)、第二复位信号r2和第一低压电位vss1。利用第j 5级传信号c(j 5)下拉第三节点q(j 1)的电位至第二电位。利用第二复位信号r2下拉第三节点q(j 1)、第四节点qb(j 1)的电位。第五节点qb(j 2)连接于第二节点qb(j),当第二节点qb(j)为第一电位时,第五节点qb(j 2)变为第一电位,通过第三下拉模块153a下拉第三节点q(j 1)至第一低压电位vss1。
58.第四下拉控制模块153b电性连接于电源电压vdd、第三节点q(j 1)和第四节点qb(j 1)。利用第三节点q(j 1)的低电平和电源电压vdd上拉第四节点qb(j 1)的电位至第一电位。利用第一复位信号r2下拉第三节点q(j 1)和第四节点qb(j 1)的电位。
59.第二下拉模块154接入第j 1级传信号c(j 1)的输出端(未标识)、第j 1条扫描信号g(j 1)的输出端(未标识)、第四节点qb(j 1)、第五节点qb(j 2)、第一低压电位vss1和第二低压电位vss2。当第四节点qb(j 1)为第一电位时,第j 1级传信号c(j 1)接入第一低压端接收第一低压电位vss1,输出具有第二电位的第j 1级传信号c(j 1)。并停止输出第j 1条扫描信号g(j 1)。第五节点qb(j 2)连接第二节点qb(j),当第二节点qb(j)为第一电位时,第五节点qb(j 2)变为第一电位,通过第二下拉模块154使第j 1级传信号c(j 1)的输出端保持第一低压电位vss1,使第j 1级扫描信号g(j 1)的输出端保持第二低压电位vss2,增强第j 1级传信号c(j 1)的输出端和第j 1级扫描信号g(j 1)的输出端的电压稳定性。
60.第二下拉维持模块155接入第j-4级传信号c(j-4)、第一节点q(j)第三节点q(j 1)、第四节点qb(j 1)和第一低压电位vss1。利用第j-4级传信号c(j-4)维持第三节点q(j 1)和第四节点qb(j 1)的电平。具体地,当接入j-4级传信号时,第三节点q(j 1)和第四节点qb(j 1)接入第一低压端并接收第一低压电位vss1,并在此时段第三节点q(j 1)和第四节
点qb(j 1)维持第二电位状态。当第一节点q(j)为第一电位时,下拉第四节点qb(j 1)的电位至第一低压电位vss1,并在第一节点为第一电位的时段内,维持第四节点qb(j 1)的第二电位状态。
61.第二下拉时间调整模块h2一端电性连接于第三节点q(j 1),另一端电性连接于第j 1条扫描信号g(j 1)的输出端(未标识)。用于调整第j 1条扫描信号g(j 1)的电压下降时间。
62.具体地,第一上拉控制模块141包括第十一晶体管t11。第十一晶体管t11的栅极和源极接入第j-4级传信号c(j-4)的输入端(未标识),漏极电性连接于第一节点q(j)。
63.第一上拉模块142包括第二十一晶体管t21、第二十二晶体管t22。其中,第二十一晶体管t21的源极接入第m条时钟信号clk(m),栅极电性连接于第一节点q(j),漏极电性连接于第j级传信号c(j)的输出端(未标识)。第二十二晶体管t22源极接入第m条时钟信号clk(m),栅极电性连接于第一节点q(j),漏极电性连接于第j条扫描信号g(j)的输出端(未标识)。
64.第一下拉控制模块143a包括第三十一晶体管t31,第三十二晶体管t32,第三十三晶体管t33和第三十四晶体管t34。其中,第三十一晶体管t31的栅极接入第一复位信号r1,源极电性连接于第一节点q(j),漏极电性连接于第一低压端以接收第一低压电位vss1。第三十二晶体管t32的栅极电性连接于第二节点qb(j),源极电性连接于第一节点q(j),漏极电性连接于第一低压端以接收第一低压电位vss1。第三十三晶体管t33的栅极接入第j 4级传信号c(j 4),源极电性连接于第一节点q(j),漏极电性连接于第一低压端以接收第一低压电位vss1。第三十四晶体管t34的栅极电性连接于第四节点qb(j 1),源极电性连接于第一节点q(j),漏极电性连接于第一低压端以接收第一低压电位vss1。
65.第二下拉控制模块143b包括第三十五晶体管t35、第三十六晶体管t36和第三十七晶体管t37。第三十五晶体管t35源极和栅极电性连接于电源电压vdd,漏极与第三十六晶体管t36的栅极、第三十七晶体管t37的源极电性连接。第三十六晶体管t36的源极电性连接于电源电压vdd,漏极电性连接于第二节点qb(j)。第三十七晶体管t37的栅极电性连接于第一节点q(j),漏极电性连接于第一低压端以接收第一低压电位vss1。
66.第一下拉模块144包括第四十一晶体管t41、第四十二晶体管t42、第四十三晶体管t43、第四十四晶体管t44。其中,第四十一晶体管t41的栅极电性连接于第二节点qb(j),源极接入第j级传信号c(j)的输出端,漏极电性连接于第一低压端以接收第一低压电位vss1。第四十二晶体管t42的栅极电性连接于第二节点qb(j),源极接入第j条扫描信号g(j)的输出端,漏极电性连接于第二低压端以接收第二低压电位vss2。第四十三晶体管t43的栅极电性连接于第四节点qb(j 1),源极接入第j条扫描信号g(j)的输出端,漏极电性连接于第二低压端以接收第二低压电位vss2。第四十四晶体管t44的栅极电性连接于第四节点qb(j 1),源极接入第j级传信号c(j)的输出端,漏极电性连接于第二低压端以接收第二低压电位vss2。
67.第一下拉维持模块145包括第五十一晶体管t51、第五十二晶体管t52和第五十三晶体管t53。其中,第五十一晶体管t51栅极接入第一节点q(j),源极电性连接于第二节点qb(j),漏极电性连接于第一低压端以接收第一低压电位vss1。第五十二晶体管t52的栅极接入第j-4级传信号c(j-4)的输入端(未标识),漏极电性连接于第一低压端以接收第一低压
电位vss1,源极电性连接于第二节点qb(j)。第五十三晶体管t53栅极电性连接于第三节点q(j 1),源极电性连接于第三十五晶体管t35的漏极,漏极电性连接于第一低压端以接收第一低压电位vss1。
68.第一下拉时间调整单元h1包括第一电容cb1,第一电容cb1一端电性连接于第一节点q(j),另一端电性连接于第j 1条扫描信号g(j 1)的输出端。
69.第二上拉控制模块151包括第六十一晶体管t61。第六十一晶体管t61的栅极和源极接入第j-3级传信c(j-3)的输入端(未标识),漏极电性连接于第三节点q(j 1)。
70.第二上拉模块152包括第七十一晶体管t71、第七十二晶体管t72。其中,第七十一晶体管t71的源极接入第m 1条时钟信号clk(m 1),栅极电性连接于第三节点q(j 1),漏极电性连接于第j 1级传信号c(j 1)的输出端。第七十二晶体管t72源极接入第m 1条时钟信号clk(m 1),栅极电性连接于第三节点q(j 1),漏极电性连接于第j 2条扫描信号g(j 2)的输出端。
71.第三下拉控制模块153a包括第八十一晶体管t81,第八十二晶体管t82,第八十三晶体管t83和第八十四晶体管t84。其中,第八十一晶体管t81的栅极接入第二复位信号r2,源极电性连接于第三节点q(j 1),漏极电性连接于第一低压端以接收第一低压电位vss1。第八十二晶体管t82的栅极电性连接于第四节点qb(j 1),源极电性连接于第三节点q(j 1),漏极电性连接于第一低压端以接收第一低压电位vss1。第八十三晶体管t83的栅极接入第j 5级传信号c(j 5)的输入端(未标识),源极电性连接于第三节点q(j 1),漏极电性连接于第一低压端以接收第一低压电位vss1。第八十四晶体管t84的栅极电性连接于第五节点qb(j 2),源极电性连接于第三节点q(j 1),漏极电性连接于第一低压端以接收第一低压电位vss1。
72.第四下拉控制模块153b包括第八十五晶体管t85、第八十六晶体管t86和第八十七晶体管t87。其中第八十五晶体管t85的源极和栅极电性连接于电源电压vdd,漏极与第八十六晶体管t86的栅极和第八十七晶体管t87的源极电性连接。第八十六晶体管t86的源极电性连接于电源电压vdd,漏极电性连接于第四节点qb(j 1)。第八十七晶体管t87的栅极电性连接于第三节点q(j 1),漏极电性连接于第一低压端以接收第一低压电位vss1。
73.第二下拉模块154包括第九十一晶体管t91、第九十二晶体管t92、第九十三晶体管t93、第九十四晶体管t94。其中,第九十一晶体管t91的栅极电性连接于第四节点qb(j 1),源极接入第j 1级传信号c(j 1)的输出端,漏极电性连接于第一低压端以接收第一低压电位vss1。第九十二晶体管t92的栅极电性连接于第四节点qb(j 1),源极接入第j 2条扫描信号g(j 2)的输出端,漏极电性连接于第二低压端以接收第二低压电位vss2。第九十三晶体管t93的栅极电性连接于第五节点qb(j 2),源极电性连接于第j 2条扫描信号g(j 2)的输出端,漏极电性连接于第二低压电位vss2。第九十四晶体管t94的栅极电性连接于第五节点qb(j 2),源极接入第j 1级传信号c(j 1)的输出端,漏极电性连接于第二低压端以接收第二低压电位vss2。
74.第二下拉维持模块155包括第九十七晶体管t97、第九十八晶体管t98和第九十九晶体管t99。其中,第九十七晶体管t97的栅极电性连接于第三节点q(j 1),源极电性连接于第四节点qb(j 1),漏极电性连接于第一低压端以接收第一低压电位vss1。第九十八晶体管t98的栅极接入第j-4级传信号c(j-4)的输入端,源极电性连接于第四节点qb(j 1)漏,极电
性连接于第一低压端以接收第一低压电位vss1。第九十九晶体管t99的栅极电性连接于第一节点q(j),源极电性连接于第八十五晶体管t85的漏极,漏极电性连接于第一低压端以接收第一低压电位vss1。
75.第二下拉时间调整单元h2包括第二电容cb2,第二电容cb2一端电性连接于第三节点q(j 1),另一端电性连接于第j 1条扫描信号g(j 1)的输出端。
76.在本实施例中,goa单元140中的晶体管为n型氧化物薄膜晶体管,具体可以为以氧化锌(zno)tft、gazno tft、inzno tft、alzno tft或者铟镓锌氧化物tft(ingazno tft,igzo tft)等,本技术不做限制。
77.请一并参阅图4~图5,图5为图4所示goa单元中节点电压变化示意图,如图5所示,当第一节点q(j)在第一时刻t1接收到具有第二电位的下拉信号时,第二节点qb(j)的电压变为第一电位,第二节点qb(j)的第一电位控制第一下拉模块144输出第二电位至扫描信号输出端。其中,下拉信号由级联的扫描驱动单元j 2输出的第j 4级传信号控制输出。
78.第一下拉时间调整模块h1控制扫描信号输出端在自第一时刻t1开始至第二时刻t2的第一时段t1内,控制第一节点q(j)的电压自第一电位变化为第二电位,第一节点q(j)为第二电位时第一上拉模块142停止输出扫描信号。其中,第一节点q(j)的电压自第一电位变化为第二电位的过程为逐渐连续平缓的变化。
79.当第三节点q(j 1)为第一电位时控制第二上拉模块152自第j 1级扫描信号的输出端输出第j 1扫描信号。
80.当第三节点q(j 1)在第二时刻t2接收到第二电位的下拉信号时,第四节点qb(j 1)的电压变为第一电位,第四节点qb(j 1)的第一电位控制第二下拉模块154输出第二电位至扫描信号输出端。其中,下拉信号由级联的扫描驱动单元j 2输出的第j 5级传信号控制输出。
81.第二下拉时间调整模块h2控制扫描信号输出端在自第三时刻t3开始至第四时刻t4的第二时段t2内,控制第三节点q(j 1)的电压自第一电位变化为第二电位,第三节点q(j 1)为第二电位时第二上拉模块152停止输出第j 1级扫描信号。其中,第三节点q(j 1)的电压自第一电位变化为第二电位的过程为逐渐连续平缓的变化。
82.请参阅图6,其为图4中第一电容cb1的剖面示意图,如图6所示,第一电容cb1包括玻璃基板gls、第一金属层m1、栅极绝缘gi和第二金属层m2。其中,第一金属层m1通过沉积并图案化制作于玻璃基板gls的第一表面gls-1,栅极绝缘层gi通过沉积制作于第一金属层m1的第一表面m1-1,第二金属层m2通过沉积并图案化制作于栅极绝缘层gi的第一表面gi-1。第一金属层m1与第二金属层m2之间形成电容。
83.请一并参阅图6~图7,图7为第一电容cb1的俯视图。如图7所示,第一金属层m1的第一表面m1-1(图6)的面积大于第二金属层m2的第二表面m2-2(图6)的面积。第一电容cb1的电容值大小与第一金属层m1与第二金属层m2覆盖于栅极绝缘层gi的面积大小有关。
84.具体地,第一电容cb1的电容值大小由第一金属层m1的第一表面m1-1与第二金属层m2的第二表面m2-2共同覆盖于栅极绝缘层gi的公共面积决定,也即是由沿第一方向f1的第二金属层m2覆盖于第一金属层m1上的面积决定,而第一金属层m1的面积大于第二金属层m2的面积,故第一电容cb1的电容值大小由第二金属层m2的第二表面m2-2的面积大小决定,换句话说,可以通过控制第二金属层m2第二表面m2-2的面积大小控制第一电容cb1的电容
值大小。第二电容cb2的制作方式和原理与第一电容cb1相同,故不再赘述。
85.利用电容的充放电原理,通过对第一下拉时间调整单元h1中的第一电容cb1和第二下拉时间调整单元h2中的第二电容cb2电容值的设置,可以调整第j级扫描信号g(j)和第j 1级扫描信号g(j 1)输出端的电压下降时间第一时段t1和第二时段t2。
86.设第j级扫描信号g(j)为奇数级扫描信号,则第j 1级扫描信号g(j 1)为偶数级扫描信号。由于实际布线的原因,奇数级gdl电路中第一节点q(j)的走线比偶数级gdl电路中第三节点q(j 1)的走线长,故第一节点q(j)和第三节点q(j 1)的节点电压下降时间不同。
87.而扫描信号g(j)与扫描信号g(j 1)的下降时间由第一节点q(j)和第三节点q(j 1)的节点电压控制,故同一goa单元中的两级gdl电路输出的两级扫描信号的电压下降时间不同即第一时段t1与第二时段t2不同。
88.在本实施例中,通过调整第一电容cb1和第二电容cb2的电容值,进而调整第j级扫描信号g(j)和第j 1级扫描信号g(j 1)输出后的电压下降时间,使两级扫描信号的下降时间相同也即是使第一时段t1与第二时段t2相等。当第一电容cb1和第二电容cb2的阻抗rc1和rc2相等时,r
q(j)
×
cb1=r
q(j 1)
×
cb2,r
q(j)
为第一节点q(j)的阻抗,r
q(j 1)
为第三节点q(j 1)的阻抗。故当r
q(j)
>r
q(j 1)
时,cb1<cb2,以此为基础进行仿真实验。
89.通过仿真实验得到,第一电容cb1的电容值与第二电容cb2的电容值比值在0.3~0.7之间时,第一时段t1与第二时段t2相差较小。将第一电容cb1的电容值设置为3.36pf,第二电容cb2的电容值设置为5.6pf,第一电容cb1和第二电容cb2的电容比值cb1/cb2为0.6,此时,第j级扫描信号g(j)和第j 1级扫描信号g(j 1)输出后的电压下降时间相同,均为2.33us,即第一电容cb1和第二电容cb2的电容比值cb1/cb2为0.6时为最优。当然,第一电容cb1和第二电容cb2的电容值设置可以为其他值,本技术不做限制。
90.在本实施例中,通过对第一gdl电路gdl1和第二gdl电路gdl2中设置第一下拉时间调整模块h1和第二下拉时间调整模块h2的,使第j级扫描信号g(j)和第j 1级扫描信号g(j 1)的输出端电压下降时间相同,进而增强gdl电路的稳定性,增强显示面板11在进行图像显示时减少残影现象,提升图像显示效果。
91.应当理解的是,本发明的应用不限于上述的举例,对本领域普通技术人员来说,可以根据上述说明加以改进或变换,所有这些改进和变换都应属于本发明所附权利要求的保护范围。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献