一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

显示装置的制作方法

2021-12-08 02:57:00 来源:中国专利 TAG:

显示装置
1.相关申请的交叉引用
2.本技术要求于2020年6月2日在韩国知识产权局提交的第10

2020

0066455号韩国专利申请的优先权和权益,该专利申请的全部内容通过引用并入本文中。
技术领域
3.本公开的一些示例实施例的方面涉及显示装置。


背景技术:

4.随着以信息为导向的社会的发展,对用于以各种方式显示图像的显示装置提出了越来越多的要求。例如,显示装置被用于诸如智能电话、数字摄像头、膝上型计算机、导航装置和智能电视的各种电子装置中。显示装置可以是诸如液晶显示装置、场发射显示装置和有机发光显示装置的平板显示装置。在平板显示装置当中,在发光显示装置中,因为显示面板的像素中的每一个可以包括自身能够发光的发光元件,所以图像能够被显示而不利用向显示面板提供光的背光单元。
5.显示面板的多个像素中的每一个可以包括多个薄膜晶体管。可以基于施加到栅电极的信号而导通薄膜晶体管中的每一个。然而,在薄膜晶体管从导通状态切换到截止状态时,泄漏电流可能由于薄膜晶体管的沟道区与源区/漏区之间的电场而流动。泄漏电流可以降低像素的亮度。
6.在本背景技术部分中公开的以上信息仅用于增强对背景技术的理解,并且因此在本背景技术部分中讨论的信息不一定构成现有技术。


技术实现要素:

7.本公开的一些示例实施例的方面包括显示装置,该显示装置能够通过减少流过像素电路的晶体管的泄漏电流来改善显示装置的图像质量,并且通过在低频驱动中抑制像素的亮度下降来防止或减少闪烁的情况。
8.然而,本公开的方面不限于本文中所阐述的方面。通过参考下面给出的根据本公开的示例实施例的详细描述,本公开的以上和其它方面对于本公开所属领域的普通技术人员将变得更显而易见。
9.根据本公开的一些示例实施例,一种显示装置包括基板上的多个像素,多个像素中的每一个包括发光元件和驱动发光元件的像素电路。多个像素中的每一个的像素电路包括:第一

第一晶体管,基于第一节点的电压控制流过发光元件的驱动电流;第一

第二晶体管,与第一

第一晶体管串联连接并且基于第二节点的电压控制驱动电流;第二晶体管,选择性地将数据电压供给到是第一

第一晶体管的第一电极的第三节点;第三

第一晶体管,连接在第一节点与是第一

第二晶体管的第二电极的第四节点之间;和第三

第二晶体管,连接在第二节点与第四节点之间。
10.根据一些示例实施例,第二晶体管、第三

第一晶体管和第三

第二晶体管可以基
于从第一栅线接收的第一栅信号而导通。
11.根据一些示例实施例,像素电路可以进一步包括:第一电容器,连接在第一节点与驱动电压线之间;和第二电容器,连接在第二节点与驱动电压线之间。
12.根据一些示例实施例,第一

第一晶体管可以包括:第一电极,在第一方向上延伸;有源区域,连接到第一电极并且在与第一方向交叉的第二方向上被弯曲;第二电极,连接到有源区域并且在第一方向上被弯曲;和栅电极,在有源区域上并且在厚度方向上与有源区域重叠。
13.根据一些示例实施例,第一

第二晶体管可以包括:第一电极,连接到第一

第一晶体管的第二电极并且在第二方向上被弯曲;有源区域,连接到第一

第二晶体管的第一电极并且在第一方向上被弯曲;第二电极,连接到第一

第二晶体管的有源区域并且在第一方向上延伸;和栅电极,在第一

第二晶体管的有源区域上并且在厚度方向上与第一

第二晶体管的有源区域重叠。
14.根据一些示例实施例,像素电路可以进一步包括电容器电极,该电容器电极在第一

第一晶体管的栅电极和第一

第二晶体管的栅电极上。第一电容器可以被形成在第一

第一晶体管的栅电极与电容器电极之间。第二电容器可以被形成在第一

第二晶体管的栅电极与电容器电极之间。
15.根据一些示例实施例,像素电路可以进一步包括:第四

第一晶体管,连接在第一节点与初始化电压线之间;和第四

第二晶体管,连接在第一节点与第二节点之间。
16.根据一些示例实施例,第四

第一晶体管和第四

第二晶体管可以基于从第二栅线接收的第二栅信号而导通。
17.根据一些示例实施例,像素电路可以进一步包括:第五晶体管,连接在第三节点与驱动电压线之间;和第六晶体管,连接在第四节点与是发光元件的第一电极的第五节点之间。
18.根据一些示例实施例,第五晶体管和第六晶体管可以基于从发射控制线接收的发射信号而导通。
19.根据一些示例实施例,像素电路可以进一步包括:第七晶体管,连接在初始化电压线与第五节点之间。
20.根据一些示例实施例,第七晶体管可以基于从第三栅线接收的第三栅信号而导通。
21.根据本公开的一些示例实施例,一种显示装置包括基板上的多个像素,多个像素中的每一个包括发光元件和驱动发光元件的像素电路。多个像素中的每一个的像素电路包括:第一

第一晶体管,基于第一节点的电压控制流过发光元件的驱动电流;第一

第二晶体管,与第一

第一晶体管串联连接并且基于第二节点的电压控制驱动电流;第一电容器,连接在第一节点与驱动电压线之间;和第二电容器,连接在第二节点与驱动电压线之间。
22.根据一些示例实施例,像素电路可以进一步包括:第二晶体管,选择性地将数据电压供给到是第一

第一晶体管的第一电极的第三节点;第三

第一晶体管,连接在第一节点与是第一

第二晶体管的第二电极的第四节点之间;第三

第二晶体管,连接在第二节点与第四节点之间;第四

第一晶体管,连接在第一节点与初始化电压线之间;和第四

第二晶体管,连接在第一节点与第二节点之间。
23.根据一些示例实施例,第二晶体管、第三

第一晶体管和第三

第二晶体管可以基于从第一栅线接收的第一栅信号而导通。
24.根据一些示例实施例,第四

第一晶体管和第四

第二晶体管可以基于从第二栅线接收的第二栅信号而导通。
25.根据一些示例实施例,像素电路可以进一步包括:第五晶体管,连接在第三节点与驱动电压线之间;和第六晶体管,连接在第四节点与是发光元件的第一电极的第五节点之间。
26.根据一些示例实施例,第五晶体管和第六晶体管可以基于从发射控制线接收的发射信号而导通。
27.根据一些示例实施例,像素电路可以进一步包括:第七晶体管,连接在初始化电压线与第五节点之间。
28.根据一些示例实施例,第七晶体管可以基于从第三栅线接收的第三栅信号而导通。
29.根据一些示例实施例,显示装置包括串联连接的第一

第一晶体管和第一

第二晶体管,从而增加第一

第一晶体管和第一

第二晶体管的栅电压的驱动范围。在显示装置中,通过增加第一

第一晶体管和第一

第二晶体管的栅电压的驱动范围,可以进一步精确地控制从发光元件发射的光的灰度,导致相对改善的显示质量和显示装置的相对改善的分辨率。此外,因为显示装置包括第一

第一晶体管和第一

第二晶体管,所以滞后可以被减少,从而减少显示装置的残像。
30.根据一些示例实施例,显示装置包括连接到第一

第一晶体管的栅电极的第三

第一晶体管和连接到第一

第二晶体管的栅电极的第三

第二晶体管,从而最小化第一

第一晶体管的栅电极和第一

第二晶体管的栅电极的泄漏电流。在显示装置中,可以通过减少流过像素电路的泄漏电流来改善图像质量,并且可以通过在低频驱动中抑制像素的亮度下降来防止或减少闪烁。
31.根据本公开的实施例的特性不限于上述效果,并且各种其它效果被包括在本说明书中。
附图说明
32.通过参考附图更详细地描述本公开的一些示例实施例的方面,根据本公开的实施例的以上和其它方面以及特性将变得更显而易见,在附图中:
33.图1是图示了根据一些示例实施例的显示装置的透视图;
34.图2是图示了根据一些示例实施例的显示装置的分解透视图;
35.图3是图示了根据一些示例实施例的显示面板的平面图;
36.图4是图示了根据一些示例实施例的显示面板和显示驱动单元的框图;
37.图5是图示了根据一些示例实施例的显示装置的像素的电路图;
38.图6是根据一些示例实施例的供给到图5中所图示的像素的信号的波形图;
39.图7是图示了根据一些示例实施例的图5中所图示的像素中的泄漏电流的示例的电路图;
40.图8是图示了根据一些示例实施例的图5中所图示的像素中的泄漏电流的另一示
例的电路图;
41.图9是图示了根据一些示例实施例的显示装置的第一

第一晶体管和第一

第二晶体管的平面图;以及
42.图10是根据一些示例实施例的沿着图9的线i

i’截取的截面图。
具体实施方式
43.在下面的描述中,为了解释的目的,许多具体细节被阐述以便提供对本发明的各种示例实施例或实现方式的全面理解。如本文中所使用的,是采用本文中公开的本发明构思中的一个或多个的装置或者方法的非限制性示例的“实施例”和“实现方式”是可互换的词。然而,显而易见,各种示例实施例可以在没有这些具体细节的情况下或者在具有一个或多个等同布置的情况下被实践。在其它实例中,以框图形式示出了公知的结构和装置,以便避免不必要地模糊各种示例实施例。此外,各种示例实施例可以是不同的,但不一定是排斥的。例如,示例实施例的具体形状、配置和特性可以被用于另一示例实施例或者在另一示例实施例中被实现而不脱离本发明构思。
44.除非另外指定,否则图示的示例实施例应被理解为提供本发明构思可以在实践中被实现的一些方式的不同细节的示例特征。因此,除非另外指定,否则各种实施例的特征、部件、模块、层、膜、面板、区和/或方面等(在下文中被单独或统称为“元件”)可以被另行组合、分离、互换和/或重新布置而不脱离本发明构思。
45.附图中交叉影线和/或阴影的使用通常被提供以使相邻元件之间的边界变得清楚。因此,除非指定,否则交叉影线或阴影的存在或不存在均不表达或指示针对特定的材料、材料性质、尺寸、比例、图示的元件之间的共性和/或元件的任何其它特性、属性、性质等的任何偏好或要求。此外,在附图中,为了清楚和/或描述的目的,元件的尺寸和相对尺寸可以被夸大。当示例实施例可以被不同地实现时,可以与所描述的顺序不同地执行具体的过程顺序。例如,两个连续描述的过程可以基本上同时执行,或者可以以与所描述的顺序相反的顺序执行。此外,相同的附图标记表示相同的元件。
46.当诸如层的元件被称为在另一元件或层“上”、“连接到”或“耦接到”另一元件或层时,它可以直接在另一元件或层上、直接连接到或耦接到另一元件或层,或者可以存在居间元件或层。然而,当元件或层被称为“直接”在另一元件或层“上”、“直接连接到”或“直接耦接到”另一元件或层时,不存在居间元件或层。为此,术语“连接”可以指具有或不具有居间元件的物理连接、电气连接和/或流体连接。此外,x轴、y轴和z轴不限于诸如x轴、y轴和z轴的直角坐标系的三个轴,并且可以以更宽泛的意义解释。例如,x轴、y轴和z轴可以是彼此垂直的,或者可以表示彼此不垂直的不同方向。为了本公开的目的,“x、y和z中的至少一个”以及“从由x、y和z组成的组中选择的至少一个”可以被解释为仅x、仅y、仅z或者x、y和z中的两个或更多个的任意组合,诸如,例如,xyz、xyy、yz和zz。如本文中所使用的,术语“和/或”包括相关联的列出项中的一个或多个的任意组合和所有组合。
47.尽管术语“第一”、“第二”等在本文中可以被用于描述各种类型的元件,但是这些元件不应受这些术语限制。这些术语被用于将一个元件与另一元件区分开。因此,下面讨论的第一元件可以被称为第二元件,而不脱离本公开的教导。
48.为了描述的目的,在本文中可以使用诸如“下面”、“下方”、“之下”、“下”、“上方”、

上”、“之上”、“更高”和“侧”(例如,如在“侧壁”中)等的空间相对术语,并且由此来描述如附图中所图示的一个元件与另一个(些)元件的关系。空间相对术语旨在涵盖除了附图中描绘的方位之外设备在使用、操作和/或制造时的不同方位。例如,如果附图中的设备被翻转,则被描述为在其它元件或特征“下方”或“下面”的元件将随之被定向为在其它元件或特征“上方”。因此,示例术语“下方”能够涵盖上方和下方两种方位。此外,设备可以被另外定向(例如,旋转90度或者以其它方位),并且因此本文中所使用的空间相对描述符可以被相应地解释。
49.本文中所使用的术语是为了描述特定实施例的目的,而不旨在是限制性的。如本文中所使用的,单数形式“一”和“该”旨在也包括复数形式,除非上下文另外明确地指示。此外,当在本说明书中使用时,术语“包括”和/或“包含”指定所陈述的特征、整体、步骤、操作、元件、部件和/或它们的组的存在,但不排除一个或多个其它的特征、整体、步骤、操作、元件、部件和/或它们的组的存在或添加。还应注意,如本文中所使用的,术语“基本上”、“大约”以及其它类似的术语被用作近似的术语而不是程度的术语,并且因此被用于解释将由本领域普通技术人员认识到的测量值、计算值和/或提供的值的固有偏差。
50.在本文中参考截面图示和/或分解图示描述各种示例实施例,该截面图示和/或分解图示是理想化示例实施例和/或中间结构的示意性图示。因此,例如由于制造技术和/或公差而导致的图示形状的变化是可以预期的。因此,本文中所公开的示例实施例不应一定被解释为限于所图示的区的特定形状,而将包括例如由制造引起的形状的偏差。以这种方式,附图中所图示的区实际上可以是示意性的,并且这些区的形状可以不反映装置的区的实际形状,并且因此不一定旨在是限制性的。
51.一些示例实施例在附图中按照功能块、单元和/或模块进行了描述和图示。本领域技术人员将理解,这些块、单元和/或模块通过诸如可以使用基于半导体的制造技术或其它制造技术形成的逻辑电路、离散部件、微处理器、硬布线电路、存储器元件和布线连接等的电子(或光学)电路物理地实现。在块、单元和/或模块由微处理器或其它类似的硬件实现的情况下,它们可以使用软件(例如,微代码)来进行编程和控制,以执行本文中讨论的各种功能,并且可以可选地由固件和/或软件驱动。还预期每个块、单元和/或模块可以由专用硬件实现,或者被实现为用于执行一些功能的专用硬件和用于执行其它功能的处理器(例如,一个或多个编程的微处理器和相关联的电路系统)的组合。此外,一些示例实施例的每个块、单元和/或模块可以被物理地分成两个或更多个交互的且离散的块、单元和/或模块,而不脱离本发明构思的范围。此外,一些示例实施例的块、单元和/或模块可以被物理地组合成更加复杂的块、单元和/或模块,而不脱离本发明构思的范围。
52.除非另外定义,否则本文中使用的所有术语(包括技术术语和科学术语)具有与本公开是其一部分的领域中的普通技术人员通常理解的含义相同的含义。诸如那些在常用词典中定义的术语应被解释为具有与它们在相关领域的背景中的含义一致的含义,并且不应以理想化的或者过于正式的方式来解释,除非本文中明确地如此定义。
53.图1是图示了根据一些示例实施例的显示装置的透视图。图2是图示了根据一些示例实施例的显示装置的分解透视图。
54.参考图1和图2,显示装置10包括盖窗口100、显示面板300、支架600、主电路板700和下盖900。
55.本文中所使用的术语“上方”、“顶”和“上表面”是指相对于显示装置10的向上方向(即,z轴方向)。本文中所使用的术语“下方”、“底”和“下表面”是指相对于显示装置10的向下方向(即,与z轴方向相反的方向)。此外,“左”、“右”、“上”和“下”指示从上方观看显示装置10时的方向。例如,术语“左”指示与x轴方向相反的方向,术语“右”指示x轴方向,术语“上”指示y轴方向,并且术语“下”指示与y轴方向相反的方向。
56.显示装置10是用于显示运动图像(例如,视频图像)或静止图像(例如,静态图像)的装置。显示装置10可以用作诸如电视、膝上型计算机、监控器、广告牌和物联网(iot)的各种产品以及诸如移动电话、智能电话、平板个人计算机(平板pc)、智能手表、手表电话、移动通信终端、电子笔记本、电子书、便携式多媒体播放器(pmp)、导航系统和超移动pc(umpc)的便携式电子装置的显示屏幕。
57.显示装置10在平面图中可以具有矩形形状。例如,如图1和图2中所示,显示装置10在平面图中可以具有矩形形状,该矩形形状具有在第一方向(x轴方向)上的短边和在第二方向(y轴方向)上的长边。在第一方向(x轴方向)上的短边和在第二方向(y轴方向)上的长边相交的拐角可以被倒圆以具有曲率(例如,设定的或预定的曲率)或者可以是直角的。显示装置10的平面形状不限于矩形形状,并且可以形成为其它多边形形状、圆形形状或椭圆形形状。
58.盖窗口100可以被设置或被布置在显示面板300上以覆盖显示面板300的顶表面。盖窗口100可以保护显示面板300的顶表面。
59.盖窗口100可以包括与显示面板300的显示区域da相对应的透射区域ta和与显示面板300的非显示区域nda相对应的非透射区域nta。例如,非透射区域nta可以被不透明地形成。对于另一示例,非透射区域nta可以被形成为具有图案的装饰层,在图像不被显示时该图案能够被显示给用户。
60.显示面板300可以被设置或被布置在盖窗口100下方。因此,可以通过盖窗口100从显示装置10的顶表面观看由显示面板300显示的图像。
61.显示面板300可以是包括发光元件的发光显示面板。例如,显示面板300可以是使用包括有机发光层的有机发光二极管的有机发光显示面板、使用微型led的微型发光二极管显示面板、使用包括量子点发光层的量子点发光二极管的量子点发光显示面板或者使用包括无机半导体的无机发光二极管的无机发光显示面板。
62.显示面板300可以包括显示区域da和非显示区域nda。
63.显示区域da可以被设置或被布置为与盖窗口100的透射区域ta重叠。显示区域da可以包括显示图像的多个像素,并且是显示区域da的外围区域的非显示区域nda可以不显示图像。例如,非显示区域nda可以围绕显示区域da,但是根据本公开的实施例不限于此。显示区域da可以占据显示面板300的大部分区域。
64.例如,显示面板300可以包括用于感测诸如人的手指或笔等对象的触摸电极层。触摸电极层可以包括多个触摸电极,并且可以被设置或被布置在多个像素被设置或被布置在其中的显示层上。
65.显示面板300可以包括显示驱动器310、电路板320、电源单元330和触摸驱动器340。
66.显示驱动器310可以输出用于驱动显示面板300的信号和电压。例如,显示驱动器
310可以将数据电压供给到数据线。显示驱动器310可以将驱动电压或源电压供给到驱动电压线,并且可以将栅控制信号供给到栅驱动器。
67.电路板320可以使用各向异性导电膜(acf)被附着在显示面板300的焊盘部分上。电路板320的引线可以被电连接到显示面板300的焊盘部分。例如,电路板320可以是诸如柔性印刷电路板、印刷电路板(pcb)或者膜上芯片(cof)的柔性膜。
68.电源单元330可以被设置或被布置在电路板320上,以将驱动电压供给到显示驱动器310和显示面板300。具体地,电源单元330可以生成驱动电压并将驱动电压供给到驱动电压线,并且可以生成公共电压并将公共电压供给到低电位线。例如,驱动电压可以是用于驱动发光元件的高电位电压,并且公共电压可以是用于驱动发光元件的低电位电压。
69.触摸驱动器340可以被设置或被布置在电路板320上以测量触摸电极的电容。例如,触摸驱动器340可以基于触摸电极的电容变化来确定用户是否已经触摸和用户的触摸的位置等。这里,用户的触摸意味着诸如用户的手指或笔的对象与显示装置10的设置或布置在触摸电极层上的一个表面直接接触。触摸驱动器340可以通过将多个触摸电极的用户的触摸发生在其处的部分与用户的触摸未发生在其处的部分区分开来确定用户的触摸位置。
70.支架600可以被设置或被布置在显示面板300下方。支架600可以由塑料、金属或者其组合制成。例如,支架600可以包括第一摄像头传感器720被插入其中的第一摄像头孔cmh1、电池被设置或被布置在其中的电池孔bh以及连接到显示驱动器310或电路板320的电缆穿过的电缆孔cah。
71.主电路板700和电池790可以被设置或被布置在支架600下方。主电路板700可以是印刷电路板或柔性印刷电路板。
72.主电路板700可以包括主处理器710、第一摄像头传感器720和主连接器730。第一摄像头传感器720可以被设置或被布置在主电路板700的顶表面和底表面两者上,主处理器710可以被设置或被布置在主电路板700的顶表面上,并且主连接器730可以被设置或被布置在主电路板700的底表面上。
73.主处理器710可以控制显示装置10的所有功能。例如,主处理器710可以将数字视频数据供给到显示驱动器310,使得显示面板300显示图像。主处理器710可以从触摸驱动器340接收触摸数据并且确定用户的触摸坐标,并且然后执行由显示在用户的触摸坐标上的图标指示的应用。
74.主处理器710可以将从第一摄像头传感器720输入的第一图像数据转换为数字视频数据,并且通过电路板320将数字视频数据输出到显示驱动器310,从而在显示面板300上显示由第一摄像头传感器720捕获的图像。
75.第一摄像头传感器720可以处理由图像传感器获得的静止图像或视频图像的图像帧并且将图像帧输出到主处理器710。例如,第一摄像头传感器720可以是cmos图像传感器或ccd传感器,但是根据本公开的实施例不限于此。第一摄像头传感器720可以通过第二摄像头孔cmh2暴露于下盖900的下表面,并且捕获设置或布置在显示装置10下方的背景或对象的图像。
76.主连接器730可以连接到已经穿过支架600的电缆孔cah的电缆415。因此,主电路板700可以被电连接到显示驱动器310或电路板320。
77.电池790可以被设置或被布置为在第三方向(z轴方向)上不与主电路板700重叠。电池790可以与支架600的电池孔bh重叠。
78.主电路板700可以进一步包括能够与移动通信网络中的基站、外部终端和服务器中的至少一个发送和接收无线电信号的移动通信模块。根据语音信号、视频呼叫信号或者文本/多媒体消息的发送和接收,无线信号可以包括各种类型的数据。
79.下盖900可以被设置或被布置在主电路板700和电池790下方。下盖900可以通过被紧固到支架600来固定。下盖900可以形成显示装置10的底表面的外观。下盖900可以由塑料、金属或者其组合制成。
80.下盖900可以包括第一摄像头传感器720的下表面通过其被暴露的第二摄像头孔cmh2。第一摄像头传感器720的位置以及与第一摄像头传感器720相对应的第一摄像头孔cmh1和第二摄像头孔cmh2的位置不限于图2中所图示的实施例。
81.图3是图示了根据一些示例实施例的显示面板的平面图。图4是图示了根据一些示例实施例的显示面板和显示驱动单元的框图。
82.参考图3和图4,显示面板300可以包括显示区域da和非显示区域nda。
83.显示区域da可以包括多个像素sp、栅线gl、发射控制线eml、数据线dl和连接到多个像素sp的驱动电压线vddl。
84.像素sp可以连接到至少一条栅线gl、至少一条数据线dl、至少一条发射控制线eml和至少一条驱动电压线vddl。在图3和图4中,像素sp中的每一个可以连接到两条栅线gl、一条数据线dl、一条发射控制线eml和一条驱动电压线vddl,但是根据本公开的实施例不限于此。例如,像素sp中的每一个可以连接到三条或更多条栅线gl。
85.像素sp中的每一个可以包括发光元件、电容器和至少一个晶体管。
86.像素sp可以通过驱动电压线vddl接收驱动电压vdd。这里,驱动电压vdd可以是用于驱动像素sp的发光元件的高电位电压。
87.栅线gl和发射控制线eml可以在第一方向(x轴方向)上延伸,并且可以在与第一方向(x轴方向)交叉的第二方向(y轴方向)上彼此间隔开。
88.数据线dl和驱动电压线vddl可以在第二方向(y轴方向)上延伸,并且可以在第一方向(x轴方向)上彼此间隔开。
89.非显示区域nda可以被定义为显示面板300的除了显示区域da之外的剩余区域。非显示区域nda可以包括用于将栅信号施加到栅线gl的栅驱动器410、用于将发射信号施加到发射控制线eml的发射控制驱动器420、将数据线dl连接到显示驱动器310的扇出线fl以及连接到电路板320的焊盘dp。显示驱动器310和焊盘dp可以被设置或被布置在显示面板300的焊盘区域中。焊盘dp可以被设置或被布置为比显示驱动器310更靠近焊盘区域的一个边缘。
90.在图4中,显示驱动器310可以包括时序控制器311和数据驱动器312。
91.时序控制器311可以从电路板320接收数字视频数据data和时序信号。时序控制器311可以基于时序信号生成用于控制数据驱动器312的操作时序的数据控制信号dcs、用于控制栅驱动器410的操作时序的栅控制信号gcs以及用于控制发射控制驱动器420的操作时序的发射控制信号ecs。时序控制器311可以通过第一栅控制线gcl1将栅控制信号gcs输出到栅驱动器410。时序控制器311可以通过第二栅控制线gcl2将发射控制信号ecs输出到发
射控制驱动器420。时序控制器311可以将数字视频数据data和数据控制信号dcs输出到数据驱动器312。
92.数据驱动器312可以将数字视频数据data转换为模拟数据电压,并且通过扇出线fl将模拟数据电压输出到数据线dl。栅驱动器410的栅信号可以选择数据电压被供给到的像素sp,并且所选择的像素sp可以通过数据线dl接收数据电压。
93.在图3中,栅驱动器410可以被设置或被布置在显示区域da的一侧之外或者非显示区域nda的一侧上。发射控制驱动器420可以被设置或被布置在显示区域da的另一侧之外或者非显示区域nda的另一侧上。对于另一示例,栅驱动器410和发射控制驱动器420都可以被设置或被布置在显示区域da的一侧之外。
94.栅驱动器410可以包括用于基于栅控制信号gcs生成栅信号的多个晶体管,并且发射控制驱动器420可以包括用于基于发射控制信号ecs生成发射信号的多个晶体管。例如,栅驱动器410的晶体管和发射控制驱动器420的晶体管可以与每个像素sp的晶体管形成在同一层中。
95.图5是图示了根据一些示例实施例的显示装置的像素的电路图。
96.参考图5,显示面板300可以包括沿着k行(k是自然数)和j列(j是自然数)布置的多个像素sp。像素sp中的每一个可以连接到第一栅线gl1、第二栅线gl2、第三栅线gl3、发射控制线eml、数据线dl、驱动电压线vddl和初始化电压线vil。
97.像素sp中的每一个可以包括发光元件el和用于驱动发光元件el的像素电路。像素电路可以包括多个开关元件和多个电容器。多个开关元件可以包括第一至第七晶体管st1、st2、st3、st4、st5、st6和st7。多个电容器可以包括第一电容器c1和第二电容器c2。
98.第一晶体管st1可以控制流过发光元件el的驱动电流。第一晶体管st1可以包括串联连接的第一

第一晶体管st1

1和第一

第二晶体管st1

2。
99.第一

第一晶体管st1

1可以包括栅电极、第一电极和第二电极。例如,第一

第一晶体管st1

1的第一电极可以是源电极,并且第一

第一晶体管st1

1的第二电极可以是漏电极,但是根据本公开的实施例不限于此。第一

第一晶体管st1

1的栅电极可以连接到第一节点n1,第一

第一晶体管st1

1的第一电极可以连接到第三节点n3,并且第一

第一晶体管st1

1的第二电极可以连接到第一

第二晶体管st1

2的第一电极。第一

第一晶体管st1

1可以基于施加到栅电极的数据电压(在下文中,由“vdata”表示)的一部分来控制源

漏电流isd(在下文中,称为“驱动电流”)。
100.第一

第二晶体管st1

2可以包括栅电极、第一电极和第二电极。例如,第一

第二晶体管st1

2的第一电极可以是源电极,并且第一

第二晶体管st1

2的第二电极可以是漏电极,但是根据本公开的实施例不限于此。第一

第二晶体管st1

2的栅电极可以连接到第二节点n2,第一

第二晶体管st1

2的第一电极可以连接到第一

第一晶体管st1

1的第二电极,并且第一

第二晶体管st1

2的第二电极可以连接到第四节点n4。第一

第二晶体管st1

2可以基于施加到栅电极的数据电压vdata的另一部分来控制驱动电流isd。
101.也就是说,第一

第一晶体管st1

1和第一

第二晶体管st1

2被串联连接以控制驱动电流isd。第一

第一晶体管st1

1可以基于第一节点n1的电压控制驱动电流isd,并且第一

第二晶体管st1

2可以基于与第一节点n1隔离的第二节点n2的电压控制驱动电流isd。施加到像素电路的数据电压vdata的一部分可以通过第二晶体管st2、第一晶体管st1和第


第一晶体管st3

1被施加到第一节点n1。数据电压vdata的另一部分可以通过第二晶体管st2、第一晶体管st1和第三

第二晶体管st3

2被施加到第二节点n2。显示装置10的像素电路包括第一

第一晶体管st1

1和第一

第二晶体管st1

2,从而增加施加到第一节点n1或第二节点n2的栅电压的驱动范围。在显示装置10中,由于第一晶体管st1的栅电压的驱动范围被增加,因此从发光元件el发射的光的灰度能够被进一步精确地控制,从而提高显示装置10的分辨率并且改善显示质量。此外,由于显示装置10的像素电路包括第一

第一晶体管st1

1和第一

第二晶体管st1

2,因此滞后能够被减少,从而减少显示装置10的残像。
102.发光元件el可以通过接收驱动电流isd而发光。发光元件el的发射量或亮度可以与驱动电流isd的大小成比例。发光元件el可以是包括第一电极、第二电极以及设置或布置在第一电极与第二电极之间的无机半导体的无机发光元件,但是根据本公开的实施例不限于此。发光元件el的第一电极可以连接到第五节点n5。发光元件el的第一电极可以通过第五节点n5连接到第六晶体管st6的第二电极和第七晶体管st7的第二电极。例如,发光元件el的第一电极可以是阳极电极,并且发光元件el的第二电极可以是阴极电极,但是根据本公开的实施例不限于此。
103.第二晶体管st2可以由第一栅线gl1的第一栅信号导通,以将数据线dl连接到是第一

第一晶体管st1

1的第一电极的第三节点n3。第二晶体管st2可以基于第一栅信号而导通,以将数据电压vdata供给到第三节点n3。第二晶体管st2的栅电极可以连接到第一栅线gl1,第二晶体管st2的第一电极可以连接到数据线dl,并且第二晶体管st2的第二电极可以连接到第三节点n3。第二晶体管st2的第二电极可以通过第三节点n3连接到第一

第一晶体管st1

1的第一电极和第五晶体管st5的第二电极。例如,第二晶体管st2的第一电极可以是源电极,并且第二晶体管st2的第二电极可以是漏电极,但是根据本公开的实施例不限于此。
104.第三晶体管st3可以由第一栅线gl1的第一栅信号导通,以将第一晶体管st1的第二电极连接到第一晶体管st1的栅电极。第三晶体管st3可以包括第三

第一晶体管st3

1和第三

第二晶体管st3

2。
105.第三

第一晶体管st3

1可以由第一栅线gl1的第一栅信号导通,以将是第一

第二晶体管st1

2的第二电极的第四节点n4连接到是第一

第一晶体管st1

1的栅电极的第一节点n1。第三

第一晶体管st3

1的栅电极可以连接到第一栅线gl1,第三

第一晶体管st3

1的第一电极可以连接到第四节点n4,并且第三

第一晶体管st3

1的第二电极可以连接到第一节点n1。第三

第一晶体管st3

1的第一电极可以通过第四节点n4连接到第一

第二晶体管st1

2的第二电极、第三

第二晶体管st3

2的第一电极和第六晶体管st6的第一电极。第三

第一晶体管st3

1的第二电极可以连接到第四

第一晶体管st4

1的第二电极和第四

第二晶体管st4

2的第一电极,并且通过第一节点n1连接到第一

第一晶体管st1

1的栅电极和第一电容器c1的第一电极。例如,第三

第一晶体管st3

1的第一电极可以是源电极,并且第三

第一晶体管st3

1的第二电极可以是漏电极,但是根据本公开的实施例不限于此。
106.第三

第二晶体管st3

2可以由第一栅线gl1的第一栅信号导通,以将是第一

第二晶体管st1

2的第二电极的第四节点n4连接到是第一

第二晶体管st1

2的栅电极的第二节点n2。第三

第二晶体管st3

2的栅电极可以连接到第一栅线gl1,第三

第二晶体管st3

2的第一电极可以连接到第四节点n4,并且第三

第二晶体管st3

2的第二电极可以连接到第二
节点n2。第三

第二晶体管st3

2的第一电极可以连接到第六晶体管st6的第一电极,并且通过第四节点n4连接到第一

第二晶体管st1

2的第二电极和第三

第一晶体管st3

1的第一电极。第三

第二晶体管st3

2的第二电极可以连接到第四

第二晶体管st4

2的第二电极,并且通过第二节点n2连接到第一

第二晶体管st1

2的栅电极和第二电容器c2的第一电极。例如,第三

第二晶体管st3

2的第一电极可以是源电极,并且第三

第二晶体管st3

2的第二电极可以是漏电极,但是根据本公开的实施例不限于此。
107.因此,在显示装置10的像素电路中,数据电压vdata的一部分与阈值电压之间的差电压通过第三

第一晶体管st3

1被采样以被施加到第一

第一晶体管st1

1的栅电极,并且数据电压vdata的另一部分与阈值电压之间的差电压通过第三

第二晶体管st3

2被采样以被施加到第一

第二晶体管st1

2的栅电极,由此增加相应的第一

第一晶体管st1

1和第一

第二晶体管st1

2的栅电压的驱动范围。在显示装置10中,由于第一晶体管st1的栅电压的驱动范围被增加,因此从发光元件el发射的光的灰度能够被进一步精确地控制,从而提高显示装置10的分辨率并且改善显示质量。
108.第四晶体管st4可以由第二栅线gl2的第二栅信号导通,以将初始化电压线vil连接到第一晶体管st1的栅电极。第四晶体管st4可以包括第四

第一晶体管st4

1和第四

第二晶体管st4

2。
109.第四

第一晶体管st4

1可以基于第二栅线gl2的第二栅信号而导通,从而将是第一

第一晶体管st1

1的栅电极的第一节点n1放电至初始化电压vi。第四

第一晶体管st4

1的栅电极可以连接到第二栅线gl2,第四

第一晶体管st4

1的第一电极可以连接到初始化电压线vil,并且第四

第一晶体管st4

1的第二电极可以连接到第一节点n1。第四

第一晶体管st4

1的第二电极可以连接到第三

第一晶体管st3

1的第二电极和第四

第二晶体管st4

2的第一电极,并且通过第一节点n1连接到第一

第一晶体管st1

1的栅电极和第一电容器c1的第一电极。例如,第四

第一晶体管st4

1的第一电极可以是源电极,并且第四

第一晶体管st4

1的第二电极可以是漏电极,但是根据本公开的实施例不限于此。
110.第四

第二晶体管st4

2可以基于第二栅线gl2的第二栅信号而导通,从而将是第一

第二晶体管st1

2的栅电极的第二节点n2放电至初始化电压vi。第四

第二晶体管st4

2的栅电极可以连接到第二栅线gl2,第四

第二晶体管st4

2的第一电极可以连接到第一节点n1,并且第四

第二晶体管st4

2的第二电极可以连接到第二节点n2。第四

第二晶体管st4

2的第一电极可以连接到第三

第一晶体管st3

1的第二电极和第四

第一晶体管st4

1的第二电极,并且通过第一节点n1连接到第一

第一晶体管st1

1的栅电极和第一电容器c1的第一电极。第四

第二晶体管st4

2的第二电极可以连接到第三

第二晶体管st3

2的第二电极,并且通过第二节点n2连接到第一

第二晶体管st1

2的栅电极和第二电容器c2的第一电极。例如,第四

第二晶体管st4

2的第一电极可以是源电极,并且第四

第二晶体管st4

2的第二电极可以是漏电极,但是根据本公开的实施例不限于此。
111.第五晶体管st5可以由发射控制线eml的发射信号导通,以将驱动电压线vddl连接到是第一

第一晶体管st1

1的第一电极的第三节点n3。第五晶体管st5的栅电极可以连接到发射控制线eml,第五晶体管st5的第一电极可以连接到驱动电压线vddl,并且第五晶体管st5的第二电极可以连接到第三节点n3。第五晶体管st5的第二电极可以通过第三节点n3连接到第一

第一晶体管st1

1的第一电极和第二晶体管st2的第二电极。例如,第五晶体管
st5的第一电极可以是源电极,并且第五晶体管st5的第二电极可以是漏电极,但是根据本公开的实施例不限于此。
112.第六晶体管st6可以由发射控制线eml的发射信号导通,以将是第一

第二晶体管st1

2的第二电极的第四节点n4连接到是发光元件el的第一电极的第五节点n5。第六晶体管st6的栅电极可以连接到发射控制线eml,第六晶体管st6的第一电极可以连接到第四节点n4,并且第六晶体管st6的第二电极可以连接到第五节点n5。第六晶体管st6的第一电极可以连接到第三

第二晶体管st3

2的第一电极,并且通过第四节点n4连接到第一

第二晶体管st1

2的第二电极和第三

第一晶体管st3

1的第一电极。第六晶体管st6的第二电极可以通过第五节点n5连接到发光元件el的第一电极和第七晶体管st7的第二电极。例如,第六晶体管st6的第一电极可以是源电极,并且第六晶体管st6的第二电极可以是漏电极,但是根据本公开的实施例不限于此。
113.在第五晶体管st5、第一

第一晶体管st1

1、第一

第二晶体管st1

2和第六晶体管st6都导通时,驱动电流isd可以被供给到发光元件el。
114.第七晶体管st7可以由第三栅线gl3的第三栅信号导通,以将初始化电压线vil连接到是发光元件el的第一电极的第五节点n5。通过基于第三栅信号导通第七晶体管st7,发光元件el的第一电极可以被放电至初始化电压vi。第七晶体管st7的栅电极可以连接到第三栅线gl3,第七晶体管st7的第一电极可以连接到初始化电压线vil,并且第七晶体管st7的第二电极可以连接到第五节点n5。第七晶体管st7的第二电极可以通过第五节点n5连接到发光元件el的第一电极和第六晶体管st6的第二电极。
115.第一晶体管st1至第七晶体管st7中的每一个可以包括硅类有源层。例如,第一晶体管st1至第七晶体管st7中的每一个可以包括由低温多晶硅(ltps)制成的有源层。由低温多晶硅制成的有源层可以具有高电子迁移率和优异的导通特性。也就是说,显示装置10的像素电路包括具有优异的导通特性的第一晶体管st1至第七晶体管st7,使得多个像素sp能够被稳定地且有效地驱动。
116.第一晶体管st1至第七晶体管st7中的每一个可以对应于p型晶体管。例如,第一晶体管st1至第七晶体管st7中的每一个可以基于施加到栅电极的栅低电压将流入第一电极的电流输出到第二电极。
117.第一电容器c1可以连接在驱动电压线vddl与是第一

第一晶体管st1

1的栅电极的第一节点n1之间。例如,第一电容器c1的第一电极可以连接到第一节点n1,并且第一电容器c1的第二电极可以连接到驱动电压线vddl,从而保持驱动电压线vddl与第一

第一晶体管st1

1的栅电极之间的电位差。
118.第二电容器c2可以连接在驱动电压线vddl与是第一

第二晶体管st1

2的栅电极的第二节点n2之间。例如,第二电容器c2的第一电极可以连接到第二节点n2,并且第一电容器c1的第二电极可以连接到驱动电压线vddl,从而保持驱动电压线vddl与第一

第二晶体管st1

2的栅电极之间的电位差。
119.图6是供给到图5中所图示的像素的信号的波形图。
120.参考图6,显示装置10可以通过每帧的第一时段t1至第三时段t3被驱动。像素sp可以接收第一至第三栅信号gs1、gs2和gs3以及发射信号em。
121.结合图5参考图6,第四

第一晶体管st4

1和第四

第二晶体管st4

2可以在第n帧
(“n”是等于或大于2的自然数)的第一时段t1期间接收低电平的第二栅信号gs2。第四

第一晶体管st4

1可以基于低电平的第二栅信号gs2而导通,以将初始化电压vi供给到是第一

第一晶体管st1

1的栅电极的第一节点n1。因此,第四

第一晶体管st4

1可以在第一时段t1期间初始化第一

第一晶体管st1

1的栅电极。
122.第四

第二晶体管st4

2可以基于低电平的第二栅信号gs2而导通,以将初始化电压vi供给到是第一

第二晶体管st1

2的栅电极的第二节点n2。因此,第四

第二晶体管st4

2可以在第一时段t1期间初始化第一

第二晶体管st1

2的栅电极。
123.第二晶体管st2可以在第二时段t2期间接收低电平的第一栅信号gs1。第二晶体管st2可以基于低电平的第一栅信号gs1而导通,以将数据电压vdata供给到是第一

第一晶体管st1

1的第一电极的第三节点n3。
124.在第一

第一晶体管st1

1的源电极接收到数据电压vdata时,第一

第一晶体管st1

1的源

栅电压vsg可以对应于数据电压vdata与初始化电压vi之间的差电压(vdata

vi)。因为源

栅电压vsg变得大于第一阈值电压(在下文中,由“vth1”表示)(vdata

vi≥vth1),所以第一

第一晶体管st1

1可以导通。在第一

第一晶体管st1

1导通时,第一

第二晶体管st1

2的源

栅电压vsg可以是通过从数据电压vdata中减去第一阈值电压vth1和初始化电压vi而获得的电压(vdata

vth1

vi)。因为第一

第二晶体管st1

2的源

栅电压vsg变得大于第二阈值电压(在下文中,由“vth2”表示)(vdata

vth1

vi≥vth2),所以第一

第二晶体管st1

2可以导通。
125.当第一

第一晶体管st1

1和第一

第二晶体管st1

2在第二时段t2中导通时,第一

第一晶体管st1

1和第一

第二晶体管st1

2的源

漏电流isd可以根据数据电压vdata、初始化电压vi、第一

第一晶体管st1

1的第一阈值电压vth1和第一

第二晶体管st1

2的第二阈值电压vth2来确定(isd=k’*(vdata

vi

vth1

vth2)^2,其中k是常数)。到第一

第一晶体管st1

1的源

栅电压vsg达到第一阈值电压vth1时,第一

第一晶体管st1

1可以导通,并且到第一

第二晶体管st1

2的源

栅电压vsg达到第二阈值电压vth2时,第一

第二晶体管st1

2可以导通,使得源

漏电流isd能够被供给到第四节点n4。因此,第一

第一晶体管st1

1和第一

第二晶体管st1

2在第二时段t2期间导通,以将第三节点n3的电压供给到第四节点n4。以这种方式,当第一

第一晶体管st1

1和第一

第二晶体管st1

2导通时,源

漏电流isd和第四节点n4的电压可以被改变。因此,第四节点n4的电压可以最终收敛到通过从数据电压vdata中减去第一阈值电压vth1和第二阈值电压vth2而获得的电压(vdata

vth1

vth2)。
126.第七晶体管st7可以在第二时段t2期间接收低电平的第三栅信号gs3。第七晶体管st7可以基于低电平的第三栅信号gs3而导通,以将初始化电压vi供给到是发光元件el的第一电极的第五节点n5。因此,第七晶体管st7可以在第二时段t2期间初始化发光元件el的第一电极。
127.发射信号em可以在第三时段t3期间具有栅低电压。在发射信号em具有低电平时,第五晶体管st5和第六晶体管st6可以导通,以将驱动电流isd供给到发光元件el。
128.图7是图示了图5中所图示的像素中的泄漏电流的示例的电路图。图8是图示了图5中所图示的像素中的泄漏电流的另一示例的电路图。
129.参考图7和图8,第三

第一晶体管st3

1可以通过接收高电平的第一栅信号gs1而
截止。当第三

第一晶体管st3

1截止时,第三

第一晶体管st3

1的泄漏电流il3

1可以流动。第三

第一晶体管st3

1的泄漏电流il3

1可以在第四

第一晶体管st4

1的第二电极中或者在第四

第二晶体管st4

2的第一电极中累积电荷,以增加第一节点n1的电压。随着第一节点n1的电压增加,第四

第一晶体管st4

1的泄漏电流il4

1可以流动。因此,第一节点n1的电压可以由第三

第一晶体管st3

1的泄漏电流il3

1和第四

第一晶体管st4

1的泄漏电流il4

1平衡。在显示装置10中,第一节点n1的电压能够通过最小化第三

第一晶体管st3

1的泄漏电流il3

1与第四

第一晶体管st4

1的泄漏电流il4

1之间的差电流(il3
‑1‑
il4

1)被稳定地保持。
130.第三

第二晶体管st3

2可以通过接收高电平的第一栅信号gs1而截止。当第三

第二晶体管st3

2截止时,第三

第二晶体管st3

2的泄漏电流il3

2可以流动。第三

第二晶体管st3

2的泄漏电流il3

2可以在第四

第二晶体管st4

2的第二电极中累积电荷,以增加第二节点n2的电压。随着第二节点n2的电压增加,第四

第二晶体管st4

2的泄漏电流il4

2可以流动。第四

第二晶体管st4

2的泄漏电流il4

2可以在第四

第一晶体管st4

1的第二电极中或者在第四

第二晶体管st4

2的第一电极中累积电荷,以增加第一节点n1的电压。随着第一节点n1的电压增加,第四

第一晶体管st4

1的泄漏电流il4

1可以流动。因此,第二节点n2的电压可以由第三

第二晶体管st3

2的泄漏电流il3

2和第四

第二晶体管st4

2的泄漏电流il4

2平衡。在显示装置10中,第二节点n2的电压能够通过最小化第三

第二晶体管st3

2的泄漏电流il3

2与第四

第二晶体管st4

2的泄漏电流il4

2之间的差电流(il3
‑2‑
il4

2)被稳定地保持。
131.由于显示装置10包括连接到是第一

第一晶体管st1

1的栅电极的第一节点n1的第三

第一晶体管st3

1和连接到是第一

第二晶体管st1

2的栅电极的第二节点n2的第三

第二晶体管st3

2,因此第一节点n1和第二节点n2的泄漏电流能够被最小化。在显示装置10中,第一节点n1的电压能够通过穿过第三

第一晶体管st3

1和第四

第一晶体管st4

1的第一泄漏路径被稳定地保持。此外,第二节点n2的电压能够通过穿过第三

第二晶体管st3

2、第四

第二晶体管st4

2和第四

第一晶体管st4

1的第二泄漏路径被稳定地保持。也就是说,在显示装置10中,是第一

第一晶体管st1

1的栅电极的第一节点n1的电压和是第一

第二晶体管st1

2的栅电极的第二节点n2的电压能够被稳定地保持。因此,流过像素电路的泄漏电流能够被减少以改善显示装置的图像质量,并且像素的亮度下降能够被抑制以防止或减少闪烁的情况。
132.图9是图示了根据一些示例实施例的显示装置的第一

第一晶体管和第一

第二晶体管的平面图。图10是沿着图9的线i

i’截取的截面图。
133.参考图9和图10,第一

第一晶体管st1

1可以包括第一电极s1

1、有源区域act1

1、第二电极d1

1和栅电极g1

1。
134.第一

第一晶体管st1

1的第一电极s1

1可以在第一方向(x轴方向)上延伸。第一

第一晶体管st1

1的有源区域act1

1的一端可以连接到第一电极s1

1,并且第一

第一晶体管st1

1的有源区域act1

1的另一端可以在与第一方向(x轴方向)交叉的第二方向(y轴方向)上被弯曲。第一

第一晶体管st1

1的第二电极d1

1的一端可以连接到有源区域act1

1,并且第一

第一晶体管st1

1的第二电极d1

1的另一端可以在第一方向(x轴方向)上被弯曲。
135.第一

第一晶体管st1

1的栅电极g1

1可以被设置或被布置在有源区域act1

1上,以在厚度方向上与有源区域act1

1重叠。第一

第一晶体管st1

1的栅电极g1

1可以不与第一

第一晶体管st1

1的第二电极d1

1或者第一

第二晶体管st1

2的第一电极s1

2重叠。第一

第一晶体管st1

1的栅电极g1

1的一部分可以突出以不与电容器电极ce重叠,并且通过第一接触孔cnt1连接到第一连接电极。第一

第一晶体管st1

1的栅电极g1

1可以通过第一连接电极连接到第一节点n1。
136.第一

第二晶体管st1

2可以包括第一电极s1

2、有源区域act1

2、第二电极d1

2和栅电极g1

2。
137.第一

第二晶体管st1

2的第一电极s1

2的一端可以连接到第一

第一晶体管st1

1的第二电极d1

1,并且第一

第二晶体管st1

2的第一电极s1

2的另一端可以在第二方向(y轴方向)上被弯曲。第一

第二晶体管st1

2的有源区域act1

2的一端可以连接到第一电极s1

2,并且第一

第二晶体管st1

2的有源区域act1

2的另一端可以在第一方向(x轴方向)上被弯曲。第一

第二晶体管st1

2的第二电极d1

2可以连接到有源区域act1

2以在第一方向(x轴方向)上延伸。
138.第一

第二晶体管st1

2的栅电极g1

2可以被设置或被布置在有源区域act1

2上,以在厚度方向上与有源区域act1

2重叠。第一

第二晶体管st1

2的栅电极g1

2可以不与第一

第一晶体管st1

1的第二电极d1

1或者第一

第二晶体管st1

2的第一电极s1

2重叠。第一

第二晶体管st1

2的栅电极g1

2的一部分可以突出以不与电容器电极ce重叠,并且通过第二接触孔cnt2连接到第二连接电极。第一

第二晶体管st1

2的栅电极g1

2可以通过第二连接电极连接到第二节点n2。
139.结合图9参考图10,显示面板300可以包括基板sub、缓冲层bf、有源层actl、栅绝缘层gi、第一栅层gtl1以及层间绝缘层ild和第二栅层gtl2。
140.基板sub可以是基底基板,并且可以由诸如聚合物树脂的绝缘材料制成。例如,基板sub可以是能够被弯曲、被折叠或被卷曲的柔性基板。
141.缓冲层bf可以被设置或被布置在基板sub上。例如,缓冲层bf可以包括多个无机膜,并且可以被完全地形成在基板sub的上表面上以阻挡湿气通过基板sub进入发光元件el。
142.有源层actl可以被设置或被布置在缓冲层bf上。有源层actl可以由硅类材料制成。例如,有源层actl可以由低温多晶硅(ltps)形成。第一

第一晶体管st1

1的第一电极s1

1、有源区域act1

1和第二电极d1

1以及第一

第二晶体管st1

2的第一电极s1

2、有源区域act1

2和第二电极d1

2可以被设置或被布置在有源层actl中。
143.栅绝缘层gi可以覆盖有源层actl以使有源层actl与第一栅层gtl1绝缘。
144.第一栅层gtl1可以被设置或被布置在栅绝缘层gi上。第一

第一晶体管st1

1的栅电极g1

1和第一

第二晶体管st1

2的栅电极g1

2可以被设置或被布置在第一栅层gtl1中。
145.第一

第一晶体管st1

1的栅电极g1

1的一部分可以与电容器电极ce重叠以形成第一电容器c1的第一电极。第一

第二晶体管st1

2的栅电极g1

2的一部分可以与电容器电极ce重叠以形成第二电容器c2的第一电极。
146.层间绝缘层ild可以覆盖第一栅层gtl1和栅绝缘层gi。层间绝缘层ild可以使第一栅层gtl1与第二栅层gtl2绝缘。
147.第二栅层gtl2可以被设置或被布置在层间绝缘层ild上。电容器电极ce可以被设置或被布置在第二栅层gtl2中。
148.电容器电极ce的一部分可以与第一

第一晶体管st1

1的栅电极g1

1重叠以形成第一电容器c1的第二电极。电容器电极ce的另一部分可以与第一

第二晶体管st1

2的栅电极g1

2重叠以形成第二电容器c2的第二电极。电容器电极ce可以连接到驱动电压线vddl(参见例如图5)以接收驱动电压vdd。
149.通过显示装置10的制造过程,显示装置10包括布置在第一

第一晶体管st1

1的栅电极g1

1与第一

第二晶体管st1

2的栅电极g1

2之间的第一

第一晶体管st1

1的第二电极d1

1和第一

第二晶体管st1

2的第一电极s1

2,使得有源层actl的氢能够被释放到层间绝缘层ild。因此,可以降低第一

第一晶体管st1

1和第一

第二晶体管st1

2的灵敏度。因此,在显示装置10中,第一

第一晶体管st1

1和第一

第二晶体管st1

2的栅电压的驱动范围可以被增加,从而精确地控制从发光元件el(参见例如图5)发射的光的灰度。
150.根据本文中描述的本发明的实施例的电子装置或电气装置和/或任何其它相关装置或部件可以利用任何适当的硬件、固件(例如,专用集成电路)、软件或者软件、固件和硬件的组合来实现。例如,这些装置的各种部件可以被形成在一个集成电路(ic)芯片上或者单独的ic芯片上。此外,这些装置的各种部件可以被实现在柔性印刷电路膜、带载封装(tcp)、印刷电路板(pcb)上,或者被形成在一个基板上。此外,这些装置的各种部件可以是一个或多个计算装置中的在一个或多个处理器上运行的执行计算机程序指令并且与其它系统部件进行交互以执行本文中描述的各种功能的进程或线程。计算机程序指令被存储在存储器中,该存储器可以在使用诸如例如随机存取存储器(ram)的标准存储装置的计算装置中实现。计算机程序指令还可以被存储在诸如例如cd

rom或闪存驱动器等的其它非暂时性计算机可读介质中。此外,本领域技术人员应认识到,各种计算装置的功能可以被组合或被集成到单个计算装置中,或者特定的计算装置的功能可以被分布在一个或多个其它计算装置上,而不脱离本发明的示例性实施例的精神和范围。
151.应理解,本文中描述的示例实施例应仅被认为是描述性的,而不是为了限制的目的。每个实施例内的特征或方面的描述通常应被认为可用于其它实施例中的其它类似特征或方面。虽然已经参考附图描述了一个或多个实施例,但是本领域普通技术人员将理解,可以在其中进行形式和细节上的各种变化而不脱离由所附权利要求及其等同方案限定的精神和范围。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献