一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

栅极驱动电路、显示面板及显示装置的制作方法

2022-09-14 21:56:15 来源:中国专利 TAG:


1.本发明涉及显示技术领域,具体涉及一种栅极驱动电路、显示面板及显示装置。


背景技术:

2.在如图1所示的栅极驱动单元中,在q点预充电的过程中,如果k点的电位下降速度较慢,则在q点电位上升和k点电位下降的过程中会存在一重合电压值vol,若重合电压值vol较大,则会使晶体管t1导通,影响q点电位的预充效果。


技术实现要素:

3.本发明实施例提供一种栅极驱动电路、显示面板及显示装置,可以改善第一节点电位上升和第二节点电位下降的过程中因重合电压值较大而影响第一节点电位的预充效果的问题。
4.本发明实施例提供一种栅极驱动电路,包括多个级联的栅极驱动单元。至少一所述栅极驱动单元包括:上拉控制模块、节点下拉维持模块以及反相模块。
5.所述上拉控制模块用于根据本级所述栅极驱动单元的启动信号端接收的启动控制信号,将本级所述栅极驱动单元的预充信号端接收的预充信号传输至本级所述栅极驱动单元的第一节点。
6.所述节点下拉维持模块电性连接于第一电压端、本级所述栅极驱动单元的所述第一节点以及本级所述栅极驱动单元的第二节点;所述节点下拉维持模块包括第一晶体管,所述第一晶体管用于根据本级所述栅极驱动单元的所述第二节点的电位,将所述第一电压端供给的第一电压信号传输至本级所述栅极驱动单元的所述第一节点。
7.所述反相模块电性连接于所述第一电压端、本级所述栅极驱动单元的所述第二节点以及前级所述栅极驱动单元的所述第一节点;所述反相模块包括第二晶体管,所述第二晶体管用于在将所述预充信号传输至本级所述栅极驱动单元的所述第一节点之前,根据前级所述栅极驱动单元的所述第一节点的电位,将所述第一电压端供给的所述第一电压信号传输至本级所述栅极驱动单元的所述第二节点。
8.可选地,在本发明的一些实施例中,所述第二晶体管根据前两级所述栅极驱动单元的所述第一节点的电位,将所述第一电压端供给的所述第一电压信号传输至本级所述栅极驱动单元的所述第二节点。
9.可选地,在本发明的一些实施例中,所述启动控制信号为前六级所述栅极驱动单元的级传信号,所述预充信号为前六级所述栅极驱动单元的输出端输出的扫描信号,所述上拉控制模块包括第三晶体管,所述第三晶体管用于根据前六级所述栅极驱动单元的所述级传信号,将前六级所述栅极驱动单元的所述输出端输出的所述扫描信号传输至本级所述栅极驱动单元的所述第一节点。
10.可选地,在本发明的一些实施例中,所述节点下拉维持模块还电性连接于本级所述栅极驱动单元的输出端,所述节点下拉维持模块还包括第四晶体管,所述第四晶体管用
于根据本级所述栅极驱动单元的所述第二节点的电位将所述第一电压端供给的所述第一电压信号传输至本级所述栅极驱动单元的所述输出端。
11.可选地,在本发明的一些实施例中,所述反相模块还电性连接于第二电压端,所述反相模块还包括第五晶体管、第六晶体管及第七晶体管;所述第五晶体管用于根据本级所述栅极驱动单元的所述第一节点的电位,将所述第一电压端供给的所述第一电压信号传输至所述第七晶体管的栅极和所述第六晶体管的源极和漏极中的一个,所述第六晶体管用于根据所述第二电压端供给的第二电压信号,将所述第二电压端供给的所述第二电压信号传输至所述第七晶体管的栅极,并使所述第二电压端供给的所述第二电压信号经所述第七晶体管传输至所述第二节点。
12.可选地,在本发明的一些实施例中,每一所述栅极驱动单元还包括:上拉模块、级传模块、下拉模块以及自举模块。
13.所述上拉模块电性连接于时钟信号线、本级所述栅极驱动单元的所述第一节点以及本级所述栅极驱动单元的输出端,用于根据本级所述栅极驱动单元的所述第一节点的电位及所述时钟信号线传输的时钟信号,通过本级所述栅极驱动单元的所述输出端输出扫描信号。
14.所述级传模块电性连接于所述时钟信号线、本级所述栅极驱动单元的所述第一节点以及本级所述栅极驱动单元的级传信号端,用于根据本级所述栅极驱动单元的所述第一节点的电位及所述时钟信号线传输的所述时钟信号,通过本级所述栅极驱动单元的所述级传信号端向后级的所述栅极驱动单元的所述启动信号端提供所述级传信号。
15.所述下拉模块电性连接于所述第一电压端、本级所述栅极驱动单元的所述第一节点、本级所述栅极驱动单元的所述输出端以及后级所述栅极驱动单元的所述输出端,用于根据后级所述栅极驱动单元的所述输出端输出的所述扫描信号,将所述第一电压端供给的所述第一电压信号传输至本级所述栅极驱动单元的所述第一节点及本级所述栅极驱动单元的所述输出端。
16.所述自举模块电性连接于本级所述栅极驱动单元的所述第一节点以及本级所述栅极驱动单元的所述输出端,用于对本级所述栅极驱动单元的所述第一节点的电位进行自举。
17.可选地,在本发明的一些实施例中,所述上拉模块包括第八晶体管,所述第八晶体管用于根据本级所述栅极驱动单元的所述第一节点的电位及所述时钟信号线传输的时钟信号,通过本级所述栅极驱动单元的所述输出端输出本级所述栅极驱动单元的所述扫描信号。
18.所述级传模块包括第九晶体管,所述第九晶体管用于根据本级所述栅极驱动单元的所述第一节点的电位及所述时钟信号线传输的所述时钟信号,通过本级所述栅极驱动单元的所述级传信号端向后级的所述栅极驱动单元的所述启动信号端提供所述级传信号。
19.所述下拉模块包括第十晶体管和第十一晶体管,所述第十晶体管用于根据后六级所述栅极驱动单元的所述输出端输出的所述扫描信号,将所述第一电压端供给的所述第一电压信号传输至本级所述栅极驱动单元的所述第一节点;所述第十一晶体管用于根据后六级所述栅极驱动单元的所述输出端输出的所述扫描信号,将所述第一电压端供给的所述第一电压信号传输至本级所述栅极驱动单元的所述输出端。
20.所述自举模块包括电容,所述电容串联于本级所述栅极驱动单元的所述第一节点和本级所述栅极驱动单元的所述输出端之间。
21.本发明实施例还提供一种显示面板,包括:多条扫描线、多条数据线、多个子像素及栅极驱动电路。
22.多条所述扫描线传输多个扫描信号,多条所述数据线传输多个数据信号。多个所述子像素包括多个像素驱动电路,多个所述像素驱动电路与多条所述数据线和多条所述扫描线电性连接。所述栅极驱动电路包括多个级联的栅极驱动单元,多条所述扫描线与多个所述栅极驱动单元的输出端电性连接。
23.至少一所述栅极驱动单元包括第一晶体管、第二晶体管、第三晶体管、第八晶体管和第十一晶体管,所述第一晶体管的栅极电性连接于本级的所述栅极驱动单元的第二节点,所述第一晶体管的源极和漏极电性连接于第一电压端和本级所述栅极驱动单元的第一节点,所述第二晶体管的栅极电性连接于前级所述栅极驱动单元的所述第一节点,所述第二晶体管的源极和漏极电性连接于所述第一电压端和本级所述栅极驱动单元的所述第二节点;所述第三晶体管的栅极电性连接于本级所述栅极驱动单元的启动信号端,所述第三晶体管的源极和漏极电性连接于本级所述栅极驱动单元的预充信号端与本级所述栅极驱动单元的所述第一节点之间;所述第八晶体管的栅极电性连接于本级所述栅极驱动单元的所述第一节点,所述第八晶体管的源极和漏极电性连接于本级所述栅极驱动单元的输出端和时钟信号线之间;所述第十一晶体管的栅极电性连接于后级所述栅极驱动单元的所述输出端,所述第十一晶体管的源极和漏极电性连接于所述第一电压端和本级所述栅极驱动单元的所述输出端之间。
24.其中,在所述第三晶体管将所述预充信号端接收到的预充信号传输至本级所述栅极驱动单元的所述第一节点之前,所述第二晶体管根据前级所述栅极驱动单元的所述第一节点的电位,将所述第一电压端供给的所述第一电压信号传输至本级所述栅极驱动单元的所述第二节点。
25.可选地,在本发明的一些实施例中,所述第二晶体管的栅极电性连接于前两级所述栅极驱动单元的所述第一节点。
26.可选地,在本发明的一些实施例中,至少一所述栅极驱动单元还包括:第四晶体管、第五晶体管、第六晶体管以及第七晶体管。
27.所述第四晶体管的栅极电性连接于本级所述栅极驱动单元的所述第二节点,所述第四晶体管的源极和漏极电性连接于所述第一电压端和本级所述栅极驱动单元的所述输出端之间;所述第五晶体管的栅极电性连接于本级所述栅极驱动单元的所述第一节点;所述第六晶体管的栅极与所述第六晶体管的源极和漏极中的一个电性连接于第二电压端;所述第五晶体管的源极和漏极电性连接于所述第一电压端和所述第七晶体管的栅极之间,所述第六晶体管的源极和漏极中的另一个电性连接于所述第七晶体管的栅极,所述第七晶体管的源极和漏极电性连接于所述第二电压端和本级所述栅极驱动单元的所述第二节点之间。
28.可选地,在本发明的一些实施例中,至少一所述栅极驱动单元还包括:第九晶体管、第十晶体管以及电容。
29.所述第九晶体管的栅极电性连接于本级所述栅极驱动单元的所述第一节点,所述
第九晶体管的源极和漏极电性连接于本级所述栅极驱动单元的级传信号端与所述时钟信号线之间。所述第十晶体管的栅极电性连接于后级所述栅极驱动单元的所述输出端,所述第十晶体管的源极和漏极电性连接于本级所述栅极驱动单元的所述第一节点和所述第一电压端之间。所述电容串联于本级所述栅极驱动单元的所述第一节点和本级所述栅极驱动单元的所述输出端之间。
30.本发明还提供一种显示装置,包括驱动芯片及任一上述的栅极驱动电路或任一上述的显示面板;其中,所述驱动芯片和所述栅极驱动电路电性连接。
31.本发明提供一种栅极驱动电路、显示面板及显示装置。栅极驱动电路包括多个级联的栅极驱动单元。至少一栅极驱动单元包括:上拉控制模块、节点下拉维持模块以及反相模块。上拉控制模块用于根据本级栅极驱动单元的启动信号端接收的启动控制信号,将本级所述栅极驱动单元的预充信号端接收的预充信号传输至本级栅极驱动单元的第一节点。节点下拉维持模块电性连接于第一电压端、本级栅极驱动单元的第一节点以及本级栅极驱动单元的第二节点。节点下拉维持模块包括第一晶体管,第一晶体管用于根据本级栅极驱动单元的第二节点的电位,将第一电压端供给的第一电压信号传输至本级栅极驱动单元的第一节点。反相模块电性连接于第一电压端、本级栅极驱动单元的第二节点以及前级栅极驱动单元的第一节点;反相模块包括第二晶体管,第二晶体管用于在将预充信号传输至本级栅极驱动单元的第一节点之前,根据前级栅极驱动单元的第一节点的电位,将第一电压端供给的第一电压信号传输至本级栅极驱动单元的第二节点。显示面板及显示装置均包括栅极驱动电路。由于在预充信号被传输至本级栅极驱动单元的第一节点之前,通过第二晶体管将第一电压端供给的第一电压信号传输至本级栅极驱动单元的第二节点。因此,可在本级栅极驱动单元的第一节点开始预充电之前,即在本级栅极驱动单元的第一节点电位上升之前,拉低本级栅极驱动单元的第二节点的电位。在本级栅极驱动单元的第一节点电位上升时,由于本级栅极驱动单元的第二节点的电位已被提前拉低,故在本级栅极驱动单元的第一节点电位上升的过程中,本级栅极驱动单元的第一节点的电位和第二节点的电位的重合电压值得以降低,从而改善第一节点电位上升和第二节点电位下降的过程中因重合电压值较大而影响第一节点电位的预充效果的问题。
附图说明
32.为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
33.图1是现有技术中栅极驱动单元的结构示意图及时序控制图;
34.图2是本发明实施例提供的栅极驱动单元的结构示意图;
35.图3是本发明实施例提供的第一节点、第二节点的时序图;
36.图4是本发明实施例提供的显示面板的结构示意图;
37.图5是本发明实施例提供的栅极驱动单元的结构示意图。
具体实施方式
38.下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。此外,应当理解的是,此处所描述的具体实施方式仅用于说明和解释本发明,并不用于限制本发明。在本发明中,在未作相反说明的情况下,使用的方位词如“上”和“下”通常是指装置实际使用或工作状态下的上和下,具体为附图中的图面方向;而“内”和“外”则是针对装置的轮廓而言的。
39.如图2是本发明实施例提供的栅极驱动电路的结构示意图,如图3是本发明实施例提供的第一节点、第二节点的时序图。本发明实施例提供一种栅极驱动电路,包括多个级联的栅极驱动单元。可选的,多个级联的栅极驱动单元可采用隔行级传或逐行级传的形式进行级传。
40.至少一所述栅极驱动单元包括:上拉控制模块100、节点下拉维持模块200以及反相模块300。
41.所述上拉控制模块100用于根据本级所述栅极驱动单元的启动信号端接收的启动控制信号,将本级所述栅极驱动单元的预充信号端接收的预充信号传输至本级所述栅极驱动单元的第一节点。具体的,以第n级栅极驱动单元为例,第n级栅极驱动单元的上拉控制模块100用于根据第n级栅极驱动单元的启动信号端接收的启动控制信号st(n-m1),将第n级栅极驱动单元的预充信号端接收的预充信号g(n-m2)传输至第n级栅极驱动单元的第一节点q(n)。其中,n≥1,m1≥1、m2≥1。可选的,m1=m2。
42.所述节点下拉维持模块200电性连接于第一电压端vss、本级所述栅极驱动单元的所述第一节点以及本级所述栅极驱动单元的第二节点。所述节点下拉维持模块200包括第一晶体管t1。所述第一晶体管t1的栅极电性连接于本级的所述栅极驱动单元的第二节点,所述第一晶体管t1的源极和漏极电性连接于第一电压端vss和本级所述栅极驱动单元的第一节点,所述第一晶体管t1用于根据本级所述栅极驱动单元的所述第二节点的电位,将所述第一电压端vss供给的第一电压信号传输至本级所述栅极驱动单元的所述第一节点。
43.具体的,仍以第n级栅极驱动单元为例,第n级栅极驱动单元的节点下拉维持模块200所包括的第一晶体管t1的栅极电性连接于第n级栅极驱动单元的第二节点k(n),第一晶体管t1的源极和漏极电性连接于第一电压端vss和第n级栅极驱动单元的第一节点q(n),第一晶体管t1用于根据第n级栅极驱动单元的所述第二节点k(n)的电位,将第一电压端vss供给的第一电压信号传输至第n级栅极驱动单元的第一节点q(n)。
44.所述反相模块300电性连接于所述第一电压端vss、本级所述栅极驱动单元的所述第二节点以及前级所述栅极驱动单元的所述第一节点。所述反相模块300包括第二晶体管t2。所述第二晶体管t2的栅极电性连接于前级所述栅极驱动单元的所述第一节点,所述第二晶体管t2的源极和漏极电性连接于所述第一电压端vss和本级所述栅极驱动单元的所述第二节点。所述第二晶体管t2用于在将所述预充信号g(n-m2)传输至本级所述栅极驱动单元的所述第一节点之前,根据前级所述栅极驱动单元的所述第一节点的电位,将所述第一电压端vss供给的所述第一电压信号传输至本级所述栅极驱动单元的所述第二节点。通过在本级栅极驱动单元的第一节点开始预充电之前,拉低本级栅极驱动单元的第二节点的电
位。在本级栅极驱动单元的第一节点电位上升时,由于本级栅极驱动单元的第二节点的电位已被提前拉低,故在本级栅极驱动单元的第一节点电位上升的过程中,本级栅极驱动单元的第一节点的电位和第二节点的电位的重合电压值(如图3中的vol所示)得以降低,从而改善第一节点电位上升和第二节点电位下降的过程中因重合电压值较大而影响第一节点电位的预充效果的问题。
45.具体的,仍以第n级栅极驱动单元为例,第n级栅极驱动单元中反相模块300所包括的第二晶体管t2的栅极电性连接于第n-i级栅极驱动单元的第一节点q(n-i),第二晶体管t2的源极和漏极电性连接于所述第一电压端vss和第n级栅极驱动单元的第二节点k(n)。在第n级栅极驱动单元的上拉控制模块100将第n级栅极驱动单元的预充信号端接收的预充信号g(n-m2)传输至第n级栅极驱动单元的第一节点q(n)之前,第n级栅极驱动单元中的反相模块300包括的第二晶体管t2将所述第一电压端vss供给的第一电压信号传输至第n级栅极驱动单元的第二节点k(n)。通过在第n级栅极驱动单元的第一节点q(n)开始预充电之前,拉低第n级栅极驱动单元的第二节点k(n)的电位。在第n级栅极驱动单元的第一节点q(n)电位上升时,由于第n级栅极驱动单元的第二节点k(n)的电位已被提前拉低,故在第n级栅极驱动单元的第一节点q(n)电位上升的过程中,第n级栅极驱动单元的第一节点q(n)的电位和第二节点k(n)的电位的重合电压值得以降低,从而改善第n级栅极驱动单元的第一节点q(n)电位上升和第二节点k(n)电位下降的过程中因重合电压值较大而影响第一节点q(n)电位的预充效果的问题。其中,i≥1。
46.可选地,所述第二晶体管t2根据前两级所述栅极驱动单元的所述第一节点的电位,将所述第一电压端vss供给的所述第一电压信号传输至本级所述栅极驱动单元的所述第二节点。具体的,仍以第n级栅极驱动单元为例,所述第二晶体管t2的栅极电性连接于第n-2级栅极驱动单元的第一节点q(n-2)。第n级栅极驱动单元的第二晶体管t2根据第n-2级栅极驱动单元的第一节点q(n-2)的电位,将所述第一电压端vss供给的所述第一电压信号传输至第n级栅极驱动单元的第二节点k(n)。由于第n-2级栅极驱动单元的第一节点q(n-2)的电位变化,先于第n-1级栅极驱动单元的第一节点的电位变化。因此,可有效保证在第n级栅极驱动单元的预充信号端接收的预充信号g(n-m2)传输至第n级栅极驱动单元的第一节点q(n)之前,即可实现对第n级栅极驱动单元的第二节点k(n)的电位下拉。同时,由于第n级栅极驱动单元的第二节点k(n)处于低电平状态时,第一晶体管t1保持截至状态,使第n级栅极驱动单元的第二晶体管t2的栅极电性连接于第n-2级栅极驱动单元的第一节点q(n-2),可使第n级栅极驱动单元的第一晶体管t1保持截至的时间不会太长,避免对第一晶体管t1所起的作用产生影响。
47.可选地,所述启动控制信号st(n-m1)为前六级所述栅极驱动单元的级传信号,所述预充信号g(n-m2)为前六级所述栅极驱动单元的输出端输出的扫描信号。所述上拉控制模块100包括第三晶体管t3,所述第三晶体管t3的栅极电性连接于本级所述栅极驱动单元的启动信号端,所述第三晶体管t3的源极和漏极电性连接于本级所述栅极驱动单元的预充信号端与本级所述栅极驱动单元的所述第一节点之间。所述第三晶体管t3用于根据前六级所述栅极驱动单元的所述级传信号st(n-m1),将前六级所述栅极驱动单元的所述输出端输出的所述扫描信号g(n-m2)传输至本级所述栅极驱动单元的所述第一节点。
48.具体的,仍以第n级栅极驱动单元为例,第n级栅极驱动单元中的启动信号端与第
n-6级栅极驱动单元的级传信号端电性连接,第n-6级栅极驱动单元的级传信号端提供第n-6级栅极驱动单元的级传信号st(n-6);第n级栅极驱动单元中的预充信号端与第n-6级栅极驱动单元的输出端电性连接,第n-6级栅极驱动单元的输出端输出第n-6级栅极驱动单元的扫描信号g(n-6);即m1=m2=6。第n级栅极驱动单元的第三晶体管t3根据第n-6级栅极驱动单元的级传信号st(n-6),将第n-6级栅极驱动单元的输出的扫描信号g(n-6)传输至第n级栅极驱动单元的第一节点q(n)。
49.请继续参阅图3,q(n-i)中先于st(n-m1)的作用时间的部分,可使本级栅极驱动单元中的第二晶体管t2导通,从而拉低本级栅极驱动单元的第二节点电位。
50.可选地,请继续参阅图2,所述节点下拉维持模块200还电性连接于本级所述栅极驱动单元的输出端,所述节点下拉维持模块200还包括第四晶体管t4,所述第四晶体管t4的栅极电性连接于本级所述栅极驱动单元的所述第二节点,所述第四晶体管t4的源极和漏极电性连接于所述第一电压端vss和本级所述栅极驱动单元的所述输出端之间。所述第四晶体管t4用于根据本级所述栅极驱动单元的所述第二节点的电位将所述第一电压端vss供给的所述第一电压信号传输至本级所述栅极驱动单元的所述输出端。
51.具体的,仍以第n级栅极驱动单元为例,第n级栅极驱动单元中的节点下拉维持模块200所包括的第四晶体管t4的栅极电性连接于第n级栅极驱动单元的第二节点k(n),第四晶体管t4的源极和漏极电性连接于所述第一电压端vss和第n级栅极驱动单元的输出端之间。第n级栅极驱动单元中的节点下拉维持模块200所包括的第四晶体管t4根据第n级栅极驱动单元的第二节点k(n)的电位,将所述第一电压端vss供给的所述第一电压信号传输至第n级栅极驱动单元的输出端。
52.可选地,所述反相模块300还电性连接于第二电压端vdd,所述反相模块300还包括第五晶体管t5、第六晶体管t6及第七晶体管t7。所述第五晶体管t5的栅极电性连接于本级所述栅极驱动单元的所述第一节点,所述第六晶体管t6的栅极与所述第六晶体管t6的源极和漏极中的一个电性连接于第二电压端vdd,所述第五晶体管t5的源极和漏极电性连接于所述第一电压端vss和所述第七晶体管t7的栅极之间,所述第六晶体管t6的源极和漏极中的另一个电性连接于所述第七晶体管t7的栅极,所述第七晶体管t7的源极和漏极电性连接于所述第二电压端vdd和本级所述栅极驱动单元的所述第二节点之间。所述第五晶体管t5用于根据本级所述栅极驱动单元的所述第一节点的电位,将所述第一电压端vss供给的所述第一电压信号传输至所述第七晶体管t7的栅极和所述第六晶体管t6的源极和漏极中的一个,所述第六晶体管t6用于根据所述第二电压端vdd供给的第二电压信号,将所述第二电压端vdd供给的所述第二电压信号传输至所述第七晶体管t7的栅极,并使所述第二电压端vdd供给的所述第二电压信号经所述第七晶体管t7传输至本级所述栅极驱动单元的所述第二节点。
53.具体的,仍以第n级栅极驱动单元为例,第n级栅极驱动单元中的第五晶体管t5的栅极电性连接于第n级栅极驱动单元的第一节点q(n),第七晶体管t7的源极和漏极电性连接于所述第二电压端vdd和第n级栅极驱动单元的第二节点k(n)之间。第五晶体管t5根据第n级栅极驱动单元的第一节点q(n)的电位,将所述第一电压端vss供给的所述第一电压信号传输至第七晶体管t7的栅极和第六晶体管t6的源极和漏极中的一个,第六晶体管t6根据所述第二电压端vdd供给的第二电压信号,将第二电压端vdd供给的第二电压信号传输至第七
晶体管t7的栅极,并使第二电压端vdd供给的第二电压信号经第七晶体管t7传输至第n级栅极驱动单元的第二节点k(n)。
54.可选地,至少一所述栅极驱动单元还包括:上拉模块400、级传模块500、下拉模块600以及自举模块700。
55.所述上拉模块400电性连接于时钟信号线、本级所述栅极驱动单元的所述第一节点以及本级所述栅极驱动单元的输出端,用于根据本级所述栅极驱动单元的所述第一节点的电位及所述时钟信号线传输的时钟信号ck/xck,通过本级所述栅极驱动单元的所述输出端输出本级所述栅极驱动单元的扫描信号。
56.可选的,所述上拉模块400包括第八晶体管t8,所述第八晶体管t8的栅极电性连接于本级所述栅极驱动单元的所述第一节点,所述第八晶体管t8的源极和漏极电性连接于本级所述栅极驱动单元的输出端和时钟信号线之间。所述第八晶体管t8用于根据本级所述栅极驱动单元的所述第一节点的电位及所述时钟信号线传输的时钟信号ck/xck,通过本级所述栅极驱动单元的所述输出端输出本级所述栅极驱动单元的所述扫描信号。
57.具体的,仍以第n级栅极驱动单元为例,第n级栅极驱动单元中的第八晶体管t8的栅极电性连接于第n级栅极驱动单元的第一节点q(n),所述第八晶体管t8的源极和漏极电性连接于第n级栅极驱动单元的输出端和时钟信号线之间。第n级栅极驱动单元的第八晶体管t8根据第n级栅极驱动单元的第一节点q(n)的电位及所述时钟信号线传输的时钟信号ck/xck,通过第n级栅极驱动单元的输出端输出第n级栅极驱动单元的扫描信号g(n)。
58.所述级传模块500电性连接于所述时钟信号线、本级所述栅极驱动单元的所述第一节点以及本级所述栅极驱动单元的级传信号端,用于根据本级所述栅极驱动单元的所述第一节点的电位及所述时钟信号线传输的所述时钟信号ck/xck,通过本级所述栅极驱动单元的所述级传信号端向后级的所述栅极驱动单元的所述启动信号端传输所述级传信号。
59.可选的,所述级传模块500包括第九晶体管t9,所述第九晶体管t9的栅极电性连接于本级所述栅极驱动单元的所述第一节点,所述第九晶体管t9的源极和漏极电性连接于本级所述栅极驱动单元的级传信号端与所述时钟信号线之间。所述第九晶体管t9用于根据本级所述栅极驱动单元的所述第一节点的电位及所述时钟信号线传输的所述时钟信号ck/xck,通过本级所述栅极驱动单元的所述级传信号端向后级的所述栅极驱动单元的所述启动信号端提供所述级传信号。
60.具体的,仍以第n级栅极驱动单元为例,第n级栅极驱动单元中的第九晶体管t9的栅极电性连接于第n级栅极驱动单元的第一节点q(n),第九晶体管t9的源极和漏极电性连接于第n级栅极驱动单元的级传信号端与所述时钟信号线之间。第n级栅极驱动单元的第九晶体管t9根据第n级栅极驱动单元的第一节点q(n)的电位及所述时钟信号线传输的所述时钟信号ck/xck,通过第n级栅极驱动单元的级传信号端向后级的栅极驱动单元的启动信号端提供第n级级传信号st(n)。
61.所述下拉模块600电性连接于所述第一电压端vss、本级所述栅极驱动单元的所述第一节点、本级所述栅极驱动单元的所述输出端以及后级所述栅极驱动单元的所述输出端,用于根据后级所述栅极驱动单元的所述输出端输出的所述扫描信号,将所述第一电压端vss供给的所述第一电压信号传输至本级所述栅极驱动单元的所述第一节点及本级所述栅极驱动单元的所述输出端。
62.可选的,所述下拉模块600包括第十晶体管t10和第十一晶体管t11。
63.所述第十晶体管t10的栅极电性连接于后级所述栅极驱动单元的所述输出端,所述第十晶体管t10的源极和漏极电性连接于本级所述栅极驱动单元的所述第一节点和所述第一电压端vss之间。所述第十晶体管t10用于根据后级所述栅极驱动单元的所述输出端输出的所述扫描信号,将所述第一电压端vss供给的所述第一电压信号传输至本级所述栅极驱动单元的所述第一节点。
64.所述第十一晶体管t11的栅极电性连接于后级所述栅极驱动单元的所述输出端,所述第十一晶体管t11的源极和漏极电性连接于所述第一电压端vss和本级所述栅极驱动单元的所述输出端之间。所述第十一晶体管t11用于根据后级所述栅极驱动单元的所述输出端输出的所述扫描信号,将所述第一电压端vss供给的所述第一电压信号传输至本级所述栅极驱动单元的所述输出端。
65.可选的,本级所述栅极驱动单元的所述第十晶体管t10和所述第十一晶体管t11的栅极均电性连接于后六级所述栅极驱动单元的所述输出端。
66.具体的,仍以第n级栅极驱动单元为例,第n级栅极驱动单元中的第十晶体管t10和第十一晶体管t11的栅极均电性连接于第n m3级栅极驱动单元的输出端,第十晶体管t10的源极和漏极电性连接于第n级栅极驱动单元的第一节点q(n)和所述第一电压端vss之间,第十一晶体管t11的源极和漏极电性连接于所述第一电压端vss和第n级栅极驱动单元的输出端之间。第n级栅极驱动单元的第十晶体管t10根据第n m3级栅极驱动单元的输出端输出的第n m3级扫描信号g(n m3),将所述第一电压端vss供给的所述第一电压信号传输至第n级栅极驱动单元的第一节点q(n)。第n级栅极驱动单元的第十一晶体管t11根据第n m3级栅极驱动单元的输出端输出的第n m3级扫描信号g(n m3),将所述第一电压端vss供给的所述第一电压信号传输至第n级栅极驱动单元的输出端。其中,m3≥1。
67.所述自举模块700电性连接于本级所述栅极驱动单元的所述第一节点以及本级所述栅极驱动单元的所述输出端,用于对本级所述栅极驱动单元的所述第一节点的电位进行自举。
68.可选地,所述自举模块700包括电容cbt,所述电容cbt串联于本级所述栅极驱动单元的所述第一节点和本级所述栅极驱动单元的所述输出端之间。具体的,仍以第n级栅极驱动单元为例,第n级栅极驱动单元中自举模块700所包括的电容cbt串联于第n级栅极驱动单元的第一节点q(n)和第n级栅极驱动单元的输出端之间。
69.可选的,至少一所述栅极驱动单元的所述节点下拉维持模块200还包括第十二晶体管,所述第十二晶体管的栅极电性连接于本级的所述栅极驱动单元的第二节点,所述第十二晶体管的源极和漏极电性连接于第一电压端vss和本级所述栅极驱动单元的级传信号端。所述第十二晶体管用于根据本级所述栅极驱动单元的所述第二节点的电位,将所述第一电压端vss供给的第一电压信号传输至本级所述栅极驱动单元的所述级传信号端。
70.可选的,至少一所述栅极驱动单元可包括两所述反相模块300及两所述节点下拉维持模块200。两所述反相模块300和两所述节点下拉维持模块200相互配合而轮流工作。相应的,在所述栅极驱动单元包括两所述反相模块300及两所述节点下拉维持模块200时,所述栅极驱动单元中包括两个所述第二节点。两所述反相模块300可呈对称设置,且两所述反相模块300电性连接的第二电压端vdd输出的第二电压信号相位相反;两所述节点下拉维持
模块200呈对称设置。
71.本发明实施例还提供一种显示面板,包括任一上述的栅极驱动单元。
72.如图4是本发明实施例提供的显示面板的结构示意图;如图5是本发明实施例提供的栅极驱动单元的结构示意图。本发明还提供一种显示面板。可选的,所述显示面板包括液晶显示面板、自发光显示面板、量子点显示面板等。
73.所述显示面板包括:多条扫描线sl、多条数据线dl、多个子像素pe及栅极驱动电路goa。
74.多条所述扫描线sl传输多个扫描信号,多条所述数据线传输多个数据信号。多个所述子像素pe包括多个像素驱动电路,多个所述像素驱动电路与多条所述数据线dl和多条所述扫描线sl电性连接。所述栅极驱动电路goa包括多个级联的栅极驱动单元,多条所述扫描线sl与多个所述栅极驱动单元的输出端电性连接。可选的,多个所述子像素pe位于所述显示面板的显示区内,所述栅极驱动电路goa位于所述显示面板的非显示区内。
75.至少一所述栅极驱动单元包括第一晶体管t1、第二晶体管t2、第三晶体管t3、第八晶体管t8和第十一晶体管t11。
76.所述第一晶体管t1的栅极电性连接于本级的所述栅极驱动单元的第二节点,所述第一晶体管t1的源极和漏极电性连接于第一电压端vss和本级所述栅极驱动单元的第一节点。
77.所述第二晶体管t2的栅极电性连接于前级所述栅极驱动单元的所述第一节点,所述第二晶体管t2的源极和漏极电性连接于所述第一电压端vss和本级所述栅极驱动单元的所述第二节点。
78.所述第三晶体管t3的栅极电性连接于本级所述栅极驱动单元的启动信号端,所述第三晶体管t3的源极和漏极电性连接于本级所述栅极驱动单元的预充信号端与本级所述栅极驱动单元的所述第一节点之间。在所述第三晶体管t3将所述预充信号端接收到的预充信号传输至本级所述栅极驱动单元的所述第一节点之前,所述第二晶体管t2根据前级所述栅极驱动单元的所述第一节点的电位,将所述第一电压端vss供给的所述第一电压信号传输至本级所述栅极驱动单元的所述第二节点,以在本级所述栅极驱动单元的所述第一节点预充电之前,拉低本级所述栅极驱动单元的所述第二节点的电位。
79.可选地,所述第二晶体管t2的栅极电性连接于前两级所述栅极驱动单元的所述第一节点。
80.具体的,以第n级栅极驱动单元为例,第n级栅极驱动单元的第一晶体管t1的栅极电性连接于第n级栅极驱动单元的第二节点k(n),第一晶体管t1的源极和漏极电性连接于第一电压端vss和第n级栅极驱动单元的第一节点q(n)。第二晶体管t2的栅极电性连接于第n-i级栅极驱动单元的第一节点q(n-i),第二晶体管t2的源极和漏极电性连接于所述第一电压端vss和第n级栅极驱动单元的第二节点k(n)。其中,i≥1。进一步的,第二晶体管t2的栅极电性连接于第n-2级栅极驱动单元的第一节点q(n-2)。第三晶体管t3的栅极电性连接于第n级所述栅极驱动单元的启动信号端,第三晶体管t3的源极和漏极电性连接于第n级栅极驱动单元的预充信号端与第n级栅极驱动单元的第一节点q(n)之间。
81.可选地,第n级栅极驱动单元的启动信号端接收的启动控制信号st(n-m1)为第n-6级所述栅极驱动单元的级传信号端供给的级传信号st(n-6),第n级栅极驱动单元的预充信
号端接收的预充信号g(n-m2)为第n-6级所述栅极驱动单元的输出端输出的第n-6级扫描信号g(n-6)。可以理解的,m1和m2也可为其他整数。
82.所述第八晶体管t8的栅极电性连接于本级所述栅极驱动单元的所述第一节点,所述第八晶体管t8的源极和漏极电性连接于本级所述栅极驱动单元的输出端和时钟信号线之间。其中,时钟信号线传输的时钟信号ck/xck。
83.所述第十一晶体管t11的栅极电性连接于后级所述栅极驱动单元的所述输出端,所述第十一晶体管t11的源极和漏极电性连接于所述第一电压端vss和本级所述栅极驱动单元的所述输出端之间。
84.具体的,仍以第n级栅极驱动单元为例,第n级栅极驱动单元的第八晶体管t8的栅极电性连接于第n级栅极驱动单元的第一节点q(n),所述第八晶体管t8的源极和漏极电性连接于第n级栅极驱动单元的输出端和时钟信号线之间。第十一晶体管t11的栅极电性连接于第n m3级栅极驱动单元的输出端,第十一晶体管t11的源极和漏极电性连接于所述第一电压端vss和第n级栅极驱动单元的输出端之间。
85.可选地,至少一所述栅极驱动单元还包括:第四晶体管t4、第五晶体管t5、第六晶体管t6以及第七晶体管t7。
86.所述第四晶体管t4的栅极电性连接于本级所述栅极驱动单元的所述第二节点,所述第四晶体管t4的源极和漏极电性连接于所述第一电压端vss和本级所述栅极驱动单元的所述输出端之间;所述第五晶体管t5的栅极电性连接于本级所述栅极驱动单元的所述第一节点;所述第六晶体管t6的栅极与所述第六晶体管t6的源极和漏极中的一个电性连接于第二电压端vdd;所述第五晶体管t5的源极和漏极电性连接于所述第一电压端vss和所述第七晶体管t7的栅极之间,所述第六晶体管t6的源极和漏极中的另一个电性连接于所述第七晶体管t7的栅极,所述第七晶体管t7的源极和漏极电性连接于所述第二电压端vdd和本级所述栅极驱动单元的所述第二节点之间。
87.具体的,仍以第n级栅极驱动单元为例,第n级栅极驱动单元中的第四晶体管t4的栅极电性连接于第n级栅极驱动单元的第二节点k(n),第四晶体管t4的源极和漏极电性连接于所述第一电压端vss和第n级栅极驱动单元的输出端之间。第五晶体管t5的栅极电性连接于第n级栅极驱动单元的第一节点q(n),第七晶体管t7的源极和漏极电性连接于所述第二电压端vdd和第n级栅极驱动单元的第二节点k(n)之间。
88.可选地,至少一所述栅极驱动单元还包括:第九晶体管t9、第十晶体管t10以及电容cbt。
89.所述第九晶体管t9的栅极电性连接于本级所述栅极驱动单元的所述第一节点,所述第九晶体管t9的源极和漏极电性连接于本级所述栅极驱动单元的级传信号端与所述时钟信号线之间。所述第十晶体管t10的栅极电性连接于后级所述栅极驱动单元的所述输出端,所述第十晶体管t10的源极和漏极电性连接于本级所述栅极驱动单元的所述第一节点和所述第一电压端vss之间。所述电容cbt串联于本级所述栅极驱动单元的所述第一节点和本级所述栅极驱动单元的所述输出端之间。
90.具体的,仍以第n级栅极驱动单元为例,第n级栅极驱动单元中的第九晶体管t9的栅极电性连接于第n级栅极驱动单元的第一节点q(n),第九晶体管t9的源极和漏极电性连接于第n级栅极驱动单元的级传信号端与所述时钟信号线之间。第十晶体管t10和第十一晶
体管t11的栅极均电性连接于第n m3级栅极驱动单元的输出端,第十晶体管t10的源极和漏极电性连接于第n级栅极驱动单元的第一节点q(n)和所述第一电压端vss之间。可选的,第n级栅极驱动单元的第十晶体管t10和第十一晶体管t11的栅极均电性连接于第n 6级栅极驱动单元的输出端。其中,第n 6级栅极驱动单元的输出端输出第n 6级扫描信号g(n 6)。可以理解的,m3也可为其他整数。
91.可选的,至少一所述栅极驱动单元可包括与第一晶体管t1、第二晶体管t2、第四晶体管t4、第五晶体管t5、第六晶体管t6及第七晶体管t7对称的晶体管,在此不再进行赘述。
92.可选的,至少一所述栅极驱动单元还包括第十二晶体管,所述第十二晶体管的栅极电性连接于本级的所述栅极驱动单元的第二节点,所述第十二晶体管的源极和漏极电性连接于第一电压端和本级所述栅极驱动单元的级传信号端。
93.本发明还提供一种显示装置,包括驱动芯片及任一上述的栅极驱动电路或任一上述的显示面板;其中,所述驱动芯片和所述栅极驱动电路电性连接,所述驱动芯片用于为所述栅极驱动电路提供包括时钟信号在内的多个控制信号。
94.可以理解地,所述显示装置包括可移动显示装置(如笔记本电脑、手机等)、固定终端(如台式电脑、电视等)、测量装置(如运动手环、测温仪等)等。
95.本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献