一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

显示基板及显示装置的制作方法

2022-09-07 23:50:26 来源:中国专利 TAG:


1.本文涉及显示技术领域,尤指一种显示基板及显示装置。


背景技术:

2.有机发光二极管(oled,organic light emitting diode)和量子点发光二极管(qled,quantum-dot light emitting diode)为主动发光显示器件,具有自发光、广视角、高对比度、低耗电、极高反应速度、轻薄、可弯曲和成本低等优点。


技术实现要素:

3.以下是对本文详细描述的主题的概述。本概述并非是为了限制权利要求的保护范围。
4.本公开实施例提供一种显示基板及显示装置。
5.一方面,本实施例提供一种显示基板,包括:第一显示区。所述第一显示区包括:彼此隔开的多个显示岛区、以及位于相邻显示岛区之间的透光区。所述显示岛区包括:设置在衬底上的多个第一像素电路和多个第一发光元件,所述多个第一像素电路中的至少一个第一像素电路与所述多个第一发光元件中的至少一个第一发光元件电连接,所述至少一个第一像素电路被配置为驱动所述至少一个第一发光元件发光。第一方向上相邻显示岛区内的第一像素电路通过第一信号走线电连接,第二方向上相邻显示岛区内的第一像素电路通过第二信号走线电连接;所述第一方向与所述第二方向交叉;所述第一信号走线和第二信号走线的材料包括透明导电材料。
6.在一些示例性实施方式中,所述第一信号走线和第二信号走线的至少部分位于所述透光区。
7.在一些示例性实施方式中,所述显示岛区包括:四个第一像素电路和四个第一发光元件;所述四个第一像素电路与所述四个第一发光元件一一对应电连接;所述四个第一像素电路沿第一方向依次排布。
8.在一些示例性实施方式中,所述四个第一发光元件包括:一个出射第一颜色光的第一发光元件、一个出射第二颜色光的第一发光元件、以及两个出射第三颜色光的第一发光元件。
9.在一些示例性实施方式中,所述出射第一颜色光的第一发光元件和出射第二颜色光的第一发光元件排布在同一行,所述两个出射第三颜色光的第一发光元件排布在同一行,所述出射第一颜色光的第一发光元件、一个出射第三颜色光的第一发光元件、出射第二颜色光的第一发光元件以及另一个出射第三颜色光的第一发光元件排布在不同列。
10.在一些示例性实施方式中,所述两个出射第三颜色光的第一发光元件的发光区域在所述衬底的正投影与电连接的第一像素电路在所述衬底的正投影没有交叠。所述出射第一颜色光的第一发光元件的发光区域在所述衬底的正投影与电连接的第一像素电路在所述衬底的正投影存在交叠。所述出射第二颜色光的第一发光元件的发光区域在所述衬底的
正投影与电连接的第一像素电路在所述衬底的正投影存在交叠。
11.在一些示例性实施方式中,所述出射第三颜色光的第一发光元件在所述衬底的正投影与所述第二信号走线在所述衬底的正投影存在交叠。
12.在一些示例性实施方式中,所述多个显示岛区排布为多行和多列,一行显示岛区包括沿所述第一方向排布的多个显示岛区,一列显示岛区包括沿所述第二方向排布的多个显示岛区;至少一列显示岛区中的相邻两个显示岛区隔至少一行排布,至少一行显示岛区中的相邻两个显示岛区隔至少一列排布。
13.在一些示例性实施方式中,所述显示岛区包括:沿第一方向依次排布的第一个第一像素电路、第二个第一像素电路、第三个第一像素电路和第四个第一像素电路。第k行第m列的显示岛区内的第三个第一像素电路通过所述第二信号走线与第k 1行第m 1列的第一个第一像素电路电连接,第k行第m列的显示岛区内的第四个第一像素电路通过所述第二信号走线与第k 1行第m 1列的第二个第一像素电路电连接;其中,k和m为整数。
14.在一些示例性实施方式中,所述四个第一像素电路包括沿第一方向依次排布的第一个第一像素电路、第二个第一像素电路、第三个第一像素电路和第四个第一像素电路。所述显示岛区的第一个第一像素电路电连接的第二信号走线和第二个第一像素电路电连接的第二信号走线至少部分平行,所述第三个第一像素电路电连接的第二信号走线和第四个第一像素电路电连接的第二信号走线至少部分平行。所述第一个第一像素电路电连接的第二信号走线和第四个第一像素电路电连接的第二信号走线关于所述四个第一像素电路在所述第一方向上的中线大致对称,所述第二个第一像素电路电连接的第二信号走线和第三个第一像素电路电连接的第二信号走线关于所述四个第一像素电路在所述第一方向上的中线大致对称。
15.在一些示例性实施方式中,所述第一信号走线和第二信号走线位于所述第一像素电路远离所述衬底的一侧,且位于所述第一发光元件靠近所述衬底的一侧。
16.在一些示例性实施方式中,所述第一信号走线和第二信号走线为同层结构。
17.在一些示例性实施方式中,所述第一信号走线为沿所述第一方向延伸的直线段,所述第二信号走线为沿所述第二方向延伸的折线段。
18.在一些示例性实施方式中,所述第一信号走线包括:传输第一初始信号的第一初始连接线、传输扫描信号的第一扫描连接线、传输第一复位控制信号的第二扫描连接线以及传输发光控制信号的发光控制线。
19.在一些示例性实施方式中,所述第二信号走线包括:数据线、传输第一电压信号的电源连接线。
20.在一些示例性实施方式中,所述显示基板还包括:位于所述第一显示区至少一侧的第二显示区;所述第二显示区包括:设置在所述衬底上的多个第二像素电路和多个第二发光元件,所述多个第二像素电路中的至少一个第二像素电路与所述多个第二发光元件中的至少一个第二发光元件电连接,所述至少一个第二像素电路被配置为驱动所述至少一个第二发光元件发光。
21.另一方面,本实施例提供一种显示装置,包括如上所述的显示基板。
22.在一些示例性实施方式中,所述显示装置还包括:位于所述显示基板的非显示面一侧的传感器,所述传感器在所述显示基板的正投影与所述显示基板的第一显示区存在交
叠。
23.在阅读并理解了附图和详细描述后,可以明白其他方面。
附图说明
24.附图用来提供对本公开技术方案的进一步理解,并且构成说明书的一部分,与本公开的实施例一起用于解释本公开的技术方案,并不构成对本公开的技术方案的限制。附图中一个或多个部件的形状和大小不反映真实比例,目的只是示意说明本公开内容。
25.图1为本公开至少一实施例的显示基板的示意图;
26.图2为本公开至少一实施例的像素电路的等效电路图;
27.图3a和图3b为本公开至少一实施例的第一显示区的局部示意图;
28.图4为图3b中区域s1的局部俯视示意图;
29.图5为图4中沿q-q’方向的局部剖面示意图;
30.图6为图4中形成半导体层后的显示基板的局部放大示意图;
31.图7a为图4中形成第一导电层后的显示基板的局部放大示意图;
32.图7b为图7a中的第一导电层的示意图;
33.图8a为图4中形成第二导电层后的显示基板的局部放大示意图;
34.图8b为图8a中第二导电层的示意图;
35.图9为图4中形成第三绝缘层后的显示基板的局部放大示意图;
36.图10a为图4中形成第三导电层后的显示基板的局部放大示意图;
37.图10b为图10a中第三导电层的示意图;
38.图11为图4中形成第四绝缘层后的显示基板的局部放大示意图;
39.图12a为图4中形成透明导电层后的显示基板的局部放大示意图;
40.图12b为图12a中透明导电层的示意图;
41.图13为图4中形成第五绝缘层后的显示基板的局部放大示意图;
42.图14a为图4中形成第四导电层后的显示基板的局部放大示意图;
43.图14b为图14a中第四导电层的示意图;
44.图15为图4中形成第六绝缘层后的显示基板的局部放大示意图;
45.图16a为图4中形成阳极层后的显示基板的局部放大示意图;
46.图16b为图14a中阳极层的示意图;
47.图17为本公开至少一实施例的显示装置的示意图。
具体实施方式
48.下面将结合附图对本公开的实施例进行详细说明。实施方式可以以多个不同形式来实施。所属技术领域的普通技术人员可以很容易地理解一个事实,就是方式和内容可以在不脱离本公开的宗旨及其范围的条件下被变换为其他形式。因此,本公开不应该被解释为仅限定在下面的实施方式所记载的内容中。在不冲突的情况下,本公开中的实施例及实施例中的特征可以相互任意组合。
49.在附图中,有时为了明确起见,夸大表示了一个或多个构成要素的大小、层的厚度或区域。因此,本公开的一个方式并不一定限定于该尺寸,附图中一个或多个部件的形状和
大小不反映真实比例。此外,附图示意性地示出了理想的例子,本公开的一个方式不局限于附图所示的形状或数值等。
50.本说明书中的“第一”、“第二”、“第三”等序数词是为了避免构成要素的混同而设置,而不是为了在数量方面上进行限定的。本公开中的“多个”表示两个及以上的数量。
51.在本说明书中,为了方便起见,使用“中部”、“上”、“下”、“前”、“后”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示方位或位置关系的词句以参照附图说明构成要素的位置关系,仅是为了便于描述本说明书和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本公开的限制。构成要素的位置关系根据描述的构成要素的方向适当地改变。因此,不局限于在说明书中说明的词句,根据情况可以适当地更换。
52.在本说明书中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解。例如,可以是固定连接,或可拆卸连接,或一体地连接;可以是机械连接,或连接;可以是直接相连,或通过中间件间接相连,或两个元件内部的连通。对于本领域的普通技术人员而言,可以根据情况理解上述术语在本公开中的含义。
53.在本说明书中,“电连接”包括构成要素通过具有某种电作用的元件连接在一起的情况。“具有某种电作用的元件”只要可以进行连接的构成要素间的电信号的传输,就对其没有特别的限制。“具有某种电作用的元件”的例子不仅包括电极和布线,而且还包括晶体管等开关元件、电阻器、电感器、电容器、其它具有多种功能的元件等。
54.在本说明书中,晶体管是指至少包括栅极、漏极以及源极这三个端子的元件。晶体管在漏极(漏电极端子、漏区域或漏电极)与源极(源电极端子、源区域或源电极)之间具有沟道区域,并且电流能够流过漏极、沟道区域以及源极。在本说明书中,沟道区域是指电流主要流过的区域。
55.在本说明书中,第一极可以为漏极、第二极可以为源极,或者第一极可以为源极、第二极可以为漏极。在使用极性相反的晶体管的情况或电路工作中的电流方向变化的情况等下,“源极”及“漏极”的功能有时互相调换。因此,在本说明书中,“源极”和“漏极”可以互相调换。另外,栅极还可以称为控制极。
56.在本说明书中,“平行”是指两条直线形成的角度为-10
°
以上且10
°
以下的状态,因此,也包括该角度为-5
°
以上且5
°
以下的状态。另外,“垂直”是指两条直线形成的角度为80
°
以上且100
°
以下的状态,因此,也包括85
°
以上且95
°
以下的角度的状态。
57.在本说明书中,圆形、椭圆形、三角形、矩形、梯形、五边形或六边形等并非严格意义上的,可以是近似圆形、近似椭圆形、近似三角形、近似矩形、近似梯形、近似五边形或近似六边形等,可以存在公差导致的一些小变形,例如可以存在导角、弧边以及变形等。
58.本公开中的“光透过率”指的是光线透过介质的能力,是透过透明或半透明体的光通量与其入射光通量的百分率。
59.本公开中的“约”、“大致”,是指不严格限定界限,允许工艺和测量误差范围内的情况。在本公开中,“大致相同”是指数值相差10%以内的情况。
60.在本公开中,a沿着b方向延伸是指,a可以包括主体部分和与主体部分连接的次要部分,主体部分是线、线段或条形状体,主体部分沿着b方向伸展,且主体部分沿着b方向伸展的长度大于次要部分沿着其它方向伸展的长度。本公开中所说的“a沿着b方向延伸”均是
指“a的主体部分沿着b方向延伸”。
61.本公开实施例提供一种显示基板,包括:第一显示区。第一显示区包括:彼此隔开的多个显示岛区、以及位于相邻显示岛区之间的透光区。显示岛区包括:设置在衬底上的多个第一像素电路和多个第一发光元件。多个第一像素电路中的至少一个第一像素电路与多个第一发光元件中的至少一个第一发光元件电连接,所述至少一个第一像素电路被配置为驱动所述至少一个第一发光元件发光。第一方向上相邻显示岛区内的第一像素电路通过第一信号走线电连接,第二方向上相邻显示岛区内的第一像素电路通过第二信号走线电连接。第一信号走线和第二信号走线的材料包括透明导电材料。第一方向与第二方向交叉。例如,第一方向与第二方向相互垂直。
62.本实施例提供的显示基板,通过在显示岛区集中排布多个第一像素电路和多个第一发光元件,可以有利于降低显示基板的衍射效果;而且,可以增加第一信号走线和第二信号走线的排布空间,进而可以增加第一信号走线和第二信号走线的宽度,从而降低第一信号走线和第二信号走线的负载,改善显示基板的显示不良。
63.在一些示例性实施方式中,第一信号走线和第二信号走线的至少部分可以位于透光区。在一些示例中,第一信号走线和第二信号走线可以从一个显示岛区经过透光区延伸至另一显示岛区,从而实现相邻显示岛区的第一像素电路之间的信号传输。而且,第一信号走线和第二信号走线采用透明导电材料制备,可以确保透光区的光透过率。
64.在一些示例性实施方式中,显示岛区可以包括:四个第一像素电路和四个第一发光元件。四个第一像素电路与四个第一发光元件可以一一对应电连接。四个第一像素电路可以沿第一方向依次排布。在一些示例中,四个第一像素电路和四个第一发光元件可以形成一个像素单元。然而,本实施例对此并不限定。在另一些示例中,显示岛区可以包括:两个第一像素电路和两个第一发光元件,两个第一像素电路和两个第一发光元件可以一一对应电连接,且两个第一像素电路可以沿第一方向依次排布。
65.在一些示例性实施方式中,显示岛区的四个第一发光元件可以包括:一个出射第一颜色光的第一发光元件、一个出射第二颜色光的第一发光元件、以及两个出射第三颜色光的第一发光元件。例如,第一颜色光可以为红光,第二颜色光可以为蓝光,第三颜色光可以为绿光。然而,本实施例对此并不限定。
66.在一些示例性实施方式中,在显示岛区内,出射第一颜色光的第一发光元件和出射第二颜色光的第一发光元件可以排布在同一行,两个出射第三颜色光的第一发光元件可以排布在同一行。出射第一颜色光的第一发光元件、一个出射第三颜色光的第一发光元件、出射第二颜色光的第一发光元件以及另一个出射第三颜色光的第一发光元件可以排布在不同列。在本示例中,沿第一方向排布的多个第一发光元件可以称为一行第一发光元件,沿第二方向排布的多个第一发光元件可以称为一列第一发光元件。
67.在一些示例性实施方式中,显示岛区的两个出射第三颜色光的第一发光元件的发光区域在衬底的正投影与电连接的第一像素电路在衬底的正投影可以没有交叠。出射第一颜色光的第一发光元件的发光区域在衬底的正投影与电连接的第一像素电路在衬底的正投影可以存在交叠。出射第二颜色光的第一发光元件的发光区域在衬底的正投影与电连接的第一像素电路在衬底的正投影可以存在交叠。本示例的第一像素电路和第一发光元件的排布方式可以增加第一信号走线和第二信号走线的布线自由度,并增加第一信号走线和第
二信号走线的线宽,从而缓解由于第一信号走线和第二信号走线的电阻过大造成的显示不良。而且,通过对出射第三颜色光的第一发光元件电连接的第一像素电路接收的数据信号进行补偿可以确保显示基板的显示效果。
68.在一些示例性实施方式中,出射第三颜色光的第一发光元件在衬底的正投影与第二信号走线在衬底的正投影可以存在交叠。
69.在一些示例性实施方式中,第一显示区的多个显示岛区可以排布为多行和多列,一行显示岛区可以包括沿第一方向排布的多个显示岛区,一列显示岛区可以包括沿第二方向排布的多个显示岛区。至少一列显示岛区中的相邻两个显示岛区可以隔至少一行排布,至少一行显示岛区中的相邻两个显示岛区可以隔至少一列排布。例如,一列显示岛区中的相邻两个显示岛区可以隔一行排布,一行显示岛区中的相邻两个显示岛区可以隔一列排布。在本示例中,相邻行的显示岛区在第二方向上可以存在错位。
70.在一些示例性实施方式中,显示岛区可以包括:沿第一方向依次排布的第一个第一像素电路、第二个第一像素电路、第三个第一像素电路和第四个第一像素电路。第k行第m列的显示岛区内的第三个第一像素电路可以通过第二信号走线与第k 1行第m 1列的第一个第一像素电路电连接,第k行第m列的显示岛区内的第四个第一像素电路可以通过第二信号走线与第k 1行第m 1列的第二个第一像素电路电连接;其中,k和m为整数。
71.在一些示例性实施方式中,显示岛区的四个第一像素电路可以包括沿第一方向依次排布的第一个第一像素电路、第二个第一像素电路、第三个第一像素电路和第四个第一像素电路。显示岛区的第一个第一像素电路电连接的第二信号走线和第二个第一像素电路电连接的第二信号走线可以至少部分平行,第三个第一像素电路电连接的第二信号走线和第四个第一像素电路电连接的第二信号走线可以至少部分平行。第一个第一像素电路电连接的第二信号走线和第四个第一像素电路电连接的第二信号走线可以关于所述四个第一像素电路在第一方向上的中线大致对称,第二个第一像素电路电连接的第二信号走线和第三个第一像素电路电连接的第二信号走线可以关于所述四个第一像素电路在第一方向上的中线大致对称。
72.在一些示例性实施方式中,第一信号走线和第二信号走线可以位于第一像素电路远离衬底的一侧,且位于第一发光元件靠近衬底的一侧。例如,第一信号走线和第二信号走线可以位于驱动电路层远离衬底的一侧,驱动电路层可以包括多个第一像素电路。
73.在一些示例性实施方式中,第一信号走线和第二信号走线可以为同层结构。例如,显示基板可以包括一个透明导电层,且该透明导电层可以包括第一信号走线和第二信号走线。然而,本实施例对此并不限定。例如,显示基板可以包括多个透明导电层,第一信号走线和第二信号走线可以位于不同的透明导电层。
74.在一些示例性实施方式中,第一信号走线可以为沿第一方向延伸的直线段,第二信号走线可以为沿第二方向延伸的折线段。在本示例中,通过采用直线段的第一信号走线连接第一方向上相邻显示岛区内的第一像素电路,采用折线段的第二信号走线连接第二方向上相邻显示岛区内的第一像素电路,可以增加第一信号走线和第二信号走线的线宽,减少第一信号走线和第二信号走线的负载,从而改善显示基板的显示不良。
75.在一些示例性实施方式中,显示基板还可以包括:位于第一显示区至少一侧的第二显示区。第二显示区可以包括:设置在衬底上的多个第二像素电路和多个第二发光元件,
多个第二像素电路中的至少一个第二像素电路与多个第二发光元件中的至少一个第二发光元件电连接,所述至少一个第二像素电路被配置为驱动所述至少一个第二发光元件发光。
76.下面通过一些示例对本实施例的方案进行举例说明。
77.图1为本公开至少一实施例的显示基板的示意图。在一些示例中,如图1所示,显示基板可以包括:显示区域aa和围绕在显示区域aa外围的周边区域bb。显示基板的显示区域aa可以包括:第一显示区a1和第二显示区a2。第二显示区a2可以至少部分围绕第一显示区a1。例如,第二显示区a2可以围绕在第一显示区a1的四周。
78.在一些示例中,如图1所示,第一显示区a1可以为透光显示区,还可以称为屏下摄像头(fdc,full display with camera)区域;第二显示区a2还可以为正常显示区。例如,感光传感器(如,摄像头等硬件)在显示基板上的正投影可以位于显示基板的第一显示区a1内。在一些示例中,如图1所示,第一显示区a1可以为圆形,感光传感器在显示基板上的正投影的尺寸可以小于或等于第一显示区a1的尺寸。然而,本实施例对此并不限定。在另一些示例中,第一显示区a1可以为矩形,感光传感器在显示基板上的正投影的尺寸可以小于或等于第一显示区a1的内切圆的尺寸。
79.在一些示例中,如图1所示,第一显示区a1可以位于显示区域aa的顶部正中间位置。第二显示区a2可以围绕在第一显示区a1的四周。然而,本实施例对此并不限定。例如,第一显示区a1可以位于显示区域aa的左上角或者右上角等其他位置。例如,第二显示区a2可以围绕在第一显示区a1的至少一侧。
80.在一些示例中,如图1所示,显示区域aa可以为矩形,例如圆角矩形。第一显示区a1可以为圆形或椭圆形。然而,本实施例对此并不限定。例如,第一显示区a1可以为矩形、半圆形、五边形等其他形状。
81.在一些示例中,显示区域aa可以设置有多个子像素。至少一个子像素可以包括像素电路和发光元件。像素电路配置为驱动所连接的发光元件。例如,像素电路可以被配置为提供驱动电流以驱动发光元件发光。像素电路可以包括多个晶体管和至少一个电容,例如,像素电路可以为3t1c(即3个晶体管和1个电容)结构、7t1c(即7个晶体管和1个电容)结构、5t1c(即5个晶体管和1个电容)结构、8t1c(即8个晶体管和1个电容)结构或者8t2c(即8个晶体管和2个电容)结构等。
82.在一些示例中,发光元件可以是发光二极管(led,light emitting diode)、有机发光二极管(oled,organic light emitting diode)、量子点发光二极管(qled,quantum dot light emitting diodes)、微led(包括:mini-led或micro-led)等中的任一者。例如,发光元件可以为oled,发光元件在其对应的像素电路的驱动下可以发出红光、绿光、蓝光、或者白光等。发光元件发光的颜色可以根据需要而定。在一些示例中,发光元件可以包括:阳极、阴极以及位于阳极和阴极之间的有机发光层。发光元件的阳极可以与对应的像素电路电连接。然而,本实施例对此并不限定。
83.在一些示例中,显示区域的一个像素单元可以包括三个子像素,三个子像素可以分别为红色子像素、绿色子像素和蓝色子像素。然而,本实施例对此并不限定。在一些示例中,一个像素单元可以包括四个子像素,四个子像素可以分别为红色子像素、绿色子像素、蓝色子像素和白色子像素。
84.在一些示例中,发光元件的形状可以是矩形、菱形、五边形或六边形。一个像素单元包括三个子像素时,三个子像素的发光元件可以采用水平并列、竖直并列或品字方式排列。一个像素单元包括四个子像素时,四个子像素的发光元件可以采用水平并列、竖直并列或正方形方式排列。然而,本实施例对此并不限定。
85.图2为本公开至少一实施例的像素电路的等效电路图。本示例性实施例的像素电路以7t1c结构为例进行说明。然而,本实施例对此并不限定。
86.在一些示例性实施方式中,如图2所示,本示例的像素电路可以包括七个晶体管(即第一晶体管t1至第七晶体管t7)和一个存储电容cst。发光元件el可以包括阳极、阴极和设置在阳极和阴极之间的有机发光层。
87.在一些示例性实施方式中,像素电路的七个晶体管可以是p型晶体管,或者可以是n型晶体管。像素电路中采用相同类型的晶体管可以简化工艺流程,减少显示基板的工艺难度,提高产品的良率。在一些可能的实现方式中,像素电路的七个晶体管可以包括p型晶体管和n型晶体管。
88.在一些示例性实施方式中,像素电路的七个晶体管可以采用低温多晶硅薄膜晶体管,或者可以采用氧化物薄膜晶体管,或者可以采用低温多晶硅薄膜晶体管和氧化物薄膜晶体管。低温多晶硅薄膜晶体管的有源层采用低温多晶硅(ltps,low temperature poly-silicon),氧化物薄膜晶体管的有源层采用氧化物半导体(oxide)。低温多晶硅薄膜晶体管具有迁移率高、充电快等优点,氧化物薄膜晶体管具有漏电流低等优点,将低温多晶硅薄膜晶体管和氧化物薄膜晶体管集成在一个显示基板上,形成低温多晶氧化物(ltps oxide)显示基板,可以利用两者的优势,可以实现低频驱动,可以降低功耗,可以提高显示品质。
89.在一些示例性实施方式中,如图2所示,显示基板可以包括:第一扫描线gl、数据线dl、第一电源线vdd、第二电源线vss、发光控制线eml、第一初始信号线init1、第二初始信号线init2、第二扫描线rst1和第三扫描线rst2。在一些示例中,第一电源线vdd可以配置为向像素电路提供恒定的第一电压信号,第二电源线vss可以配置为向像素电路提供恒定的第二电压信号,并且第一电压信号可以大于第二电压信号。第一扫描线gl可以配置为向像素电路提供扫描信号scan,数据线dl可以配置为向像素电路提供数据信号data,发光控制线eml可以配置为向像素电路提供发光控制信号em,第二扫描线rst1可以配置为向像素电路提供第一复位控制信号reset1,第三扫描线rst2可以配置为向像素电路提供第二复位控制信号reset2。在一些示例中,第n行像素电路电连接的第二扫描线rst1可以与第n-1行像素电路的第一扫描线gl电连接,以被输入扫描信号scan(n-1),即第一复位控制信号reset1(n)与扫描信号scan(n-1)可以相同。第n行像素电路的第三扫描线rst2可以与第n行像素电路的第一扫描线gl电连接,以被输入扫描信号scan(n),即第二复位控制信号reset2(n)与扫描信号scan(n)可以相同。其中,n为大于0的整数。如此,可以减少显示基板的信号线,实现显示基板的窄边框设计。然而,本实施例对此并不限定。
90.在一些示例性实施方式中,第一初始信号线init1可以配置为向像素电路提供第一初始信号,第二初始信号线init2可以配置为向像素电路提供第二初始信号。例如,第一初始信号可以不同于第二初始信号。第一初始信号和第二初始信号可以为恒压信号,其大小例如可以介于第一电压信号vdd和第二电压信号vss之间,但不限于此。在另一些示例中,第一初始信号与第二初始信号可以相同,可以仅设置第一初始信号线来提供第一初始信
号。
91.在一些示例性实施方式中,如图2所示,第三晶体管t3的栅极与第一节点n1电连接,第三晶体管t3的第一极与第二节点n2电连接,第三晶体管t3的第二极与第三节点n3电连接。第三晶体管t3还可以称为驱动晶体管。第四晶体管t4的栅极与第一扫描线gl电连接,第四晶体管t4的第一极与数据线dl电连接,第四晶体管t4的第二极与第三晶体管t3的第一极电连接。第四晶体管还可以称为数据写入晶体管。第二晶体管t2的栅极与第一扫描线gl电连接,第二晶体管t2的第一极与第三晶体管t3的栅极电连接,第二晶体管t2的第二极与第三晶体管t3的第二极电连接。第二晶体管还可以称为阈值补偿晶体管。第五晶体管t5的栅极与发光控制线eml电连接,第五晶体管t5的第一极与第一电源线vdd电连接,第五晶体管t5的第二极与第三晶体管t3的第一极电连接。第六晶体管t6的栅极与发光控制线eml电连接,第六晶体管t6的第一极与第三晶体管t3的第二极电连接,第六晶体管t6的第二极与发光元件el的阳极电连接。第五晶体管t5和第六晶体管t6还可以称为发光控制晶体管。第一晶体管t1与第三晶体管t3的栅极电连接,并配置为对第三晶体管t3的栅极进行复位,第七晶体管t7与发光元件el的阳极电连接,并配置为对发光元件el的阳极进行复位。第一晶体管t1的栅极与第二扫描线rst1电连接,第一晶体管t1的第一极与第一初始信号线init1电连接,第一晶体管t1的第二极与第三晶体管t3的栅极电连接。第七晶体管t7的栅极与第三扫描线rst2电连接,第七晶体管t7的第一极与第二初始信号线init2电连接,第七晶体管t7的第二极与发光元件el的阳极电连接。第一晶体管t1和第七晶体管t7还可以称为复位控制晶体管。存储电容cst的第一电容极板与第三晶体管t3的栅极电连接,存储电容cst的第二电容极板与第一电源线vdd电连接。
92.在本示例中,第一节点n1为存储电容cst、第一晶体管t1、第三晶体管t3和第二晶体管t2的连接点,第二节点n2为第五晶体管t5、第四晶体管t4和第三晶体管t3的连接点,第三节点n3为第三晶体管t3、第二晶体管t2和第六晶体管t6的连接点,第四节点n4为第六晶体管t6、第七晶体管t7和发光元件el的连接点。
93.下面对像素电路的工作过程进行说明。以图2所示的像素电路包括的多个晶体管均为p型晶体管为例进行说明。
94.在一些示例性实施方式中,在一帧显示时间段,像素电路的工作过程可以包括:第一阶段、第二阶段和第三阶段。
95.第一阶段,称为复位阶段。第二扫描线rst1提供的第一复位控制信号reset1为低电平信号,使第一晶体管t1导通,第一初始信号线init1提供的第一初始信号被提供至第一节点n1,对第一节点n1进行初始化,清除存储电容cst中原有数据电压。第一扫描线gl提供的扫描信号scan为高电平信号,发光控制线eml提供的发光控制信号em为高电平信号,使第四晶体管t4、第二晶体管t2、第五晶体管t5、第六晶体管t6以及第七晶体管t7断开。此阶段发光元件el不发光。
96.第二阶段,称为数据写入阶段或者阈值补偿阶段。第一扫描线gl提供的扫描信号scan为低电平信号,第二扫描线rst1提供的第一复位控制信号reset1和发光控制线eml提供的发光控制信号em均为高电平信号,数据线dl输出数据信号data。此阶段由于存储电容cst的第一电容极板为低电平,因此,第三晶体管t3导通。扫描信号scan为低电平信号,使第二晶体管t2、第四晶体管t4和第七晶体管t7导通。第二晶体管t2和第四晶体管t4导通,使得
数据线dl输出的数据电压vdata经过第二节点n2、导通的第三晶体管t3、第三节点n3、导通的第二晶体管t2提供至第一节点n1,并将数据线dl输出的数据电压vdata与第三晶体管t3的阈值电压之差充入存储电容cst,存储电容cst的第一电容极板(即第一节点n1)的电压为vdata-|vth|,其中,vdata为数据线dl输出的数据电压,vth为第三晶体管t3的阈值电压。第七晶体管t7导通,使得第二初始信号线init2提供的第二初始信号提供至发光元件el的阳极,对发光元件el的阳极进行初始化(复位),清空其内部的预存电压,完成初始化,确保发光元件el不发光。第二扫描线rst1提供的第一复位控制信号reset1为高电平信号,使第一晶体管t1断开。发光控制信号线eml提供的发光控制信号em为高电平信号,使第五晶体管t5和第六晶体管t6断开。
97.第三阶段,称为发光阶段。发光控制线eml提供的发光控制信号em为低电平信号,第一扫描线gl提供的扫描信号scan和第二扫描线rst1提供的第一复位控制信号reset1为高电平信号。发光控制线eml提供的发光控制信号em为低电平信号,使第五晶体管t5和第六晶体管t6导通,第一电源线vdd输出的第一电压信号通过导通的第五晶体管t5、第三晶体管t3和第六晶体管t6向发光元件el的阳极提供驱动电压,驱动发光元件el发光。
98.在像素电路驱动过程中,流过第三晶体管t3的驱动电流由其栅极和第一极之间的电压差决定。由于第一节点n1的电压为vdata-|vth|,因而第三晶体管t3的驱动电流为:
99.i=k
×
(vgs-vth)2=k
×
[(vdd-vdata |vth|)-vth]2=k
×
[vdd-vdata]2。
[0100]
其中,i为流过第三晶体管t3的驱动电流,也就是驱动发光元件el的驱动电流,k为常数,vgs为第三晶体管t3的栅极和第一极之间的电压差,vth为第三晶体管t3的阈值电压,vdata为数据线dl输出的数据电压,vdd为第一电源线vdd输出的第一电压信号。
[0101]
由上式中可以看到流经发光元件el的电流与第三晶体管t3的阈值电压无关。因此,本实施例的像素电路可以较好地补偿第三晶体管t3的阈值电压。
[0102]
图3a和图3b为本公开至少一实施例的第一显示区的局部示意图。在一些示例性实施方式中,如图3a和图3b所示,在平行于显示基板的平面内,第一显示区可以包括:彼此隔开的多个显示岛区a11、以及位于相邻显示岛区a11之间的透光区a12。每个显示岛区a11可以配置为进行图像显示,每个透光区a12可以配置为提供光线透射空间。
[0103]
在一些示例中,如图3a所示,在平行于显示基板的平面内,多个显示岛区a11的形状可以大致相同。显示岛区a11可以具有光滑边缘,从而降低光线衍射效果,有利于提高拍照效果。第一显示区内的显示岛区a11可以相互独立,第一显示区内的透光区a12可以连通。透光区a12可以围绕显示岛区a11的四周。
[0104]
在一些示例中,如图3a所示,在平行于显示基板的平面内,多个显示岛区a11可以排布为多行和多列。沿第一方向x排布的多个显示岛区a11可以称为一行显示岛区,沿第二方向y排布的多个显示岛区a11可以称为一列显示岛区。一列显示岛区的多个显示岛区a11在第一方向x上的中线可以大致对齐。一行显示岛区中的相邻两个显示岛区a11可以隔一列排布。例如,第k行显示岛区中的一个显示岛区位于第m列,则第k行中与该显示岛区相邻的一个显示岛区可以位于第m-2列或者位于第m 2列。一列显示岛区中的相邻两个显示岛区a11可以隔一行排布。例如,第m列显示岛区中的一个显示岛区位于第k行,则第m列中与该显示岛区相邻的一个显示岛区可以位于第k-2行或者位于第k 2行。其中,k和m均为整数。在本示例中,相邻行的显示岛区在第二方向y上可以存在错位,相邻列的显示岛区在第一方向x
上可以存在错位。
[0105]
在一些示例中,如图3b所示,第一显示区可以包括多个第一像素电路11和多个第一发光元件13。至少一个第一像素电路11与至少一个第一发光元件13可以电连接,至少一个第一像素电路11可以被配置为驱动电连接的至少一个第一发光元件13发光。在本示例中,第一显示区的多个第一像素电路11和多个第一发光元件13可以一一对应电连接。
[0106]
在一些示例中,如图3b所示,第一显示区的多个第一发光元件可以包括:出射第一颜色光的第一发光元件13a、出射第二颜色光的第一发光元件13b、以及出射第三颜色光的第一发光元件13c和13d。第一显示区的多个第一发光元件11可以按照pentile结构排布。具体而言,出射第一颜色光的第一发光元件13a和出射第二颜色光的第一发光元件13b可以交替地排布在第i行中,出射第三颜色光的第一发光元件13c和13d可以以一定间隔交替地排布在第i 1行;在与第i 1行相邻的第i 2行中,出射第一颜色光的第一发光元件13a和出射第二颜色光的第一发光元件13b可以交替地排布;出射第三颜色光的第一发光元件13c和13d可以以一定间隔交替地排布在与第i 2行相邻的第i 3行中。按照以上规律可以重复排布多行第一发光元件11。排布在第i行中的出射第一颜色光的第一发光元件13a和出射第二颜色光的第一发光元件13b、以及排布在第i行中的出射第三颜色光的第一发光元件13c和13d可以交替地排布。例如,出射第一颜色光的第一发光元件13a和出射第二颜色光的第一发光元件13b可以交替地排布在第j列中,出射第三颜色光的第一发光元件13c和13d可以以一定间隔排布在与第j列相邻的第j 1列中。出射第一颜色光的第一发光元件13a和出射第二颜色光的第一发光元件13b可以交替地排布在与第j 1列相邻的第j 2列中,出射第三颜色光的第一发光元件13c和13d以一定间隔排布在第j 3列中。按照以上规律可以重复排布多列第一发光元件11。其中,i和j均为整数。在本公开中,沿第一方向x排布的多个第一发光元件可以称为一行第一发光元件,沿第二方向y排布的多个第一发光元件可以称为一列第一发光元件。
[0107]
在一些示例中,如图3b所示,出射第一颜色光的第一发光元件13a的尺寸和出射第二颜色光的第一发光元件13b的尺寸可以大于出射第三颜色光的第一发光元件13c或13d的尺寸。例如,第一颜色光可以为红光,第二颜色光可以为蓝光,第三颜色光可以为绿光。即,出射第一颜色光的第一发光元件可以为红光发光元件,出射第二颜色光的第一发光元件可以为蓝光发光元件,出射第三颜色光的第一发光元件可以为绿光发光元件。然而,本实施例对此并不限定。
[0108]
在一些示例中,如图3b所示,出射第一颜色光的第一发光元件13a的发光区域130a、出射第二颜色光的第一发光元件13b的发光区域130b可以大致为圆角矩形或圆形。出射第三颜色光的第一发光元件13c的发光区域130c和第一发光元件13d的发光区域130d可以大致为椭圆形。出射第一颜色光的第一发光元件13a的发光区域130a可以小于出射第二颜色光的第一发光元件13b的发光区域130b。出射第二颜色光的第一发光元件13b的发光区域130b可以大于出射第三颜色光的第一发光元件13c的发光区域130c和第一发光元件13d的发光区域130d。在本示例中,发光元件的发光区域可以为发光元件位于像素定义层的像素开口的部分。
[0109]
在一些示例中,如图3b所示,第一显示区的单个显示岛区a11可以包括:四个第一像素电路11和四个第一发光元件13。显示岛区a11的四个第一发光元件13可以包括:一个出
射第一颜色光的第一发光元件13a、一个出射第二颜色光的第一发光元件13b以及两个出射第三颜色光的第一发光元件13c和13d。显示岛区a11的四个第一像素电路11可以沿第一方向x依次排布。显示岛区a11的四个第一像素电路11可以包括:与出射第一颜色光的第一发光元件13a电连接的第一像素电路11a、与出射第三颜色光的第一发光元件13c电连接的第一像素电路11b、与出射第二颜色光的第一发光元件13b电连接的第一像素电路11c以及与出射第三颜色光的第一发光元件13d电连接的第一像素电路11d。第一像素电路11a、11b、11c和11d沿第一方向x依次排布。一个显示岛区a11内,出射第一颜色光的第一发光元件13a和出射第二颜色光的第一发光元件13b可以排布在同一行,两个出射第三颜色光的第一发光元件13c和13d可以排布在同一行;出射第一颜色光的第一发光元件13a、一个出射第三颜色光的第一发光元件13c、出射第二颜色光的第一发光元件13b以及另一个出射第三颜色光的第一发光元件13d可以排布在不同列。
[0110]
在一些示例中,如图3b所示,在显示岛区a11内,出射第三颜色光的第一发光元件13c的发光区域130c与电连接的第一像素电路11b在衬底的正投影可以没有交叠。出射第三颜色光的第一发光元件13d的发光区域130d与电连接的第一像素电路11d在衬底的正投影可以没有交叠。出射第一颜色光的第一发光元件13a的发光区域130a与电连接的第一像素电路11a在衬底的正投影可以存在交叠。出射第二颜色光的第一发光元件13b的发光区域130b与电连接的第一像素电路11c在衬底的正投影可以存在交叠。
[0111]
图4为图3b中区域s1的局部俯视示意图。图5为图4中沿q-q’方向的局部剖面示意图。图4中示意了沿第二方向y相邻的两个显示岛区,以及沿第一方向x相邻的两个显示岛区的局部。
[0112]
在一些示例中,如图4和图5所示,在垂直于显示基板的方向上,显示基板可以包括:衬底100、依次设置在衬底上的驱动电路层、透明导电层24、第四导电层25、以及发光结构层。其中,驱动电路层可以包括:依次设置在衬底100上的半导体层20、第一导电层21、第二导电层22以及第三导电层23。半导体层20和第一导电层21之间可以设置第一绝缘层101,第一导电层21和第二导电层22之间可以设置第二绝缘层102,第二导电层22和第三导电层23之间可以设置第三绝缘层23。第三导电层23和透明导电层24之间可以设置第四绝缘层104。透明导电层24和第四导电层25之间可以设置第五绝缘层105。第四导电层25和阳极层301之间可以设置第六绝缘层106。在一些示例中,第一绝缘层101至第四绝缘层104可以为无机绝缘层,第五绝缘层105和第六绝缘层106可以为有机绝缘层。然而,本实施例对此并不限定。
[0113]
在一些示例中,发光结构层可以至少包括:依次设置在衬底100上的阳极层301、像素定义层302、有机发光层和阴极层。阳极层301可以与驱动电路层的像素电路电连接,有机发光层可以与阳极层301连接,阴极层可以与有机发光层连接,有机发光层在阳极层301和阴极层驱动下出射相应颜色的光线。在发光结构层远离衬底100一侧可以设置封装结构层。封装结构层可以包括叠设的第一封装层、第二封装层和第三封装层,第一封装层和第三封装层可以采用无机材料,第二封装层可以采用有机材料,第二封装层可以设置在第一封装层和第三封装层之间,形成无机材料/有机材料/无机材料叠层结构,可以保证外界水汽无法进入发光结构层。在一些可能的实现方式中,显示基板还可以包括其它膜层,如触控结构层、彩色滤光层等,本公开在此不做限定。
[0114]
下面参照图4至图16b对显示基板的结构和制备过程进行示例性说明。本公开实施例所说的“图案化工艺”,对于金属材料、无机材料或透明导电材料,包括涂覆光刻胶、掩模曝光、显影、刻蚀、剥离光刻胶等处理,对于有机材料,包括涂覆有机材料、掩模曝光和显影等处理。沉积可以采用溅射、蒸镀、化学气相沉积中的任意一种或多种,涂覆可以采用喷涂、旋涂和喷墨打印中的任意一种或多种,刻蚀可以采用干刻和湿刻中的任意一种或多种,本公开不做限定。“薄膜”是指将某一种材料在衬底基板上利用沉积、涂覆或其它工艺制作出的一层薄膜。若在整个制作过程当中该“薄膜”无需图案化工艺,则该“薄膜”还可以称为“层”。若在整个制作过程当中该“薄膜”需图案化工艺,则在图案化工艺前称为“薄膜”,图案化工艺后称为“层”。经过图案化工艺后的“层”中包含至少一个“图案”。本公开所说的“a和b同层设置”是指,a和b通过同一次图案化工艺同时形成,膜层的“厚度”为膜层在垂直于显示基板方向上的尺寸。本公开示例性实施例中,“b的正投影位于a的正投影的范围之内”或者“a的正投影包含b的正投影”是指,b的正投影的边界落入a的正投影的边界范围内,或者a的正投影的边界与b的正投影的边界重叠。
[0115]
在一些示例性实施方式中,显示基板的制备过程可以包括如下操作。
[0116]
(1)、提供衬底。在一些示例中,衬底100可以为刚性基底或者柔性基底。例如,刚性基底可以为但不限于玻璃、石英中的一种或多种,柔性基底可以为但不限于聚对苯二甲酸乙二醇酯、对苯二甲酸乙二醇酯、聚醚醚酮、聚苯乙烯、聚碳酸酯、聚芳基酸酯、聚芳酯、聚酰亚胺、聚氯乙烯、聚乙烯、纺织纤维中的一种或多种。在一些示例中,柔性基底可以包括叠设的第一柔性材料层、第一无机材料层、第二柔性材料层和第二无机材料层,第一柔性材料层和第二柔性材料层的材料可以采用聚酰亚胺(pi)、聚对苯二甲酸乙二酯(pet)或经表面处理的聚合物软膜等材料,第一无机材料层和第二无机材料层的材料可以采用硅氮化物(sinx)或硅氧化物(siox)等,用于提高衬底的抗水氧能力。
[0117]
(2)、形成半导体层。在一些示例中,在衬底上沉积半导体薄膜,通过图案化工艺对半导体薄膜进行图案化,形成设置在衬底上的半导体层20。在一些示例中,半导体层20的材料可以采用非晶硅(a-si)、多晶硅(p-si)、六噻吩或聚噻吩等材料。
[0118]
图6为图4中形成半导体层后的显示基板的局部放大示意图。在一些示例中,如图6所示,第一显示区的单个显示岛区a11的半导体层20可以至少包括:四个第一像素电路的第一晶体管t1的第一有源层310至第七晶体管t7的第七有源层370。一个第一像素电路的第一晶体管t1的第一有源层310至第七晶体管t7的第七有源层370可以为相互连接的一体结构。
[0119]
在一些示例中,如图6所示,以显示岛区的第一像素电路11a为例进行说明。第一像素电路的第一有源层310、第二有源层320、第四有源层340和第七有源层370可以位于第一像素电路的第三有源层330的第二方向y的一侧,第五有源层350和第六有源层360可以位于第一像素电路的第三有源层330的第二方向y的另一侧。
[0120]
在一些示例中,如图6所示,第一像素电路的第一有源层310的形状可以为u字型,第二有源层320的形状可以为l字型,第三有源层330的形状可以为n字型,第四有源层340、第五有源层350、第六有源层360和第七有源层370的形状可以均为i字型。然而,本实施例对此并不限定。
[0121]
在一些示例中,如图6所示,第一像素电路的第一晶体管31的有源层310至第七晶体管37的有源层370可以各自包括:第一区、第二区以及位于第一区和第二区之间的沟道
区。第四有源层340的第一区340-1、第五有源层350的第一区350-1、第六有源层360的第二区360-2和第七有源层370的第二区370-2可以单独设置。第一有源层310的第一区310-1可以同时作为第七有源层370的第一区370-1。第一有源层310的第二区310-2可以同时作为第二有源层320的第一区320-1。第二有源层320的第二区320-2可以同时作为第三有源层330的第二区330-2和第六有源层360的第一区360-1。第三有源层330的第一区330-1可以同时作为第四有源层340的第二区340-2和第五有源层350的第二区350-2。
[0122]
(3)、形成第一导电层。在一些示例中,在形成前述图案的衬底100上,依次沉积第一绝缘薄膜和第一导电薄膜,通过图案化工艺对第一导电薄膜进行图案化,形成第一绝缘层和设置在第一绝缘层101上的第一导电层21。在一些示例中,第一导电层21还可以称为第一栅金属层。
[0123]
图7a为图4中形成第一导电层后的显示基板的局部放大示意图。图7b为图7a中的第一导电层的示意图。在一些示例中,如图7a和图7b所示,第一显示区的单个显示岛区的第一导电层21可以至少包括:第一扫描线(例如,第一扫描线gl(n)、gl(n 1)或gl(n 2))、第三扫描线(例如,第三扫描线rst1(n)、rst1(n 1)、rst1(n 2))、发光控制线(例如,发光控制线eml(n)、eml(n 1)或eml(n 2))、以及第一像素电路的存储电容的第一电容极板381。第一像素电路的存储电容的第一电容极板381可以同时作为第三晶体管t3的栅极。第一电容极板381在衬底的正投影可以为矩形,例如圆角矩形。第一扫描线、第三扫描线和发光控制线可以在显示岛区内沿第一方向x延伸。在一个显示岛区,第一扫描线可以位于第三扫描线与发光控制线之间。
[0124]
在一些示例中,如图7a所示,第三扫描线rst1(n)与第一有源层310的交叠区域可以作为第一晶体管t1的栅极。第一扫描线gl(n)与第二有源层320的交叠区域可以作为第二晶体管t2的栅极,第一扫描线gl(n)与第四有源层340的交叠区域可以作为第四晶体管t4的栅极,第一扫描线gl(n)与第七有源层370的交叠区域可以作为第七晶体管t7的栅极。发光控制线eml(n)与第五有源层350的交叠区域可以作为第五晶体管t5的栅极,发光控制线eml(n)与第六有源层360的交叠区域可以作为第六晶体管t6的栅极。在本示例中,第一晶体管t1和第二晶体管t2可以为双栅晶体管。然而,本实施例对此并不限定。
[0125]
在一些示例中,在形成第一导电层21之后,第一显示区的透光区可以包括:衬底100、以及设置在衬底100上的第一绝缘层101。
[0126]
(4)、形成第二导电层。在一些示例中,在形成前述图案的衬底100上,依次沉积第二绝缘薄膜和第二导电薄膜,通过图案化工艺对第二导电薄膜进行图案化,形成覆盖第一导电层21的第二绝缘层102和设置在第二绝缘层102上的第二导电层22。在一些示例中,第二导电层22还可以称为第二栅金属层。
[0127]
图8a为图4中形成第二导电层后的显示基板的局部放大示意图。图8b为图8a中第二导电层的示意图。在一些示例中,如图8a和图8b所示,第一显示区的单个显示岛区的第二导电层22可以至少包括:第一初始信号线init1以及第一像素电路的存储电容的第二电容极板382。第一像素电路的存储电容的第二电容极板382在衬底的正投影与第一电容极板381在衬底的正投影可以存在交叠。例如,第二电容极板382在衬底的正投影可以大致为l型。第一初始信号线init1可以在显示岛区内可以沿第一方向x延伸。第一初始信号线init1在衬底的正投影可以位于第三扫描线远离第一扫描线的一侧。
[0128]
在一些示例中,在形成第二导电层22之后,第一显示区的透光区可以包括:衬底100、以及设置在衬底100上的第一绝缘层101和第二绝缘层102。
[0129]
(5)、形成第三绝缘层。在一些示例中,在形成前述图案的衬底100上,沉积第三绝缘薄膜,通过图案化工艺对第三绝缘薄膜进行图案化,形成第三绝缘层103。
[0130]
图9为图4中形成第三绝缘层后的显示基板的局部放大示意图。在一些示例中,如图9所示,第一显示区的单个显示岛区的第三绝缘层103可以开设有多个过孔,例如可以包括:第一过孔v1至第十七过孔v17。其中,第一过孔v1至第六过孔v6内的第三绝缘层103、第二绝缘层102和第一绝缘层101可以被去掉,暴露出半导体层20的表面。第七过孔v7至第十三过孔v13内的第三绝缘层103和第二绝缘层102可以被去掉,暴露出第一导电层21的表面。第十四过孔v14至第十七过孔v17内的第三绝缘层103可以被去掉,暴露出第二导电层22的表面。
[0131]
(6)、形成第三导电层。在一些示例中,在形成前述图案的衬底100上,沉积第三导电薄膜,通过图案化工艺对第三导电薄膜进行图案化,形成第三导电层23。在一些示例中,第三导电层23还可以称为第一源漏金属层。
[0132]
图10a为图4中形成第三导电层后的显示基板的局部放大示意图。图10b为图10a中第三导电层的示意图。在一些示例中,如图10a和图10b所示,第一显示区的单个显示岛区的第三导电层23可以至少包括:多个连接电极(例如包括:第一连接电极401至第十三连接电极413)。
[0133]
在一些示例中,如图9、图10a和图10b所示,以显示岛区的一个第一像素电路为例进行说明。第一连接电极401可以通过第一过孔v1与第一晶体管t1的第一有源层310的第一区310-1电连接,还可以通过第十五过孔v15与第一初始信号线init1电连接。第二连接电极402可以通过第二过孔v2与第二晶体管t2的第二有源层320的第一区320-1电连接,还可以通过第七过孔v7与第三晶体管t3的栅极电连接。第三连接电极403可以通过第三过孔v3与第四晶体管t4的第四有源层340的第一区340-1电连接。第四连接电极404可以通过第四过孔v4与第五晶体管t5的第五有源层350的第一区350-1电连接,还可以通过第十四过孔v14与存储电容的第二电容极板382电连接。第五连接电极405可以通过第五过孔v5与第六晶体管t6的第六有源层360的第二区360-2电连接,还可以通过第六过孔v6与第七晶体管t7的第七有源层370的第二区370-2电连接。
[0134]
在一些示例中,如图9、图10a和图10b所示,以一个显示岛区为例进行说明。第六连接电极406可以在第一方向x上位于第一连接电极401的一侧。第七连接电极407可以通过第十六过孔v16与第一初始信号线init1的一端电连接。第八连接电极408可以通过第八过孔v8与第三扫描线rst1(n)的一端电连接。第九连接电极409可以通过第九过孔v9与第三扫描线rst1(n)的另一端电连接。第十连接电极410可以通过第十过孔v10与第一扫描线gl(n)的一端电连接。第十一连接电极411可以通过第十一过孔v11与第一扫描线gl(n)的另一端电连接。第十二连接电极412可以通过第十二过孔v12与发光控制线eml(n)的一端电连接。第十三连接电极413可以通过第十三过孔v13与发光控制线eml(n)的另一端电连接。
[0135]
在一些示例中,在形成第三导电层23之后,第一显示区的透光区可以包括:衬底100、以及设置在衬底100上的第一绝缘层101、第二绝缘层102和第三绝缘层103。
[0136]
至此,制备完成驱动电路层。第一显示区的单个显示岛区的驱动电路层可以包括
四个沿第一方向x依次排布的第一像素电路。
[0137]
(7)、形成第四绝缘层。在一些示例中,在形成前述图案的衬底100上,沉积第四绝缘薄膜,通过图案化工艺对第四绝缘薄膜进行图案化,形成第四绝缘层104。
[0138]
图11为图4中形成第四绝缘层后的显示基板的局部放大示意图。在一些示例中,如图11所示,第一显示区的单个显示岛区的第四绝缘层104可以开设有多个过孔,例如可以包括:第二十一过孔v21至第三十二过孔v32。第二十一过孔v21至第三十二过孔v32内的第四绝缘层104可以被去掉,暴露出第三导电层23的表面。
[0139]
(8)、形成透明导电层。在一些示例中,在形成前述图案的衬底100上,沉积透明导电薄膜,通过图案化工艺对透明导电薄膜进行图案化,形成透明导电层24。
[0140]
图12a为图4中形成透明导电层后的显示基板的局部放大示意图。图12b为图12a中透明导电层的示意图。在一些示例中,如图12a和图12b所示,第一显示区的单个显示岛区的透明导电层24可以至少包括:多个连接电极(例如包括:第十四连接电极414和第十五连接电极415)、多条连接线(例如包括:第一连接线501至第四连接线504)、多条电源连接线512以及多条数据线511。
[0141]
在一些示例中,如图11、图12a和图12b所示,第十四连接电极414可以通过第二十一过孔v21与第一连接电极401电连接。通过在显示岛区设置多个第十四连接电极414,可以确保膜层结构的均一性。第十五连接电极415可以通过第二十四过孔v24与第五连接电极405电连接,从而实现与第六晶体管t6的第六有源层360的第二区360-2的电连接。
[0142]
在一些示例中,如图11、图12a和图12b所示,第一连接线501的一端可以通过第二十六过孔v26与一个显示岛区内的第一初始信号线init1的一端电连接;第一连接线501的另一端可以通过透光区延伸至另一个显示岛区,并通过第二十一过孔v21与另一个显示岛区内的第一初始信号线init1的一端电连接,从而实现第一初始信号在第一方向x上的相邻显示岛区之间的传输。
[0143]
在一些示例中,如图11、图12a和图12b所示,第二连接线502的一端可以通过第二十七过孔v27与第八连接电极408电连接,以实现与一个显示岛区内的第三扫描线的一端电连接;第二连接线502的另一端可以通过透光区延伸至另一个显示岛区,并通过第二十八过孔v28与第九连接电极409电连接,以实现与该显示岛区内的第三扫描线的一端电连接,从而实现第一复位控制信号在第一方向x上的相邻显示岛区之间的传输。
[0144]
在一些示例中,如图11、图12a和图12b所示,第三连接线503的一端可以通过第二十九过孔v29与第十连接电极410电连接,以实现与一个显示岛区内的第一扫描线的一端电连接;第三连接线503的另一端可以通过透光区延伸至另一个显示岛区,并通过第三十过孔v30与第十一连接电极411电连接,以实现与该显示岛区内的第一扫描线的一端电连接,从而实现扫描信号在第一方向x上的相邻显示岛区之间的传输。
[0145]
在一些示例中,如图11、图12a和图12b所示,第四连接线504的一端可以通过第三十一过孔v31与第十二连接电极412电连接,以实现与一个显示岛区内的发光控制线的一端电连接;第四连接线504的另一端可以通过透光区延伸至另一个显示岛区,并通过第三十二过孔v32与第十三连接电极413电连接,以实现与该显示岛区内的发光控制线的一端电连接,从而实现发光控制信号在第一方向x上的相邻显示岛区之间的传输。
[0146]
在本示例中,连接第一方向x上的相邻显示岛区内的第一像素电路的第一信号走
线可以包括:第一连接线501至第四连接线504。第一连接线501可以为传输第一初始信号的第一初始连接线。第二连接线502可以为传输第一复位控制信号的第二扫描连接线。第三连接线503可以为传输扫描信号的第一扫描连接线。第四连接线504可以为传输发光控制信号的发光控制线。在一些示例中,第一连接线501至第四连接线504可以各自为沿第一方向x延伸的直线段,即直线状的走线。
[0147]
在一些示例中,如图11、图12a和图12b所示,数据线511可以通过第二十二过孔v22与第三连接电极403电连接,从而实现与第一像素电路的第四晶体管t4的第四有源层340的第一区340-1电连接。数据线511可以沿第二方向y延伸。在第二方向y上相邻的两个显示岛区之间的透光区内,数据线511可以呈折线状。一个显示岛区内的第一像素电路11a电连接的数据线和第一像素电路11b所电连接的数据线的折线走向可以相同,第一像素电路11c电连接的数据线和第一像素电路11d电连接的数据线的折线走向可以相同,第一像素电路11a电连接的数据线的折线走线可以不同于第一像素电路11c电连接的数据线的折线走向。例如,第一像素电路11a电连接的数据线可以先沿第二方向y从一个显示岛区延伸至透光区,然后再沿与第二方向y交叉的第三方向f3延伸,最后沿第二方向y延伸至另一显示岛区。其中,第二方向y至第三方向f3的顺时针夹角可以大于0度且小于90度,比如可以约为30度或45度或60度等。第一像素电路11c电连接的数据线可以先沿第二方向y从一个显示岛区延伸至透光区,然后再沿与第二方向y交叉的第四方向f4延伸,最后沿第二方向y延伸至另一显示岛区。其中,第二方向y至第四方向f4的顺时针夹角可以大于90度且小于180度,比如可以约为100度或120度或145度等。
[0148]
在一些示例中,如图11、图12a和图12b所示,电源连接线512的一端可以在一个显示岛区通过第二十三过孔v23与第四连接电极404电连接,电源连接线512另一端可以通过透光区延伸至另一个显示岛区,并通过第二十五过孔v25与第六连接电极406电连接,从而实现第二方向y上的相邻显示岛区之间的第一电压信号的传输。电源连接线512可以为沿第二方向y延伸的折线形状。
[0149]
在本示例中,连接第二方向y上的相邻显示岛区内的第一像素电路的第二信号走线可以包括:数据线511和电源连接线512。电源连接线512可以在第一方向x上位于相邻数据线511之间。同一个第一像素电路电连接的数据线511和电源连接线512的折线走向可以大致相同。本示例通过设置第二信号走线为折线形状,可以绕过第一信号走线,以便实现相邻显示岛区内的第一像素电路的电连接。
[0150]
在一些示例中,如图12a所示,在一个显示岛区内,沿第一方向x从左往右的第一像素电路11a、11b、11c和11d分别为第一个第一像素电路、第二个第一像素电路、第三个第一像素电路和第四个第一像素电路。在一行显示岛区的一个显示岛区内的第三个第一像素电路可以通过第二信号走线与下一行右侧相邻列的显示岛区内的第一个第一像素电路电连接,该显示岛区内的第四个第一像素电路可以通过第二信号走线与下一行右侧相邻列的显示岛区内的第二个第一像素电路电连接。在一行显示岛区的一个显示岛区内的第一个第一像素电路可以通过第二信号走线与下一行左侧相邻列的显示岛区内的第三个第一像素电路电连接,该显示岛区内的第二个第一像素电路可以通过第二信号走线与下一行左侧相邻列的显示岛区内的第四个第一像素电路电连接。
[0151]
在一些示例中,如图12a所示,一个显示岛区内的第一个第一像素电路电连接的第
二信号走线和第二个第一像素电路电连接的第二信号走线可以至少部分平行,第三个第一像素电路电连接的第二信号走线和第四个第一像素电路电连接的第二信号走线可以至少部分平行。第一个第一像素电路电连接的第二信号走线和第四个第一像素电路电连接的第二信号走线可以关于所述四个第一像素电路在第一方向x上的中线大致对称,第二个第一像素电路电连接的第二信号走线和第三个第一像素电路电连接的第二信号走线可以关于所述四个第一像素电路在第一方向x上的中线大致对称。具体而言,显示岛区内的第一个第一像素电路电连接的数据线和电源连接线、以及第二个第一像素电路电连接的数据线和电源连接线可以至少部分平行,第三个第一像素电路电连接的数据线和电源连接线、以及第四个第一像素电路电连接的数据线和电源连接线可以至少部分平行。第一个第一像素电路电连接的数据线和电源连接线与第四个第一像素电路电连接的数据线和电源连接线可以采用对称设计,第二个第一像素电路电连接的数据线和电源连接与第三个第一像素电路电连接的数据线和电源连接线可以采用对称设计。如此一来,可以有利于透光区内第一信号走线和第二信号走线的排布,避免相互干扰。
[0152]
在一些示例中,在形成透明导电层24之后,第一显示区的透光区可以包括:衬底100、以及设置在衬底100上的第一绝缘层101、第二绝缘层102、第三绝缘层103、第四绝缘层104和透明导电层。透光区的透明导电层24可以包括:第一连接线至第四连接线、数据线以及电源连接线。
[0153]
(9)、形成第五绝缘层。在一些示例中,在形成前述图案的衬底100上,涂覆第五绝缘薄膜,通过图案化工艺对第五绝缘薄膜进行图案化,形成第五绝缘层105。
[0154]
图13为图4中形成第五绝缘层后的显示基板的局部放大示意图。在一些示例中,如图13所示,第一显示区的单个显示岛区的第五绝缘层105可以开设有多个过孔,例如可以包括:第四十一过孔v41至第四十三过孔v43。第四十一过孔v41至第四十三过孔v43内的第五绝缘层105可以被去掉,暴露出透明导电层24的表面。
[0155]
(10)、形成第四导电层。在一些示例中,在形成前述图案的衬底100上,沉积第四导电薄膜,通过图案化工艺对第四导电薄膜进行图案化,形成第四导电层25。在一些示例中,第四导电层25还可以称为第二源漏金属层。
[0156]
图14a为图4中形成第四导电层后的显示基板的局部放大示意图。图14b为图14a中第四导电层的示意图。在一些示例中,如图14a和图14b所示,第一显示区的单个显示岛区的第四导电层25可以至少包括:多个电源连接电极601和多个阳极连接电极602。
[0157]
在一些示例中,如图13、图14a和图14b所示,在一个显示岛区内,电源连接电极601可以通过第四十一过孔v41与一条电源连接线512的一端电连接,还可以通过第四十二过孔v42与另一条电源连接线512的一端电连接,从而实现第一电压信号在显示岛区的传输。阳极连接电极602可以通过第四十三过孔v43与第十五连接电极415电连接,从而实现与第一像素电路的第六晶体管t6的第六有源层360的第二区360-2的电连接。
[0158]
在一些示例中,在形成第四导电层25之后,第一显示区的透光区可以包括:衬底100、以及设置在衬底100上的第一绝缘层101、第二绝缘层102、第三绝缘层103、第四绝缘层104、透明导电层24和第五绝缘层105。
[0159]
(11)、形成第六绝缘层。在一些示例中,在形成前述图案的衬底100上,涂覆第六绝缘薄膜,通过图案化工艺对第六绝缘薄膜进行图案化,形成第六绝缘层106。
[0160]
图15为图4中形成第六绝缘层后的显示基板的局部放大示意图。在一些示例中,如图15所示,第一显示区的单个显示岛区的第六绝缘层106可以开设有多个过孔,例如可以包括:第五十一过孔v51。多个第五十一过孔v51内的第六绝缘层106可以被去掉,暴露出第四导电层25的表面。
[0161]
在一些示例中,在形成第六绝缘层106之后,第一显示区的透光区可以包括:衬底100、以及依次设置在衬底100上的第一绝缘层101、第二绝缘层102、第三绝缘层103、第四绝缘层104、透明导电层24、第五绝缘层105和第六绝缘层106。
[0162]
(12)、形成阳极层。在一些示例中,在形成前述图案的衬底100上沉积阳极薄膜,通过图案化工艺对阳极薄膜进行图案化,形成阳极层301。
[0163]
图16a为图4中形成阳极层后的显示基板的局部放大示意图。图16b为图14a中阳极层的示意图。在一些示例中,如图16a和图16b所示,第一显示区的单个显示岛区的阳极层301可以至少包括:多个阳极(例如包括:第一发光元件13a的第一阳极1301、第一发光元件13b的第二阳极1303、第一发光元件13c的第三阳极1303、第一发光元件13d的第四阳极1304)。
[0164]
在一些示例中,如图15和图16a所示,第一阳极1301可以通过一个第五十一过孔v51与第一像素电路11a电连接的阳极连接电极602电连接。第二阳极1302可以通过另一个第五十一过孔v51与第一像素电路11c电连接的阳极连接电极602电连接。第三阳极1303可以通过另一个第五十一过孔v51与第一像素电路11b电连接的阳极连接电极602电连接。第四阳极1304可以通过另一个第五十一过孔v51与第一像素电路11d电连接的阳极连接电极602电连接。
[0165]
(13)、形成像素定义层。在一些示例中,在形成前述图案的衬底上涂覆像素定义薄膜,通过掩膜、曝光和显影工艺形成像素定义层(pdl,pixel define layer)。
[0166]
在一些示例中,如图4所示,第一显示区的单个显示岛区的像素定义层302可以形成第一像素开口op1、第二像素开口op2、第三像素开口op3和第四像素开口op4。第一像素开口op1可以暴露出第一阳极1301的表面,第二像素开口op2可以暴露出第二阳极1302的表面,第三像素开口op3可以暴露出第三阳极1303的表面,第四像素开口op4可以暴露出第四阳极1304的表面。
[0167]
(14)、形成有机发光层、阴极层和封装层。在一些示例中,在前述形成的多个像素开口内可以分别形成有机发光层,有机发光层与对应的阳极连接。随后,沉积阴极薄膜,通过图案化工艺对阴极薄膜进行图案化,形成阴极层,阴极层可以分别与有机发光层和第二电源线电连接。随后,在阴极层上形成封装层,封装层可以包括无机材料/有机材料/无机材料的叠层结构。
[0168]
在一些示例性实施方式中,第一导电层21至第三导电层23以及第四导电层25可以采用金属材料,如银(ag)、铜(cu)、铝(al)和钼(mo)中的任意一种或更多种,或上述金属的合金材料,如铝钕合金(alnd)或钼铌合金(monb),可以是单层结构,或者多层复合结构,如mo/cu/mo等。透明导电层24可以采用透明导电材料,例如氧化铟锡(ito)等材料。第一绝缘层101至第四绝缘层104可以采用硅氧化物(siox)、硅氮化物(sinx)和氮氧化硅(sion)中的任意一种或更多种,可以是单层、多层或复合层。第五绝缘层105至第六绝缘层106可以称为平坦层,可以采用聚酰亚胺、亚克力或聚对苯二甲酸乙二醇酯等有机材料。像素定义层302
可以采用聚酰亚胺、亚克力或聚对苯二甲酸乙二醇酯等有机材料。阳极层可以采用金属等反射材料,阴极层可以采用透明导电材料。然而,本实施例对此并不限定。
[0169]
在一些示例中,如图1所示,第二显示区a2可以包括多个第二像素电路12和多个第二发光元件14。至少一个第二像素电路12与至少一个第二发光元件14可以电连接,至少一个第二像素电路12可以被配置为驱动电连接的至少一个第二发光元件14发光。例如,多个第二像素电路12和多个第二发光元件14可以一一对应电连接。第二显示区a2的多个第二发光元件14可以包括:出射第一颜色光的第二发光元件、出射第二颜色光的第二发光元件一出射第三颜色光的第二发光元件。多个第二发光元件的排布方式可以与多个第一发光元件的排布方式类似,故于此不再赘述。在一些示例中,第二发光元件的发光区域在衬底的正投影可以与电连接的第二像素电路在衬底的正投影存在交叠。在一些示例中,第二显示区的相邻第二像素电路之间可以无需通过透明导电层的走线进行电连接,第二显示区可以无需设置透明导电层。关于第二显示区的其余膜层结构可以与第一显示区的膜层结构类似,故于此不再赘述。
[0170]
本实施例的显示基板的结构及其制备过程仅仅是一种示例性说明。在一些示例性实施方式中,可以根据实际需要变更相应结构以及增加或减少构图工艺。例如,可以无需设置第四导电层。又如,沿第二方向y相邻的电源连接线可以为一体结构,无需通过电源连接电极电连接。然而,本实施例对此并不限定。
[0171]
本示例性实施例的制备工艺可以利用目前成熟的制备设备即可实现,可以很好地与现有制备工艺兼容,工艺实现简单,易于实施,生产效率高,生产成本低,良品率高。
[0172]
在另一些示例中,显示岛区可以设置两个第一像素电路和两个第一发光元件。多个显示岛区可以排布为多行和多列,且相邻行内的显示岛区在第二方向上可以对齐,相邻列内的显示岛区在第一方向上可以对齐。第二方向上相邻显示岛区的第一像素电路可以通过第二信号走线电连接,第二信号走线可以为直线段。第一方向上相邻显示岛区的第一像素电路可以通过第一信号走线电连接,第一信号走线可以为直线段。然而,本实施例对此并不限定。
[0173]
在一些实现方式中,第一显示区的单个显示岛区可以设置一个第一发光元件和一个第一像素电路,且该第一像素电路可以位于该第一发光元件的下方,以使得透光区尽可能大。然而,以单个第一像素电路设置在显示岛区时,显示岛区之间的间距较小,电连接相邻第一像素电路的第一信号走线和第二信号走线的绕线空间会受到限制,导致第一信号走线和第二信号走线较长、线宽和线距较小。由于第一信号走线和第二信号走线采用透明导电材料制备,以透明导电材料为ito为例,ito的方阻较大,而且,第一像素电路通过第一信号走线和第二信号走线与第二显示区的第二像素电路电连接,较长的第一信号走线和第二信号走线的负载会影响第二显示区的显示,造成显示不良。相较于在单个显示岛区设置一个第一发光元件和一个第一像素电路并由第一发光元件覆盖第一像素电路的方案,本实施例提供的显示基板,通过将多个第一像素电路集中排布在显示岛区,可以增加显示岛区之间的空间,增加位于透明导电层的第一信号走线和第二信号走线的排布自由度,增加第一信号走线和第二信号走线的布线空间,从而可以增加第一信号走线和第二信号走线的线宽,以降低第一信号走线和第二信号走线的电阻,避免由于第一信号走线和第二信号走线的负载造成显示基板产生显示不良,而且可以支持更高刷新率。
[0174]
另外,在单个显示岛区设置一个第一发光元件和一个第一像素电路并由第一发光元件覆盖第一像素电路的方案中,存在较多凸起的显示孤岛和凹陷的狭缝,容易加重第一显示区的光线衍射效果,降低拍照画质。本实施例提供的显示基板,通过在显示岛区集中排布多个第一像素电路,可以减少孤岛和狭缝的数量,增加相邻显示岛区之间的透光区的大小,可以有效降低光线衍射效果,而且可以便于对显示岛区的边缘进行圆滑处理。
[0175]
本公开至少一实施例还提供一种显示装置,包括如上所述的显示基板。
[0176]
在一些示例中,显示装置还可以包括:位于显示基板的非显示面一侧的传感器,传感器在所述显示基板的正投影与显示基板的第一显示区可以存在交叠。
[0177]
图17为本公开至少一实施例的显示装置的示意图。如图17所示,本实施例提供一种显示装置,包括:显示基板91以及位于远离显示基板91的发光结构层的出光侧的传感器92。传感器92可以位于显示基板91的非显示面一侧。传感器92在显示基板91上的正投影与第一显示区a1可以存在交叠。
[0178]
在一些示例性实施方式中,显示基板91可以为柔性oled显示基板、qled显示基板、micro-led显示基板、或者mini-led显示基板。显示装置可以为具有图像(包括静态图像或动态图像,其中,动态图像可以是视频)显示功能的产品。例如,显示装置可以是:显示器、电视机、广告牌、数码相框、具有显示功能的激光打印机、电话、手机、画屏、个人数字助理(pda,personal digital assistant)、数码相机、便携式摄录机、取景器、导航仪、车辆、大面积墙壁、信息查询设备(比如电子政务、银行、医院、电力等部门的业务查询设备)、监视器等中的任一种产品。又如,显示装置还可以是微显示器,包含微显示器的vr设备或ar设备等中的任一种产品。
[0179]
本公开中的附图只涉及本公开涉及到的结构,其他结构可参考通常设计。在不冲突的情况下,本公开的实施例即实施例中的特征可以相互组合以得到新的实施例。本领域的普通技术人员应当理解,可以对本公开的技术方案进行修改或者等同替换,而不脱离本公开技术方案的精神和范围,均应涵盖在本公开的权利要求的范围当中。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献