一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

栅极驱动器的制作方法

2022-02-24 20:27:25 来源:中国专利 TAG:


1.本发明概念的示例性实施方式涉及栅极驱动器和包括栅极驱动器的显示装置。更具体地,本发明概念的示例性实施方式涉及针对低频率驱动将栅极线划分成两组的栅极驱动器以及包括栅极驱动器的显示装置。


背景技术:

2.通常,显示装置包括显示面板和显示面板驱动器。显示面板包括多个栅极线、多个数据线、多个发射线和多个像素。显示面板驱动器包括栅极驱动器、数据驱动器、发射驱动器和驱动控制器。栅极驱动器向栅极线输出栅极信号。数据驱动器向数据线输出数据电压。发射驱动器向发射线输出发射信号。驱动控制器控制栅极驱动器、数据驱动器和发射驱动器。另外,显示面板驱动器还可包括向显示面板施加电源电压和初始化电压的电源电压生成器。
3.驱动控制器可基于输入图像数据来确定显示面板的驱动频率。当输入图像数据表示静态图像时,驱动控制器可以相对低的驱动频率来驱动显示面板,以使得可减小显示装置的功耗。
4.为了以低驱动频率驱动显示面板,栅极驱动器可将栅极线划分成两组并且驱动它们。为了以两组驱动栅极线,向栅极驱动器的级施加时钟信号的时钟线的数量可加倍,以使得可增加了显示装置的死区。


技术实现要素:

5.本发明概念的示例性实施方式提供了针对低频率驱动使用两个栅极时钟线将栅极线划分成两组并且驱动它们的栅极驱动器。
6.本发明概念的示例性实施方式还提供了包括栅极驱动器的显示装置。
7.在根据本发明概念的栅极驱动器的示例性实施方式中,栅极驱动器包括第一级、第二级、第三级和第四级。第一级包括构造为接收第一时钟信号的第一时钟端子、构造为接收第二时钟信号的第二时钟端子、构造为接收垂直起始信号的进位端子和构造为输出第一栅极输出信号的输出端子。第二级包括构造为接收第二时钟信号的第一时钟端子、构造为接收第一时钟信号的第二时钟端子、构造为接收垂直起始信号的进位端子和构造为输出第二栅极输出信号的输出端子。第三级包括构造为接收第二时钟信号的第一时钟端子、构造为接收第一时钟信号的第二时钟端子、构造为接收第一栅极输出信号的进位端子和构造为输出第三栅极输出信号的输出端子。第四级包括构造为接收第一时钟信号的第一时钟端子、构造为接收第二时钟信号的第二时钟端子、构造为接收第二栅极输出信号的进位端子和构造为输出第四栅极输出信号的输出端子。
8.在示例性实施方式中,当输入图像数据表示运动图像时,栅极驱动器可以第一驱动频率驱动。当输入图像数据表示静态图像时,栅极驱动器可以作为第一驱动频率的一半的第二驱动频率驱动。
9.在示例性实施方式中,当输入图像数据表示静态图像时,栅极驱动器可构造为在第一帧中仅将栅极输出信号输出到奇数编号的栅极线,并且在第二帧中仅将栅极输出信号输出到偶数编号的栅极线。
10.在示例性实施方式中,当输入图像数据表示运动图像时,栅极驱动器可构造为在第一帧的第一子帧中仅将栅极输出信号输出到奇数编号的栅极线,在第一帧的第二子帧中仅将栅极输出信号输出到偶数编号的栅极线,在第二帧的第一子帧中仅将栅极输出信号输出到奇数编号的栅极线,并且在第二帧的第二子帧中仅将栅极输出信号输出到偶数编号的栅极线。
11.在示例性实施方式中,第一级可包括第一开关元件、第二开关元件、第三开关元件、第四开关元件、第五开关元件、第六开关元件和第七开关元件,第一开关元件包括构造为接收第一时钟信号的控制电极、构造为接收垂直起始信号的输入电极和连接到第一级的第一控制节点的输出电极,第二开关元件包括连接到第一级的第二控制节点的控制电极、构造为接收第一栅极电源电压的输入电极和输出电极,第三开关元件包括构造为接收第二时钟信号的控制电极、与第一级的第二开关元件的输出电极连接的输入电极和与第一级的第一控制节点连接的输出电极,第四开关元件包括与第一级的第一控制节点连接的控制电极、与第一级的第二控制节点连接的输入电极和与第一级的第一控制节点连接的输出电极,第五开关元件包括构造为接收第一时钟信号的控制电极、构造为接收与第一栅极电源电压不同的第二栅极电源电压的输入电极和与第一级的第二控制节点连接的输出电极,第六开关元件包括与第一级的第二控制节点连接的控制电极、构造为接收第一栅极电源电压的输入电极和与第一级的输出端子连接的输出电极,第七开关元件包括与第一级的第一控制节点连接的控制电极、构造为接收第二时钟信号的输入电极和与第一级的输出端子连接的输出电极。
12.在示例性实施方式中,第二级可包括第一开关元件、第二开关元件、第三开关元件、第四开关元件、第五开关元件、第六开关元件和第七开关元件,第一开关元件包括构造为接收第二时钟信号的控制电极、构造为接收垂直起始信号的输入电极和与第二级的第一控制节点连接的输出电极,第二开关元件包括与第二级的第二控制节点连接的控制电极、构造为接收第一栅极电源电压的输入电极和与第三开关元件的输入电极连接的输出电极,第三开关元件包括构造为接收第一时钟信号的控制电极、与第二级的第二开关元件的输出电极连接的输入电极和与第二级的第一控制节点连接的输出电极,第四开关元件包括与第二级的第一控制节点连接的控制电极、与第二级的第二控制节点连接的输入电极和与第二级的第一控制节点连接的输出电极,第五开关元件包括构造为接收第二时钟信号的控制电极、构造为接收与第一栅极电源电压不同的第二栅极电源电压的输入电极和与第二级的第二控制节点连接的输出电极,第六开关元件包括与第二级的第二控制节点连接的控制电极、构造为接收第一栅极电源电压的输入电极和与第二级的输出端子连接的输出电极,第七开关元件包括与第二级的第一控制节点连接的控制电极、构造为接收第一时钟信号的输入电极和与第二级的输出端子连接的输出电极。
13.在示例性实施方式中,第一级可构造为响应于具有与第一时钟信号的激活时段重叠的激活时段的垂直起始信号来输出第一栅极输出信号。第二级可构造为响应于具有与第二时钟信号的激活时段重叠的激活时段的垂直起始信号来输出第二栅极输出信号。
14.在示例性实施方式中,栅极驱动器还可包括公共地连接到第一级的进位端子和第二级的进位端子的垂直起始信号线。
15.在示例性实施方式中,栅极驱动器还可包括连接到第一级的进位端子的第一垂直起始信号线和连接到第二级的进位端子的第二垂直起始信号线。
16.在根据本发明概念的栅极驱动器的示例性实施方式中,栅极驱动器包括第一级、第二级、第三级、第四级、第五级、第六级、第七级和第八级。第一级包括构造为接收第一时钟信号的第一时钟端子、构造为接收第二时钟信号的第二时钟端子、构造为接收垂直起始信号的进位端子和构造为输出第一栅极输出信号的输出端子。第二级包括构造为接收第二时钟信号的第一时钟端子、构造为接收第一时钟信号的第二时钟端子、构造为接收第一栅极输出信号的进位端子和构造为输出第二栅极输出信号的输出端子。第三级包括构造为接收第二时钟信号的第一时钟端子、构造为接收第一时钟信号的第二时钟端子、构造为接收垂直起始信号的进位端子和构造为输出第三栅极输出信号的输出端子。第四级包括构造为接收第一时钟信号的第一时钟端子、构造为接收第二时钟信号的第二时钟端子、构造为接收第三栅极输出信号的进位端子和构造为输出第四栅极输出信号的输出端子。第五级包括构造为接收第一时钟信号的第一时钟端子、构造为接收第二时钟信号的第二时钟端子、构造为接收第二栅极输出信号的进位端子和构造为输出第五栅极输出信号的输出端子。第六级包括构造为接收第二时钟信号的第一时钟端子、构造为接收第一时钟信号的第二时钟端子、构造为接收第五栅极输出信号的进位端子和构造为输出第六栅极输出信号的输出端子。第七级包括构造为接收第二时钟信号的第一时钟端子、构造为接收第一时钟信号的第二时钟端子、构造为接收第四栅极输出信号的进位端子和构造为输出第七栅极输出信号的输出端子。第八级包括构造为接收第一时钟信号的第一时钟端子、构造为接收第二时钟信号的第二时钟端子、构造为接收第七栅极输出信号的进位端子和构造为输出第八栅极输出信号的输出端子。
17.在示例性实施方式中,当输入图像数据表示运动图像时,栅极驱动器可以第一驱动频率驱动。当输入图像数据表示静态图像时,栅极驱动器可以作为第一驱动频率的一半的第二驱动频率驱动。
18.在示例性实施方式中,当输入图像数据表示静态图像时,栅极驱动器可构造为在第一帧中仅将栅极输出信号输出到第4n-3栅极线和第4n-2栅极线,并且在第二帧中仅将栅极输出信号输出到第4n-1栅极线和第4n栅极线。n是正整数。
19.在示例性实施方式中,当输入图像数据表示运动图像时,栅极驱动器可构造为在第一帧的第一子帧中仅将栅极输出信号输出到第4n-3栅极线和第4n-2栅极线,在第一帧的第二子帧中仅将栅极输出信号输出到第4n-1栅极线和第4n栅极线,在第二帧的第一子帧中仅将栅极输出信号输出到第4n-3栅极线和第4n-2栅极线,并且在第二帧的第二子帧中仅将栅极输出信号输出到第4n-1栅极线和第4n栅极线。
20.在根据本发明概念的显示装置的示例性实施方式中,显示装置包括显示面板、栅极驱动器、数据驱动器和驱动控制器。显示面板包括多个像素。显示面板构造为基于输入图像数据显示图像。栅极驱动器构造为将多个栅极信号输出到显示面板的多个栅极线。数据驱动器构造为将多个数据电压输出到显示面板的多个数据线。驱动控制器构造为确定输入图像数据的驱动模式。栅极驱动器包括第一级、第二级、第三级和第四级,第一级包括构造
为接收第一时钟信号的第一时钟端子、构造为接收第二时钟信号的第二时钟端子、构造为接收垂直起始信号的进位端子和构造为输出第一栅极输出信号的输出端子,第二级包括构造为接收第二时钟信号的第一时钟端子、构造为接收第一时钟信号的第二时钟端子、构造为接收垂直起始信号的进位端子和构造为输出第二栅极输出信号的输出端子,第三级包括构造为接收第二时钟信号的第一时钟端子、构造为接收第一时钟信号的第二时钟端子、构造为接收第一栅极输出信号的进位端子和构造为输出第三栅极输出信号的输出端子,第四级包括构造为接收第一时钟信号的第一时钟端子、构造为接收第二时钟信号的第二时钟端子、构造为接收第二栅极输出信号的进位端子和构造为输出第四栅极输出信号的输出端子。
21.在示例性实施方式中,当输入图像数据表示运动图像时,栅极驱动器可以第一驱动频率驱动。当输入图像数据表示静态图像时,栅极驱动器可以作为第一驱动频率的一半的第二驱动频率驱动。
22.在示例性实施方式中,当输入图像数据表示静态图像时,栅极驱动器可构造为在第一帧中仅将栅极输出信号输出到奇数编号的栅极线,并且在第二帧中仅将栅极输出信号输出到偶数编号的栅极线。
23.在示例性实施方式中,当输入图像数据表示运动图像时,栅极驱动器可构造为在第一帧的第一子帧中仅将栅极输出信号输出到奇数编号的栅极线,在第一帧的第二子帧中仅将栅极输出信号输出到偶数编号的栅极线,在第二帧的第一子帧中仅将栅极输出信号输出到奇数编号的栅极线,并且在第二帧的第二子帧中仅将栅极输出信号输出到偶数编号的栅极线。
24.在示例性实施方式中,多个像素中的至少一个可包括第一像素开关元件、第二像素开关元件、第三像素开关元件、第四像素开关元件、第五像素开关元件、第六像素开关元件、第七像素开关元件、存储电容器和有机发光元件,第一像素开关元件包括连接到第一节点的控制电极、连接到第二节点的输入电极和连接到第三节点的输出电极,第二像素开关元件包括施加有数据写入栅极信号的控制电极、施加有数据电压的输入电极和连接到第二节点的输出电极,第三像素开关元件包括施加有数据写入栅极信号的控制电极、连接到第一节点的输入电极和连接到第三节点的输出电极,第四像素开关元件包括施加有数据初始化栅极信号的控制电极、施加有初始化电压的输入电极和连接到第一节点的输出电极,第五像素开关元件包括施加有发射信号的控制电极、施加有高电源电压的输入电极和连接到第二节点的输出电极,第六像素开关元件包括施加有发射信号的控制电极、连接到第三节点的输入电极和连接到有机发光元件的阳极电极的输出电极,第七像素开关元件包括施加有有机发光元件初始化栅极信号的控制电极、施加有初始化电压的输入电极和连接到有机发光元件的阳极电极的输出电极,存储电容器包括施加有高电源电压的第一电极和连接到第一节点的第二电极,有机发光元件包括阳极电极和施加有低电源电压的阴极电极。
25.在示例性实施方式中,第一级可包括第一开关元件、第二开关元件、第三开关元件、第四开关元件、第五开关元件、第六开关元件和第七开关元件,第一开关元件包括构造为接收第一时钟信号的控制电极、构造为接收垂直起始信号的输入电极和连接到第一级的第一控制节点的输出电极,第二开关元件包括连接到第一级的第二控制节点的控制电极、构造为接收第一栅极电源电压的输入电极和输出电极,第三开关元件包括构造为接收第二
时钟信号的控制电极、与第一级的第二开关元件的输出电极连接的输入电极和与第一级的第一控制节点连接的输出电极,第四开关元件包括连接到第一级的第一控制节点的控制电极、连接到第一级的第二控制节点的输入电极和连接到第一级的第一控制节点的输出电极,第五开关元件包括构造为接收第一时钟信号的控制电极、构造为接收与第一栅极电源电压不同的第二栅极电源电压的输入电极和连接到第一级的第二控制节点的输出电极,第六开关元件包括连接到第一级的第二控制节点的控制电极、构造为接收第一栅极电源电压的输入电极和连接到第一级的输出端子的输出电极,第七开关元件包括连接到第一级的第一控制节点的控制电极、构造为接收第二时钟信号的输入电极和连接到第一级的输出端子的输出电极。
26.在示例性实施方式中,第二级可包括第一开关元件、第二开关元件、第三开关元件、第四开关元件、第五开关元件、第六开关元件和第七开关元件,第一开关元件包括构造为接收第二时钟信号的控制电极、构造为接收垂直起始信号的输入电极和连接到第二级的第一控制节点的输出电极,第二开关元件包括与第二级的第二控制节点连接的控制电极、构造为接收第一栅极电源电压的输入电极和输出电极,第三开关元件包括构造为接收第一时钟信号的控制电极、与第二级的第二开关元件的输出电极连接的输入电极和与第二级的第一控制节点连接的输出电极,第四开关元件包括与第二级的第一控制节点连接的控制电极、与第二级的第二控制节点连接的输入电极和与第二级的第一控制节点连接的输出电极,第五开关元件包括构造为接收第二时钟信号的控制电极、构造为接收与第一栅极电源电压不同的第二栅极电源电压的输入电极和与第二级的第二控制节点连接的输出电极,第六开关元件包括与第二级的第二控制节点连接的控制电极、构造为接收第一栅极电源电压的输入电极和与第二级的输出端子连接的输出电极,第七开关元件包括与第二级的第一控制节点连接的控制电极、构造为接收第一时钟信号的输入电极和与第二级的输出端子连接的输出电极。
27.根据栅极驱动器和包括栅极驱动器的显示装置,驱动控制器在运动图像模式中以运动图像驱动频率驱动显示面板,并且驱动控制器在静态图像模式中以静态图像驱动频率驱动显示面板。因此,可减小显示装置的功耗。
28.另外,在静态图像模式中,栅极驱动器在第一持续时间中扫描第一组栅极线,并且在第二持续时间中扫描第二组栅极线,以使得可防止由于像素的电流泄漏而导致的闪烁。
29.另外,在静态图像模式中,仅使用两条栅极时钟线以两组驱动栅极线,以使得可减小显示装置的死区。
附图说明
30.通过参照附图详细描述本发明概念的示例性实施方式,本发明概念的以上和其它的特征和优点将变得更加显而易见,在附图中:
31.图1是示出根据本发明概念的示例性实施方式的显示装置的框图;
32.图2是示出图1的显示面板的像素的电路图;
33.图3是示出施加到图2的像素的输入信号的时序图;
34.图4是示出在第一驱动频率中由于图2的像素的电流泄漏而导致的亮度的减小的图;
35.图5是示出在第二驱动频率中由于图2的像素的电流泄漏而导致的亮度的减小的图;
36.图6是示出图1的驱动控制器的框图;
37.图7是示出在静态图像模式中的图1的显示面板的亮度的图;
38.图8是示出图1的栅极驱动器的框图;
39.图9是示出图8的第一级的电路图;
40.图10是示出图9的第一级的输入信号和输出信号的时序图;
41.图11是示出图8的第二级的电路图;
42.图12是示出图11的第二级的输入信号和输出信号的时序图;
43.图13是示出在静态图像模式中的第一帧中的图1的栅极驱动器的输出信号的时序图;
44.图14是示出在静态图像模式中的第二帧中的图1的栅极驱动器的输出信号的时序图;
45.图15是示出在运动图像模式中的第一帧中的图1的栅极驱动器的输出信号的时序图;
46.图16是示出根据本发明概念的示例性实施方式的显示装置的栅极驱动器的框图;以及
47.图17是示出根据本发明概念的示例性实施方式的显示装置的栅极驱动器的框图。
具体实施方式
48.在下文中,将参照附图对本发明概念进行详细解释。
49.图1是示出根据本发明概念的示例性实施方式的显示装置的框图。
50.参照图1,显示装置包括显示面板100和显示面板驱动器。显示面板驱动器包括驱动控制器200、栅极驱动器300、伽马基准电压生成器400、数据驱动器500和发射驱动器600。显示面板驱动器还可包括电源电压生成器700。
51.驱动控制器200和数据驱动器500可整体地形成在一个ic芯片中。驱动控制器200、数据驱动器500和电源电压生成器700可整体地形成在一个ic芯片中。驱动控制器200、伽马基准电压生成器400和数据驱动器500可整体地形成在一个ic芯片中。驱动控制器200、栅极驱动器300、伽马基准电压生成器400和数据驱动器500可整体地形成在一个ic芯片中。驱动控制器200、栅极驱动器300、伽马基准电压生成器400、数据驱动器500和发射驱动器600可整体地形成在一个ic芯片中。驱动控制器200、栅极驱动器300、伽马基准电压生成器400、数据驱动器500、发射驱动器600和电源电压生成器700可整体地形成在一个ic芯片中。
52.显示面板100包括多个栅极线gwl、gil和gbl、多个数据线dl、多个发射线el以及分别电连接到多个栅极线gwl、gil和gbl、多个数据线dl和多个发射线el的多个像素。多个栅极线gwl、gil和gbl在第一方向d1上延伸,数据线dl在与第一方向d1交叉的第二方向d2上延伸,并且发射线el在第一方向d1上延伸。
53.驱动控制器200从外部装置接收输入图像数据img和输入控制信号cont。例如,输入图像数据img可包括红色图像数据、绿色图像数据和蓝色图像数据。输入图像数据img可包括白色图像数据。输入图像数据img可包括品红色图像数据、青色图像数据和黄色图像数
据。输入控制信号cont可包括主时钟信号和数据使能信号。输入控制信号cont还可包括垂直同步信号和水平同步信号。
54.驱动控制器200基于输入图像数据img和输入控制信号cont,生成第一控制信号cont1、第二控制信号cont2、第三控制信号cont3、第四控制信号cont4和数据信号data。
55.驱动控制器200基于输入控制信号cont生成用于控制栅极驱动器300的操作的第一控制信号cont1,并且将第一控制信号cont1输出到栅极驱动器300。第一控制信号cont1可包括垂直起始信号和栅极时钟信号。
56.驱动控制器200基于输入控制信号cont生成用于控制数据驱动器500的操作的第二控制信号cont2,并且将第二控制信号cont2输出到数据驱动器500。第二控制信号cont2可包括水平起始信号和负载信号。
57.驱动控制器200基于输入图像数据img生成数据信号data。驱动控制器200将数据信号data输出到数据驱动器500。
58.驱动控制器200基于输入控制信号cont生成用于控制伽马基准电压生成器400的操作的第三控制信号cont3,并且将第三控制信号cont3输出到伽马基准电压生成器400。
59.驱动控制器200基于输入控制信号cont生成用于控制发射驱动器600的操作的第四控制信号cont4,并且将第四控制信号cont4输出到发射驱动器600。
60.栅极驱动器300响应于从驱动控制器200接收的第一控制信号cont1,生成驱动多个栅极线gwl、gil和gbl的栅极信号。栅极驱动器300可将栅极信号顺序地输出到多个栅极线gwl、gil和gbl。栅极驱动器300可安装在显示面板100上。栅极驱动器300可直接集成在显示面板100上。
61.伽马基准电压生成器400响应于从驱动控制器200接收的第三控制信号cont3生成伽马基准电压vgref。伽马基准电压生成器400将伽马基准电压vgref提供到数据驱动器500。伽马基准电压vgref具有与数据信号data的电平对应的值。
62.在示例性实施方式中,伽马基准电压生成器400可布置在驱动控制器200中或者在数据驱动器500中。
63.数据驱动器500从驱动控制器200接收第二控制信号cont2和数据信号data,并且从伽马基准电压生成器400接收伽马基准电压vgref。数据驱动器500使用伽马基准电压vgref将数据信号data转换为具有模拟类型的数据电压。数据驱动器500将数据电压输出到数据线dl。
64.发射驱动器600响应于从驱动控制器200接收的第四控制信号cont4,生成发射信号以驱动发射线el。发射驱动器600可将发射信号输出到发射线el。
65.电源电压生成器700可生成用于操作显示面板100和显示面板驱动器的电源电压。例如,电源电压生成器700可将高电源电压elvdd输出到显示面板100的像素电路。例如,电源电压生成器700可将低电源电压elvss输出到显示面板100的像素电路。例如,电源电压生成器700可将初始化电压vi输出到显示面板100的像素电路。
66.图2是示出图1的显示面板100的像素的电路图。图3是示出施加到图2的像素的输入信号的时序图。
67.参照图1至图3,显示面板100包括多个像素。每个像素包括有机发光元件oled。
68.像素接收数据写入栅极信号gw、数据初始化栅极信号gi、有机发光元件初始化栅
极信号、数据电压vdata和发射信号em。像素的有机发光元件oled发射与数据电压vdata的电平对应的光以显示图像。在本示例性实施方式中,有机发光元件初始化栅极信号可与数据初始化栅极信号gi相同。
69.多个像素中的至少一个可包括第一像素开关元件t1至第七像素开关元件t7、存储电容器cst和有机发光元件oled。
70.第一像素开关元件t1包括连接到第一节点n1的控制电极、连接到第二节点n2的输入电极和连接到第三节点n3的输出电极。第一像素开关元件t1可为p型薄膜晶体管。第一像素开关元件t1的控制电极可为栅电极,第一像素开关元件t1的输入电极可为源电极,并且第一像素开关元件t1的输出电极可为漏电极。
71.第二像素开关元件t2包括施加有数据写入栅极信号gw的控制电极、施加有数据电压vdata的输入电极和连接到第二节点n2的输出电极。第二像素开关元件t2可为p型薄膜晶体管。第二像素开关元件t2的控制电极可为栅电极,第二像素开关元件t2的输入电极可为源电极,并且第二像素开关元件t2的输出电极可为漏电极。
72.第三像素开关元件t3-1和t3-2包括施加有数据写入栅极信号gw的控制电极、连接到第一节点n1的输入电极和连接到第三节点n3的输出电极。第三像素开关元件t3-1和t3-2可为p型薄膜晶体管。第三像素开关元件t3-1和t3-2的控制电极可为栅电极,第三像素开关元件t3-1和t3-2的输入电极可为源电极,并且第三像素开关元件t3-1和t3-2的输出电极可为漏电极。
73.如图2中所示,例如,第三像素开关元件t3-1和t3-2可包括彼此串联连接的两个像素开关元件。与图2不同,第三像素开关元件t3-1和t3-2可构造为单个开关元件。
74.第四像素开关元件t4-1和t4-2包括施加有数据初始化栅极信号gi的控制电极、施加有初始化电压vi的输入电极和连接到第一节点n1的输出电极。第四像素开关元件t4-1和t4-2可为p型薄膜晶体管。第四像素开关元件t4-1和t4-2的控制电极可为栅电极,第四像素开关元件t4-1和t4-2的输入电极可为源电极,并且第四像素开关元件t4-1和t4-2的输出电极可为漏电极。
75.如图2中所示,例如,第四像素开关元件t4-1和t4-2可包括彼此串联连接的两个像素开关元件。与图2不同,第四像素开关元件t4-1和t4-2可构造为单个开关元件。
76.第五像素开关元件t5包括施加有发射信号em的控制电极、施加有高电源电压elvdd的输入电极和连接到第二节点n2的输出电极。第五像素开关元件t5可为p型薄膜晶体管。第五像素开关元件t5的控制电极可为栅电极,第五像素开关元件t5的输入电极可为源电极,并且第五像素开关元件t5的输出电极可为漏电极。
77.第六像素开关元件t6包括施加有发射信号em的控制电极、连接到第三节点n3的输入电极和连接到有机发光元件oled的阳极电极的输出电极。第六像素开关元件t6可为p型薄膜晶体管。第六像素开关元件t6的控制电极可为栅电极,第六像素开关元件t6的输入电极可为源电极,并且第六像素开关元件t6的输出电极可为漏电极。
78.第七像素开关元件t7包括施加有有机发光元件初始化栅极信号gi的控制电极、施加有初始化电压vi的输入电极和连接到有机发光元件oled的阳极电极的输出电极。第七像素开关元件t7可为p型薄膜晶体管。第七像素开关元件t7的控制电极可为栅电极,第七像素开关元件t7的输入电极可为源电极,并且第七像素开关元件t7的输出电极可为漏电极。
79.存储电容器cst包括施加有高电源电压elvdd的第一电极和连接到第一节点n1的第二电极。
80.有机发光元件oled包括阳极电极和施加有低电源电压elvss的阴极电极。
81.在图3中,在布置在第n行中的像素中,在第一持续时间du1期间,响应于数据初始化栅极信号gi[n],第一节点n1和存储电容器cst被初始化。在第一持续时间du1期间,响应于有机发光元件初始化栅极信号gi[n],有机发光元件oled的阳极电极被初始化。在第二持续时间du2期间,响应于数据写入栅极信号gw[n],第一像素开关元件t1的阈值电压(vth)被补偿并且补偿了阈值电压(vth)的数据电压vdata被写入存储电容器cst。在第四持续时间du4和第五持续时间du5期间以及在第五持续时间du5之后,有机发光元件oled响应于发射信号em[n]发射光,以使得第n行中的像素显示图像。
[0082]
在布置在第(n 1)行中的像素中,在第二持续时间du2期间,响应于数据初始化栅极信号gi[n 1],第一节点n1和存储电容器cst被初始化。在第二持续时间du2期间,响应于有机发光元件初始化栅极信号gi[n 1],有机发光元件oled的阳极电极被初始化。在第三持续时间du3期间,响应于数据写入栅极信号gw[n 1],第一像素开关元件t1的阈值电压(vth)被补偿并且补偿了阈值电压(vth)的数据电压vdata被写入存储电容器cst。在第五持续时间du5期间以及在第五持续时间du5之后,有机发光元件oled响应于发射信号em[n 1]发射光,以使得第(n 1)行中的像素显示图像。
[0083]
在布置在第n行中的像素中,在第一持续时间du1期间,数据初始化栅极信号gi[n]可具有激活电平。例如,数据初始化栅极信号gi[n]的激活电平可为低电平。当数据初始化栅极信号gi[n]具有激活电平时,第n行的像素的第四像素开关元件t4-1和t4-2被导通,以使得初始化电压vi可被施加到第一节点n1。
[0084]
在第一持续时间du1期间,有机发光元件初始化栅极信号gi[n]可具有激活电平。在本示例性实施方式中,有机发光元件初始化栅极信号gi[n]可与数据初始化栅极信号gi[n]相同。当有机发光元件初始化栅极信号gi[n]具有激活电平时,第n行的像素的第七像素开关元件t7被导通,以使得初始化电压vi可被施加到有机发光元件oled的阳极电极。
[0085]
在布置在第n行中的像素中,在第二持续时间du2期间,数据写入栅极信号gw[n]可具有激活电平。例如,数据写入栅极信号gw[n]的激活电平可为低电平。当数据写入栅极信号gw[n]具有激活电平时,第n行的像素的第二像素开关元件t2和第三像素开关元件t3-1和t3-2被导通。另外,响应于初始化电压vi,第n行的像素的第一像素开关元件t1被导通。
[0086]
从数据电压vdata减去第一像素开关元件t1的阈值电压的绝对值(|vth|)的电压可沿通过第一像素开关元件t1、第二像素开关元件t2和第三像素开关元件t3-1和t3-2而生成的路径在第n行的像素的存储电容器cst处充电。
[0087]
在第四持续时间du4和第五持续时间du5期间,与第n行对应的发射信号em[n]可具有激活电平。发射信号em[n]的激活电平可为低电平。当发射信号em[n]具有激活电平时,第n行的像素的第五像素开关元件t5和第六像素开关元件t6被导通。另外,第n行的像素的第一像素开关元件t1由数据电压vdata导通。
[0088]
图4是示出在第一驱动频率中由于图2的像素的电流泄漏而导致的亮度的减小的图。图5是示出在第二驱动频率中由于图2的像素的电流泄漏而导致的亮度的减小的图。
[0089]
参照图1至图5,驱动控制器200可根据输入图像数据img来确定运动图像模式和静
态图像模式。在运动图像模式中,驱动控制器200可以运动图像驱动频率来驱动显示面板100。在静态图像模式中,驱动控制器200可以静态图像驱动频率来驱动显示面板100。
[0090]
例如,运动图像驱动频率可为60hz。替代性地,运动图像驱动频率可为120hz或240hz。静态图像驱动频率可等于或小于运动图像驱动频率。驱动控制器200可根据输入图像数据img适当地确定静态图像驱动频率。
[0091]
例如,图4中的驱动频率可为60hz,并且图5中的驱动频率可为30hz。存储在像素的存储电容器cst中的电荷可通过第三像素开关元件t3-1和t3-2以及第四像素开关元件t4-1和t4-2泄漏。由于像素的电流泄漏,显示面板100的亮度可减小。在图4中,当以60hz驱动显示面板100时,驱动频率是相对高的,并且相应地,数据电压vdata以高频率被刷新,以使得由于电流泄漏而导致的亮度的减小可是相对小的。例如,由于图4中的电流泄漏,显示面板100的亮度可从第一亮度l1减小到第二亮度l2。相反,在图5中,当以30hz驱动显示面板100时,驱动频率是相对低的,并且相应地,数据电压vdata以低频率被刷新,以使得由于电流泄漏而导致的亮度的减小可是相对大的。例如,由于图5中的电流泄漏,显示面板100的亮度可从第一亮度l1减小到低于第二亮度l2的第三亮度l3。图5中的亮度的减小可生成闪烁。
[0092]
在像素发射光的时段中,第四节点n4和第五节点n5的电压浮置,以使得第四节点n4和第五节点n5的电压可几乎达到了栅极信号的高电平,并且因此,泄漏电流可在从第三像素开关元件t3-1和t3-2到存储电容器cst以及从第四像素开关元件t4-1和t4-2到存储电容器cst的方向上流动。
[0093]
图6是示出图1的驱动控制器200的框图。图7是示出在静态图像模式中的图1的显示面板100的亮度的图。
[0094]
参照图1至图7,驱动控制器200可根据输入图像数据img来确定运动图像模式和静态图像模式。在运动图像模式中,驱动控制器200可以运动图像驱动频率来驱动栅极驱动器300。在静态图像模式中,驱动控制器200可以静态图像驱动频率来驱动栅极驱动器300。
[0095]
例如,驱动控制器200可包括图像确定器220和驱动频率确定器240,图像确定器220确定输入图像数据img的特性,即输入图像数据img是表示静态图像还是运动图像,驱动频率确定器240根据输入图像数据img的特性确定栅极驱动器300的驱动频率。
[0096]
在本示例性实施方式中,静态图像驱动频率可为运动图像驱动频率的一半。例如,当运动图像驱动频率为60hz时,静态图像驱动频率可为30hz。例如,当运动图像驱动频率为120hz时,静态图像驱动频率可为60hz。
[0097]
当输入图像数据img表示静态图像时(在静态图像模式中),栅极驱动器300可在第一帧f1(奇数)期间仅将栅极输出信号输出到奇数编号的栅极线,并且可在第二帧f2(偶数)期间仅将栅极输出信号输出到偶数编号的栅极线。类似地,当输入图像数据img表示静态图像时,栅极驱动器300可在第三帧f3(奇数)期间仅将栅极输出信号输出到奇数编号的栅极线,并且可在第四帧f4(偶数)期间仅将栅极输出信号输出到偶数编号的栅极线。
[0098]
相反,当输入图像数据img表示运动图像时(在运动图像模式中),栅极驱动器300可在第一帧的第一子帧期间仅将栅极输出信号输出到奇数编号的栅极线,可在第一帧的第二子帧期间仅将栅极输出信号输出到偶数编号的栅极线,可在第二帧的第一子帧期间仅将栅极输出信号输出到奇数编号的栅极线,并且可在第二帧的第二子帧期间仅将栅极输出信号输出到偶数编号的栅极线。
[0099]
如图7中所示,在静态图像模式中,奇数编号的栅极线在第一持续时间(例如,f1和f3中的每个)期间被扫描,以使得数据电压vdata被写入连接到奇数编号的栅极线的像素中。另外,在静态图像模式中,偶数编号的栅极线在第二持续时间(例如,f2和f4中的每个)期间被扫描,以使得数据电压vdata被写入连接到偶数编号的栅极线的像素中。
[0100]
用户可识别连接到奇数编号的栅极线的像素的亮度l(奇数)和连接到偶数编号的栅极线的像素的亮度l(偶数)的平均亮度l(平均)。因此,在静态图像模式中,在相对低的驱动频率中亮度的减小可被最小化,以使得可在静态图像模式中防止闪烁。
[0101]
图8是示出图1的栅极驱动器300的框图。图9是示出图8的第一级st[1]的电路图。图10是示出图9的第一级st[1]的输入信号和输出信号的时序图。图11是示出图8的第二级st[2]的电路图。图12是示出图11的第二级st[2]的输入信号和输出信号的时序图。
[0102]
参照图1至图12,栅极驱动器300可包括输出栅极输出信号的多个级。例如,栅极驱动器300可使用栅极输出信号来生成数据写入栅极信号gw和数据初始化栅极信号gi。
[0103]
为了操作图7中所示的静态图像模式,栅极驱动器300可在第一持续时间(例如,奇数编号的帧)中扫描第一组栅极线(例如,奇数编号的栅极线),并且可在第二持续时间(例如,偶数编号的帧)中扫描第二组栅极线(例如,偶数编号的栅极线)。
[0104]
栅极驱动器300可包括第一级st[1]至第x级st[x]。在本文中,x是等于或大于八的整数。x可等于或大于显示面板100的像素行的数量。尽管在图8中x是偶数,但是本发明概念可不限于此。替代性地,x可为奇数。
[0105]
栅极驱动器300包括第一级st[1]、第二级st[2]、第三级st[3]、第四级st[4]、......、第(x-3)级st[x-3]、第(x-2)级st[x-2]、第(x-1)级st[x-1]以及第x级st[x]。
[0106]
第一级st[1]可包括接收第一时钟信号clk1的第一时钟端子、接收第二时钟信号clk2的第二时钟端子、接收垂直起始信号flm的进位端子和输出第一栅极输出信号scan[1]的输出端子。
[0107]
第二级st[2]可包括接收第二时钟信号clk2的第一时钟端子、接收第一时钟信号clk1的第二时钟端子、接收垂直起始信号flm的进位端子和输出第二栅极输出信号scan[2]的输出端子。
[0108]
第三级st[3]可包括接收第二时钟信号clk2的第一时钟端子、接收第一时钟信号clk1的第二时钟端子、接收第一栅极输出信号scan[1]的进位端子和输出第三栅极输出信号scan[3]的输出端子。
[0109]
第四级st[4]可包括接收第一时钟信号clk1的第一时钟端子、接收第二时钟信号clk2的第二时钟端子、接收第二栅极输出信号scan[2]的进位端子和输出第四栅极输出信号scan[4]的输出端子。
[0110]
如以上所解释的,第一级st[1]和第二级st[2]的进位端子接收垂直起始信号flm,并且第二级st[2]之后的第三级st[3]至第x级st[x]的进位端子接收来自在相对于当前级的前一级之前的级的栅极输出信号作为进位信号。例如,第三级st[3]的进位端子接收第一栅极输出信号scan[1]作为进位信号。例如,第四级st[4]的进位端子接收第二栅极输出信号scan[2]作为进位信号。例如,第(x-1)级st[x-1]的进位端子接收第(x-3)栅极输出信号scan[x-3]作为进位信号。例如,第x级st[x]的进位端子接收第(x-2)栅极输出信号scan[x-2]作为进位信号。
[0111]
在本示例性实施方式中,栅极驱动器300还可包括公共地连接到第一级st[1]的进位端子和第二级st[2]的进位端子的垂直起始信号线。
[0112]
第一级st[1]和第四级st[4]的第一时钟端子和第二时钟端子分别接收第一时钟信号clk1和第二时钟信号clk2。相反,第二级st[2]和第三级st[3]的第一时钟端子和第二时钟端子分别接收第二时钟信号clk2和第一时钟信号clk1。以上解释的施加第一时钟信号clk1和第二时钟信号clk2的交替方法可在第四级st[4]之后的第五级st[5]至第x级st[x]中以四个级为单位重复。
[0113]
如图8中所示,栅极驱动器300还可包括输出第一时钟信号clk1和第二时钟信号clk2的两个栅极时钟线。栅极驱动器300可通过仅使用两个栅极时钟线将栅极线划分成两组来驱动栅极线。
[0114]
如图9中所示,第一级st[1]包括第一开关元件m1至第七开关元件m7以及第一电容器c1和第二电容器c2。
[0115]
第一开关元件m1包括接收第一时钟信号clk1的控制电极、接收垂直起始信号flm的输入电极和连接到第一控制节点q[1]的输出电极。第一开关元件m1可为p型薄膜晶体管。第一开关元件m1的控制电极可为栅电极,第一开关元件m1的输入电极可为源电极,并且第一开关元件m1的输出电极可为漏电极。
[0116]
第二开关元件m2包括连接到第二控制节点qb[1]的控制电极、接收第一栅极电源电压vgh的输入电极和与第三开关元件m3的输入电极连接的输出电极。第二开关元件m2可为p型薄膜晶体管。第二开关元件m2的控制电极可为栅电极,第二开关元件m2的输入电极可为源电极,并且第二开关元件m2的输出电极可为漏电极。
[0117]
第三开关元件m3包括接收第二时钟信号clk2的控制电极、与第二开关元件m2的输出电极连接的输入电极和连接到第一控制节点q[1]的输出电极。第三开关元件m3可为p型薄膜晶体管。第三开关元件m3的控制电极可为栅电极,第三开关元件m3的输入电极可为源电极,第三开关元件m3的输出电极可为漏电极。
[0118]
第四开关元件m4包括连接到第一控制节点q[1]的控制电极、连接到第二控制节点qb[1]的输入电极和连接到第一控制节点q[1]的输出电极。第四开关元件m4可为p型薄膜晶体管。第四开关元件m4的控制电极可为栅电极,第四开关元件m4的输入电极可为源电极,并且第四开关元件m4的输出电极可为漏电极。
[0119]
第五开关元件m5包括接收第一时钟信号clk1的控制电极、接收比第一栅极电源电压vgh低的第二栅极电源电压vgl的输入电极和连接到第二控制节点qb[1]的输出电极。第五开关元件m5可为p型薄膜晶体管。第五开关元件m5的控制电极可为栅电极,第五开关元件m5的输入电极可为源电极,并且第五开关元件m5的输出电极可为漏电极。
[0120]
第六开关元件m6包括连接到第二控制节点qb[1]的控制电极、接收第一栅极电源电压vgh的输入电极和连接到输出端子的输出电极。输出端子可为输出当前级st[1]的第一栅极输出信号scan[1]的节点。第六开关元件m6可为p型薄膜晶体管。第六开关元件m6的控制电极可为栅电极,第六开关元件m6的输入电极可为源电极,并且第六开关元件m6的输出电极可为漏电极。
[0121]
第七开关元件m7包括连接到第一控制节点q[1]的控制电极、接收第二时钟信号clk2的输入电极和连接到输出端子的输出电极。第七开关元件m7可为p型薄膜晶体管。第七
开关元件m7的控制电极可为栅电极,第七开关元件m7的输入电极可为源电极,并且第七开关元件m7的输出电极可为漏电极。
[0122]
第一电容器c1包括连接到输出端子的第一电极和连接到第一控制节点q[1]的第二电极。第二电容器c2包括接收第一栅极电源电压vgh的第一电极和连接到第二控制节点qb[1]的第二电极。
[0123]
如图10中所示,第一时钟信号clk1可在第一驱动持续时间tm1、第三驱动持续时间tm3、第五驱动持续时间tm5和第七驱动持续时间tm7中具有激活电平。第二时钟信号clk2可在第二驱动持续时间tm2、第四驱动持续时间tm4和第六驱动持续时间tm6中具有激活电平。
[0124]
在第三驱动持续时间tm3期间,第一开关元件m1响应于具有激活电平的第一时钟信号clk1而导通,并且垂直起始信号flm具有激活电平,以使得第一控制节点q[1]的电压可具有与垂直起始信号flm对应的第一低电平。
[0125]
在第三驱动持续时间tm3期间,由于第四开关元件m4和第五开关元件m5导通,所以第二控制节点qb[1]的电压可具有低电平。
[0126]
在第四驱动持续时间tm4期间,第一控制节点q[1]的电压可因第三开关元件m3和第一电容器c1而电荷升压(charge-boost),以使得第一控制节点q[1]的电压可具有第二低电平。
[0127]
在第四驱动持续时间tm4期间,第七开关元件m7响应于第一控制节点q[1]的电压而导通,并且输出端子输出第二时钟信号clk2的脉冲作为第一级st[1]的第一栅极输出信号scan[1]。
[0128]
在第五驱动持续时间tm5期间,第一控制节点q[1]的电压增加回到高电平,第一级st[1]的第一栅极输出信号scan[1]也增加回到高电平。
[0129]
第二控制节点qb[1]的电压可在第三驱动持续时间tm3的与垂直起始信号flm的上升沿对应的结束部分处增加到高电平。
[0130]
第二控制节点qb[1]的电压可在第四驱动持续时间tm4期间保持高电平。在第五驱动持续时间tm5中,第二控制节点qb[1]的电压在第一时钟信号clk1的下降沿处降低到低电平。
[0131]
第三级st[3]接收第一级st[1]的第一栅极输出信号scan[1]作为进位信号。第三级st[3]输出比第一级st[1]的第一栅极输出信号scan[1]的脉冲晚一个驱动持续时间(例如,在tm5中)的第三栅极输出信号scan[3]的脉冲。
[0132]
如图11中所示,第二级st[2]包括第一开关元件m1至第七开关元件m7以及第一电容器c1和第二电容器c2。
[0133]
第一开关元件m1包括接收第二时钟信号clk2的控制电极、接收垂直起始信号flm的输入电极和连接到第一控制节点q[2]的输出电极。第一开关元件m1可为p型薄膜晶体管。第一开关元件m1的控制电极可为栅电极,第一开关元件m1的输入电极可为源电极,并且第一开关元件m1的输出电极可为漏电极。
[0134]
第二开关元件m2包括连接到第二控制节点qb[2]的控制电极、接收第一栅极电源电压vgh的输入电极和连接到第三开关元件m3的输入电极的输出电极。第二开关元件m2可为p型薄膜晶体管。第二开关元件m2的控制电极可为栅电极,第二开关元件m2的输入电极可为源电极,并且第二开关元件m2的输出电极可为漏电极。
[0135]
第三开关元件m3包括接收第一时钟信号clk1的控制电极、与第二开关元件m2的输出电极连接的输入电极和连接到第一控制节点q[2]的输出电极。第三开关元件m3可为p型薄膜晶体管。第三开关元件m3的控制电极可为栅电极,第三开关元件m3的输入电极可为源电极,并且第三开关元件m3的输出电极可为漏电极。
[0136]
第四开关元件m4包括连接到第一控制节点q[2]的控制电极、连接到第二控制节点qb[2]的输入电极和连接到第一控制节点q[2]的输出电极。第四开关元件m4可为p型薄膜晶体管。第四开关元件m4的控制电极可为栅电极,第四开关元件m4的输入电极可为源电极,并且第四开关元件m4的输出电极可为漏电极。
[0137]
第五开关元件m5包括接收第二时钟信号clk2的控制电极、接收第二栅极电源电压vgl的输入电极和连接到第二控制节点qb[2]的输出电极。第五开关元件m5可为p型薄膜晶体管。第五开关元件m5的控制电极可为栅电极,第五开关元件m5的输入电极可为源电极,并且第五开关元件m5的输出电极可为漏电极。
[0138]
第六开关元件m6包括连接到第二控制节点qb[2]的控制电极、接收第一栅极电源电压vgh的输入电极和连接到输出端子的输出电极。输出端子可为输出当前级st[2]的第二栅极输出信号scan[2]的节点。第六开关元件m6可为p型薄膜晶体管。第六开关元件m6的控制电极可为栅电极,第六开关元件m6的输入电极可为源电极,并且第六开关元件m6的输出电极可为漏电极。
[0139]
第七开关元件m7包括连接到第一控制节点q[2]的控制电极、接收第一时钟信号clk1的输入电极和连接到输出端子的输出电极。第七开关元件m7可为p型薄膜晶体管。第七开关元件m7的控制电极可为栅电极,第七开关元件m7的输入电极可为源电极,并且第七开关元件m7的输出电极可为漏电极。
[0140]
第一电容器c1包括连接到输出端子的第一电极和连接到第一控制节点q[2]的第二电极。第二电容器c2包括接收第一栅极电源电压vgh的第一电极和连接到第二控制节点qb[2]的第二电极。
[0141]
如图12中所示,第一时钟信号clk1可在第一驱动持续时间tm1、第三驱动持续时间tm3、第五驱动持续时间tm5和第七驱动持续时间tm7中具有激活电平。第二时钟信号clk2可在第二驱动持续时间tm2、第四驱动持续时间tm4和第六驱动持续时间tm6中具有激活电平。
[0142]
如图12中所示,垂直起始信号flm可在第四驱动持续时间tm4期间被激活,以使得与图10相比,第一控制节点q[2]的信号和第二控制节点qb[2]的信号可各自延迟一个驱动持续时间。类似地,与图10中的第一级st[1]的第一栅极输出信号scan[1]相比,第二级st[2]的第二栅极输出信号scan[2]可延迟一个驱动持续时间,并且与图10中的第三级st[3]的第三栅极输出信号scan[3]相比,第四级st[4]的第四栅极输出信号scan[4]可延迟一个驱动持续时间。
[0143]
如图10中所示,第一级st[1]可响应于具有与第一时钟信号clk1的激活时段重叠的激活时段的垂直起始信号flm,输出第一栅极输出信号scan[1]。如图12中所示,第二级st[2]可响应于具有与第二时钟信号clk2的激活时段重叠的激活时段的垂直起始信号flm,输出第二栅极输出信号scan[2]。
[0144]
图13是示出在静态图像模式中的第一帧odd frame中的图1的栅极驱动器300的输出信号的时序图。图14是示出在静态图像模式中的第二帧even frame中的图1的栅极驱动
器300的输出信号的时序图。图15是示出在运动图像模式中的第一帧normal frame中的图1的栅极驱动器300的输出信号的时序图。
[0145]
如图13中所示,在静态图像模式中,在第一帧odd frame中,奇数编号的栅极输出信号scan[1]、scan[3]、......、scan[x-3]和scan[x-1]可输出到奇数编号的栅极线,并且栅极输出信号可不输出到偶数编号的栅极线。
[0146]
如图14中所示,在静态图像模式中,在第二帧even frame中,偶数编号的栅极输出信号scan[2]、scan[4]、......、scan[x-2]和scan[x]可输出到偶数编号的栅极线,并且栅极输出信号可不输出到奇数编号的栅极线。
[0147]
如图15中所示,栅极驱动器300可在第一帧normal frame的第一子帧odd subframe中输出与奇数编号的栅极线对应的栅极输出信号scan[1]、scan[3]、......、scan[x-3]和scan[x-1],并且可在第一帧normal frame的第二子帧even subframe中输出与偶数编号的栅极线对应的栅极输出信号scan[2]、scan[4]、......、scan[x-2]和scan[x]。
[0148]
根据本示例性实施方式,驱动控制器200在运动图像模式中以运动图像驱动频率来驱动显示面板100,并且驱动控制器200在静态图像模式中以静态图像驱动频率来驱动显示面板100。因此,可减小显示装置的功耗。
[0149]
另外,在静态图像模式中,栅极驱动器300在第一持续时间中扫描第一组栅极线,并且在第二持续时间中扫描第二组栅极线,以使得可防止由于像素的电流泄漏而导致的闪烁。
[0150]
另外,在静态图像模式中,仅使用两个栅极时钟线以两组驱动栅极线,以使得可减小显示装置的死区。
[0151]
图16是示出根据本发明概念的示例性实施方式的显示装置的栅极驱动器300的框图。
[0152]
除了垂直起始信号和垂直起始信号线之外,根据本示例性实施方式的栅极驱动器300和显示装置基本上与参照图1至图15解释的先前示例性实施方式的栅极驱动器300和显示装置相同。因此,相同的附图标记将用于指示与图1至图15的先前示例性实施方式中描述的部分相同或相似的部分,并且将省略关于以上元件的任何重复解释。
[0153]
参照图1至图7和图9至图16,栅极驱动器300可包括输出栅极输出信号的多个级。
[0154]
栅极驱动器300可包括第一级st[1]至第x级st[x]。在本文中,x是等于或大于八的整数。x可等于或大于显示面板100的像素行的数量。尽管在图16中x是偶数,但是本发明概念可不限于此。替代性地,x可为奇数。
[0155]
在本示例性实施方式中,第一级st[1]可响应于具有与第一时钟信号clk1的激活时段重叠的激活时段的第一垂直起始信号flm1,输出第一栅极输出信号scan[1]。第二级st[2]可响应于具有与第二时钟信号clk2的激活时段重叠的激活时段的第二垂直起始信号flm2,输出第二栅极输出信号scan[2]。
[0156]
栅极驱动器300还可包括连接到第一级st[1]的进位端子并且将第一垂直起始信号flm1输出到第一级st[1]的进位端子的第一垂直起始信号线,以及连接到第二级st[2]的进位端子并且将第二垂直起始信号flm2输出到第二级st[2]的进位端子的第二垂直起始信号线。
[0157]
根据本示例性实施方式,驱动控制器200在运动图像模式中以运动图像驱动频率
来驱动显示面板100,并且驱动控制器200在静态图像模式中以静态图像驱动频率来驱动显示面板100。因此,可减小显示装置的功耗。
[0158]
另外,在静态图像模式中,栅极驱动器300在第一持续时间中扫描第一组栅极线,并且在第二持续时间中扫描第二组栅极线,以使得可防止由于像素的电流泄漏而导致的闪烁。
[0159]
另外,在静态图像模式中,仅使用两个栅极时钟线以两组驱动栅极线,以使得可减小显示装置的死区。
[0160]
图17是示出根据本发明概念的示例性实施方式的显示装置的栅极驱动器300的框图。
[0161]
除了栅极驱动器300的级之外,根据本示例性实施方式的栅极驱动器300和显示装置基本上与参照图1至图15解释的先前示例性实施方式的栅极驱动器300和显示装置相同。因此,相同的附图标记将用于指示与图1至图15的先前示例性实施方式中描述的部分相同或相似的部分,并且将省略关于以上元件的任何重复解释。
[0162]
参照图1至图6以及图9至图15和图17,栅极驱动器300可包括输出栅极输出信号的多个级。
[0163]
栅极驱动器300可包括第一级st[1]至第x级st[x]。x可等于或大于显示面板100的像素行的数量。
[0164]
图17示出了第一级st[1]至第九级st[9],以解释本示例性实施方式的栅极驱动器300的操作。
[0165]
栅极驱动器300可包括第一级st[1]、第二级st[2]、第三级st[3]、第四级st[4]、第五级st[5]、第六级st[6]、第七级st[7]和第八级st[8],第一级st[1]包括接收第一时钟信号clk1的第一时钟端子、接收第二时钟信号clk2的第二时钟端子、接收垂直起始信号flm的进位端子和输出第一栅极输出信号scan[1]的输出端子,第二级st[2]包括接收第二时钟信号clk2的第一时钟端子、接收第一时钟信号clk1的第二时钟端子、接收第一栅极输出信号scan[1]的进位端子和输出第二栅极输出信号scan[2]的输出端子,第三级st[3]包括接收第二时钟信号clk2的第一时钟端子、接收第一时钟信号clk1的第二时钟端子、接收垂直起始信号flm的进位端子和输出第三栅极输出信号scan[3]的输出端子,第四级st[4]包括接收第一时钟信号clk1的第一时钟端子、接收第二时钟信号clk2的第二时钟端子、接收第三栅极输出信号scan[3]的进位端子和输出第四栅极输出信号scan[4]的输出端子,第五级st[5]包括接收第一时钟信号clk1的第一时钟端子、接收第二时钟信号clk2的第二时钟端子、接收第二栅极输出信号scan[2]的进位端子和输出第五栅极输出信号scan[5]的输出端子,第六级st[6]包括接收第二时钟信号clk2的第一时钟端子、接收第一时钟信号clk1的第二时钟端子、接收第五栅极输出信号scan[5]的进位端子和输出第六栅极输出信号scan[6]的输出端子,第七级st[7]包括接收第二时钟信号clk2的第一时钟端子、接收第一时钟信号clk1的第二时钟端子、接收第四栅极输出信号scan[4]的进位端子和输出第七栅极输出信号scan[7]的输出端子,第八级st[8]包括接收第一时钟信号clk1的第一时钟端子、接收第二时钟信号clk2的第二时钟端子、接收第七栅极输出信号scan[7]的进位端子和输出第八栅极输出信号scan[8]的输出端子。
[0166]
在本示例性实施方式中,当输入图像数据img表示运动图像时,可以第一驱动频率
来驱动栅极驱动器300。当输入图像数据img表示静态图像时,可以作为第一驱动频率的一半的第二驱动频率来驱动栅极驱动器300。
[0167]
当输入图像数据img表示静态图像时,栅极驱动器300可在第一帧中输出与第4n-3栅极线和第4n-2栅极线(例如,1、2、5、6、......)对应的栅极输出信号,并且在第二帧中输出与第4n-1栅极线和第4n栅极线(例如,3、4、7、8、......)对应的栅极输出信号。
[0168]
当输入图像数据img表示运动图像时,栅极驱动器300可在第一帧的第一子帧中输出与第4n-3栅极线和第4n-2栅极线(例如,1、2、5、6、......)对应的栅极输出信号,在第一帧的第二子帧中输出与第4n-1栅极线和第4n栅极线(例如,3、4、7、8、......)对应的栅极输出信号,在第二帧的第一子帧中输出与第4n-3栅极线和第4n-2栅极线(例如,1、2、5、6、......)对应的栅极输出信号,并且在第二帧的第二子帧中输出与第4n-1栅极线和第4n栅极线(例如,3、4、7、8、......)对应的栅极输出信号。
[0169]
根据本示例性实施方式,驱动控制器200在运动图像模式中以运动图像驱动频率来驱动显示面板100,并且驱动控制器200在静态图像模式中以静态图像驱动频率来驱动显示面板100。因此,可减小显示装置的功耗。
[0170]
另外,在静态图像模式中,栅极驱动器300在第一持续时间中扫描第一组栅极线,并且在第二持续时间中扫描第二组栅极线,以使得可防止由于像素的电流泄漏而导致的闪烁。
[0171]
另外,在静态图像模式中,仅使用两个栅极时钟线以两组驱动栅极线,以使得可减小显示装置的死区。
[0172]
根据如以上所解释的本发明概念,可通过低频率驱动方法来减小功耗,可通过防止闪烁来改善显示面板的显示品质,并且可通过减少时钟线的数量来减小死区。
[0173]
前述内容是对本发明概念的说明,并且将不被解释为对其进行限制。虽然已描述了本发明概念的一些示例性实施方式,但是本领域技术人员将轻易地领会的是,在实质上不背离本发明概念的新颖性教导和优点的情况下对示例性实施方式进行诸多修改是可能的。相应地,所有这种修改旨在包括在如权利要求书中所限定的本发明概念的范围内。在权利要求书中,装置加功能的条款旨在覆盖本文中描述为执行所列举的功能的结构,并且不仅覆盖结构等同物,而且还覆盖等同结构。因此,将理解的是,前述内容是对本发明概念的说明,并且将不被解释为限于所公开的具体示例性实施方式,并且对所公开的示例性实施方式以及其它示例性实施方式的修改旨在包括在随附的权利要求书的范围内。在权利要求书的等同物包括在其中的情况下,本发明概念由随附的权利要求书限定。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献