一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

三阶连续时间Sigma-Delta模数转换器的制作方法

2022-02-24 18:21:50 来源:中国专利 TAG:

三阶连续时间sigma-delta模数转换器
技术领域
1.本发明涉及集成电路技术领域,特别是涉及一种三阶连续时间sigma-delta模数转换器。


背景技术:

2.在图像传感器、螺旋ct扫描等应用场景中,往往需要有效位数大于16位、采样频率在100mhz~1000mhz之间的模数转换器(adc)。连续时间sigma-delta架构由于其具有对信号直接转换以及噪声整形功能,在速度以及精度上都能满足以上要求,使其成为实现该类模数转换器的最优选择。
3.然而,要实现大于16位的有效位数,该类模数转换器的过采样率一般需大于64,在几百兆的采样频率下,对应的信号带宽往往大于1mhz。在这种情况下,为满足大于16位的热噪声需求,连续时间架构中第一级积分器中电阻的阻值往往设置的非常小,这样就要求第一级积分器中电容的容值足够大,使其电阻与电容的乘积满足一定的传输函数关系。一般情况下,实现一个有效位数为16位,采样率为300mhz,信号带宽在1mhz左右的此类模数转换器,第一级积分器中电容的容值一般在几十到几百皮法之间。在ic设计中,这是一个非常大的电容,往往占用大量面积,同时该电容作为前级有源电路的负载,要求有源电路具有足够大的驱动能力,这同时会增大整个芯片的功耗。为此,在满足热噪声的前提下,需要有效降低其第一级积分器中电容的大小。


技术实现要素:

4.鉴于以上所述传统技术的缺点,本发明的目的在于提供一种三阶连续时间sigma-delta模数转换器的全新架构,用于解决上述技术问题。
5.为实现上述目的及其他相关目的,本发明提供一种三阶连续时间sigma-delta模数转换器,
6.所述三阶连续时间sigma-delta模数转换器包括依次串接的第一级积分单元、第二级积分单元、第三级积分单元、环路延迟补偿单元、子模数转换单元及第一温度计译码单元,且所述第一温度计译码单元分别与所述第二级积分单元、所述第三级积分单元及所述环路延迟补偿单元连接,形成反馈环路,所述第一温度计译码单元为所述第二级积分单元、所述第三级积分单元及所述环路延迟补偿单元提供m位量化噪声;
7.所述三阶连续时间sigma-delta模数转换器还包括第二温度计译码单元,所述第二温度计译码单元分别与所述子模数转换单元及所述第一级积分单元连接,所述第二温度计译码单元为所述第一级积分单元提供m i位量化噪声;
8.其中,所述第一级积分单元的输入端接输入电压,m为大于等于3的整数,i为正整数。
9.可选地,所述第一级积分单元包括第一电阻、第一数模转换器、第一运算放大器及第一电容;所述第一运算放大器的反相输入端接地,所述第一运算放大器的同相输入端经
串接的所述第一电阻后接所述输入电压,所述第一运算放大器的同相输入端还经串接的所述第一电容后接所述第一运算放大器的输出端;所述第二温度计译码单元的输入端接所述子模数转换单元的输出端,所述第一数模转换器的输入端接所述第二温度计译码单元的输出端,所述第一数模转换器的输出端接所述第一运算放大器的同相输入端。
10.可选地,所述第二级积分单元包括第二电阻、第二数模转换器、第二运算放大器及第二电容;所述第二运算放大器的反相输入端接地,所述第二运算放大器的同相输入端经串接的所述第二电阻后接所述第一运算放大器的输出端,所述第二运算放大器的同相输入端还经串接的所述第二电容后接所述第二运算放大器的输出端;所述第二数模转换器的输入端接所述第一温度计译码单元的输出端,所述第二数模转换器的输出端接所述第二运算放大器的同相输入端。
11.可选地,所述第三级积分单元包括第三电阻、第三数模转换器、第三运算放大器及第三电容;所述第三运算放大器的反相输入端接地,所述第三运算放大器的同相输入端经串接的所述第三电阻后接所述第二运算放大器的输出端,所述第三运算放大器的同相输入端还经串接的所述第三电容后接所述第三运算放大器的输出端;所述第三数模转换器的输入端接所述第一温度计译码单元的输出端,所述第三数模转换器的输出端接所述第三运算放大器的同相输入端。
12.可选地,所述环路延迟补偿单元包括第四电阻及第四数模转换器;所述第四电阻的一端接所述第三运算放大器的输出端,所述第四电阻的另一端接所述子模数转换单元的输入端,所述子模数转换单元的输出端接所述第一温度计译码单元的输入端,所述第一温度计译码单元的输出端接所述第四数模转换器的输入端,所述第四数模转换器的输出端接所述子模数转换单元的输入端。
13.可选地,m为3,i为2;所述子模数转换单元为5位子模数转换单元,其输出5位二进制码字。
14.可选地,所述第一温度计译码单元为3-8温度计译码单元,其接收所述子模数转换单元输出的高三位的所述二进制码字,输出8位一进制码字,为所述第二级积分单元、所述第三级积分单元及所述环路延迟补偿单元提供3位量化噪声。
15.可选地,所述第二温度计译码单元为5-32温度计译码单元,其接收所述子模数转换单元输出的5位所述二进制码字,输出32位一进制码字,为所述第一级积分单元提供5位量化噪声。
16.如上所述,本发明的三阶连续时间sigma-delta模数转换器,具有以下有益效果:
17.在第二级积分单元、第三级积分单元及环路延迟补偿单元由第一温度计译码单元统一提供m位量化噪声的基础上,针对第一级积分单元单独增设第二温度计译码单元,通过第二温度计译码单元为第一级积分单元提供m i位量化噪声,从而降低了输入第一级积分单元的量化噪声的大小,使得流过第一级积分单元中电容的电流减小,在保持第一级积分单元输出不变的情况下,可使第一级积分单元中电容的容值相应地减小,利于第一级积分单元中电容及模数转换器的结构小型化设计,并降低了第一级积分单元及模数转换器的功耗。
附图说明
18.图1显示为一种三阶连续时间sigma-delta模数转换器的原理图。
19.图2显示为图1中第一级积分单元的原理图。
20.图3显示为本发明实施例中三阶连续时间sigma-delta模数转换器的原理图。
21.附图标记说明
22.dac1-第一数模转换器,dac2-第二数模转换器,dac3-第三数模转换器,dac4-第四数模转换器,ota1-第一运算放大器,ota2-第二运算放大器,ota3-第三运算放大器,adc0-子模数转换单元,t1-第一温度计译码单元,t2-第二温度计译码单元,c1-第一电容,c2-第二电容,c3-第三电容,d0、d1、d2、d3、d4-子模数转换单元adc0产生的二进制码字,r1-第一电阻,r2-第二电阻,r3-第三电阻,i
r1-流过第一电阻r1的电流,i
dac1-流过第一数模转换器dac1的电流,i
c1-流过第一电容c1的电流,vin-输入电压,vout-第一级积分单元的输出电压。
具体实施方式
23.发明人研究发现:在图像传感器、螺旋ct扫描等应用场景中,往往需要用到连续时间sigma-delta模数转换器,但是为满足这些应用场景下大于16位的热噪声需求,连续时间sigma-delta模数转换器中第一级积分器中电阻的阻值往往设置的非常小,这样就要求第一级积分器中电容的容值足够大,使其电阻与电容的乘积满足一定的传输函数关系。较大容值的电容往往占用大量面积,同时该电容作为前级有源电路的负载,要求有源电路具有足够大的驱动能力,这会增大整个芯片的功耗。
24.因此,本发明提出一种连续时间sigma-delta模数转换器的全新技术方案:基于双量化噪声输入的设计原理,针对连续时间sigma-delta模数转换器的第一级积分单元额外增设一个温度计译码单元,通过该温度计译码单元对输入第一级积分单元的量化噪声进行减小处理,以相应地减小第一级积分单元中电容的容值。
25.以下通过特定的具体实例说明本发明的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本发明的其他优点与功效。本发明还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本发明的精神下进行各种修饰或改变。
26.请参阅图1至图3。需要说明的是,本实施例中所提供的图示仅以示意方式说明本发明的基本构想,遂图式中仅显示与本发明中有关的组件而非按照实际实施时的组件数目、形状及尺寸绘制,其实际实施时各组件的型态、数量及比例可为一种随意的改变,且其组件布局型态也可能更为复杂。本说明书所附图式所绘示的结构、比例、大小等,均仅用以配合说明书所揭示的内容,以供熟悉此技术的人士了解与阅读,并非用以限定本发明可实施的限定条件,故不具技术上的实质意义,任何结构的修饰、比例关系的改变或大小的调整,在不影响本发明所能产生的功效及所能达成的目的下,均应仍落在本发明所揭示的技术内容所涵盖的范围内。
27.针对如图1所示的三阶连续时间sigma-delta模数转换器,其包括依次串接的第一级积分单元、第二级积分单元、第三级积分单元、环路延迟补偿单元、子模数转换单元adc0及第一温度计译码单元t1,且第一温度计译码单元t1分别与第一级积分单元、第二级积分
单元、第三级积分单元及环路延迟补偿单元连接,形成反馈环路,第一温度计译码单元t1为第二级积分单元、第三级积分单元及环路延迟补偿单元提供m位量化噪声。
28.详细地,如图1及图2所示,第一级积分单元包括第一电阻r1、第一电容c1、第一数模转换器dac1以及第一运算放大器ota1,图中,i
r1
代表流过第一电阻r1的电流,i
c1
代表流过第一电容c1的电流,i
dac1
代表流过第一数模转换器dac1的电流,vin代表输入电压(即第一级积分单元的输入电压或者整个三阶连续时间sigma-delta模数转换器的输入电压),vout代表第一级积分单元的输出电压。由于第一运算放大器ota1输入端的虚地特性,使流过第一电容c1的电流可表示为:
29.i
c1
=i
r1-i
dac1
ꢀꢀꢀ
(1)
30.其中:
31.i
dac1
=i
r1-i
δ
ꢀꢀꢀ
(2)
32.这里i
δ
代表量化噪声,结合式(1)和式(2),流过第一电容c1的电流即为:
33.i
c1
=i
δ
ꢀꢀꢀ
(3)
34.则第一电容c1可表示为:
[0035][0036]
通过式(4)可知,如果输入第一级积分单元的量化噪声i
δ
减小,则第一电容c1的容值也相应地按比例减小,即可消除连续时间sigma-delta模数转换器在高精度中高速应用所面临的大电容问题。
[0037]
因此,对如图1所示的三阶连续时间sigma-delta模数转换器架构进行改进,在第二级积分单元、第三级积分单元及环路延迟补偿单元由第一温度计译码单元统一提供m位量化噪声的基础上,基于双量化噪声输入的设计原理,增设一个与第一级积分单元连接的第二温度计译码单元,通过第二温度计译码单元为第一级积分单元单独提供m i位量化噪声,使得输入第一级积分单元的量化噪声进行了2i倍减小处理,以相应地减小第一级积分单元中电容的容值。
[0038]
其中,m为大于等于3的整数,i为正整数。
[0039]
详细地,如图3所示,本发明提供一种三阶连续时间sigma-delta模数转换器,其包括依次串接的第一级积分单元、第二级积分单元、第三级积分单元、环路延迟补偿单元、子模数转换单元adc0及第一温度计译码单元t1,且第一温度计译码单元t1分别与第一级积分单元、第二级积分单元、第三级积分单元及环路延迟补偿单元连接,形成反馈环路,第一温度计译码单元t1为第二级积分单元、第三级积分单元及环路延迟补偿单元提供m位量化噪声;三阶连续时间sigma-delta模数转换器还包括第二温度计译码单元t2,第二温度计译码单元t2分别与子模数转换单元adc0及第一级积分单元连接,第二温度计译码单元t2为第一级积分单元提供m i位量化噪声;
[0040]
其中,第一级积分单元的输入端接输入电压vin。
[0041]
更详细地,如图3所示,第一级积分单元包括第一电阻r1、第一数模转换器dac1、第一运算放大器ota1及第一电容c1;第一运算放大器ota1的反相输入端接地,第一运算放大器ota1的同相输入端经串接的第一电阻r1后接输入电压vin,第一运算放大器ota1的同相输入端还经串接的第一电容c1后接第一运算放大器ota1的输出端;第二温度计译码单元t2
的输入端接子模数转换单元adc0的输出端,第一数模转换器dac1的输入端接第二温度计译码单元t2的输出端,第一数模转换器dac1的输出端接第一运算放大器ota1的同相输入端。
[0042]
更详细地,如图3所示,第二级积分单元包括第二电阻r2、第二数模转换器dac2、第二运算放大器ota2及第二电容c2;第二运算放大器ota2的反相输入端接地,第二运算放大器ota2的同相输入端经串接的第二电阻r2后接第一运算放大器ota1的输出端,第二运算放大器ota2的同相输入端还经串接的第二电容c2后接第二运算放大器ota2的输出端;第二数模转换器dac2的输入端接第一温度计译码单元t1的输出端,第二数模转换器dac2的输出端接第二运算放大器ota2的同相输入端。
[0043]
更详细地,如图3所示,第三级积分单元包括第三电阻r3、第三数模转换器dac3、第三运算放大器oat3及第三电容c3;第三运算放大器ota3的反相输入端接地,第三运算放大器ota3的同相输入端经串接的第三电阻r3后接第二运算放大器ota2的输出端,第三运算放大器ota3的同相输入端还经串接的第三电容c3后接第三运算放大器ota3的输出端;第三数模转换器dac3的输入端接第一温度计译码单元t1的输出端,第三数模转换器dac3的输出端接第三运算放大器ota3的同相输入端。
[0044]
更详细地,如图3所示,环路延迟补偿单元包括第四电阻r4及第四数模转换器dac4;第四电阻r4的一端接第四运算放大器ota3的输出端,第四电阻r4的另一端接子模数转换单元adc0的输入端,子模数转换单元adc0的输出端接第一温度计译码单元t1的输入端,第一温度计译码单元t1的输出端接第四数模转换器dac4的输入端,第四数模转换器dac4的输出端接子模数转换单元adc0的输入端。
[0045]
可选地,在本发明的一个实施例中,m为3,i为2;子模数转换单元adc0为5位子模数转换单元,其接收第三级积分单元经环路延迟补偿单元补偿后的输出,并产生5位二进制码字d0、d1、d2、d3及d4;第一温度计译码单元t1为3-8温度计译码单元,其接收子模数转换单元adc0输出的高三位的二进制码字d4、d3及d2,将二进制码字d4、d3及d2转化为8位的一进制码字后输入到第二级积分单元、第三级积分单元及环路延迟补偿单元,为第二级积分单元、第三级积分单元及环路延迟补偿单元提供3位量化噪声,即第二数模转换器dac2、第三数模转换器dac3及第四数模转换器dac4的量化噪声由高三位的二进制码字d4、d3及d2产生,对应的量化噪声为1/23;第二温度计译码单元t2为5-32温度计译码单元,其接收子模数转换单元adc0输出的5位二进制码字d0、d1、d2、d3及d4,将5位二进制码字d0、d1、d2、d3及d4转化为32位一进制码字后输入到第一级积分单元,为第一级积分单元提供5位量化噪声,即第一数模转换器dac1的量化噪声由5位二进制码字d0、d1、d2、d3及d4产生,对应的量化噪声为1/25。相比于如图1所示的传统方式中第一数模转换器dac1、第二数模转换器dac2、第三数模转换器dac3及第四数模转换器dac4的量化噪声均由三位二进制码字d0、d1及d2产生,第一数模转换器dac1的量化噪声由5位二进制码字d0、d1、d2、d3及d4产生,对应量化噪声的大小降低4倍,则根据式(4)可知,第一级积分中第一电容c1的容值可以相应地减小4倍。
[0046]
可以理解的是,量化噪声的大小可通过子模数转换单元adc0的输出位数、第一温度计译码单元t1的输入位数与第二温度计译码单元t2的输入位数来调节控制,子模数转换单元adc0的输出位数不仅限于5位二进制,第一温度计译码单元t1的输入位数不仅限于3位二进制,第二温度计译码单元t1的输入位数不仅限于5位二进制,即子模数转换单元adc0的输出位数可以是m i位二进制,第一温度计译码单元t1的输入位数可以是m位二进制,第二
温度计译码单元t1的输入位数可以是m i位二进制,第一级积分单元对应量化噪声的大小降低2i倍,m为大于等于3的整数,i为正整数,m和i的取值可灵活选择设计,在此不作限定。
[0047]
如图3所示,本发明实施例是针对三阶连续时间sigma-delta模数转换器的架构设计所做的改进;可以理解的是,与此类似的,在本发明的其他实施例中,还可以针对二阶、四阶、五阶等连续时间sigma-delta模数转换器做同样的结构改进,在此不再赘述。
[0048]
综上所述,在本发明提供的三阶连续时间sigma-delta模数转换器中,基于双量化噪声输入的设计原理,在第二级积分单元、第三级积分单元及环路延迟补偿单元由第一温度计译码单元统一提供m位量化噪声的基础上,针对第一级积分单元单独增设第二温度计译码单元,通过第二温度计译码单元为第一级积分单元提供m i位量化噪声,从而降低了输入第一级积分单元的量化噪声的大小,使得流过第一级积分单元中电容的电流减小,在保持第一级积分单元输出不变的情况下,可使第一级积分单元中电容的容值相应地减小,利于第一级积分单元中电容及模数转换器的结构小型化设计,并降低了第一级积分单元及模数转换器的功耗。
[0049]
上述实施例仅例示性说明本发明的原理及其功效,而非用于限制本发明。任何熟悉此技术的人士皆可在不违背本发明的精神及范畴下,对上述实施例进行修饰或改变。因此,举凡所属技术领域中具有通常知识者在未脱离本发明所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本发明的权利要求所涵盖。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献