一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

显示驱动装置、显示装置、以及显示驱动方法与流程

2022-11-12 23:05:11 来源:中国专利 TAG:


1.本技术涉及显示技术领域,特别是涉及一种显示驱动装置、显示装置、以及显示驱动方法。


背景技术:

2.近年来,由于电子产品对于能耗要求越来越严格,针对显示产品业界大部分于静态或者低动态画面下采用降低刷新率的方式来降低功耗。现有显示器当刷新率降低至30hz或者更低刷新率时,人眼于低灰阶容易观测到闪烁,影响终端客户使用。品牌厂为避免产品被终端客户抱怨,针对低刷新率下的闪烁提出了规范,即,于64灰阶画面下采用光学设备量测其flicker(闪烁)在常温与高温下不可超过60db。但是,通过材料面(负性液晶、pi)与画素设计面优化,目前还是难以满足客户要求。


技术实现要素:

3.为了解决上述问题至少之一,本技术的第一个方面提供一种显示驱动装置,包括:时序控制器和栅极驱动电路,其中,
4.时序控制器,配置为在检测到画面显示状态为刷新率小于等于预设阈值时,在一帧画面周期中,控制栅极驱动电路以分n个时段的方式扫描显示面板的像素单元行,其中,
5.当像素单元行的总行数n能够被n整除时,第i个时段扫描像素单元行的第i (j-1)
·
n行,i=1,2,

,n;j=1,2,

,n/n,
6.当像素单元行的总行数n不能够被n整除时,第i个时段扫描像素单元行的第i (j-1)
·
n行,其中i=1,2,

,n;j取1,2,

,(n n-i)/n且j应满足取值后得到的行数小于等于n,
7.n,n为大于等于2的正整数。
8.在一些可选的实施例中,当n为2时,在一帧画面周期中的第一时段依次输出对应像素单元行的奇数行的扫描信号,在一帧画面周期中的第二时段依次输出对应像素单元的偶数行的扫描信号。
9.在一些可选的实施例中,一帧画面周期中的第一时段和第二时段之间设置有第一空白时段,且相邻帧画面周期之间设置有第二空白时段。
10.在一些可选的实施例中,还包括源极驱动电路,对应于一帧画面周期中分2个时段扫描的方式,时序控制器在第一时段向源极驱动电路发送对应于奇数行的数据电压,并在第二时段向源极驱动电路发送对应于偶数行的数据电压。
11.在一些可选的实施例中,栅极驱动电路包括第一栅极驱动电路和第二栅极驱动电路,第一栅极驱动电路包括级联的a个移位寄存器单元,第二栅极驱动电路包括级联的b个移位寄存器单元,
12.第一栅极驱动电路对应输出奇数行的驱动控制信号,第二栅极驱动电路对应输出偶数行的驱动控制信号,
13.其中,a、b为大于等于1的正整数。
14.在一些可选的实施例中,栅极驱动电路中的每一级移位寄存器单元基于其输入信号的控制输出时钟信号端接入的时钟信号,其中,
15.第一栅极驱动电路的第2a-1级移位寄存器单元的时钟信号端电连接至第一时钟信号线,第2a级移位寄存器单元的时钟信号端电连接至第二时钟信号线;
16.第二栅极驱动电路的第2b-1级移位寄存器单元的时钟信号端电连接至第三时钟信号线,第2b级移位寄存器单元的时钟信号端电连接至第四时钟信号线,
17.第二时钟信号线的时钟信号比第一时钟信号线的时钟信号延迟2h,第四时钟信号线的时钟信号比第三时钟信号线的时钟信号延迟2h,其中h表示扫描一个像素单元行所需时间,
18.其中,a、b为大于等于1的正整数。
19.在一些可选的实施例中,在一帧画面周期中,栅极驱动电路采用分3个时段或5个时段扫描的方式扫描显示面板的像素单元行。
20.在一些可选的实施例中,时序控制器包括存储单元,当时序控制器检测到画面显示状态为刷新率小于等于预设阈值且为静态画面时,时序控制器读取存储单元中预存储的静止画面数据,并控制栅极驱动电路采用分n个时段的方式扫描显示面板的像素单元行。
21.本技术第二方面提供一种显示装置,包括上文所述的显示驱动装置。
22.本技术第三方面提供一种显示驱动方法,包括:
23.获取待显示的图像数据;
24.当检测到待显示的图像数据的显示状态为小于等于预设阈值的刷新阶段时,在一帧画面周期中,控制栅极驱动电路分n个时段扫描显示面板的像素单元行,其中,
25.当像素单元行的总行数n能够被n整除时,第i个时段扫描像素单元行的第i (j-1)
·
n行,i=1,2,

,n;j=1,2,

,n/n,
26.当像素单元行的总行数n不能够被n整除时,第i个时段扫描像素单元行的第i (j-1)
·
n行,其中i=1,2,

,n;j取1,2,

,(n n-i)/n且j应满足取值后得到的行数小于等于n,
27.n,n为大于等于2的正整数。
附图说明
28.为了更清楚地说明本技术实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
29.图1为相关技术显示驱动架构的波形示意图;
30.图2为相关技术显示驱动时的显示亮度变化示意图;
31.图3为根据本技术一实施例的显示驱动装置的示意性框图;
32.图4为根据本技术一实施例的显示驱动装置驱动架构的波形示意图;
33.图5为根据本技术一实施例的显示驱动装置另一驱动架构的波形示意图;
34.图6为根据本技术一实施例的显示驱动装置显示驱动时的显示亮度变化示意图;
以及
35.图7和图8分别为根据本技术一实施例的显示驱动装置中栅极显示驱动的奇数行和偶数行驱动电路的示意性框图。
36.本技术的有益效果如下:
37.本技术针对目前现有的问题,制定一种显示驱动装置、显示装置、以及显示驱动方法,并通过在画面显示状态为刷新率小于等于预设阈值时,在一帧画面周期中分时段扫描像素单元行,并具体为当像素单元行的总行数n能够被n整除时,第i个时段扫描像素单元行的第i (j-1)
·
n行,i=1,2,

,n;j=1,2,

,n/n,当像素单元行的总行数n不能够被n整除时,第i个时段扫描像素单元行的第i (j-1)
·
n行,其中i=1,2,

,n;j取1,2,

,(n n-i)/n且j应满足取值后得到的行数小于等于n,使得能够在低刷新率显示时避免使用户观看到画面闪烁,从而能够在满足用户需求的同时进一步降低刷新率,提高显示效果,具有广泛的应用前景。
具体实施方式
38.为了更清楚地说明本技术,下面结合优选实施例和附图对本技术做进一步的说明。附图中相似的部件以相同的附图标记进行表示。本领域技术人员应当理解,下面所具体描述的内容是说明性的而非限制性的,不应以此限制本技术的保护范围。
39.需要说明的是,本文中的“第一”、“第二”、“第三
”……
等序数词并不旨在限制各个单元、节点、元件或部件的顺序,而仅旨在区分各个单元、节点、元件或部件。本文中的“包括”、“包含”、“具有”的含义是开式的,例如,当描述包括单元、节点、元件或部件时,除包括的这些单元、节点、元件或部件,还可以包括其他单元、节点、元件或部件。
40.相关技术中,参照图1所示,图中示出相关技术中显示面板显示静态画面时的驱动波形图。在显示静态画面时,可以启动自刷新功能(panel self refresh,psr),即,显示面板的时序控制器tcon的信号接收端tcon rx无图像数据输入,时序控制器tcon通过读取其内部缓存(frame buffer)存储的自刷新画面获得显示数据。参照图1所示,在一帧画面显示周期内,时序控制器tcon在一帧的显示区间vdisplay内依次连续输出与像素单元行第1行至第2400行对应的显示数据,与之对应地,在该一帧图像画面显示周期内,时序控制器tcon也控制栅极驱动电路goa依次输入对应像素单元行第1行至第2400行的时钟信号,从而在该时钟信号作用下,栅极驱动电路goa逐行打开像素单元行第1行至第2400行的数据输入晶体管并逐行将图像画面的数据更新至各个像素。当然,图1中仅以自刷新模式下的静态画面波形作为示例,相关技术中低刷新率下非自刷新模式的显示驱动波形与图1类似,区别仅在于时序控制器tcon在一帧画面周期内有无图像数据输入。
41.在以上驱动方式下,相关技术的显示面板在低刷新率下亮度变化如图2所示。参照图2所示,其中时序控制器tcon向初始信号端stv提供初始信号,当该初始信号为高电平时表示驱动一帧图像显示。在一帧画面显示周期内,像素亮度趋势是存在衰减和抬升变化的,因为一帧画面内连续依次驱动奇数行和偶数行像素显示,相邻奇数行和偶数行的亮度随时间的变化区间非常接近,因此在一帧画面显示周期内奇数行和偶数行亮度叠加后的总亮度幅值变化量l1大,亮度变化剧烈,这种剧烈的变化随着刷新率的减小能够使人眼感知到明显的画面闪烁,影响显示效果和用户体验。
42.为了解决以上问题至少之一,参照图3所示,本技术的实施例提供一种显示驱动装置,包括:时序控制器101和栅极驱动电路102,其中,
43.时序控制器101,配置为在检测到画面显示状态为刷新率小于等于预设阈值时,在一帧画面周期中,控制栅极驱动电路102以分n个时段的方式扫描显示面板的像素单元行,其中,
44.当像素单元行的总行数n能够被n整除时,第i个时段扫描像素单元行的第i (j-1)
·
n行,i=1,2,

,n;j=1,2,

,n/n,
45.当像素单元行的总行数n不能够被n整除时,第i个时段扫描像素单元行的第i (j-1)
·
n行,其中i=1,2,

,n;j取1,2,

,(n n-i)/n且j应满足取值后得到的行数小于等于n,
46.n,n为大于等于2的正整数。
47.在本实施例中,通过在画面显示状态为刷新率小于等于预设阈值时,在一帧画面周期中分时段扫描像素单元行,并具体为当像素单元行的总行数n能够被n整除时,第i个时段扫描像素单元行的第i (j-1)
·
n行,i=1,2,

,n;j=1,2,

,n/n,当像素单元行的总行数n不能够被n整除时,第i个时段扫描像素单元行的第i (j-1)
·
n行,其中i=1,2,

,n;j取1,2,

,(n n-i)/n且j应满足取值后得到的行数小于等于n,使得能够在低刷新率显示时避免使用户观看到画面闪烁,从而能够在满足用户需求的同时进一步降低刷新率,提高显示效果,具有广泛的应用前景。
48.下面通过一具体的示例详细描述本技术实施例的显示驱动装置的结构和功能。
49.参照图3所示,显示驱动装置包括时序控制器(tcon)101和栅极驱动电路102。时序控制器101包括信号接收端tcon rx和栅极驱动控制端stv,信号接收端tcon rx用于接收来自显卡的画面数据,画面数据包括驱动各个像素单元像素电路的数据输入晶体管的数据电压以及对应驱动栅极驱动电路的驱动时序;栅极驱动控制端stv用于向栅极驱动电路102发送控制栅极驱动电路102输出栅极驱动信号(即,扫描信号)的初始信号stv。此外,继续参照图3所示,显示驱动装置还包括源极驱动电路(source ic)103,时序控制器101还包括信号输出端tcon tx,该信号输出端tcon tx用于向源极驱动电路103输出数据电压,以使源极驱动电路103接收该数据电压并向显示面板各像素的像素电路中数据输入晶体管源极输出对应数据电压。
50.特别地,在本技术的实施例中,时序控制器101配置为在检测到画面显示状态为刷新率小于等于预设阈值时,在一帧画面周期中,控制栅极驱动电路分n个时段的方式扫描显示面板的像素单元行,其中,
51.当像素单元行的总行数n能够被n整除时,第i个时段扫描所述像素单元行的第i (j-1)
·
n行,i=1,2,

,n;j=1,2,

,n/n,
52.当像素单元行的总行数n不能够被n整除时,第i个时段扫描所述像素单元行的第i (j-1)
·
n行,其中i=1,2,

,n;j取1,2,

,(n n-i)/n且j应满足取值后得到的行数小于等于n,
53.n,n为大于等于2的正整数。
54.在本技术的实施例中,预设阈值可以为60hz、30hz或者更小的频率值,具体频率值可以根据显示面板的具体功能而定,在此不作限定。
55.继续参照图3和图4所示,在本示例中,以n取2为例进行具体说明。
56.当n为2时,当像素单元行的总行数n能够被2整除时,也就是当像素单元行的总行数n为偶数时,i=1,2,

,n,j=1,2,

,n/2;当像素单元行的总行数n不能够被2整除时,也就是当像素单元行的总行数n为奇数时,i=1,2,

,n,j=1,2,

,(n 1)/2,n,n为大于等于2的正整数。
57.具体地,当n为2时,在一帧画面周期中的第一时段依次输出对应像素单元行的奇数行的扫描信号,在一帧画面周期中的第二时段依次输出对应像素单元的偶数行的扫描信号。
58.为便于描述,在本示例中假定n为偶数,例如2400进行说明,另外在本示例中刷新率为30hz。当然本领域技术人员应理解,以上具体数值并不旨在限制本技术,实际应用中刷新率和像素单元的总行数可以具体设定。
59.参照图3和图4所示,在一帧画面周期中,时序控制器101的信号接收端rx接收像素单元行1至2400对应的所有画面数据,在本技术中,因为先后输出奇数行和偶数行的数据电压,因此为了保证偶数行的数据电压能够被正确读出,应在第一时段vdisplay1内接收所有行数据电压。也就是说,相对于一帧画面周期内连续驱动奇数行和偶数行像素单元的方案不同地,信号接收端rx接收画面数据后的空白时段vblank更大才能够确保时序控制器101写入的画面数据正确,具体范围在下文描述。
60.继续参照图3和图4所示,栅极驱动电路102在时序控制器101的栅极驱动控制端stv控制下,在第一时段vdisplay1,通过控制奇数行栅极驱动电路的时钟信号端ck1、ck3、

、ck2399依次输出时钟信号,来控制栅极驱动电路102与奇数行像素单元行对应的输出端out1、out3、

、outn-1输出奇数行的扫描信号以驱动奇数行像素单元的数据输入晶体管导通,从而能够将已经由源极驱动电路103奇数行输出端vdata1、vdata3、

、vdata2399输入到数据输入晶体管源极的数据电压写入像素电路;在第二时段vdisplay2,通过控制偶数行栅极驱动电路的时钟信号端ck2、ck4、

、ck2400依次输出时钟信号,来控制栅极驱动电路102与偶数行像素单元行对应的输出端out2、out4、

、outn输出偶数行的扫描信号以驱动偶数行像素单元的数据输入晶体管导通,从而能够将已经由源极驱动电路103偶数行输出端vdata2、vdata4、

、vdata2400输入到数据输入晶体管源极的数据电压写入像素电路。
61.特别地,本技术实施例中时序控制器101并非通过时序控制器tcon一次性依次输出对应一帧画面所有行的数据电压vdata1、vdata2、vdata3、

、vdatan-1、vdatan,而是分两次先后输出分别对应奇数行的数据电压和对应偶数行的数据电压。也就是说,在本技术的实施例中,尽管一次接收各行画面数据,但设置时序控制器101的信号输出端tcon tx分时段分别读取对应奇数行的数据电压,从而在一帧画面周期中分时段向像素单元行的奇数行和偶数行写入数据电压。
62.具体地,参照图4所示,时序控制器101在第一时段vdisplay1向源极驱动电路103发送对应于奇数行的数据电压,并在第二时段vdisplay2向源极驱动电路103发送对应于偶数行的数据电压。
63.另外,参照图4所示,一帧画面周期中的第一时段vdisplay1和第二时段vdisplay2之间设置有第一空白时段vblank1,且相邻帧画面周期之间设置有第二空白时段vblank2。
本领域技术人员应理解,一帧画面周期由第一时段vdisplay1、第一空白时段vblank1、第二时段vdisplay2和第二空白时段vblank2构成。通过设置第一空白时段vblank1能够保证正确控制栅极驱动电路102分别输出对应奇数行的扫描信号和对应偶数行的扫描信号。
64.此外,与之对应地,对于时序控制器101的信号输出端tcon tx,在输出对应奇数行的数据电压和对应偶数行的数据电压之间也间隔第一空白时段vblank1,以保证能够与奇数行的扫描信号和偶数行的扫描信号的写入时间相对应。
65.在一些可选的实施例中,为了降低功耗,在显示面板显示静态画面时,采用自刷新功能。
66.具体地,时序控制器101还包括存储单元(未示出),存储单元可以为缓冲存储器(frame buffer),在存储单元中预先存储需要显示的静止画面数据。参照图5所示,当时序控制器101检测到画面显示状态为刷新率小于等于预设阈值且为静态画面时,时序控制器101读取存储单元中预存储的静止画面数据,并控制栅极驱动电路采用分2个时段的方式扫描显示面板的像素单元行。
67.需要说明的是,以上分2个时段的方式仅是示例性的,本技术并不限定时段个数,即,与以上实施例类似地,可以采用分n个时段的方式扫描显示面板的像素单元行,且扫描方式与以上实施例的设定一致。
68.具体到本示例,参照图5所示,当检测到画面显示状态为刷新率小于等于预设阈值且为静态画面时,时序控制器101的信号输入端tcon rx无画面数据输入,信号输出端tcon tx自存储单元中读取预存储的静止画面数据,在第一时段vdisplay1向源极驱动电路103发送对应于奇数行的数据电压,并在第二时段vdisplay2向源极驱动电路103发送对应于偶数行的数据电压。
69.另外,结合图3和图5所示,信号输出端tcon tx自存储单元中读取预存储的静止画面数据,栅极驱动电路102在时序控制器101的栅极驱动控制端stv控制下,在第一时段vdisplay1,通过控制奇数行栅极驱动电路的时钟信号端ck1、ck3、

、ck2399依次输出时钟信号,来控制栅极驱动电路102与奇数行像素单元行对应的输出端out1、out3、

、outn-1输出奇数行的扫描信号以驱动奇数行像素单元的数据输入晶体管导通,从而能够将已经由源极驱动电路103奇数行输出端vdata1、vdata3、

、vdata2399输入到数据输入晶体管源极的数据电压写入像素电路;在第二时段vdisplay2,通过控制偶数行栅极驱动电路的时钟信号端ck2、ck4、

、ck2400依次输出时钟信号,来控制栅极驱动电路102与偶数行像素单元行对应的输出端out2、out4、

、outn输出偶数行的扫描信号以驱动偶数行像素单元的数据输入晶体管导通,从而能够将已经由源极驱动电路103偶数行输出端vdata2、vdata4、

、vdata2400输入到数据输入晶体管源极的数据电压写入像素电路。
70.通过本技术实施例的设置,由图6的波形图,栅极驱动控制端stv在一帧画面周期中两次输出初始信号stv,其中黑色高电平信号为偶数行的初始信号,灰色高电平信号为奇数行的初始信号,因为在一帧画面周期中分第一时段和第二时段控制栅极驱动电路输出偶数行的扫描信号和奇数行的扫描信号,使偶数行的扫描信号和奇数行的扫描信号错开90度相位,因此在一帧画面显示周期内奇数行和偶数行亮度变化的波峰对应波谷,减小了叠加后的总亮度幅值变化量l2,减小了亮度变化,从而使得在较低刷新率显示状态下使人眼感知不到明显的画面闪烁,提高显示效果和用户体验。另外,通过该设置,因为能够降低显示
面板显示画面时的亮度变化量,相比于相关技术相同显示效果下可以进一步降低显示面板的刷新率,从而能够进一步降低现有刷新率的下限,进一步降低产品功耗。
71.需要说明的是,尽管以上以分2个时段为例说明低刷新率时的驱动控制过程,但本技术并不限定于此,可选地,当检测到画面显示状态为刷新率小于等于预设阈值时,在一帧画面周期中,栅极驱动电路采用分3个时段或5个时段扫描的方式扫描显示面板的像素单元行,具体过程和原理不再赘述。
72.需要进一步特别说明的是,栅极驱动电路为级联的移位寄存器单元构成的电路,因此,为了配合本技术栅极驱动电路102的分时段扫描方式并确保能够按照以上分时段扫描方式输出各行扫描信号,本技术的实施例中,将栅极驱动电路102分为独立的单元并分别控制。
73.栅极驱动电路包括第一栅极驱动电路和第二栅极驱动电路,第一栅极驱动电路包括级联的a个移位寄存器单元,所述第二栅极驱动电路包括级联的b个移位寄存器单元,
74.所述第一栅极驱动电路对应输出所述奇数行的驱动控制信号,所述第二栅极驱动电路对应输出所述偶数行的驱动控制信号,
75.其中,a、b为大于等于1的正整数。
76.具体地,下面仍以分2个时段扫描的方式为例进行具体电路说明,其中示意性的示出驱动8个像素单元行的示例。参照图7和图8所示,栅极驱动电路102包括第一栅极驱动电路102-1和第二栅极驱动电路102-2,第一栅极驱动电路102-1包括级联的4个移位寄存器单元goa-1、goa-3、goa-5和goa-7,第二栅极驱动电路包括级联的4个移位寄存器单元goa-2、goa-4、goa-6和goa-8;第一栅极驱动电路102-1对应输出奇数行的驱动控制信号(即,扫描信号)out1、out3、out5和out7,第二栅极驱动电路102-2对应输出偶数行的驱动控制信号(即,扫描信号)out2、out4、out6和out8。
77.可见,向奇数行像素单元行输出扫描信号的第一栅极驱动电路102-1与向偶数行像素单元行输出扫描信号的第二栅极驱动电路102-2分别独立级联。
78.此外,向奇数行像素单元行输出扫描信号的第一栅极驱动电路102-1与向偶数行像素单元行输出扫描信号的第二栅极驱动电路102-2独立控制,即分别给入不同时序的初始信号,并对应于输出的时钟信号。
79.栅极驱动电路中的每一级移位寄存器单元基于其输入信号的控制输出时钟信号端接入的时钟信号,其中,
80.第一栅极驱动电路的第2a-1级移位寄存器单元的时钟信号端电连接至第一时钟信号线,第2a级移位寄存器单元的时钟信号端电连接至第二时钟信号线;第二栅极驱动电路的第2b-1级移位寄存器单元的时钟信号端电连接至第三时钟信号线,第2b级移位寄存器单元的时钟信号端电连接至第四时钟信号线,第三时钟信号线的时钟信号比第一时钟信号线的时钟信号延迟2h,第四时钟信号线的时钟信号比第二时钟信号线的时钟信号延迟2h,其中h表示扫描一个像素单元行所需时间,
81.其中,a、b为大于等于1的正整数。
82.具体地,参照图7和图8所示,第一栅极驱动电路102-1的第1级移位寄存器单元(即goa-1)的时钟信号端电连接至第一时钟信号线clk_1,第2级移位寄存器单元(即goa-3)的时钟信号端电连接至第二时钟信号线clk-2,第3级移位寄存器单元(即goa-5)的时钟信号
端电连接至第一时钟信号线clk_1,第4级移位寄存器单元(即goa-7)的时钟信号端电连接至第二时钟信号线clk-2;
83.第二栅极驱动电路102-2的第1级移位寄存器单元(即goa-2)的时钟信号端电连接至第三时钟信号线clk_3,第2级移位寄存器单元(即goa-4)的时钟信号端电连接至第四时钟信号线clk_4,第3级移位寄存器单元(即goa-6)的时钟信号端电连接至第三时钟信号线clk_3,第4级移位寄存器单元(即goa-8)的时钟信号端电连接至第四时钟信号线clk_4。
84.第一时钟信号线clk_1、第二时钟信号线clk_2、第三时钟信号线clk_3和第四时钟信号线clk_4是可以独立控制是信号线,分别接入不同的时钟信号。此外,相比于一帧画面周期内时序控制器依序发送各行画面数据,本技术实施例中奇数行的扫描信号和偶数行扫描信号输出间隔更大,因此第三时钟信号线clk_2的时钟信号比第一时钟信号线clk_1的时钟信号延迟2h,第四时钟信号线clk_4的时钟信号比第二时钟信号线clk_3的时钟信号延迟2h,其中h表示扫描一个像素单元行所需时间。
85.基于同一发明构思,本技术实施例还提供一种显示驱动方法,该显示驱动方法可以应用于上述实施例所述的显示驱动装置,包括:
86.获取待显示的图像数据;
87.当检测到所述待显示的图像数据的显示状态为小于等于预设阈值的刷新阶段时,在一帧画面周期中,控制所述栅极驱动电路分n个时段扫描显示面板的像素单元行,其中,
88.当像素单元行的总行数n能够被n整除时,第i个时段扫描像素单元行的第i (j-1)
·
n行,i=1,2,

,n;j=1,2,

,n/n,
89.当像素单元行的总行数n不能够被n整除时,第i个时段扫描像素单元行的第i (j-1)
·
n行,其中i=1,2,

,n;j取1,2,

,(n n-i)/n且j应满足取值后得到的行数小于等于n,
90.n,n为大于等于2的正整数。
91.以上设置,通过在画面显示状态为刷新率小于等于预设阈值时,在一帧画面周期中分时段扫描像素单元行,并具体为当像素单元行的总行数n能够被n整除时,第i个时段扫描像素单元行的第i (j-1)
·
n行,i=1,2,

,n;j=1,2,

,n/n,当像素单元行的总行数n不能够被n整除时,第i个时段扫描像素单元行的第i (j-1)
·
n行,其中i=1,2,

,n;j取1,2,

,(n n-i)/n且j应满足取值后得到的行数小于等于n,使得能够在低刷新率显示时避免使用户观看到画面闪烁,从而能够在满足用户需求的同时进一步降低刷新率,提高显示效果,具有广泛的应用前景。
92.基于同一发明构思,本技术的实施例还提供一种显示装置,包括上文实施例所述的显示驱动装置。
93.在本实施例中,显示装置可以为手机、平板电脑、电视机、显示器、笔记本电脑、车载显示器、数码相框或导航仪等具有显示功能的任何产品或部件,通过使用具有以上显示驱动装置的显示装置,能够在显示过程中的低刷新显示状态下避免用户可识别的图像闪烁现象,提高显示效果和用户体验,具有广阔的应用前景。
94.本技术针对目前现有的问题,制定一种显示驱动装置、显示装置、以及显示驱动方法,并通过在画面显示状态为刷新率小于等于预设阈值时,在一帧画面周期中分时段扫描像素单元行,并具体为当像素单元行的总行数n能够被n整除时,第i个时段扫描像素单元行
的第i (j-1)
·
n行,i=1,2,

,n;j=1,2,

,n/n,当像素单元行的总行数n不能够被n整除时,第i个时段扫描像素单元行的第i (j-1)
·
n行,其中i=1,2,

,n;j取1,2,

,(n n-i)/n且j应满足取值后得到的行数小于等于n,使得能够在低刷新率显示时避免使用户观看到画面闪烁,从而能够在满足用户需求的同时进一步降低刷新率,提高显示效果,具有广泛的应用前景。
95.显然,本技术的上述实施例仅仅是为清楚地说明本技术所作的举例,而并非是对本技术的实施方式的限定,对于所属领域的普通技术人员来说,在上述说明的基础上还可以做出其它不同形式的变化或变动,这里无法对所有的实施方式予以穷举,凡是属于本技术的技术方案所引伸出的显而易见的变化或变动仍处于本技术的保护范围之列。
再多了解一些

本文用于创业者技术爱好者查询,仅供学习研究,如用于商业用途,请联系技术所有人。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献