一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

显示面板和包括该显示面板的显示设备的制作方法

2022-07-02 13:54:59 来源:中国专利 TAG:

显示面板和包括该显示面板的显示设备
1.本技术要求于2020年12月29日提交的第10-2020-0186773号韩国专利申请的优先权和权益,出于所有目的,该韩国专利申请通过引用包含于此,如同在此充分阐述的一样。
技术领域
2.发明的实施例大体上涉及一种显示面板和包括该显示面板的显示设备,更具体地,涉及一种包括扩展的显示区域以便即使在其中布置有作为电子元件的组件的区域中也显示图像的显示面板以及包括该显示面板的显示设备。


背景技术:

3.显示设备可视地显示数据。显示设备可以用作诸如移动电话的小型产品的显示器,或者可以用作诸如电视的大型产品的显示器。
4.显示设备包括被划分为显示区域和外围区域的基底,并且在显示区域中,栅极线和数据线彼此相互绝缘。多个像素区域限定在显示区域中,并且布置在多个像素区域中的每个中的像素从彼此相交的栅极线和数据线接收电信号且向外部显示图像。像素区域中的每个包括薄膜晶体管和电连接到薄膜晶体管的像素电极,并且对电极公共地设置在像素区域中。外围区域可以包括用于将电信号传输到显示区域中的像素的各种线、栅极驱动单元、数据驱动单元和控制器可以连接到的垫等。
5.最近,显示设备的用途已经多样化。另外,随着显示设备已经变得更薄和更轻,其使用范围已经稳步地扩大。
6.由于显示设备以各种方式使用,因此可以存在各种方式来设计显示设备的形状,而且,可以与显示设备组合或链接到显示设备的功能已经增加。
7.在该背景技术部分中公开的以上信息仅用于理解发明构思的背景,因此,其可以包含不构成现有技术的信息。


技术实现要素:

8.根据发明的示例性实施方式构造的装置能够提供一种具有扩展的显示区域以便即使在其中布置有作为电子元件的组件的区域中也显示图像的显示面板以及包括该显示面板的显示设备。然而,该目的是示例,并且不限制发明构思的范围。
9.发明构思的附加特征将在下面的描述中阐明,并且部分地将通过描述而明显,或者可以通过发明构思的实践来获知。
10.根据实施例,显示面板包括:基底,具有包括组件区域和至少部分地围绕组件区域的主区域的显示区域以及设置在显示区域外部的外围区域;第一主像素电路,在主区域中;第一主显示元件,布置在主区域中且电连接到第一主像素电路;第一辅助像素电路,设置在外围区域中;第一辅助显示元件,布置在组件区域中,电连接到第一辅助像素电路,并且与第一主显示元件布置在同一列中;垫单元,布置在外围区域中且包括第一主数据垫和第一辅助数据垫;第一主数据线,在第一方向上延伸且将第一主数据垫连接到第一主像素电路,
并且被配置为传输第一数据信号;以及第一辅助数据线,在第一方向上延伸且将第一辅助数据垫连接到第一辅助像素电路,并且被配置为传输第一数据信号。
11.垫单元还可以包括第二主数据垫,并且显示面板还可以包括:第二主像素电路,设置在主区域中;第二主显示元件,布置在主区域中,电连接到第二主像素电路,并且布置在与其中布置有第一主显示元件的列不同的列中;以及第二主数据线,在第一方向上延伸且将第二主数据垫连接到第二主像素电路,并且被配置为传输第二数据信号。
12.第一主像素电路和第一主显示元件在平面图中可以彼此叠置,并且第二主像素电路和第二主显示元件在平面图中可以彼此叠置。
13.第二主数据线的与主区域叠置的第二部分可以比第一主数据线的与主区域叠置的第一部分长。
14.垫单元还可以包括第二辅助数据垫,显示面板还可以包括:第二辅助像素电路,设置在外围区域中;第二辅助显示元件,布置在组件区域中,电连接到第二辅助像素电路,并且与第二主显示元件布置在同一列中;以及第二辅助数据线,在第一方向上延伸且将第二辅助数据垫连接到第二辅助像素电路,并且被配置为传输第二数据信号,并且显示区域位于第一辅助像素电路与第二辅助像素电路之间。
15.显示面板还可以包括:第三主像素电路和第四主像素电路,设置在主区域中;第三主显示元件,布置在主区域中,电连接到第三主像素电路,并且与第一辅助显示元件布置在同一行中;第四主显示元件,布置在主区域中,电连接到第四主像素电路,并且与第二辅助显示元件布置在同一行中;第一栅极驱动电路和第二栅极驱动电路,设置在外围区域中;第一栅极线,在第二方向上延伸且将第一栅极驱动电路连接到第三主像素电路和第一辅助像素电路;以及第二栅极线,在第二方向上延伸且将第二栅极驱动电路连接到第四主像素电路和第二辅助像素电路,并且显示区域可以位于第一栅极驱动电路与第二栅极驱动电路之间。
16.布置在同一行上的第一栅极线和第二栅极线可以在第二方向上通过组件区域彼此分隔开。
17.第二主显示元件和第一辅助显示元件可以布置在同一行中,并且显示面板还可以包括:第一栅极驱动电路,设置在外围区域中;以及第一栅极线,在第二方向上延伸且将第一栅极驱动电路连接到第二主像素电路和第一辅助像素电路。
18.显示面板还可以包括:第三辅助像素电路,布置在外围区域中,并且与第一辅助像素电路布置在同一行中且连接到第一栅极线;以及第三辅助显示元件,布置在组件区域中,电连接到第三辅助像素电路,并且与第一辅助显示元件布置在同一行中。
19.显示面板还可以包括:第三辅助像素电路,布置在外围区域中,并且与第一辅助像素电路布置在同一列中且连接到第一辅助数据线;以及第三辅助显示元件,布置在组件区域中,电连接到第三辅助像素电路,并且与第一辅助显示元件布置在同一列中。
20.显示面板还可以包括:电极连接线,将第一辅助显示元件与第一辅助像素电路彼此连接,并且包括包含彼此不同的材料的第一电极连接线和第二电极连接线。
21.第一电极连接线可以布置在外围区域中且包括导电材料,并且第二电极连接线可以布置在组件区域中且包括透明导电氧化物。
22.根据另一实施例,显示面板包括:基底,具有包括组件区域和至少部分地围绕组件
区域的主区域的显示区域以及设置在显示区域外部的外围区域;第一主像素电路,设置在主区域中;第一主显示元件;布置在主区域中且电连接到第一主像素电路;第一辅助像素电路,设置在外围区域中;第一辅助显示元件,布置在组件区域中,电连接到第一辅助像素电路,并且与第一主显示元件布置在同一行中;第一栅极驱动电路,设置在外围区域中;以及第一栅极线,在第一方向上延伸且将第一主像素电路和第一辅助像素电路连接到第一栅极驱动电路,并且第一辅助像素电路布置在显示区域与第一栅极驱动电路之间。
23.显示面板还可以包括:第二主像素电路,设置在主区域中;第二主显示元件,布置在主区域中且电连接到第二主像素电路;第二辅助像素电路,设置在外围区域中;第二辅助显示元件,布置在组件区域中,电连接到第二辅助像素电路,并且与第二主显示元件布置在同一行中;第二栅极驱动电路,设置在外围区域中;以及第二栅极线,在第一方向上延伸且将第二主像素电路和第二辅助像素电路连接到第二栅极驱动电路,并且显示区域可以位于第一栅极驱动电路与第二栅极驱动电路之间,并且第二辅助像素电路可以布置在显示区域与第二栅极驱动电路之间。
24.布置在同一行中的第一栅极线和第二栅极线可以在第一方向上通过组件区域彼此分隔开。
25.显示面板还可以包括:第三主像素电路和第四主像素电路,设置在主区域中;第三主显示元件,布置在主区域中,电连接到第三主像素电路,并且与第一辅助显示元件布置在同一列中;第四主显示元件,布置在主区域中,电连接到第四主像素电路,并且与第二辅助显示元件布置在同一列中;第一主数据线和第二主数据线,分别连接到第三主像素电路和第四主像素电路;第一辅助数据线和第二辅助数据线,分别连接到第一辅助像素电路和第二辅助像素电路;第一数据连接线,将第一主数据线和第一辅助数据线彼此连接;以及第二数据连接线,将第二主数据线和第二辅助数据线彼此连接。
26.根据另一实施例,显示设备可以包括:第一主像素电路和第一辅助像素电路;第一主显示元件,电连接到第一主像素电路且在平面图中与第一主像素电路叠置;第一辅助显示元件,电连接到第一辅助像素电路且与第一主显示元件布置在同一列中;垫单元,包括第一主数据垫和第一辅助数据垫;显示驱动电路,被配置为将第一数据信号传输到第一主数据垫和第一辅助数据垫中的每个,使得第一主像素电路和第一辅助像素电路被驱动;第一主数据线,在第一方向上延伸且将第一主数据垫连接到第一主像素电路;以及第一辅助数据线,在第一方向上延伸且将第一辅助数据垫连接到第一辅助像素电路。
27.显示驱动电路可以包括:电极单元,包括第一主数据电极和第一辅助数据电极;以及数据驱动电路,被配置为将第一数据信号输出到第一主数据电极和第一辅助数据电极中的每个。
28.垫单元还可以包括第二主数据垫,显示设备还可以包括:第二主像素电路;第二主显示元件,电连接到第二主像素电路,与第二主像素电路叠置,并且与第一主显示元件布置在同一行中;以及第二主数据线,在第一方向上延伸且将第二主数据垫连接到第二主像素电路,并且显示驱动电路可以被配置为将第二数据信号传输到第二主数据垫,使得第二主像素电路被驱动。
29.显示设备还可以包括包含用于将第一主数据电极和第一辅助数据电极分别连接到第一主数据垫和第一辅助数据垫的线的印刷电路板,显示驱动电路可以安装在印刷电路
板上,并且印刷电路板可以安装在垫单元上。
30.将理解的是,前面的一般描述和下面的具体实施方式都是示例性的和说明性的,并且旨在提供对所要求保护的发明的进一步解释。
附图说明
31.附图示出了发明的示例性实施例,并与描述一起用于解释发明构思,附图被包括以提供对发明的进一步理解并且并入本说明书中并构成本说明书的一部分。
32.图1是示意性地示出根据实施例的显示设备的透视图。
33.图2是示意性地示出根据实施例的显示设备的部分的剖视图。
34.图3是示意性地示出根据实施例的可以适用于显示设备的像素电路的等效电路图。
35.图4是示意性地示出根据实施例的显示设备的平面图。
36.图5是示意性地示出根据实施例的显示驱动电路的框图。
37.图6a是示意性地示出根据实施例的显示面板的部分的放大平面图。
38.图6b是示意性地示出根据实施例的显示面板的剖视图。
39.图7是示意性地示出根据另一实施例的显示设备的平面图。
40.图8是示意性地示出根据另一实施例的显示设备的平面图。
41.图9是示意性地示出根据另一实施例的显示设备的平面图。
具体实施方式
42.在下面的描述中,出于解释的目的,阐述了许多具体细节以提供对发明的各种实施例或实施方式的透彻理解。如在此所使用的,“实施例”和“实施方式”是作为采用在此所公开的发明构思中的一个或更多个的装置或方法的非限制性示例的可互换的词。然而,明显的是,可以在没有这些具体细节或具有一个或更多个等同布置的情况下实践各种实施例。在其它情况下,以框图形式示出了公知的结构和装置,以避免不必要地混淆各种实施例。此外,各种实施例可以不同,但是不必是排它性的。例如,在不脱离发明构思的情况下,实施例的特定形状、构造和特性可以在另一实施例中使用或实施。
43.除非另外说明,否则所示出的实施例将被理解为提供其中可以在实践中实施发明构思的一些方式的不同细节的示例性特征。因此,除非另外说明,否则在不脱离发明构思的情况下,各种实施例的特征、组件、模块、层、膜、面板、区域和/或方面等(在下文中,单独或统一称为“元件”)可以以其它方式组合、分离、互换和/或重新布置。
44.通常提供在附图中交叉影线和/或阴影的使用来使相邻元件之间的边界清晰。如此,除非说明,否则交叉影线或阴影的存在与否都不传达或表明对元件的具体材料、材料性质、尺寸、比例、所示元件之间的共性和/或任何其它特性、属性、性质等的任何偏爱或要求。此外,在附图中,为了清楚和/或描述性目的,可以夸大元件的尺寸和相对尺寸。当实施例可以不同地实施时,可以与所描述的顺序不同地执行特定工艺顺序。例如,可以基本上同时执行或以与所描述的顺序相反的顺序执行两个连续描述的工艺。而且,同样的附图标记表示同样的元件。
45.当元件或层被称为“在”另一元件或层“上”、“连接到”或“结合到”另一元件或层
时,所述元件或层可以直接在所述另一元件或层上、直接连接到或直接结合到所述另一元件或层,或者可以存在居间元件或层。然而,当元件或层被称为“直接在”另一元件或层“上”、“直接连接到”或“直接结合到”另一元件或层时,不存在居间元件或层。为此,术语“连接”可以指在具有或不具有居间元件的情况下的物理连接、电连接和/或流体连接。为了本公开的目的,“x、y和z中的至少一个(种/者)”和“选自于由x、y和z组成的组中的至少一个(种/者)”可以解释为仅x、仅y、仅z,或者x、y和z中的两个(种/者)或更多个(种/者)的任何组合,诸如以xyz、xyy、yz和zz为例。如在此所使用的,术语“和/或”包括相关所列项中的一个或更多个的任何组合和所有组合。
46.虽然在此可以使用术语“第一”、“第二”等来描述各种类型的元件,但是这些元件不应受到这些术语的限制。这些术语用于将一个元件与另一元件区分开。因此,下面讨论的第一元件可以被命名为第二元件而不脱离公开的教导。
47.诸如“在
……
之下”、“在
……
下方”、“在
……
下面”、“下”、“在
……
上方”、“上”、“在
……
之上”、“较高的”、“侧”(例如,如在“侧壁”中)等的空间相对术语在此可以用于描述性目的,从而描述如附图中所示的一个元件与其它元件的关系。空间相对术语除涵盖附图中描绘的方位以外还旨在涵盖设备在使用、操作和/或制造中的不同方位。例如,如果附图中的设备翻转,则被描述为“在”其它元件或特征“下方”或“之下”的元件随后将被定向为“在”所述其它元件或特征“上方”。因此,术语“在
……
下方”可以涵盖上方和下方两个方位。此外,设备可以被另外定向(例如,旋转90度或处于其它方位),如此,相应地解释在此所使用的空间相对描述语。
48.在此所使用的术语是出于描述具体实施例的目的,而不意图是限制性的。如在此所使用的,除非上下文另外明确指出,否则单数形式“一”、“一个(种/者)”和“该(所述)”也旨在包括复数形式。此外,术语“包括”、“包含”和/或其变型用在本说明书中时,说明存在所陈述的特征、整体、步骤、操作、元件、组件和/或它们的组,但是不排除存在或附加一个或更多个其它特征、整体、步骤、操作、元件、组件和/或它们的组。还注意的是,如在此所使用的,术语“基本上(基本)”、“约(大约)”和其它类似术语用作近似术语而不是用作程度术语,并且如此,被用来解释本领域普通技术人员将认识到的测量值、计算值和/或提供值的固有偏差。
49.在此,参照作为理想化的实施例和/或中间结构的示意图的剖视图和/或分解图来描述各种实施例。如此,将预料到例如由于制造技术和/或公差导致的图示形状的变化。因此,在此所公开的实施例应不必被解释为限于区域的具体示出的形状,而是将包括由例如制造引起的形状上的偏差。以这种方式,附图中示出的区域本质上可以是示意性的,并且这些区域的形状可以不反映装置的区域的实际形状,如此,不必意图成为限制。
50.按照本领域惯例,就功能块、单元和/或模块而言,一些实施例被描述并在附图中示出。本领域技术人员将理解的是,这些块、单元和/或模块通过可以使用基于半导体的制造技术或其它制造技术形成的电子(或光学)电路(诸如逻辑电路、分立组件、微处理器、硬线电路、存储器元件、布线连接等)物理地实现。在块、单元和/或模块由微处理器或其它类似硬件来实现的情况下,可以使用执行在此所讨论的各种功能的软件(例如,微代码)对它们进行编程和控制,并且可以可选地由固件和/或软件对它们进行驱动。还预期的是,每个块、单元和/或模块可以通过专用硬件来实现,或者可以实现为执行一些功能的专用硬件与
执行其它功能的处理器(例如,一个或更多个编程的微处理器和相关电路)的组合。而且,在不脱离发明构思的范围的情况下,一些实施例的每个块、单元和/或模块可以物理地分成两个或更多个交互的且分立的块、单元和/或模块。此外,在不脱离发明构思的范围的情况下,一些实施例的块、单元和/或模块可以物理地组合成更复杂的块、单元和/或模块。
51.除非另外限定,否则在此所使用的所有术语(包括技术术语和科学术语)具有与本公开是其一部分的领域的普通技术人员通常所理解的含义相同的含义。术语(诸如在通用词典中定义的术语)应被解释为具有与它们在相关领域的背景下的含义相一致的含义,并且不应以理想化或过于形式化的意思来进行解释,除非在此被明确地如此限定。
52.在下面的示例中,x轴、y轴和z轴不限于直角坐标系的三个轴,并且可以在更广泛的意义上进行解释。例如,x轴、y轴和z轴可以彼此垂直,或者可以表示彼此不垂直的不同方向。
53.如在此所使用的,术语“在平面图中”涉及如从沿着z轴看到的由x轴和y轴限定的平面的视图。
54.图1是示意性地示出根据实施例的显示设备的透视图。
55.参照图1,显示设备1可以包括显示区域da和显示区域da外部的外围区域pa。显示区域da可以包括组件区域ca和至少部分地围绕组件区域ca的主区域mda。组件区域ca和主区域mda可以单独地显示图像或一起显示图像。外围区域pa可以包括其中未布置显示元件的一种类型的非显示区域。显示区域da可以被外围区域pa完全地围绕。
56.在图1中,一个组件区域ca位于主区域mda中。在另一实施例中,显示设备1可以包括两个或更多个组件区域ca,并且多个组件区域ca的形状和尺寸可以彼此不同。当从与显示设备1的上表面大致垂直的方向(例如,在平面图中)观察组件区域ca时,组件区域ca可以具有各种形状,诸如但不限于圆形形状、椭圆形形状、多边形形状(诸如矩形形状、星形状或菱形形状)。另外,在图1中,当从与显示设备1的上表面大致垂直的方向观察时,组件区域ca布置在具有大致四边形形状的主区域mda的上中心(在y方向上的上中心)处。然而,组件区域ca不限于此,并且也可以布置在具有四边形形状的主区域mda的一侧处,例如,在具有四边形形状的主区域mda的右上侧或左上侧处。
57.显示设备1可以使用布置在显示区域da中的多个像素px来提供图像。显示设备1可以使用布置在主区域mda中的多个主像素pxm和布置在组件区域ca中的多个辅助像素pxa来提供图像。多个主像素pxm和多个辅助像素pxa中的每个可以包括显示元件。多个主像素pxm和多个辅助像素pxa中的每个可以包括诸如有机发光二极管(oled)的显示元件。例如,像素px中的每个可以从有机发光二极管(oled)发射红光、绿光、蓝光或白光。在下面的描述中,像素px中的每个指发射不同颜色的光的子像素,并且像素px中的每个可以包括例如红色子像素、绿色子像素和蓝色子像素之中的一个。
58.在组件区域ca中,如稍后将在下面描述的图2中所示,作为电子元件的组件40可以布置在显示面板10下方以与组件区域ca对应。组件40可以包括使用红外光或可见光的相机,并且可以包括成像装置。在一些实施例中,组件40可以包括太阳能电池、闪光灯、亮度传感器、接近传感器或虹膜传感器。在一些实施例中,组件40可以具有接收声音的功能。为了使对组件40的功能的限制最小化,组件区域ca可以包括将从组件40输出的光和/或声音透射到外部或者允许光和/或声音从外部朝向组件40行进的透射区域ta。在根据实施例的显
示面板和包括该显示面板的显示设备的情况下,当光透射过组件区域ca时,透光率可以是约10%或更大,例如,约40%或更大、约25%或更大、约50%或更大、约85%或更大或者约90%或更大。
59.多个辅助像素pxa可以布置在组件区域ca中。多个辅助像素pxa可以发射光且提供图像。显示在组件区域ca中的图像是可以具有比显示在主区域mda中的图像低的分辨率的辅助图像。换句话说,组件区域ca包括可以透射光和声音的透射区域ta,并且当像素px不布置在透射区域ta中时,在组件区域ca中每单位面积布置的辅助像素pxa的数量可以比在主区域mda中每单位面积布置的主像素pxm的数量小。
60.图2是示意性地示出根据实施例的显示设备的部分的剖视图。
61.参照图2,显示设备1可以包括显示面板10和在平面图中与显示面板10叠置的组件40。用于保护显示面板10的覆盖窗(未示出)可以进一步布置在显示面板10上。
62.显示面板10包括作为与组件40叠置的区域的组件区域ca和其中显示主图像的主区域mda。显示面板10可以包括基底100、基底100上的显示层disl、触摸屏层tsl和光学功能层ofl以及基底100下方的面板保护构件pb。
63.显示层disl可以包括电路层pcl、显示元件层del以及诸如薄膜封装层tfel或封装基底(未示出)的封装构件encm,电路层pcl包括主薄膜晶体管tftm和辅助薄膜晶体管tfta,显示元件层del包括主显示元件dem和辅助显示元件dea。绝缘层il和il'可以分别布置在显示层disl中以及基底100与显示层disl之间。
64.基底100可以包括诸如玻璃、石英和聚合物树脂的绝缘材料。基底100可以包括刚性基底或者可弯曲、可折叠或可卷曲的柔性基底。
65.主像素电路pcm和连接到其的主显示元件dem可以布置在显示面板10的主区域mda中。主像素电路pcm可以包括至少一个主薄膜晶体管tftm,并且可以控制主显示元件dem的发射。主像素pxm可以通过主显示元件dem的发射来实现。主像素电路pcm和主显示元件dem在平面图中可以彼此叠置。
66.辅助显示元件dea可以布置在显示面板10的组件区域ca中以实现辅助像素pxa。在本实施例中,被配置为驱动辅助显示元件dea的辅助像素电路pca可以不布置在组件区域ca中,而是可以布置在作为非显示区域的外围区域pa中。在另一实施例中,辅助像素电路pca可以布置在主区域mda的部分中,或者可以布置在主区域mda与组件区域ca之间,并且各种修改是可行的。换句话说,辅助像素电路pca可以布置为不与辅助显示元件dea叠置。
67.辅助像素电路pca包括至少一个辅助薄膜晶体管tfta,并且可以通过电极连接线ewl电连接到辅助显示元件dea。电极连接线ewl可以包括透明导电材料。辅助像素电路pca可以控制辅助显示元件dea的发射。辅助像素pxa可以通过辅助显示元件dea的发射来实现。组件区域ca的其中布置有辅助显示元件dea的区域可以被称为辅助显示区域ada。
68.另外,组件区域ca的其中未布置辅助显示元件dea的区域可以被称为透射区域ta。透射区域ta可以是可以透射从布置为与组件区域ca对应的组件40发射的光/信号或入射在布置为与组件区域ca对应的组件40上的光/信号的区域。辅助显示区域ada和透射区域ta可以交替地布置在组件区域ca中。将辅助像素电路pca和辅助显示元件dea彼此连接的电极连接线ewl可以布置在透射区域ta中。电极连接线ewl可以包括具有高透射率的透明导电材料,因此,即使电极连接线ewl布置在透射区域ta中,也可以确保透射区域ta的透射率。
69.在本实施例中,辅助像素电路pca不布置在组件区域ca中,因此,可以确保透射区域ta的面积,并且还可以改善组件区域ca的透光率。
70.显示元件层del可以被薄膜封装层tfel或封装基底覆盖。在一些实施例中,如图2中所示,薄膜封装层tfel可以包括至少一个无机封装层和至少一个有机封装层。在实施例中,薄膜封装层tfel可以包括第一无机封装层131、第二无机封装层133和它们之间的有机封装层132。
71.第一无机封装层131和第二无机封装层133可以各自包括诸如氧化硅(sio2)、氮化硅(sin
x
)、氮氧化硅(sio
x
ny)、氧化铝(al2o3)、氧化钛(tio2)、氧化钽(ta2o5)、氧化铪(hfo2)或氧化锌(zno
x
)的一种或更多种无机绝缘材料,并且可以通过化学气相沉积(cvd)等形成。氧化锌(zno
x
)可以是zno和/或zno2。有机封装层132可以包括聚合物类材料。聚合物类材料可以包括硅类树脂、丙烯酰类树脂、环氧类树脂、聚酰亚胺、聚乙烯等。
72.第一无机封装层131、有机封装层132和第二无机封装层133可以一体地形成为单个主体以覆盖主区域mda和组件区域ca。
73.当显示元件层del被封装基底(未示出)密封时,封装基底可以布置为面对基底100,并且显示元件层del在封装基底与基底100之间。封装基底与显示元件层del之间可以存在间隙。封装基底可以包括玻璃。包括玻璃料等的密封剂布置在基底100与封装基底之间,密封剂可以布置在上面描述的外围区域pa中。布置在外围区域pa中的密封剂可以围绕显示区域da且防止湿气渗透过显示区域da的侧表面。
74.触摸屏层tsl可以基于外部输入(例如,触摸事件)获得坐标信息。触摸屏层tsl可以包括触摸电极和连接到触摸电极的触摸线。触摸屏层tsl可以基于自电容法或互电容法来感测外部输入。
75.触摸屏层tsl可以形成在薄膜封装层tfel上。在一些实施例中,触摸屏层tsl可以单独地形成在触摸基底上,然后通过诸如光学透明粘合剂(oca)的粘合层结合到薄膜封装层tfel上。在实施例中,触摸屏层tsl可以直接形成在薄膜封装层tfel上方,在这种情况下,粘合层可以不在触摸屏层tsl与薄膜封装层tfel之间。
76.光学功能层ofl可以包括抗反射层。抗反射层可以减少从外部朝向显示设备1入射的光(外部光)的反射率。
77.在一些实施例中,光学功能层ofl可以包括偏振膜。光学功能层ofl可以包括与透射区域ta对应的开口ofl_op。因此,可以显著地改善透射区域ta的透光率。开口ofl_op可以填充有诸如光学透明树脂(ocr)的透明材料。
78.在一些实施例中,光学功能层ofl可以包括包含黑矩阵和滤色器的滤光片。
79.面板保护构件pb可以附着到基底100的下部且支撑和保护基底100。面板保护构件pb可以包括与组件区域ca对应的开口pb_op。面板保护构件pb包括开口pb_op,因此,可以改善组件区域ca的透光率。面板保护构件pb可以包括聚对苯二甲酸乙二醇酯(pet)或聚酰亚胺(pi)。
80.组件区域ca的面积可以比其中布置有组件40的区域的面积大。因此,设置在面板保护构件pb中的开口pb_op的区域可以不与组件40的区域对应。
81.另外,多个组件40可以布置在组件区域ca中。多个组件40可以具有彼此不同的功能。例如,多个组件40可以包括相机(成像装置)、太阳能电池、闪光灯、接近传感器、亮度传
感器和虹膜传感器中的至少两个。
82.虽然在图2中未示出,但是底部金属层可以布置在组件区域ca的辅助显示元件dea下方。换句话说,显示设备1可以包括底部金属层。
83.底部金属层可以在基底100与辅助显示元件dea之间与辅助显示元件dea叠置。底部金属层可以防止外部光到达辅助显示元件dea。同时,底部金属层形成为与整个组件区域ca对应,并且可以包括与透射区域ta对应的下孔。在这种情况下,下孔可以设置为诸如多边形形状、圆形形状或无定形形状的各种形状,并且调整外部光的衍射特性。
84.图3是示意性地示出根据实施例的可以适用于显示设备的像素电路的等效电路图。
85.参照图3,像素电路pc可以连接到扫描线sl、数据线dl、显示元件de等。例如,显示元件de可以包括有机发光二极管oled。
86.像素电路pc可以包括第一薄膜晶体管t1至第七薄膜晶体管t7和存储电容器cst。第一薄膜晶体管t1至第七薄膜晶体管t7和存储电容器cst连接到用于分别传输第一扫描信号至第三扫描信号sn、sn-1和sn 1的第一扫描线至第三扫描线sl、sl-1和sl 1、用于传输数据电压dm的数据线dl、用于传输发射控制信号en的发射控制线el、用于传输驱动电压elvdd的驱动电压线pl、用于传输初始化电压vint的初始化电压线vl以及共电压elvss施加到的共电极。
87.第一薄膜晶体管t1可以是其中其漏极电流的大小根据栅极-源极电压而确定的驱动晶体管,第二薄膜晶体管t2至第七薄膜晶体管t7可以是根据栅极-源极电压(基本上栅极电压)导通/截止的开关晶体管。
88.第一薄膜晶体管t1可以被称为驱动薄膜晶体管,第二薄膜晶体管t2可以被称为扫描薄膜晶体管,第三薄膜晶体管t3可以被称为补偿薄膜晶体管,第四薄膜晶体管t4可以被称为栅极初始化薄膜晶体管,第五薄膜晶体管t5可以被称为第一发射控制薄膜晶体管,第六薄膜晶体管t6可以被称为第二发射控制薄膜晶体管,第七薄膜晶体管t7可以被称为阳极初始化薄膜晶体管。
89.存储电容器cst连接在驱动电压线pl与驱动薄膜晶体管t1的驱动栅极之间。存储电容器cst可以包括连接到驱动电压线pl的上电极和连接到驱动薄膜晶体管t1的驱动栅极的下电极。
90.驱动薄膜晶体管t1可以根据栅极-源极电压控制从驱动电压线pl流到有机发光二极管oled的驱动电流i
oled
的大小。驱动薄膜晶体管t1可以包括连接到存储电容器cst的下电极的驱动栅极、通过第一发射控制薄膜晶体管t5连接到驱动电压线pl的驱动源极和通过第二发射控制薄膜晶体管t6连接到有机发光二极管oled的驱动漏极。
91.驱动薄膜晶体管t1可以根据栅极-源极电压将驱动电流i
oled
输出到有机发光二极管oled。基于栅极-源极电压与驱动薄膜晶体管t1的阈值电压之间的电压差来确定驱动电流i
oled
的大小。有机发光二极管oled从驱动薄膜晶体管t1接收驱动电流i
oled
,并且可以根据驱动电流i
oled
的大小发射一定亮度的光。
92.扫描薄膜晶体管t2响应于第一扫描信号sn将数据电压dm传输到驱动薄膜晶体管t1的驱动源极。扫描薄膜晶体管t2可以包括连接到第一扫描线sl的扫描栅极、连接到数据线dl的扫描源极和连接到驱动薄膜晶体管t1的驱动源极的扫描漏极。
93.补偿薄膜晶体管t3串联连接在驱动薄膜晶体管t1的驱动漏极和驱动栅极之间,并且响应于第一扫描信号sn连接驱动薄膜晶体管t1的驱动漏极和驱动栅极。补偿薄膜晶体管t3可以包括连接到第一扫描线sl的补偿栅极、连接到驱动薄膜晶体管t1的驱动漏极的补偿源极和连接到驱动薄膜晶体管t1的驱动栅极的补偿漏极。在图3中,虽然补偿薄膜晶体管t3包括一个薄膜晶体管,但是补偿薄膜晶体管t3可以包括彼此串联连接的两个薄膜晶体管。
94.栅极初始化薄膜晶体管t4响应于第二扫描信号sn-1将初始化电压vint施加到驱动薄膜晶体管t1的驱动栅极。栅极初始化薄膜晶体管t4可以包括连接到第二扫描线sl-1的第一初始化栅极、连接到驱动薄膜晶体管t1的驱动栅极的第一初始化源极和连接到初始化电压线vl的第一初始化漏极。在图3中,虽然栅极初始化薄膜晶体管t4包括一个薄膜晶体管,但是栅极初始化薄膜晶体管t4可以包括彼此串联连接的两个薄膜晶体管。
95.阳极初始化薄膜晶体管t7响应于第三扫描信号sn 1将初始化电压vint施加到有机发光二极管oled。阳极初始化薄膜晶体管t7可以包括连接到第三扫描线sl 1的第二初始化栅极、连接到有机发光二极管oled的阳极的第二初始化源极和连接到初始化电压线vl的第二初始化漏极。
96.第一发射控制薄膜晶体管t5可以响应于发射控制信号en将驱动电压线pl和驱动薄膜晶体管t1的驱动源极彼此连接。第一发射控制薄膜晶体管t5可以包括连接到发射控制线el的第一发射控制栅极、连接到驱动电压线pl的第一发射控制源极和连接到驱动薄膜晶体管t1的驱动源极的第一发射控制漏极。
97.第二发射控制薄膜晶体管t6可以响应于发射控制信号en将驱动薄膜晶体管t1的驱动漏极和有机发光二极管oled的阳极彼此连接。第二发射控制薄膜晶体管t6可以包括连接到发射控制线el的第二发射控制栅极、连接到驱动薄膜晶体管t1的驱动漏极的第二发射控制源极和连接到有机发光二极管oled的阳极的第二发射控制漏极。
98.第二扫描信号sn-1可以与前一行的第一扫描信号sn基本上同步。第三扫描信号sn 1可以与第一扫描信号sn基本上同步。根据另一示例,第三扫描信号sn 1可以与下一行的第一扫描信号sn基本上同步。
99.在本实施例中,第一薄膜晶体管t1至第七薄膜晶体管t7中的每个可以包括包含硅的半导体层。例如,第一薄膜晶体管t1至第七薄膜晶体管t7中的每个可以包括包含低温多晶硅(ltps)的半导体层。多晶硅材料具有高电子迁移率(100cm2/vs),并且因此具有低能耗和优异的可靠性。在另一示例中,第一薄膜晶体管t1至第七薄膜晶体管t7的半导体层中的每个可以包括选自于由铟(in)、镓(ga)、锡(sn)、锆(zr)、钒(v)、铪(hf)、镉(cd)、锗(ge)、铬(cr)、钛(ti)、铝(al)、铯(cs)、铈(ce)和锌(zn)组成的组中的至少一种材料的氧化物。例如,半导体层可以包括insnzno(itzo)半导体层、ingazno(igzo)半导体层等。在另一示例中,第一薄膜晶体管t1至第七薄膜晶体管t7的一些半导体层可以包括ltps,并且一些半导体层可以包括igzo等。
100.在下面的描述中,将详细描述显示面板10的一个像素电路pc和作为显示元件de的有机发光二极管oled的具体操作工艺。如图3中所示,第一薄膜晶体管t1至第七薄膜晶体管t7是p型金属氧化物半导体场效应晶体管(mosfet)。
101.首先,当接收高电平的发射控制信号en时,第一发射控制薄膜晶体管t5和第二发射控制薄膜晶体管t6截止,驱动薄膜晶体管t1停止输出驱动电流i
oled
,有机发光二极管
oled停止发射光。
102.此后,在其中接收低电平的第二扫描信号sn-1的栅极初始化时段期间,栅极初始化薄膜晶体管t4导通,初始化电压vint施加到驱动薄膜晶体管t1的驱动栅极(即,存储电容器cst的下电极)。驱动电压elvdd与初始化电压vint之间的电压差(elvdd-vint)存储在存储电容器cst中。
103.此后,在其中接收低电平的第一扫描信号sn的数据写入时段期间,扫描薄膜晶体管t2和补偿薄膜晶体管t3导通,驱动薄膜晶体管t1的驱动源极接收数据电压dm。通过补偿薄膜晶体管t3,驱动薄膜晶体管t1被二极管连接且在正向方向上被偏置。驱动薄膜晶体管t1的栅极电压从初始化电压vint上升。当驱动薄膜晶体管t1的栅极电压等于通过将数据电压dm减去阈值电压vth而获得的数据补偿电压(dm-|vth|)时,驱动薄膜晶体管t1截止,驱动薄膜晶体管t1的栅极电压停止上升。因此,驱动电压elvdd与数据补偿电压(dm-|vth|)之间的电压差(elvdd-dm |vth|)存储在存储电容器cst中。
104.另外,在其中接收低电平的第三扫描信号sn 1的阳极初始化时段期间,阳极初始化薄膜晶体管t7导通,初始化电压vint施加到有机发光二极管oled的阳极。通过将初始化电压vint施加到有机发光二极管oled的阳极且使有机发光二极管oled完全地不发射,在下一帧中,虽然像素电路pc接收与黑色灰度对应的数据电压dm,但是可以消除其中有机发光二极管oled微弱地发射光的现象。
105.第一扫描信号sn和第三扫描信号sn 1可以基本上彼此同步,在这种情况下,数据写入时段和阳极初始化时段可以表示同一时段。
106.此后,当接收低电平的发射控制信号en时,第一发射控制薄膜晶体管t5和第二发射控制薄膜晶体管t6可以导通,可以输出与存储在存储电容器cst中的电压(即,通过将驱动薄膜晶体管t1的源极-栅极电压(elvee-dm |vth|)减去驱动薄膜晶体管t1的阈值电压(|vth|)而获得的电压(elvee-dm))对应的驱动电流i
oled
,有机发光二极管oled可以发射与驱动电流i
oled
的大小对应的亮度的光。
107.在图3中,像素电路pc包括七个薄膜晶体管和一个存储电容器,但是本公开不限于此。例如,像素电路pc可以包括两个薄膜晶体管和一个存储电容器,或者可以包括三个或更多个薄膜晶体管以及/或者两个或更多个存储电容器。
108.图4是示意性地示出根据实施例的显示设备的平面图。
109.参照图4,包括在显示面板10中的各种元件可以布置在基底100上。基底100可以包括显示区域da和围绕显示区域da的外围区域pa(或者可以由显示区域da和围绕显示区域da的外围区域pa限定)。显示区域da可以包括其中显示有主图像的主区域mda以及包括透射区域ta且其中显示辅助图像的组件区域ca。辅助图像可以与主图像一起形成一个全图像,或者可以形成独立于主图像的图像。
110.多个主像素电路pcm和多个主显示元件dem可以布置在主区域mda中。例如,主显示元件dem可以包括有机发光二极管oled。主像素电路pcm和主显示元件dem可以彼此电连接。换句话说,主显示元件dem可以被主像素电路pcm驱动。主像素电路pcm和主显示元件dem可以彼此叠置。主区域mda可以被封装构件覆盖且被保护免受环境空气、湿气等的影响。
111.组件区域ca可以如上所述地位于主区域mda的一侧处,或者可以布置在显示区域da内部且被主区域mda围绕。多个辅助显示元件dea可以布置在组件区域ca中。例如,辅助显
示元件dea可以包括有机发光二极管oled。组件区域ca可以被封装构件覆盖且被保护免受环境空气、湿气等的影响。
112.多个辅助像素电路pca可以布置在外围区域pa中。如图4中所示,辅助像素电路pca可以布置在外围区域pa的与显示区域da的右侧相邻的部分中。例如,辅助像素电路pca可以布置在下面将描述的第一驱动单元du1与显示区域da之间。在另一示例中,辅助像素电路pca可以布置在外围区域pa的与显示区域da的左侧相邻的部分中。例如,辅助像素电路pca可以布置在下面将描述的第二驱动单元du2与显示区域da之间。在另一示例中,辅助像素电路pca中的每个可以布置在第一驱动单元du1与显示区域da之间以及第二驱动单元du2与显示区域da之间。这稍后将参照图7进行描述。
113.辅助像素电路pca和辅助显示元件dea可以彼此电连接。换句话说,辅助显示元件dea可以被辅助像素电路pca驱动。与主像素电路pcm和主显示元件dem不同,辅助像素电路pca和辅助显示元件dea布置在彼此不同的区域中,并且因此可以彼此不叠置。
114.在实施例中,辅助像素电路pca和辅助显示元件dea可以通过电极连接线ewl彼此连接。电极连接线ewl的部分可以在y方向或与y方向相反的方向上延伸,电极连接线ewl的另一部分可以在x方向或与x方向相反的方向上延伸。
115.另外,电极连接线ewl可以包括包含彼此不同的材料的第一电极连接线和第二电极连接线。例如,第一电极连接线可以包括包含钼(mo)、铝(al)、铜(cu)、钛(ti)等的导电材料,第二电极连接线可以包括透明导电材料。这稍后将在下面参照图6a和图6b进行描述。
116.同时,组件区域ca可以包括透射区域ta。透射区域ta可以布置为围绕辅助显示元件dea。在一些实施例中,透射区域ta可以与辅助显示元件dea布置为格子形状。
117.因为组件区域ca具有透射区域ta,所以组件区域ca的分辨率可以比主区域mda的分辨率小。例如,组件区域ca的分辨率可以是主区域mda的分辨率的约1/2、约3/8、约1/3、约1/4、约2/9、约1/8、约1/9、约1/12.25、约1/16等。例如,主区域mda的分辨率可以是约400ppi或更大,组件区域ca的分辨率可以是约200ppi或约100ppi。
118.在图4中,存在一个组件区域ca,但是可以设置多个组件区域ca。在这种情况下,多个组件区域ca彼此分隔开,第一相机可以布置为与一个组件区域ca对应,第二相机可以布置为与另一组件区域ca对应。在一些实施例中,相机可以布置为与一个组件区域ca对应,红外传感器可以布置为与另一组件区域ca对应。组件区域ca的形状和尺寸可以彼此不同。
119.组件区域ca可以具有圆形形状、椭圆形形状、多边形形状或无定形形状。在一些实施例中,组件区域ca可以是八边形。组件区域ca可以具有诸如四边形形状、六边形形状等的各种形式的多边形形状。组件区域ca可以被主区域mda围绕。
120.用于驱动显示元件de的像素电路pc可以分别电连接到布置在外围区域pa中的外部电路。第一驱动单元du1、第二驱动单元du2和垫(pad,或称为“焊盘”)单元pad可以布置在外围区域pa中。另外,虽然未示出,但是第一电源线和第二电源线也可以布置在外围区域pa中。
121.第一驱动单元du1可以包括多个第一栅极驱动电路gdc1。第一栅极驱动电路gdc1可以分别连接到均在第一方向(例如,x方向或与x方向相反的方向)上延伸的栅极线gl。第二驱动单元du2可以包括多个第二栅极驱动电路gdc2。第二栅极驱动电路gdc2可以连接到均在第一方向(例如,x方向或与x方向相反的方向)上延伸的栅极线gl。
122.栅极线gl可以连接到主像素电路pcm和辅助像素电路pca,主像素电路pcm连接到布置在同一行中的主显示元件dem,辅助像素电路pca连接到布置在同一行中的辅助显示元件dea。栅极线gl可以将电信号顺序地传输到连接到位于同一行中的主显示元件dem的主像素电路pcm和连接到同一行中的辅助显示元件dea的辅助像素电路pca。
123.换句话说,栅极线gl可以连接到布置在同一行中的主像素电路pcm和辅助像素电路pca。栅极线gl可以将电信号顺序地传输到布置在同一行中的主像素电路pcm和辅助像素电路pca。
124.例如,如图4中所示,辅助显示元件dea之中的第一辅助显示元件dea1和第二辅助显示元件dea2可以布置在同一行中。主显示元件dem之中的第三主显示元件dem3可以与第一辅助显示元件dea1和第二辅助显示元件dea2布置在同一行中。在这种情况下,连接到第一辅助显示元件dea1的第一辅助像素电路pca1、连接到第二辅助显示元件dea2的第二辅助像素电路pca2和连接到第三主显示元件dem3的第三主像素电路pcm3可以连接到同一第一栅极线gl1。第一栅极线gl1可以在第一方向(例如,x方向或与x方向相反的方向)上延伸,并且将第一辅助像素电路pca1、第二辅助像素电路pca2和第三主像素电路pcm3连接到第一栅极驱动电路gdc1。
125.在对比示例中,当辅助像素电路布置为不与驱动单元相邻时,栅极线绕过显示区域,因此增加了栅极线的长度。在这种情况下,由于连接到辅助像素电路的栅极线与连接到主像素电路的栅极线之间的长度偏差,在显示设备的高速驱动期间会发生栅极信号的传输偏差。
126.然而,当辅助像素电路pca布置在显示区域da与第一驱动单元du1之间时,栅极线gl不绕过显示区域da(或者,栅极线的部分不在y方向或与y方向相反的方向上延伸),并且可以连接到辅助像素电路pca。在这种情况下,不会发生连接到辅助像素电路pca的栅极线gl与连接到主像素电路pcm的栅极线gl之间的长度偏差,从而防止了在显示设备1(见图1)的高速驱动期间的栅极信号的传输偏差的发生。
127.另外,当辅助像素电路pca布置在显示区域da与第一驱动单元du1之间时,可以减小显示面板10的上端处的死区域d(dead area)。
128.栅极线gl之中的在组件区域ca中沿第一方向(例如,x方向或与x方向相反的方向)延伸的栅极线gl可以彼此分隔开。换句话说,栅极线gl之中的连接到辅助像素电路pca的第一栅极线gl1和栅极线gl之中的分别与第一栅极线gl1布置在同一行中的第二栅极线gl2可以彼此分隔开。
129.例如,如图4中所示,将第一辅助像素电路pca1连接到第一栅极驱动电路gdc1的第一栅极线gl1和连接到第二栅极驱动电路gdc2的第二栅极线gl2可以通过组件区域ca彼此分隔开。第一栅极线gl1和第二栅极线gl2可以在第一方向(例如,x方向或与x方向相反的方向)上通过组件区域ca彼此分隔开。在这种情况下,第一栅极线gl1和第二栅极线gl2可以布置在同一行中。
130.与以上不同,栅极线gl之中的未连接到辅助像素电路pca的第三栅极线gl3在第一方向(例如,x方向或与x方向相反的方向)上延伸,并且可以分别连接到第一栅极驱动电路gdc1和第二栅极驱动电路gdc2。第三栅极线gl3可以不包括被组件区域ca断开的部分。
131.在图4中,虽然栅极线gl中的每条包括一条线,但是栅极线gl中的每条可以包括多
条线。栅极线gl中的每条可以包括扫描线、发射控制线等。
132.第一栅极驱动电路gdc1和第二栅极驱动电路gdc2中的每个可以包括扫描驱动电路和发射控制驱动电路。包括在第一栅极驱动电路gdc1和第二栅极驱动电路gdc2中的每个中的扫描驱动电路可以通过扫描线将扫描信号提供到像素电路pc中的每个。另外,包括在第一栅极驱动电路gdc1和第二栅极驱动电路gdc2中的每个中的发射控制驱动电路可以通过发射控制线将发射控制信号提供到像素电路pc中的每个。
133.第二驱动单元du2可以与第一驱动单元du1平行布置,并且显示区域da在第二驱动单元du2与第一驱动单元du1之间。布置在显示区域da中的像素电路pc可以共同地连接到第一驱动单元du1和第二驱动单元du2。在另一实施例中,布置在显示区域da中的像素电路pc中的一些可以电连接到第一驱动单元du1,并且其它像素电路pc可以连接到第二驱动单元du2。在另一实施例中,可以省略第二驱动单元du2。
134.垫单元pad可以布置在基底100的一侧处。垫单元pad可以包括主数据垫dpm、辅助数据垫dpa、时钟垫、扫描垫等。垫单元pad通过不被绝缘层覆盖而暴露,并且可以连接到印刷电路板pcb。
135.主数据线dlm和辅助数据线dla均在第二方向(例如,y方向或与y方向相反的方向)上延伸,并且可以布置在第一驱动单元du1与第二驱动单元du2之间。主数据线dlm可以连接到主像素电路pcm之中的布置在同一列中的主像素电路pcm,并且可以分别连接到主数据垫dpm之中的对应的主数据垫dpm。辅助数据线dla可以连接到辅助像素电路pca之中的布置在同一列中的辅助像素电路pca,并且可以分别连接到辅助数据垫dpa之中的对应的辅助数据垫dpa。
136.例如,如图4中所示,第一主数据线dlm1在第二方向(例如,y方向或与y方向相反的方向)上延伸,并且可以将第一主数据垫dpm1连接到第一主像素电路pcm1。在这种情况下,第一主数据线dlm1可以被配置为将第一数据信号传输到第一主像素电路pcm1。第二主数据线dlm2在第二方向(例如,y方向或与y方向相反的方向)上延伸,并且可以将第二主数据垫dpm2连接到第二主像素电路pcm2。在这种情况下,第二主数据线dlm2可以被配置为将第二数据信号传输到第二主像素电路pcm2。第三主数据线dlm3在第二方向(例如,y方向或与y方向相反的方向)上延伸,并且可以将第三主数据垫dpm3连接到第三主像素电路pcm3。在这种情况下,第三主数据线dlm3可以被配置为将第三数据信号传输到第三主像素电路pcm3。
137.另外,第一辅助数据线dla1在第二方向(例如,y方向或与y方向相反的方向)上延伸,并且可以将第一辅助数据垫dpa1连接到第一辅助像素电路pca1。在这种情况下,第一辅助数据线dla1可以被配置为将第一数据信号传输到第一辅助像素电路pca1。结果,分别连接到布置在同一列中的第一辅助显示元件dea1和第一主显示元件dem1的第一辅助像素电路pca1和第一主像素电路pcm1可以接收同一第一数据信号。
138.这里,第一数据信号可以包括多个第一数据电压。第一数据电压中的每个可以包括用于实现图像的电压。第一数据信号可以与稍后将在下面描述的时钟信号基本上同步,第一数据电压可以基于时钟信号分别传输到布置在另一行中的像素电路pc。因此,布置在彼此不同的行中的第一辅助像素电路pca1和第一主像素电路pcm1可以在不同时间接收第一数据电压。
139.同时,布置在组件区域ca中的第三辅助显示元件dea3可以与第一辅助显示元件
dea1布置在同一列中。第三辅助像素电路pca3可以与第一辅助像素电路pca1布置在同一列中。通过电极连接线ewl连接到第三辅助显示元件dea3的第三辅助像素电路pca3可以连接到第一辅助数据线dla1。第三辅助像素电路pca3可以经由第一辅助数据线dla1接收第一数据信号。
140.第二辅助数据线dla2在第二方向(例如,y方向或与y方向相反的方向)上延伸,并且可以将第二辅助数据垫dpa2连接到第二辅助像素电路pca2。在这种情况下,第二辅助数据线dla2可以被配置为将第二数据信号传输到第二辅助像素电路pca2。结果,分别连接到布置在同一列中的第二辅助显示元件dea2和第二主显示元件dem2的第二辅助像素电路pca2和第二主像素电路pcm2可以接收同一第二数据信号。与第一数据信号类似,第二数据信号可以包括多个第二数据电压。第二数据电压中的每个可以包括用于实现图像的电压,并且可以被传输到布置在另一行中的像素电路pc。
141.在实施例中,主数据线dlm之中的向组件区域ca沿第二方向(例如,y方向或与y方向相反的方向)延伸的主数据线dlm的与主区域mda叠置的部分可以比其它主数据线dlm的与主区域mda叠置的部分短。换句话说,主数据线dlm之中的电连接到与辅助显示元件dea布置在同一列中的主显示元件dem的主数据线dlm的与主区域mda叠置的部分可以比其它主数据线dlm的与主区域mda叠置的部分短。
142.例如,如图4中所示,第三主数据线dlm3的与主区域mda叠置的第二部分l2可以比第一主数据线dlm1的与主区域mda叠置的第一部分l1长。第一主数据线dlm1可以沿第二方向(例如,y方向或与y方向相反的方向)向组件区域ca延伸。第一主数据线dlm1可以电连接到第一主显示元件dem1,第一主显示元件dem1可以与第一辅助显示元件dea1布置在同一列中。虽然以上基于第一主数据线dlm1进行了描述,但是同样的描述可以应用于第二主数据线dlm2。
143.在图4中,虽然主数据垫dpm在一对一的基础上与主数据线dlm对应,但是主数据线dlm可以不在一对一的基础上与主数据垫dpm对应。例如,主数据线dlm可以通过多路复用器连接到主数据垫dpm之中的彼此相同的主数据垫dpm。虽然以上基于主数据垫dpm进行描述,但是同样的描述可以应用于辅助数据垫dpa。
144.时钟垫连接到第一栅极驱动电路gdc1,并且可以将时钟信号传输到第一栅极驱动电路gdc1。第一栅极驱动电路gdc1可以基于从时钟垫接收的时钟信号将栅极信号顺序地输出到栅极线gl。例如,第一栅极驱动电路gdc1中的每个连接到前一栅极线,并且可以从前一栅极线接收前一栅极信号。根据另一示例,第一栅极驱动电路gdc1中的每个连接到前一第一栅极驱动电路,并且可以从前一第一栅极驱动电路接收前一控制信号。第一栅极驱动电路gdc1中的每个可以被配置为基于前一控制信号或前一栅极信号以及时钟信号来产生栅极信号。以上基于第一栅极驱动电路gdc1进行描述,但是同样的描述可以应用于第二栅极驱动电路gdc2。
145.显示设备1可以包括其上安装有显示驱动电路ddc的印刷电路板pcb。
146.印刷电路板pcb安装在垫单元pad上,印刷电路板pcb的端子单元pcb-p可以电连接到显示面板10的垫单元pad。印刷电路板pcb包括用于连接到主数据垫dpm、辅助数据垫dpa、时钟垫、扫描垫等中的每个的线,并且可以将控制器的信号或电力传输到显示面板10。下面将参照图5详细描述安装在印刷电路板pcb上的显示驱动电路ddc。
147.图5是示意性地示出根据实施例的显示驱动电路的框图。
148.参照图5,显示驱动电路ddc可以包括时序控制器(tcon)310、数据驱动电路320和电极部330。另外,显示驱动电路ddc还可以包括时钟信号输出电路、栅极信号输出电路等。显示驱动电路ddc可以形成为一个半导体集成电路芯片。
149.电极部330可以包括分别连接到第一主数据垫dpm1、第二主数据垫dpm2、第一辅助数据垫dpa1和第二辅助数据垫dpa2的第一主数据电极331、第二主数据电极332、第一辅助数据电极333和第二辅助数据电极334。另外,虽然图5中未示出,但是电极部330还可以包括第三主数据电极、时钟电极、扫描电极等。
150.tcon 310可以产生用于控制显示面板10的驱动时序的各种控制信号。tcon 310可以将图像数据传输到数据驱动电路320。数据驱动电路320从tcon 310接收图像数据,可以产生与图像数据对应的数据电压,并且将产生的数据电压传输到显示面板10。另外,tcon 310可以控制栅极信号输出电路的栅极信号输出。
151.tcon 310可以包括用于将时钟信号输出到时钟电极的时钟信号输出电路。栅极信号输出电路与时钟信号同步,并且可以被配置为将栅极信号顺序地传输到扫描电极。
152.数据驱动电路320与时钟信号同步,并且可以被配置为将第一数据信号dg1输出到第一主数据电极331,将第二数据信号dg2输出到第二主数据电极332,将第一数据信号dg1输出到第一辅助数据电极333,并且将第二数据信号dg2输出到第二辅助数据电极334。
153.这里,第一数据信号dg1可以包括分别与从tcon 310接收的图像数据对应的多个第一数据电压。如上所述,可以在数据驱动电路320中产生第一数据电压。以上参照第一数据信号dg1进行了描述,但是同样的描述可以应用于第二数据信号dg2。
154.图6a是示意性地示出根据实施例的显示面板的部分的放大平面图,图6b是示意性地示出根据实施例的显示面板的剖视图。具体地,图6a以放大图示出了组件区域的部分和在组件区域周围的外围区域的部分。
155.参照图6a,多个辅助显示元件dea可以布置在组件区域ca中。如以上参照图4所描述的,辅助显示元件dea可以分别连接到布置在外围区域pa中的辅助像素电路pca。辅助显示元件dea可以通过电极连接线ewl分别连接到辅助像素电路pca。
156.在实施例中,电极连接线ewl中的每条可以包括包含彼此不同的材料的第一电极连接线ewl1和第二电极连接线ewl2。在这种情况下,第一电极连接线ewl1布置在外围区域pa中,并且可以包括导电材料。第二电极连接线ewl2布置在组件区域ca中,并且可以包括透明导电氧化物。
157.第一电极连接线ewl1和第二电极连接线ewl2可以在节点n处彼此连接。在图4中,节点n位于组件区域ca与外围区域pa之间的边界处,但是在另一实施例中,节点n可以位于外围区域pa中。
158.在下文中,包括在显示面板10中的元件将根据其堆叠结构参照图6b进行描述,并且将描述第一电极连接线ewl1、第二电极连接线ewl2等的位置关系。
159.参照图6b,主显示元件dem可以布置在主区域mda中,辅助显示元件dea可以布置在组件区域ca中。另外,包括主薄膜晶体管tftm的主像素电路pcm可以布置在主区域mda中。包括辅助薄膜晶体管tfta的辅助像素电路pca可以布置在外围区域pa中。主显示元件dem可以连接到主像素电路pcm,并且可以实现主像素pxm。辅助显示元件dea可以连接到辅助像素电
路pca,并且可以实现辅助像素pxa。
160.基底100可以包括玻璃或聚合物树脂。聚合物树脂可以包括聚醚砜、聚丙烯酸酯、聚醚酰亚胺、聚萘二甲酸乙二醇酯、pet、聚苯硫醚、聚芳酯、pi、聚碳酸酯、乙酸丙酸纤维素等。包括聚合树脂的基底100可以是柔性的、可卷曲的或可弯曲的。基底100可以具有包括包含上述聚合树脂的层和无机层的多层结构(未示出)。
161.缓冲层111可以减少或阻挡异物、湿气或环境空气从基底100渗透到下部,并且在基底100上提供平坦表面。缓冲层111可以包括诸如氧化物或氮化物的无机材料、有机材料或者有机和无机复合材料,并且可以具有无机材料和有机材料的单层或多层结构。
162.阻挡层(未示出)还可以布置在基底100与缓冲层111之间。阻挡层可以防止杂质从基底100等渗透到半导体层a中或使该渗透最小化。阻挡层可以包括诸如氧化物或氮化物的无机材料、有机材料或者有机/无机复合材料,并且可以具有包括无机材料和有机材料的单层或多层结构。
163.半导体层a可以布置在缓冲层111上。半导体层a可以包括非晶硅或多晶硅。在另一实施例中,半导体层a可以包括选自于由铟(in)、镓(ga)、锡(sn)、锆(zr)、钒(v)、铪(hf)、镉(cd)、锗(ge)、铬(cr)、钛(ti)、铝(al)、铯(cs)、铈(ce)和锌(zn)组成的组中的至少一种的氧化物。
164.半导体层a可以包括沟道区、源区和漏区,源区和漏区布置在沟道区的相对侧处。半导体层a可以包括单层或多层。
165.第一栅极绝缘层113和第二栅极绝缘层115可以堆叠在基底100上,使得半导体层a被覆盖。第一栅极绝缘层113和第二栅极绝缘层115中的每个可以包括氧化硅(sio2)、氮化硅(sin
x
)、氮氧化硅(sion)、氧化铝(al2o3)、氧化钛(tio2)、氧化钽(ta2o5)、氧化铪(hfo2)或氧化锌(zno
x
)。氧化锌(zno
x
)可以是zno和/或zno2。
166.栅电极g可以布置在第一栅极绝缘层113上以与半导体层a至少部分地叠置。栅电极g包括钼(mo)、铝(al)、铜(cu)、钛(ti)等,并且可以包括单层或多层。例如,栅电极g可以是单个mo层。
167.在图6b中,栅电极g布置在第一栅极绝缘层113的上表面上,但是在另一实施例中,栅电极g可以布置在第二栅极绝缘层115的上表面上。
168.在实施例中,存储电容器cst包括下电极ce1和上电极ce2,并且如图6b中所示地可以与主薄膜晶体管tftm叠置。例如,主薄膜晶体管tftm的栅电极g可以执行作为存储电容器cst的下电极ce1的功能。与以上不同,存储电容器cst可以不与主薄膜晶体管tftm叠置,并且可以单独地存在。
169.存储电容器cst的上电极ce2与下电极ce1叠置且第二栅极绝缘层115位于上电极ce2与下电极ce1之间,并且形成电容。在这种情况下,第二栅极绝缘层115可以用作存储电容器cst的介电层。
170.存储电容器cst的上电极ce2和第一电极连接线ewl1可以布置在第二栅极绝缘层115上。存储电容器cst的上电极ce2和第一电极连接线ewl1中的每个可以包括包含mo、al、cu、ti等的导电材料,并且可以形成为包括以上导电材料的单层或多层。
171.层间绝缘层117可以设置在第二栅极绝缘层115上,使得存储电容器cst的上电极ce2和第一电极连接线ewl1被覆盖。层间绝缘层117可以包括氧化硅(sio2)、氮化硅(sin
x
)、
氮氧化硅(sion)、氧化铝(al2o3)、氧化钛(tio2)、氧化钽(ta2o5)、氧化铪(hfo2)或氧化锌(zno
x
)。氧化锌(zno
x
)可以是zno和/或zno2。
172.源电极、漏电极和第二连接电极cm2可以布置在层间绝缘层117上。
173.源电极、漏电极和第二连接电极cm2中的每个可以包括包含mo、al、cu、ti等的导电材料,并且可以包括包含以上材料的多层和单层。例如,源电极、漏电极和第二连接电极cm2中的每个可以具有ti层、al层和ti层的多层结构。源电极和漏电极可以通过接触孔分别连接到半导体层a的源区和漏区。第二连接电极cm2可以通过接触孔连接到第一电极连接线ewl1。
174.源电极、漏电极和第二连接电极cm2可以被无机保护层(未示出)覆盖。无机保护层可以包括包含氮化硅(sin
x
)和/或氧化硅(sio
x
)的单层或多层。可以引入无机保护层以覆盖和保护布置在层间绝缘层117上的一些线。
175.平坦化层119覆盖源电极、漏电极和第二连接电极cm2,并且包括连接主薄膜晶体管tftm和第一像素电极210的接触孔。
176.平坦化层119可以包括包含无机材料的单层或多层,并且可以提供平坦的上表面。平坦化层119可以包括诸如苯并环丁烯(bcb)、pi、六甲基二硅氧烷(hmdso)、聚(甲基丙烯酸甲酯)(pmma)或聚苯乙烯(ps)的通用聚合物、具有酚类基团的聚合物衍生物、丙烯酰类聚合物、酰亚胺类聚合物、芳基醚类聚合物、酰胺类聚合物、氟类聚合物、对二甲苯类聚合物、乙烯醇类聚合物和它们的任何共混物。
177.在实施例中,如图6b中所示,平坦化层119可以包括第一平坦化层119a和第二平坦化层119b。
178.第一连接电极cm1和第二电极连接线ewl2可以布置在第一平坦化层119a上。第一连接电极cm1和/或第二电极连接线ewl2可以包括透明导电材料。例如,第一连接电极cm1和/或第二电极连接线ewl2可以包括透明导电氧化物(tco)。第一连接电极cm1和/或第二电极连接线ewl2可以包括诸如氧化铟锡(ito)、氧化铟锌(izo)、氧化锌(zno)、氧化铟(in2o3)、氧化铟镓(igo)或氧化铝锌(azo)的导电氧化物。
179.第一连接电极cm1可以通过形成在第一平坦化层119a中的接触孔连接到源电极或漏电极。第二电极连接线ewl2可以通过形成在第一平坦化层119a中的接触孔连接到第二连接电极cm2,从而可以连接到第一电极连接线ewl1。第一电极连接线ewl1和第二电极连接线ewl2通过第二连接电极cm2彼此连接的点可以与图6a中所示的节点n对应。
180.如图6b中所示,第一电极连接线ewl1和第二电极连接线ewl2可以布置在彼此不同的层上。在图6b中,第一电极连接线ewl1布置在第二栅极绝缘层115上,第二电极连接线ewl2布置在第一电极连接线ewl1上,但是这仅仅是示例。在另一示例中,第一电极连接线ewl1可以布置在第一栅极绝缘层113、层间绝缘层117或第一平坦化层119a上。第二电极连接线ewl2可以布置在层间绝缘层117上。
181.在另一实施例中,第一电极连接线ewl1和第二电极连接线ewl2可以布置在同一层上。例如,第一电极连接线ewl1和第二电极连接线ewl2可以布置在层间绝缘层117或第一平坦化层119a上。第二电极连接线ewl2的端部可以覆盖第一电极连接线ewl1的端部。因此,第一电极连接线ewl1和第二电极连接线ewl2可以彼此连接。
182.主显示元件dem和辅助显示元件dea可以布置在平坦化层119上。在组件区域ca之
中的没有布置辅助显示元件dea的一些区域可以与透射区域ta对应。
183.主显示元件dem可以包括第一像素电极210、包含有机发射层的第一中间层220和对电极230。主显示元件dem可以通过形成在平坦化层119中的接触孔和第一连接电极cm1连接到主薄膜晶体管tftm。换句话说,主显示元件dem可以连接到主像素电路pcm。
184.辅助显示元件dea可以包括第二像素电极210'、包含有机发射层的第二中间层220'和对电极230。辅助显示元件dea可以通过形成在平坦化层119中的接触孔、第一电极连接线ewl1、第二连接电极cm2和第二电极连接线ewl2连接到辅助薄膜晶体管tfta。换句话说,辅助显示元件dea可以连接到辅助像素电路pca。
185.第一像素电极210可以包括(半)透光电极或反射电极。在一些实施例中,第一像素电极210可以包括反射层和形成在反射层上的透明或半透明电极层,反射层包括银(ag)、镁(mg)、al、铂(pt)、钯(pd)、金(au)、镍(ni)、钕(nd)、铱(ir)、铬(cr)和它们的任何混合物。透明或半透明电极层可以包括选自于由氧化铟锡(ito)、氧化铟锌(izo)、氧化锌(zno)、氧化铟(in2o3)、氧化铟镓(igo)和氧化铝锌(azo)组成的组中的至少一种。在一些实施例中,第一像素电极210可以具有ito层、ag层和另一ito层的结构。以上基于第一像素电极210进行了描述,但是同样的描述可以应用于第二像素电极210'。
186.在基底100的显示区域da中,像素限定层121可以布置在平坦化层119上。像素限定层121覆盖第一像素电极210的边缘,并且可以包括暴露第一像素电极210的中心部分的第一开口op。主显示元件dem的发射区域eam由第一开口op限定。像素限定层121覆盖第二像素电极210'的边缘,并且可以包括暴露第二像素电极210'的中心部分的第二开口op'。辅助显示元件dea的发射区域eaa由第二开口op'限定。
187.在实施例中,当主显示元件dem和辅助显示元件dea发射相同颜色的光时,主显示元件dem的发射区域eam可以比辅助显示元件dea的发射区域eaa小。换句话说,当将发射相同颜色的光的主像素pxm和辅助像素pxa的尺寸进行彼此比较时,辅助像素pxa的尺寸可以比主像素pxm的尺寸大。
188.像素限定层121可以增加第一像素电极210的边缘与第一像素电极210上方的对电极230之间的距离,从而防止在第一像素电极210的边缘处发生电弧等。以上基于第一像素电极210进行了描述,但是同样的描述可以应用于第二像素电极210'。
189.像素限定层121可以包括选自于由pi、聚酰胺、丙烯酸树脂、bcb和酚醛树脂组成的组中的至少一种有机绝缘材料,并且可以通过旋涂等形成。
190.第一中间层220布置在由像素限定层121形成的第一开口op中,并且可以包括有机发射层。有机发射层可以包括包含发射红光、绿光、蓝光或白光的荧光材料或磷光材料的有机材料。有机发射层可以包括低分子量有机材料或聚合物有机材料,诸如空穴传输层(htl)、空穴注入层(hil)、电子传输层(etl)和电子注入层(eil)的功能层还可以可选地包括在有机发射层下方和上方。以上基于第一中间层220进行了描述,但是同样的描述可以应用于第二中间层220'。
191.对电极230可以包括透光电极或反射电极。在一些实施例中,对电极230可以包括透明或半透明电极,并且可以包括具有低逸出功且包括li、ca、lif、al、ag、mg或它们的任何混合物或者具有诸如lif/ca或lif/al的多层结构的材料的金属薄膜。而且,包括ito、izo、zno或in2o3的tco层还可以布置在金属薄膜上。对电极230遍及显示区域da布置,并且可以布
置在第一中间层220、第二中间层220'和像素限定层121上方。对电极230与多个有机发光二极管oled一体地形成为单个主体,并且可以与多个第一像素电极210和多个第二像素电极210'对应。
192.有机发光二极管oled会容易地被来自外部的湿气、氧等损坏,因此,封装层(未示出)可以覆盖且保护有机发光二极管oled。封装层可以覆盖显示区域da且延伸到外围区域pa的至少一部分。封装层可以包括第一无机封装层、有机封装层和第二无机封装层。
193.图7是示意性地示出根据另一实施例的显示设备的平面图。图7是图4的实施例的修改,不同之处在于辅助像素电路的结构。将省略与图4的描述相同的描述,并且将仅描述不同之处。
194.参照图7,多个主像素电路pcm'和多个主显示元件dem'可以布置在主区域mda中。多个辅助显示元件dea'可以布置在组件区域ca中,多个辅助像素电路pca'可以布置在外围区域pa中。辅助显示元件dea'可以通过电极连接线ewl'分别连接到辅助像素电路pca'。
195.在图7中,与图4不同,辅助像素电路pca'还布置在第二驱动单元du2与显示区域da之间。换句话说,显示区域da可以位于第一辅助像素电路pca1'与第二辅助像素电路pca2'之间。在这种情况下,布置在组件区域ca中的辅助显示元件dea'中的一些分别连接到布置在第一驱动单元du1与显示区域da之间的辅助像素电路pca',其它辅助显示元件dea'可以分别连接到布置在第二驱动单元du2与显示区域da之间的辅助像素电路pca'。
196.驱动显示元件de'的像素电路pc'可以分别电连接到布置在外围区域pa中的外部电路。第一驱动单元du1、第二驱动单元du2和垫单元pad可以布置在外围区域pa中。
197.栅极线gl可以分别连接到与位于同一行中的主显示元件dem'连接的主像素电路pcm'以及与位于同一行中的辅助显示元件dea'连接的辅助像素电路pca'。
198.例如,如图7中所示,第一辅助显示元件dea1'和第三主显示元件dem3'可以布置在同一行中。在这种情况下,连接到第一辅助显示元件dea1'的第一辅助像素电路pca1'和连接到第三主显示元件dem3'的第三主像素电路pcm3'可以连接到同一条第一栅极线gl1。第一栅极线gl1在第一方向(例如,x方向或与x方向相反的方向)上延伸,并且可以将第一辅助像素电路pca1'和第三主像素电路pcm3'连接到第一栅极驱动电路gdc1。
199.第二辅助显示元件dea2'和第四主显示元件dem4'可以布置在同一行中。在这种情况下,连接到第二辅助显示元件dea2'的第二辅助像素电路pca2'和连接到第四主显示元件dem4'的第四主像素电路pcm4'可以连接到同一条第二栅极线gl2。第二栅极线gl2在第一方向(例如,x方向或与x方向相反的方向)上延伸,并且可以将第二辅助像素电路pca2'和第四主像素电路pcm4'连接到第二栅极驱动电路gdc2。
200.在实施例中,将第一辅助像素电路pca1'连接到第一栅极驱动电路gdc1的第一栅极线gl1和将第二辅助像素电路pca2'连接到第二栅极驱动电路gdc2的第二栅极线gl2可以彼此分隔开。第一栅极线gl1和第二栅极线gl2可以在第一方向(例如,x方向或与x方向相反的方向)上通过组件区域ca彼此分隔开。在这种情况下,第一栅极线gl1和第二栅极线gl2可以布置在同一行中。
201.垫单元pad可以布置在基底100的一侧处。垫单元pad可以包括主数据垫dpm'、辅助数据垫dpa'、时钟垫、扫描垫等。垫单元pad通过不被绝缘层覆盖而暴露,并且可以连接到印刷电路板pcb。
202.主数据线dlm'和辅助数据线dla'均在第二方向(例如,y方向或与y方向相反的方向)上延伸,并且可以布置在第一驱动单元du1与第二驱动单元du2之间。主数据线dlm'可以连接到主像素电路pcm'之中的位于同一列中的主像素电路pcm',并且可以连接到主数据垫dpm'之中的对应的主数据垫dpm'。辅助数据线dla'可以连接到辅助像素电路pca'之中的位于同一列中的辅助像素电路pca',并且可以连接到辅助数据垫dpa'之中的对应的辅助数据垫dpa'。
203.例如,如图7中所示,第一主数据线dlm1'在第二方向(例如,y方向或与y方向相反的方向)上延伸,并且可以将第一主数据垫dpm1'连接到第一主像素电路pcm1'。在这种情况下,第一主数据线dlm1'可以被配置为将第一数据信号传输到第一主像素电路pcm1'。第二主数据线dlm2'在第二方向(例如,y方向或与y方向相反的方向)上延伸,并且可以将第二主数据垫dpm2'连接到第二主像素电路pcm2'。在这种情况下,第二主数据线dlm2'可以被配置为将第二数据信号传输到第二主像素电路pcm2'。第三主数据线dlm3'在第二方向(例如,y方向或与y方向相反的方向)上延伸,并且可以将第三主数据垫dpm3'连接到第三主像素电路pcm3'。在这种情况下,第三主数据线dlm3'可以被配置为将第三数据信号传输到第三主像素电路pcm3'。第四主数据线dlm4'在第二方向(例如,y方向或与y方向相反的方向)上延伸,并且可以将第四主数据垫dpm4'连接到第四主像素电路pcm4'。在这种情况下,第四主数据线dlm4'可以被配置为将第四数据信号传输到第四主像素电路pcm4'。
204.另外,第一辅助数据线dla1'在第二方向(例如,y方向或与y方向相反的方向)上延伸,并且可以将第一辅助数据垫dpa1'连接到第一辅助像素电路pca1'。在这种情况下,第一辅助数据线dla1'可以被配置为将第一数据信号传输到第一辅助像素电路pca1'。结果,分别连接到布置在同一列中的第一辅助显示元件dea1'和第一主显示元件dem1'的第一辅助像素电路pca1'和第一主像素电路pcm1'可以接收同一第一数据信号。
205.第二辅助数据线dla2'在第二方向(例如,y方向或与y方向相反的方向)上延伸,并且可以将第二辅助数据垫dpa2'连接到第二辅助像素电路pca2'。在这种情况下,第二辅助数据线dla2'可以被配置为将第二数据信号传输到第二辅助像素电路pca2'。结果,分别连接到第二辅助显示元件dea2'和第二主显示元件dem2'的第二辅助像素电路pca2'和第二主像素电路pcm2'可以接收同一第二数据信号。
206.同时,布置在组件区域ca中的第三辅助显示元件dea3'可以与第一辅助显示元件dea1'布置在同一列中。第三辅助像素电路pca3'可以与第一辅助像素电路pca1'布置在同一列中。通过电极连接线ewl'连接到第三辅助显示元件dea3'的第三辅助像素电路pca3'可以连接到第一辅助数据线dla1'。第三辅助像素电路pca3'可以经由第一辅助数据线dla1'接收第一数据信号。
207.另外,布置在组件区域ca中的第四辅助显示元件dea4'可以与第二辅助显示元件dea2'布置在同一列中。第四辅助像素电路pca4'可以与第二辅助像素电路pca2'布置在同一列中。通过电极连接线ewl'连接到第四辅助显示元件dea4'的第四辅助像素电路pca4'可以连接到第二辅助数据线dla2'。第四辅助像素电路pca4'可以经由第二辅助数据线dla2'接收第二数据信号。
208.图8是示意性地示出根据另一实施例的显示设备的平面图。图8是图4的实施例的修改,不同之处在于辅助像素电路的结构。将省略与图4的描述相同的描述,并且将仅描述
不同之处。
209.参照图8,与图4中所示的显示面板10不同,可以省略垫单元pad的辅助数据垫dpa。相反,显示面板10可以包括数据连接线dcl。数据连接线dcl可以将主数据线dlm和辅助数据线dla彼此连接。
210.例如,第一主数据线dlm1和第一辅助数据线dla1可以通过第一数据连接线dcl1彼此连接。在这种情况下,第一辅助数据线dla1可以被配置为通过第一主数据线dlm1和第一数据连接线dcl1将第一数据信号传输到第一辅助像素电路pca1。
211.类似地,第二主数据线dlm2和第二辅助数据线dla2可以通过第二数据连接线dcl2彼此连接。在这种情况下,第二辅助数据线dla2可以通过第二主数据线dlm2和第二数据连接线dcl2将第二数据信号传输到第二辅助像素电路pca2。
212.在实施例中,数据连接线dcl可以布置在图6b中所示的第一栅极绝缘层113、第二栅极绝缘层115、层间绝缘层117或第一平坦化层119a上。
213.图9是示意性地示出根据另一实施例的显示设备的平面图。图9是图7的实施例的修改,不同之处在于辅助像素电路的结构。将省略与图7的描述相同的描述,并且将仅描述不同之处。
214.参照图9,与图7中所示的显示面板10不同,可以省略垫单元pad的辅助数据垫dpa'。相反,显示面板10可以包括数据连接线dcl'。数据连接线dcl'可以将主数据线dlm'和辅助数据线dla'彼此连接。
215.例如,第一主数据线dlm1'和第一辅助数据线dla1'可以通过第一数据连接线dcl1'彼此连接。在这种情况下,第一辅助数据线dla1'可以通过第一主数据线dlm1'和第一数据连接线dcl1'将第一数据信号传输到第一辅助像素电路pca1'。
216.类似地,第二主数据线dlm2'和第二辅助数据线dla2'可以通过第二数据连接线dcl2'彼此连接。在这种情况下,第二辅助数据线dla2'可以通过第二主数据线dlm2'和第二数据连接线dcl2'将第二数据信号传输到第二辅助像素电路pca2'。
217.在实施例中,数据连接线dcl'可以布置在图6b中所示的第一栅极绝缘层113、第二栅极绝缘层115、层间绝缘层117或第一平坦化层119a上。
218.以上主要描述了显示面板和显示设备,但是本公开不限于此。例如,制造显示面板的方法和制造显示设备的方法也落入到本公开的范围内。
219.根据如上所述地构造的实施例,像素电路不布置在组件区域中,因此,可以获得较宽的透射区域,并且可以实现具有改善的透射率的显示面板和包括该显示面板的显示设备。然而,发明构思的范围不受该效果的限制。
220.虽然在此已经描述了某些实施例和实施方式,但是其它实施例和修改将通过该描述而明显。因此,发明构思不限于这些实施例,而是限于所附权利要求以及如对于本领域普通技术人员而言将明显的各种显然的修改和等同布置的更宽范围。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献