一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

利用DCDC的PG信号进行控制SSD复位的复位电路的制作方法

2022-06-26 00:11:56 来源:中国专利 TAG:

利用dcdc的pg信号进行控制ssd复位的复位电路
技术领域
1.本实用新型涉及复位电路,具体涉及一种利用dcdc的pg信号进行控制ssd复位的新型复位电路。


背景技术:

2.市面上出现一些具有目前固体硬盘(ssd)的低电平复位信号(nreset)复位电路,做法一般为,使用电阻电容组合(rc)电路或者nreset ic电路来实现,但该方法对于rc电路存在一定缺陷,比如上下电缓慢,在某些快速上下电的环境下会出现复位不成功问题;而复位ic电路能解决快速上下电环境复位不成功的问题,但成本增加,很多ssd宁愿使用rc电路。
3.而使用降压稳压电源(dcdc)的输出正常指示脚信号(pg)来控制reset的线路既节约了成本又能解决ssd快速上下电复位不成功的问题。


技术实现要素:

4.本实用新型为解决现有技术中采用rc电路存在由于上下电缓慢,而导致复位不成功的问题,采用复位ic电路增加成本的问题,提供一种利用dcdc的pg信号进行控制ssd复位的复位电路。
5.利用dcdc的pg信号进行控制ssd复位的复位电路,该复位电路包括稳压器u1、电感l1、反馈电阻ra1、反馈电阻rb1、上拉电阻r3、电阻r4和延时电容c1;
6.所述稳压器u1为ssd提供稳定电源,所述稳压器u1的接电感引脚lx与电感l1的一端连接,所述电感l1的另一端分别连接反馈电阻ra1一端和ssd核心电源vcck_out;
7.所述反馈电阻ra1的另一端分别连接反馈电阻rb1一端以及稳压器u1的输出反馈脚fb端,反馈电阻rb1的另一端接地;
8.所述稳压器u1的输出正常指示脚信号pg端分别连接上拉电阻r3的一端以及电阻r4的一端,上拉电阻r3的另一端与ssd主控的输入输出脚gpio供电电源连接;所述电阻r4分别连接延时电容c1的一端以及nreset复位电路,所述延时电容c1的另一端接地。
9.进一步的,ssd主控的输入输出脚gpio供电电源 1.8v。
10.进一步的,所述电阻r4作为输出正常指示脚信号pg端与nreset的连接电阻,其阻值为1k。
11.本实用新型的有益效果:本实用新型所述的电路能使ssd快速把reset信号拉低和拉高,又节约成本的快速响应复位电路。
12.本实用新型所述的电路,防止ssd无法快速复位;节约reset电路成本;解决主机(host)快速上下电时reset无法快速响应的问题。
附图说明
13.图1为本实用新型所述利用dcdc的pg信号进行控制ssd复位的复位电路的电路图。
具体实施方式
14.结合图1说明本实施方式,利用dcdc的pg信号进行控制ssd复位的复位电路,本实施方式通过增加一个既能快速响应低电平复位信号nreset又能节约成本的复位电路,使得能实现在host端断电时,nreset电路能快速检测到电压掉下,马上执行nreset拉低到0;而host端快速上电时,nreset电路也能快速检测到电压拉升,马上把nreset电压拉起来;同时又能节约设计成本,实现起来非常简单容易。
15.本实施方式的复位电路具体包括:稳压器u1、电感l1、反馈电阻ra1、反馈电阻rb1、上拉电阻r3、电阻r4和延时电容c1;
16.所述稳压器u1为ssd提供稳定电源,所述稳压器u1的接电感引脚lx与电感l1的一端连接,所述电感l1的另一端分别连接反馈电阻ra1一端和ssd核心电源;
17.所述反馈电阻ra1的另一端分别连接反馈电阻rb1一端以及稳压器u1的输出反馈脚fb端,反馈电阻rb1的另一端接地;
18.所述稳压器u1的输出正常指示脚信号pg端分别连接上拉电阻r3的一端以及电阻r4的一端,上拉电阻r3的另一端与ssd主控的输入输出脚gpio供电电源连接;所述电阻r4分别连接延时电容c1的一端以及nreset复位电路,所述延时电容c1的另一端接地。
19.本实施方式所述的复位电路的工作原理为:将稳压器u1(型号:jw5213)作为给ssd核心电压的供电芯片,负责核心电压的供电;l1为dcdc聚集能量作用,为输出提供相应幅度值能量,进而转换为相应的输出电压值;ra1,rb1为调节输出电压的反馈电阻,经过调整阻值大小可得到相应输出电压;r3为reset信号的上拉电阻,值为10k级,ssd工作时提供相应电压值给nreset,保证nreset信号有效;r4为pg脚与nreset的连接电阻,值为1k,当输入电压断开时,r3上的上拉电压为0,pg信号脚为开漏输出低电平状态,此时nreset内部上拉电阻与r4组成分压电路,由于nreset内部上拉电阻为几十k量级,此时r4的1k电阻值能保证reset为极低的电压值,保证复位有效;c1为nreset信号上升或下降的延时电容,当上电或者下电时nreset时间不够,可通过调整这个值来增加nreset的爬升时间或下坡时间;v_in为输入电源;vcck_out为供给ssd核心电源; 1.8v为ssd主控的gpio供电电源;nreset为复位信号。与现有技术相比只需通过nreset接到dcdc的pg信号脚,便可实现节约nreset电路的成本问题,同时又保证快速上下电情况下复位成功。
20.以上只通过说明的方式描述了本实用新型的某些示范性实施例,毋庸置疑,对于本领域的普通技术人员,在不偏离本实用新型的精神和范围的情况下,可以用各种不同的方式对所描述的实施例进行修正。因此,上述附图和描述在本质上是说明性的,不应理解为对本实用新型权利要求保护范围的限制。


技术特征:
1.利用dcdc的pg信号进行控制ssd复位的复位电路,其特征是:该复位电路包括稳压器u1、电感l1、反馈电阻ra1、反馈电阻rb1、上拉电阻r3、电阻r4和延时电容c1;所述稳压器u1为ssd提供稳定电源,所述稳压器u1的接电感引脚lx与电感l1的一端连接,所述电感l1的另一端分别连接反馈电阻ra1一端和ssd核心电源vcck_out;所述反馈电阻ra1的另一端分别连接反馈电阻rb1一端以及稳压器u1的输出反馈脚fb端,反馈电阻rb1的另一端接地;所述稳压器u1的输出正常指示脚信号pg端分别连接上拉电阻r3的一端以及电阻r4的一端,上拉电阻r3的另一端与ssd主控的输入输出脚gpio供电电源连接;所述电阻r4分别连接延时电容c1的一端以及nreset复位电路,所述延时电容c1的另一端接地。2.根据权利要求1所述的利用dcdc的pg信号进行控制ssd复位的复位电路,其特征在于:ssd主控的输入输出脚gpio供电电源 1.8v。3.根据权利要求1所述的利用dcdc的pg信号进行控制ssd复位的复位电路,其特征在于:所述电阻r4作为输出正常指示脚信号pg端与nreset的连接电阻,其阻值为1k。

技术总结
利用DCDC的PG信号进行控制SSD复位的复位电路,涉及一种复位电路,为解决现有技术中采用RC电路存在由于上下电缓慢,而导致复位不成功的问题,采用复位IC电路增加成本的问题,本新型中,由稳压器为SSD提供稳定电源,稳压器的接电感端与电感的一端连接,电感的另一端分别连接反馈电阻RA1一端和SSD核心电源;反馈电阻RA1的另一端分别连接反馈电阻RB1一端以及稳压器的FB端,反馈电阻RB1的另一端接地;稳压器的PG信号端分别连接上拉电阻R3的一端以及电阻R4的一端,上拉电阻R3的另一端与SSD主控的GPIO供电电源连接;电阻R4分别连接延时电容的一端以及nRESET复位电路,延时电容的另一端接地。本新型的电路能使SSD快速把RESET信号拉低和拉高,同时节约成本。同时节约成本。同时节约成本。


技术研发人员:孙成思 孙日欣 谢志响
受保护的技术使用者:深圳佰维存储科技股份有限公司
技术研发日:2021.12.21
技术公布日:2022/6/24
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献