一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

一种OLED折叠屏的像素电路排布结构及其驱动方法与流程

2022-04-25 01:54:26 来源:中国专利 TAG:

一种oled折叠屏的像素电路排布结构及其驱动方法
技术领域
1.本发明涉及oled折叠屏技术领域,尤其涉及一种oled折叠屏的像素电路排布结构及其驱动方法。


背景技术:

2.随着科技的进步以及人们对显示器要求的不断提升,为了增加手机显示器的视觉体验,研发人员开发出了oled折叠屏 ;使用这种屏幕可是使用户在影音游戏娱乐时有更畅快的体验,且携带方便,可提升用手机办公的效率;另外为了解决oled面板vth漂移等不良因子引发的显示问题,需使用补偿电路,补偿电路有较复杂的电路架构,具有更多的tft,其中应用igzo半导体的tft比ltps的更稳定,在折叠区的这种复杂pixel电路会因为tft稳定性不够,导致出现电性问题,影响面板显示。因此,如何减小oled折叠屏这一问题是亟待解决的一项重要课题。


技术实现要素:

3.本发明的目的在于提供一种oled折叠屏的像素电路排布结构及其驱动方法。
4.本发明采用的技术方案是:一种oled折叠屏的像素电路排布结构,oled折叠屏包括至少两块非折叠区以及至少一块连接相邻两块非折叠区的折叠区;非折叠区的补偿电路使用ltps像素补偿电路,折叠区的像素补偿电路使用igzo像素补偿电路;且在同一行当中,所有非折叠区的ltps像素补偿电路连接同一路gip驱动信号,所有折叠区的igzo像素补偿电路连接另一路gip驱动信号。
5.进一步地,折叠区的像素补偿电路使用ltps的6t2c补偿电路,折叠区的像素补偿电路使用igzo的6t2c补偿电路。
6.进一步地,6t2c电路具体包括晶体管t1、t2、t3、t4、t5和电容c1、c2,t1的输入端连接vdata信号线,t1的输出端连接b点,t1的控制端连接第一扫描信号scan1;t2的输入端连接b点,t2的输出端连接a点,t2的控制端连接第二扫描信号scan2;t3的输入端连接a点,t3的输出端连接g点,t3的控制端连接第三扫描信号scan3;t4的输入端连接电压vdd,t4的输出端连接s点,t4的控制端连接第三扫描信号g点;t5的输入端连接基准电压vref,t5的输出端连接g点,t5的控制端连接第二扫描信号scan2;t6的输入端连接s点,t6的输出端连接低电压vss,t6的控制端连接第二扫描信号scan2;电容c1的一端连接b点,c1的另一端分别连接t5的输入端和基准电压vref,电容c2的一端连接a点,c2的另一端分别连接s点。
7.进一步地,本发明还公开了一种oled折叠屏的像素电路排布结构的igzo像素补偿电路的驱动方法,具体步骤为:t1阶段, scan1写入高电压,t1打开,b点写入vdata电压,scan2写入低电压,t2与t5关闭,vb=v
data
;t2阶段,scan1写入低电压, t1关闭,scan2依旧写入低电压,t2与t5继续保持关闭,scan4写入高电压,t6打开,scan3写入低电压,t3关闭,s点放电至oled两端跨压,即vs=v
oled ;
t3阶段,scan2写入高电压,t2与t5打开,a点写入vdata,g点写入vref,s点达到vref-vth,即此时va=v
data
,vg=v
ref,vs
= v
ref
ꢀ–
vth;t4阶段,scan2写入低电压,t2与t5关闭,scan4写入高电压,t6打开,scan3写入高电压,t3打开;g点写入vdata电压,即vg=vdata,vs= v
ref
ꢀ–
vth那么 v
gs
=v
g-vs= vdata-(v
ref
ꢀ–
vth),代入n型tft饱和区电流公式i
oled = 1/2μ
ncox
w/l (v
gs-v
th
)
2 得到i
oled = 1/2μ
ncox
w/l(vdata-v
ref
)2。
8.本发明采用以上技术方案,在折叠区采用igzo pixel电路,在非折叠区采用ltps pixel电路,避免ltps电路做在折叠区因为频繁的折叠影响电性。将oled igzo pixel电路做在折叠区,其scan接在一起,将ltps补偿电路做在非折叠区,其scan另接在一起,位于折叠区的igzo pixel电路结构稳定,频繁折叠不易发生问题,提升面板质量。本发明通过oled折叠屏与oled内部补偿电路的有机结合,利用igzo与ltps半导体的特性以及pixel的排布,解决oled折叠屏的老化问题。
附图说明
9.以下结合附图和具体实施方式对本发明做进一步详细说明;图1为折叠屏分区示意图;图2为具体实施方式所述的折叠屏像素电路示意图;图3为具体实施方式所述的折叠屏像素类型分布图;图4为本发明的igzo部分补偿电路的驱动过程的t1阶段示意图;图5为本发明的igzo部分补偿电路的驱动过程的t2阶段示意图;图6为本发明的igzo部分补偿电路的驱动过程的t3阶段示意图;图7为本发明的igzo部分补偿电路的驱动过程的t4阶段示意图。
具体实施方式
10.为使本技术实施例的目的、技术方案和优点更加清楚,下面将结合本技术实施例中的附图对本技术实施例中的技术方案进行清楚、完整地描述。
11.图1展示了折叠屏的分区方式,oled折叠屏分为两个非折叠区和一个折叠区,每一部分都是有几百万个画素组成的,每一个画素都是由pixel补偿电路控制亮度,一般来说,以对折的折叠屏为例,则折叠区设置在中间,而两侧都设置有非折叠区。而另一些实施例中,折叠屏也可能是三折屏,四折屏,那么以三折屏为例,则有可能是两个折叠区被三个非折叠区两两夹在中间的设计方式(图中未示出)。
12.如图2所示,在折叠区采用igzo pixel电路,在非折叠区采用ltps pixel电路,避
免ltps电路做在折叠区因为频繁的折叠影响电性。低温多晶硅(lowtemperature poly-silicon;简称ltps),ltps反应速度较快,且有高亮度、高分辨率与低耗电量等优点。氧化铟镓锌(indium gallium zinc oxide,缩写igzo),igzo与非晶硅相比能够缩小晶体管尺寸,提高液晶面板画素的开口率,较易实现分辨率高出一倍,电子迁移率快十倍。
13.具体地,非折叠区的补偿电路使用ltps的6t2c补偿电路,所述折叠区的像素补偿电路使用igzo的6t2c补偿电路;所述6t2c电路具体包括晶体管t1、t2、t3、t4、t5和电容c1、c2,t1的输入端连接vdata信号线,t1的输出端连接b点,t1的控制端连接第一扫描信号scan1;t2的输入端连接b点,t2的输出端连接a点,t2的控制端连接第二扫描信号scan2;t3的输入端连接a点,t3的输出端连接g点,t3的控制端连接第三扫描信号scan3;t4的输入端连接电压vdd,t4的输出端连接s点,t4的控制端连接第三扫描信号g点;t5的输入端连接基准电压vref,t5的输出端连接g点,t5的控制端连接第二扫描信号scan2;t6的输入端连接s点,t6的输出端连接低电压vss,t6的控制端连接第二扫描信号scan2;电容c1的一端连接b点,c1的另一端分别连接t5的输入端和基准电压vref,电容c2的一端连接a点,c2的另一端分别连接s点。
14.如图3所示,将oled igzo pixel电路做在折叠区,其scan接在一起,将ltps补偿电路做在非折叠区,其scan另接在一起,位于折叠区的igzo pixel电路结构稳定,频繁折叠不易发生问题,提升面板质量。
15.在同一行当中,所有非折叠区的ltps的6t2c补偿电路连接同一路gip驱动信号(gip a),所有折叠区的igzo的6t2c补偿电路连接另一路gip驱动信号(gip b)。
16.折叠区的igzo部分补偿电路具体操作方法如下:如图4所示,t1阶段, scan1写入高电压,t1打开,b点写入vdata电压,scan2写入低电压,t2与t5关闭,vb=v
data
;如图5所示,t2阶段,scan1写入低电压, t1关闭,scan2依旧写入低电压,t2与t5继续保持关闭,scan4写入高电压,t6打开,scan3写入低电压,t3关闭,s点放电至oled两端跨压,即vs=v
oled ;
如图6所示,t3阶段,scan2写入高电压,t2与t5打开,a点写入vdata,g点写入vref,s点达到vref-vth,即此时va=v
data
,vg=v
ref,vs
= v
ref
ꢀ–
vth;如图7所示,t4阶段,scan2写入低电压,t2与t5关闭,scan4写入高电压,t6打开,scan3写入高电压,t3打开;g点写入vdata电压,即vg=vdata,vs= v
ref
ꢀ–
vth那么 v
gs
=v
g-vs= vdata-(v
ref
ꢀ–
vth),代入n型tft饱和区电流公式i
oled = 1/2μ
ncox
w/l (v
gs-v
th
)
2 得到i
oled = 1/2μ
ncox
w/l(vdata-v
ref

2 (注μ
n 为场效应迁移率,c
ox 为单位面积的绝缘层电容;w/l为tft沟道宽度比长度)。
17.从oled 发光电流公式可以了解oled电流只与v
data,vref
有关,与v
th
无关,其他参数相对固定,达到了设计目的,同时该架构tft数量少,pixel所占面积较小,面板容纳pixel数
量较多,解析度较高本发明采用以上技术方案,在折叠区采用igzo pixel电路,在非折叠区采用ltps pixel电路,避免ltps电路做在折叠区因为频繁的折叠影响电性。将oled igzo pixel电路做在折叠区,其scan接在一起,将ltps补偿电路做在非折叠区,其scan另接在一起,位于折叠区的igzo pixel电路结构稳定,频繁折叠不易发生问题,提升面板质量。本发明通过oled折叠屏与oled内部补偿电路的有机结合,利用igzo与ltps半导体的特性以及pixel的排布,解决oled折叠屏的老化问题。
18.显然,所描述的实施例是本技术一部分实施例,而不是全部的实施例。在不冲突的情况下,本技术中的实施例及实施例中的特征可以相互组合。通常在此处附图中描述和示出的本技术实施例的组件可以以各种不同的配置来布置和设计。因此,本技术的实施例的详细描述并非旨在限制要求保护的本技术的范围,而是仅仅表示本技术的选定实施例。基于本技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献