一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

半导体器件及其制造方法与流程

2022-03-16 00:41:12 来源:中国专利 TAG:


1.本公开涉及半导体技术领域,具体而言,涉及一种半导体器件及其制造方法。


背景技术:

2.动态随机存储器(dynamic random access memory,dram)因具有体积小、集成化程度高及传输速度快等优点,被广泛应用于手机、平板电脑等移动设备中。电容器作为动态随机存储器的核心部件,主要用于存储电荷。
3.通常在制造电容器的过程中,需要在衬底上形成交叠设置的支撑层和牺牲层,刻蚀支撑层和牺牲层以形成用于容纳电容器的孔状结构,在形成电容器后再去除牺牲层。然而,受制备工艺限制,使得不同刻蚀区域的膜层刻蚀深度不一,去除牺牲层后,部分电容因悬空而失效。
4.需要说明的是,在上述背景技术部分公开的信息仅用于加强对本公开的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。


技术实现要素:

5.本公开的目的在于克服上述现有技术中的不足,提供一种半导体器件及其制造方法,可防止电容失效,提高电容稳定性。
6.根据本公开的一个方面,提供一种半导体器件的制造方法,其特征在于,包括:
7.提供衬底,在所述衬底上形成膜层堆叠结构;
8.刻蚀所述膜层堆叠结构,形成含有露出所述衬底的通孔的第一区域及含有未露出所述衬底的孔段的第二区域;
9.图形化刻蚀所述第二区域,去除所述第二区域内的所述膜层堆叠结构。
10.在本公开的一种示例性实施例中,所述刻蚀所述膜层堆叠结构,形成含有露出所述衬底的通孔的第一区域及含有未露出所述衬底的孔段的第二区域,包括:
11.在所述膜层堆叠结构背离所述衬底的一侧形成掩膜材料层;
12.在所述掩膜材料层背离所述衬底的表面形成光刻胶层;
13.对所述光刻胶层进行曝光并显影,形成多个显影区,各所述显影区露出所述掩膜材料层;
14.在所述显影区对所述掩膜材料层进行刻蚀,以形成掩膜图案;
15.根据所述掩膜图案对所述膜层堆叠结构进行非等向刻蚀,并以所述衬底为刻蚀停止层,在位于所述第一区域的膜层堆叠结构中形成所述通孔,在位于所述第二区域的膜层堆叠结构中形成所述孔段。
16.在本公开的一种示例性实施例中,所述图形化刻蚀所述第二区域,去除所述第二区域内的所述膜层堆叠结构,包括:
17.在所述第一区域的表面形成光刻胶层;
18.刻蚀所述第二区域的所述膜层堆叠结构及与所述第二区域正对的衬底;
19.去除所述光刻胶层。
20.在本公开的一种示例性实施例中,所述刻蚀所述第二区域的所述膜层堆叠结构及与所述第二区域正对的衬底,包括:
21.沿垂直于所述膜层堆叠结构的方向对所述第二区域的膜层堆叠结构采用刻蚀气体进行干法刻蚀。
22.在本公开的一种示例性实施例中,所述刻蚀气体包括四氟化碳气体或六氟化硫气体中至少一种。
23.在本公开的一种示例性实施例中,所述第一区域为所述膜层堆叠结构的中心区域,所述第二区域为所述膜层堆叠结构的边缘区域。
24.在本公开的一种示例性实施例中,其特征在于,所述通孔为多个,与所述第一区域正对的衬底包括多个存储节点接触塞,且各所述通孔能一一对应的露出各所述存储节点接触塞。
25.在本公开的一种示例性实施例中,所述制造方法还包括:
26.在各所述通孔中形成电容阵列。
27.在本公开的一种示例性实施例中,所述膜层堆叠结构包括沿垂直于衬底的方向交叠设置的支撑层和牺牲层,所述在各所述通孔中形成电容阵列,包括:
28.在各所述通孔中形成下电极层,所述下电极层与所述存储节点接触塞接触连接;
29.去除各所述牺牲层;
30.在所述下电极层和所述支撑层共同构成的结构的表面形成电容介质层;
31.在所述电容介质层背离所述下电极层的表面形成上电极层;
32.形成覆盖所述上电极层的导电层,所述导电层充满所述通孔及相邻两个电容之间的间隙。
33.根据本公开的一个方面,提供一种半导体器件,所述半导体器件由上述任一项所述的半导体器件的制造方法制备。
34.本公开的半导体器件及其制造方法,在去除第二区域中的孔段后,不会在孔段中形成电容,因而在去除牺牲层后,不会有悬空的电容存在,进而可防止电容因悬空而失效,也避免了悬空的电容因底部无支撑而倒塌,防止相邻电容间发生短路。此外,保留了第一区域中的通孔,使得后续形成的电容可通过通孔与衬底接触连接,可将电容的电量存储至衬底中,从而实现电容存储;同时,可通过衬底对电容底部进行支撑,防止电容倒塌,可提高电容稳定性。
35.应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本公开。
附图说明
36.此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本公开的实施例,并与说明书一起用于解释本公开的原理。显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
37.图1为本公开实施方式半导体器件的制造方法的流程图。
38.图2为完成本公开制造方法的步骤s110后的示意图。
39.图3为完成本公开制造方法的步骤s120后的示意图。
40.图4为图1中步骤s120的流程图。
41.图5为完成本公开制造方法的步骤s1203后的示意图。
42.图6为完成本公开制造方法的步骤s1204后的示意图。
43.图7为完成本公开制造方法的步骤s130后的示意图。
44.图8为图1中步骤s130的流程图。
45.图9为完成本公开制造方法的步骤s1301后的示意图。
46.图10为完成本公开制造方法的步骤s1303后的示意图。
47.图11为完成本公开制造方法的步骤s140后的示意图。
48.图12为图1中步骤s140的流程图。
49.图13为完成本公开制造方法的步骤s1401后的示意图。
50.图14为完成本公开制造方法的步骤s1402后的示意图。
51.图15为完成本公开制造方法的步骤s1404后的示意图。
52.图中:1、基底;11、存储节点接触塞;2、膜层堆叠结构;211、通孔;221、孔段;201、第一牺牲层;202、第一支撑层;203、第二牺牲层;204、第二支撑层;3、掩膜材料层;31、聚合物层;32、氧化层;33、硬掩模层;4、光刻胶层;5、柱状电容;51、下电极层;52、电容介质层;53、上电极层;6、底部支撑层;7、导电层;a、第一区域;b、第二区域。
具体实施方式
53.现在将参考附图更全面地描述示例实施方式。然而,示例实施方式能够以多种形式实施,且不应被理解为限于在此阐述的实施方式;相反,提供这些实施方式使得本发明将全面和完整,并将示例实施方式的构思全面地传达给本领域的技术人员。图中相同的附图标记表示相同或类似的结构,因而将省略它们的详细描述。
54.上述所描述的特征、结构或特性可以以任何合适的方式结合在一个或更多实施方式中,如有可能,各实施例中所讨论的特征是可互换的。在上面的描述中,提供许多具体细节从而给出对本发明的实施方式的充分理解。然而,本领域技术人员将意识到,可以实践本发明的技术方案而没有所述特定细节中的一个或更多,或者可以采用其它的方法、材料等。在其它情况下,不详细示出或描述公知结构、材料或者操作以避免模糊本发明的各方面。
55.虽然本说明书中使用相对性的用语,例如“上”“下”来描述图标的一个组件对于另一组件的相对关系,但是这些术语用于本说明书中仅出于方便,例如根据附图中所述的示例的方向。能理解的是,如果将图标的装置翻转使其上下颠倒,则所叙述在“上”的组件将会成为在“下”的组件。当某结构在其它结构“上”时,有可能是指某结构一体形成于其它结构上,或指某结构“直接”设置在其它结构上,或指某结构通过另一结构“间接”设置在其它结构上。
56.用语“一个”、“一”、“该”、“所述”“至少一个”用以表示存在一个或多个要素/组成部分/等;用语“包括”和“具有”用以表示开放式的包括在内的意思并且是指除了列出的要素/组成部分/等之外还可存在另外的要素/组成部分/等。用语“第一”和“第二”仅作为标记使用,不是对其对象的数量限制。
57.本公开实施方式提供了一种半导体器件的制造方法,如图1所示,该制造方法可以包括:
58.步骤s110,提供衬底,在所述衬底上形成膜层堆叠结构;
59.步骤s120,刻蚀所述膜层堆叠结构,形成含有露出所述衬底的通孔的第一区域及含有未露出所述衬底的孔段的第二区域;
60.步骤s130,图形化刻蚀所述第二区域,去除所述第二区域内的所述膜层堆叠结构。
61.本公开的半导体器件的制造方法,在去除第二区域中的孔段后,不会在孔段中形成电容,因而在去除牺牲层后,不会有悬空的电容存在,进而可防止电容因悬空而失效,也避免了悬空的电容因底部无支撑而倒塌,防止相邻电容间发生短路。此外,保留了第一区域中的通孔,使得后续形成的电容可通过通孔与衬底接触连接,可将电容的电量存储至衬底中,从而实现电容存储;同时,可通过衬底对电容底部进行支撑,防止电容倒塌,可提高电容稳定性。
62.下面对本公开实施方式半导体器件的制造方法的各步骤进行详细说明:
63.在步骤s110中,提供衬底,在所述衬底上形成膜层堆叠结构。
64.衬底可呈平板结构,其可为矩形、圆形、椭圆形、多边形或不规则图形,其材料可以是硅或其他半导体材料,在此不对衬底的形状及材料做特殊限定。
65.衬底可包括基底1和形成于基底1表面的底部支撑层6,该底部支撑层6内形成有多个呈阵列分布的存储节点接触塞11,该存储节点接触塞11可为环形结构,且可由导体或半导体材料构成,例如,其材料可以是钨、铜或聚硅等。
66.举例而言,底部支撑层6内可设有多个呈阵列分布的过孔,各过孔均可为通孔,可在过孔内形成存储节点接触塞11,例如,可通过真空蒸镀、磁控溅射或化学气相沉积等方式在过孔内形成存储节点接触塞11,当然,还可以通过其他方式形成存储节点接触塞11,在此不再一一列举。
67.如图2所示,可在衬底上形成膜层堆叠结构2,膜层堆叠结构2可以包括单层膜层,也可以包括多层膜层,在此不做特殊限定。在一实施方式中,膜层堆叠结构2可包括多层膜层,举例而言,其可包括交叠设置支撑层和牺牲层,例如,其可包括依次叠层设置的第一牺牲层201、第一支撑层202、第二牺牲层203和第二支撑层204,其中,第一牺牲层201可形成于底部支撑层6的表面。
68.可通过真空蒸镀或磁控溅射等方式在底部支撑层6的表面形成第一牺牲层201、第一支撑层202、第二牺牲层203和第二支撑层204,当然,也可通过其他方式形成叠层设置的第一牺牲层201、第一支撑层202、第二牺牲层203和第二支撑层204,在此不做特殊限定。
69.第一牺牲层201可形成于底部支撑层6的表面,其材料可以是sio2;第一支撑层202可以是形成于第一牺牲层201背离衬底的一侧的薄膜,其材料可以是氮化硅或sicn;第二牺牲层203可形成于第一支撑层202背离第一牺牲层201的一侧,并可与第一牺牲层201的材料相同,厚度相等;第二支撑层204可形成于第二牺牲层203层背离第一支撑层202的一侧,其可与第一支撑层202的材料相同,第一支撑层202与第二支撑层204的厚度可以相同,也可以不同,在此不做特殊限定。
70.在步骤s120中,刻蚀所述膜层堆叠结构,形成含有露出所述衬底的通孔的第一区域及含有未露出所述衬底的孔段的第二区域。
71.如图2所示,膜层堆叠结构2可具有并排分布的第一区域a和第二区域b,且第一区域a和第二区域b可相互邻接设置。第二区域b可以有两个,两个第二区域b可分别位于第一区域a的两侧,举例而言,第一区域a可为膜层堆叠结构2的中心区域,第二区域b可为膜层堆叠结构2的边缘区域。
72.可对膜层堆叠结构2进行刻蚀,以形成用于沉积电容的电容孔,该电容孔可沿垂直于衬底的方向延伸,且其横截面的形状可以是圆形或矩形等,还可以是不规则形状,在此不对电容孔的形状做特殊限定。
73.在刻蚀过程中,受刻蚀工艺限制,在膜层堆叠结构2的不同区域出现不同刻蚀深度的电容孔,即:可在第一区域a形成露出衬底的通孔211,在第二区域b形成未露出衬底的孔段221,在本公开制造方法的实施方式中,完成步骤s120后的结构如图3所示。
74.在一实施方式中,通孔211可为多个,多个通孔211可呈阵列分布,与此同时,与第一区域a正对的衬底可包括多个呈阵列分布的存储节点接触塞11,需要说明的是,通孔211的数量可与存储节点接触塞11的数量相等,且各通孔211能一一对应的露出各存储节点接触塞11。
75.在本公开的一种实施方式中,如图4所示,步骤s120可以包括步骤s1201-步骤s1205,其中:
76.步骤s1201,在所述膜层堆叠结构背离所述衬底的一侧形成掩膜材料层。
77.可通过化学气相沉积、真空蒸镀、原子层沉积或其它方式在膜层堆叠结构2背离衬底的一侧形成掩膜材料层,掩膜材料层可以有多层,也可以为单层结构,其材料可以是聚合物、sio2、sin、poly和sicn中至少一种,当然,也可以是其它材料,在此不再一一列举。
78.在一实施方式中,如图5所示,掩膜材料层3可为多层,其可以包括聚合物层31、氧化层32和硬掩膜层,其中,聚合物层31可形成于膜层堆叠结构2背离衬底的表面,氧化层32可位于硬掩膜层和聚合物层31之间。可通过化学气相沉积工艺在膜层堆叠结构2背离衬底的表面形成聚合物层31,通过真空蒸镀工艺在聚合物层31背离膜层堆叠结构2的表面形成氧化层32,通过原子层沉积工艺在氧化层32背离聚合物层31的表面形成硬掩膜层。
79.步骤s1202,在所述掩膜材料层背离所述衬底的表面形成光刻胶层。
80.可通过旋涂或其它方式在掩膜材料层3背离衬底的表面形成光刻胶层4,光刻胶层4材料可以是正性光刻胶或负性光刻胶,在此不做特殊限定。
81.步骤s1203,对所述光刻胶层进行曝光并显影,形成多个显影区,各所述显影区露出所述掩膜材料层。
82.可采用掩膜版对光刻胶层4进行曝光,该掩膜版的图案可与膜层堆叠结构2所需的图案匹配。随后,可对曝光后的光刻胶层4进行显影,从而形成多个显影区,每个显影区可露出掩膜材料层3,且显影区的图案可与膜层堆叠结构2所需的图案相同,显影区的宽度可与所需的电容孔的尺寸相同。在本公开制造方法的实施方式中,完成步骤s1203后的结构如图5所示。
83.步骤s1204,在所述显影区对所述掩膜材料层进行刻蚀,以形成掩膜图案。
84.可通过等离子刻蚀工艺在显影区对掩膜材料层3进行刻蚀,刻蚀区域可露出膜层堆叠结构2,从而在掩膜材料层3上形成所需的掩膜图案。需要说明的是,当掩膜材料层3为单层结构时,可采用一次刻蚀工艺形成掩膜图案,当掩膜材料层3为多层结构时,可对各膜
层进行分层刻蚀,即:一次刻蚀工艺可刻蚀一层,可采用多次刻蚀工艺将掩膜层刻透,以形成掩膜图案。
85.需要说明的是,在完成上述刻蚀工艺后,可通过清洗液清洗或通过灰化等工艺去除光刻胶层4,使掩膜材料层3不再被光刻胶层4覆盖,将形成的掩膜层暴露出来,得到硬掩膜结构。图6示出了完成本公开制造方法的实施方式中步骤s1204后的结构。
86.步骤s1205,根据所述掩膜图案对所述膜层堆叠结构进行非等向刻蚀,并以所述衬底为刻蚀停止层,在位于所述第一区域的膜层堆叠结构中形成所述通孔,在位于所述第二区域的膜层堆叠结构中形成所述孔段。
87.可根据掩膜图案对膜层堆叠结构2进行非等向刻蚀,举例而言,可通过干法刻蚀工艺在掩膜图案的显影区对膜层堆叠结构2进行刻蚀,并以衬底作为刻蚀停止层,在膜层堆叠结构2内形成多个电容孔。在此过程中,由于制作工艺限制,在膜层堆叠结构2的不同区域的刻蚀深度不一,从而在位于第一区域a的膜层堆叠结构2中形成多个通孔211,在位于第二区域b的膜层堆叠结构2中形成一个或多个孔段221,且各孔段221背离衬底的开放端可与通孔211背离衬底的开放端平齐,且其靠近衬底的端部可位于任一牺牲层中。例如,其靠近衬底的端部位于第一牺牲层201中。
88.当第一区域a为膜层堆叠结构2的中心区域,第二区域b为膜层堆叠结构2的边缘区域时,可在膜层堆叠结构2的边缘形成多个未露出衬底的孔段221,在膜层堆叠结构2的中心形成多个呈阵列分布的通孔211。举例而言,各通孔211可与位于第一区域a的各存储节点接触塞11一一对应设置,且各通孔211靠近衬底一侧的开放端可与与其对应的存储节点接触塞11的表面接触,以便于在通孔211中形成电容后,通过存储节点接触塞11对电容中的电荷进行存储,图3示出了完成本公开制造方法的实施方式中步骤s1205后的结构。
89.在步骤s130中,图形化刻蚀所述第二区域,去除所述第二区域内的所述膜层堆叠结构。
90.可采用光刻工艺对第二区域b进行图形化刻蚀,以去除第二区域b内的膜层堆叠结构2,只保留第一区域a的膜层堆叠结构,防止在孔段221中形成电容,避免在去除牺牲层后电容处于悬空状态,而无法将存储的电量存储至存储节点接触塞11,导致电容失效;同时,也避免了因电容悬空而倒塌,防止相邻电容间发生短路,在本公开制造方法的实施方式中,完成步骤s130后的结构如图7所示。
91.在本公开的一种实施方式中,如图8所示,步骤s130可以包括步骤s1301-步骤s1303,其中:
92.步骤s1301,在所述第一区域的表面形成光刻胶层。
93.如图9所示,可通过旋涂、涂布、化学气相沉积或其它方式在硬掩模层33背离衬底的表面形成光刻胶层4,该光刻胶层4可与膜层堆叠结构2的第一区域a正对设置,防止第一区域a被刻蚀。光刻胶层4材料可以是正性光刻胶或负性光刻胶,在此不做特殊限定。
94.步骤s1302刻蚀所述第二区域的所述膜层堆叠结构及与所述第二区域正对的衬底。
95.可通过等离子刻蚀工艺在第二区域b对膜层堆叠结构2及衬底进行刻蚀,以去除各孔段221。例如,可通过刻蚀气体对膜层堆叠结构2及衬底进行刻蚀。例如,可沿垂直于膜层堆叠结构2的方向对第二区域b的膜层堆叠结构2进行干法刻蚀,通过刻蚀气体与膜层堆叠
结构2的材料进行化学反应,从而去除位于第二区域b的膜层堆叠结构2。刻蚀气体可以是单一气体,也可以是多种气体的混合气体,在此不做特殊限定。
96.举例而言,刻蚀气体可以包括四氟化碳气体或六氟化硫气体中至少一种,例如,其可以是四氟化碳气体,也可以是六氟化硫气体,还可以是四氟化碳气体和六氟化硫气体的混合气体,当然,刻蚀气体还可以是其他能够用于刻蚀膜层堆叠结构2及衬底的气体,在此不再一一列举。
97.步骤s1303,去除所述光刻胶层。
98.在完成上述刻蚀工艺后,可通过清洗液清洗或通过灰化等工艺去除光刻胶层4,使第一区域a不再被光刻胶层4覆盖,同时去除硬掩模层33,将形成的膜层堆叠结构2暴露出来。图10示出了完成本公开制造方法的步骤s1303后的结构。
99.如图1所示,本公开的制造方法还可以包括:
100.步骤s140,在各所述通孔中形成电容阵列。
101.可通过真空蒸镀、磁控溅射、化学气相沉积或原子层沉积等方式在第一区域a的各通孔211中形成电容阵列,如图11所示,电容阵列可包括多个间隔排布的柱状电容5以及覆盖于各电容阵列表面的导电体层7,各柱状电容5可分别与各存储节点接触塞11接触连接,在使用时,多个电容可同时充放电,从而提高电容量,导电层7可与电容阵列接触,以便将电容电学引出。
102.每个柱状电容5均可包括下电极层51、电容介质层52及上电极层53,其中,下电极层51呈条状,其可形成于通孔211的孔壁及底部,且可位于存储节点接触塞11背离衬底的一侧,下电极层51可与存储节点接触塞11接触连接,且其可沿垂直于存储节点接触塞11的方向向存储节点接触塞11背离衬底的一侧延伸,以便形成柱状电容5。电容介质层52位于下电极层51和上电极层53之间,可形成双面电容,以便于提高电容量。各支撑层可包覆于下电极层51的外周,可对下电极层51进行横向支撑,增加下电极层51在横向上的稳定性,防止下电极层51产生横向形变。
103.在本公开的一种实施方式中,在各所述通孔211中形成电容阵列,即:步骤s140可以包括步骤s1401-步骤s1404,如图12所示,其中:
104.步骤s1401,在各所述通孔中形成下电极层,所述下电极层与所述存储节点接触塞接触连接。
105.通孔211可作为电容孔,可在通孔211的侧壁形成下电极层51。具体而言,可在电容孔内形成随形贴合于电容孔底部及侧壁表面的下电极层51,为了工艺方便,可在电容孔内和其顶表面同时形成下电极层51,随后可去除电容孔顶表面的下电极层51,只保留其底部及侧壁上的下电极层51,最终形成的下电极层51的结构如图13所示。此外,下电极层51可通过电容孔与存储节点接触塞11接触连接,以将下电极层51存储的电量输入至存储介电接触塞,从而实现电容存储。
106.举例而言,可采用化学气相沉积工艺在电容孔中形成下电极层51,当然,还可通过其他工艺形成下电极层51,下电极层51的材料可以是氮化钛,当然,也可以是其他可以作为电极的材料,在此不对下电极层51的材料及形成工艺做特殊限定。
107.步骤s1402,去除各所述牺牲层。
108.如图14所示,在形成下电极层51后可去除第一区域a内各牺牲层,而保留各支撑
层,既可增大电容存储密度,又可对下电极层51进行支撑,避免下电极层51向外发生形变,降低短路风险。
109.步骤s1403,在所述下电极层和所述支撑层共同构成的结构的表面形成电容介质层。
110.如图15所示,可在第一区域a的电容孔内的下电极层51上形成电容介质层52,举例而言,电容介质层52可以是形成于下电极层51表面上的薄膜,可通过真空蒸镀或磁控溅射等工艺形成电容介质层52,当然,还可以通过其他工艺形成电容介质层52,在此不再一一列举。电容介质层52可以是由同一种材料构成的单层膜结构,也可以是由不同材质的膜层构成的混合膜层结构。举例而言,其可包括具有较高介电常数的材料,例如,其可以是氧化铝、氧化铪、氧化镧、氧化钛、氧化锆、氧化钽、氧化铌、氧化锶或其混合物,当然,还可以是其他材料,在此不再一一列举。
111.步骤s1404,在所述电容介质层背离所述下电极层的表面形成上电极层。
112.可采用化学气相沉积工艺在电容介质层52的外表面形成上电极层53,当然,还可通过其他工艺形成上电极层53,在此不做特殊限定。上电极层53的材料可以是氮化钛,当然,还可以是其他材料,在此不再一一列举。在本公开制造方法的实施方式中,完成步骤s1404后的结构如图15所示。
113.步骤s1405,形成覆盖所述上电极层的导电层,所述导电层充满所述电容孔及相邻两个电容之间的间隙。
114.如图11所示,可通过真空蒸镀工艺在上电极层53的表面形成导电层7,以使电荷与上电极层53充分接触,有助于提高电容充电效率。该导电层7可覆盖于上电极层53的表面,且可充满通孔211及相邻两个电容之间的间隙,既可将电容电学引出,又可加强电容阵列中各电容的稳定性。导电层7可由硅材料、金属材料或金属化合物构成,举例而言,其可以是硅、锗硅、钨、硅化钛、氧化钛或氧化钨等,在此不做特殊限定。
115.本公开实施还提供一种半导体器件,该半导体器件可由上述任一实施方式的半导体器件的制造方法制备而成。
116.上述半导体器件中各部分的具体细节及制造工艺已经在对应的半导体器件的制造方法中进行了详细描述,因此,此处不再赘述。该半导体器件可以是存储芯片,例如,dram(dynamic random access memory,动态随机存取存储器),当然,还可以是其它半导体器件,在此不再一一列举。该半导体器件的有益效果可参考上述的硬掩膜结构的有益效果,在此不再赘述。
117.本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本公开的其它实施方案。本技术旨在涵盖本公开的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本公开的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本公开的真正范围和精神由所附的权利要求指出。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献