一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

混合静态组合电路与动态组合电路的集成电路及设计方法与流程

2022-02-20 14:16:48 来源:中国专利 TAG:

技术特征:
1.一种混合静态组合电路与动态组合电路的集成电路,包括:一第一级,接收一前级输出数据与一时钟信号,并产生一第一输出数据;以及一第二级,接收该第一输出数据与该时钟信号,并产生一第二输出数据;其中,该第一级包括:一第一触发器电路、一第一静态组合电路、一动态组合电路与一多相位产生器;该第一触发器电路的一数据输入端接收该前级输出数据,该第一触发器电路的一时钟输入端接收该时钟信号,该第一触发器电路的一数据输出端产生一输入数据,该第一静态组合电路接收该输入数据并产生一中间数据,该多相位产生器接收该时钟信号并产生一延迟的时钟信号,该动态组合电路的一数据输入端接收该中间数据,该动态组合电路的一时钟输入端接收该延迟的时钟信号,该动态组合电路的一数据输出端产生该第一输出数据。2.如权利要求1所述的集成电路,其中第二级包括:一第二触发器电路与一第二静态组合电路;该第二触发器电路的一数据输入端接收该第一输出数据,该第二触发器电路的一时钟输入端接收该时钟信号,该第二触发器电路的一数据输出端连接至该第二静态组合电路的一数据输入端,该第二静态组合电路的一数据输出端产生该第二输出数据。3.如权利要求1所述的集成电路,其中于该时钟信号的一第一周期,该第一级处理该前级输出数据并产生该第一输出数据;于该时钟信号的一第二周期,该第二级处理该第一输出数据并产生该第二输出数据。4.如权利要求1所述的集成电路,其中该多相位产生器包括:串接的多个延迟元件以及一多工器;第一个延迟元件接收该时钟信号,所述延迟元件的输出端连接至该多工器的多个输入端,且该多工器的一输出端选择性地连接至所述输入端其中之一用以产生该延迟的时钟信号。5.如权利要求1所述的集成电路的设计方法,包括下列步骤:将该第一级内部的该第一触发器电路、该第一静态组合电路、该动态组合电路与该多相位产生器设定为一巨集区块;对该集成电路进行一配置与连线动作;对该集成电路进行一时钟树平衡动作;以及将该巨集区块回复为该第一触发器电路、该第一静态组合电路、该动态组合电路与该多相位产生器。6.如权利要求5所述的集成电路的设计方法,其中于进行该配置与连线动作时,利用一自动配置与连线工具来布局该巨集区块与该第二级内的多个电子元件。7.如权利要求5所述的集成电路的设计方法,其中该巨集区块的多个信号输入端接收该前级输出数据,该巨集区块的一时钟输入端接收该时钟信号,以及该巨集区块的多个信号输出端产生该第一输出数据。8.如权利要求7所述的集成电路的设计方法,其中于进行该时钟树平衡动作时,利用一自动配置与连线工具来进行一时钟树合成动作,使得该巨集区块的该时钟输入端与该第二级的该时钟输入端所接收的该时钟信号同步。

技术总结
一种混合静态组合电路与动态组合电路的集成电路,包括:一第一级,接收一前级输出数据与一时钟信号,并产生一第一输出数据;一第二级,接收第一输出数据与时钟信号,并产生一第二输出数据;第一级包括:一触发器电路、一静态组合电路、一动态组合电路与一多相位产生器;触发器电路的一数据输入端接收前级输出数据,触发器电路的一时钟输入端接收时钟信号,触发器电路的一数据输出端产生一输入数据,静态组合电路接收输入数据并产生一中间数据,多相位产生器接收时钟信号并产生一延迟的时钟信号,动态组合电路的一数据输入端接收中间数据,该动态组合电路的一时钟输入端接收该延迟的时钟信号,该动态组合电路的一数据输出端产生该第一输出数据。第一输出数据。第一输出数据。


技术研发人员:曾仲卿 庄庆忠
受保护的技术使用者:金丽科技股份有限公司
技术研发日:2020.08.24
技术公布日:2022/1/14
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献