一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

调制脉冲信号发生方法和装置与流程

2021-11-20 02:59:00 来源:中国专利 TAG:


1.本技术涉及信号处理技术领域,特别涉及调制脉冲信号发生方法和装置。


背景技术:

2.很多技术领域例如飞行时间(tof,time of flight)技术、3d结构光技术中,均需要使用调制脉冲信号,例如调制脉冲信号可用于驱动tof模组中激光器进行发光。
3.tof技术中,参见图1a所示,激光器11在驱动信号的控制下发出经调制的光波,光波遇物体后反射,反射的光波被传感器12接收到,传感器12通过计算光波发射和反射的时间差或相位差,来换算传感器与物体之间的距离。随着tof技术的不断成熟,该技术逐渐应用于3d成像、测距、体感交互等应用领域。上述激光器11在发出光波时,可以使用调制脉冲信号作为激光器的驱动信号(开关信号)。
4.在3d结构光技术中,参见图1b所示,激光器13发出具有一定结构特征的光波投射到物体上,由摄像头14进行光线采集;上述具备一定结构特征的光线投射在物体的不同深度区域,会由摄像头14采集到不同相位的图像信息,经过图像三维解析可以计算出物体的不同深度信息,以此来获得物体的三维结构。上述激光器13在发出光波时也可以使用调制脉冲信号作为激光器的开关信号。
5.以上的激光器在使用调制脉冲信号作为发光的驱动信号时,为了得到更大的测量范围,调制脉冲信号最好具有周期性、且同一周期内具有多个相位的连续高频窄脉冲信号。
6.现有技术中,一般都采用雪崩三极管马克思(marks)级联电路、梳状谱电路、微分器和高速差分放大器构成的电路生成上述调制脉冲信号,但是该信号生成电路结构复杂,且难以调试。


技术实现要素:

7.本技术提供了一种调制脉冲信号发生方法和装置,实现简单,且易于调试。
8.第一方面,本技术实施例提供了一种调制脉冲信号发生装置,包括:
9.矩形波发生单元,用于生成周期为第一周期的矩形波信号;
10.延时单元,用于生成相对于所述矩形波信号延时第一时长的延时矩形波信号;
11.第一逻辑处理单元,用于对所述矩形波信号和所述延时矩形波信号进行第一逻辑运算,得到窄脉冲信号;所述窄脉冲信号的周期为所述第一周期;
12.调制波发生单元,用于生成周期为第二周期、且一个周期内高电平持续时间或低电平持续时间为第二时长的调制波信号;所述第二时长大于0,小于所述第二周期;所述第二周期大于所述第一周期;
13.第二逻辑处理单元,用于对所述窄脉冲信号和所述调制波信号进行第二逻辑运算,得到调制脉冲信号;所述调制脉冲信号为间隔式连续窄脉冲信号,所述调制脉冲信号的周期为所述第二周期,一个周期内连续窄脉冲信号的持续时间为所述第二时长,所述连续窄脉冲信号中单个脉冲的脉冲宽度与所述窄脉冲信号中单个脉冲的脉冲宽度相同,两个相
邻脉冲之间的时间间隔等于所述第一周期。
14.上述调制脉冲信号发生装置,相对于现有技术中采用fpga、雪崩三极管marks级联电路、梳状谱电路、或者微分器和高速差分放大器构成的电路等复杂电路生成调制脉冲信号,仅通过矩形波发生单元、延时矩形波发生单元、调制波发生单元、逻辑处理单元等简单的电路结构即可以实现。而且,在调制脉冲信号的各个参数确定的情况下,可以基于调制脉冲信号的参数对调制脉冲信号发生装置中各个单元所生成信号的参数进行设定和调试,从而使得第二逻辑处理单元可以输出所需要的调制脉冲信号;反之,通过调节各个单元所生成信号的参数即可以对应调节调制脉冲信号发生装置输出的调制脉冲信号的相关参数,从而保证本技术实施例的调制脉冲信号发生装置可以基于各单元输出信号的不同参数设置,而生成参数不同的调制脉冲信号,使得本技术实施例的调制脉冲信号发生装置能够适用于各种不同的应用环境。
15.在一个例子中,所述第一逻辑处理单元具体用于使用以下的第一逻辑运算得到所述窄脉冲信号:其中,c表示所述窄脉冲信号,a表示所述矩形波信号,b表示所述延时矩形波信号。
16.在一个例子中,所述调制波信号的高电平持续时间为所述第二时长,所述第二逻辑处理单元具体用于使用以下的第二逻辑运算得到所述调制脉冲信号:e=dc,e表示所述调制脉冲信号,d表示所述调制波信号,c表示所述窄脉冲信号。
17.在一个例子中,所述调制波信号的低电平持续时间为所述第二时长,所述第二逻辑处理单元具体用于使用以下的第二逻辑运算得到所述调制脉冲信号:e表示所述调制脉冲信号,d表示所述调制波信号,c表示所述窄脉冲信号。
18.在一个例子中,所述装置还包括:边沿同步单元;其中,
19.所述边沿同步单元用于:根据所述窄脉冲信号对所述调制波信号进行边沿对齐处理,使得调制波信号的边沿与窄脉冲信号的边沿对齐;或者,根据所述延时矩形波信号对所述调制波信号进行边沿对齐处理,使得所述调制波信号的边沿与所述延时矩形波信号的边沿对齐;
20.相应的,所述第二逻辑处理单元具体用于:对所述窄脉冲信号和所述边沿同步单元输出的边沿对齐处理后的调制波信号进行第二逻辑运算,得到所述调制脉冲信号。
21.通过增加边沿同步单元,避免第二逻辑处理单元输出的调制脉冲信号出现不完整的脉冲信号。
22.在一个例子中,所述窄脉冲信号的占空比取值范围为[0.5%,4%],脉冲宽度小于10ns。
[0023]
在一个例子中,所述第二时长的取值范围为[0.3ms,4ms]。
[0024]
第二方面,本技术实施例提供一种调制脉冲信号发生方法,包括:
[0025]
生成周期为第一周期的矩形波信号;根据所述矩形波信号,生成相对于所述矩形波信号延时第一时长的延时矩形波信号;对所述矩形波信号和所述延时矩形波信号进行第一逻辑运算,得到窄脉冲信号;所述窄脉冲信号的周期为所述第一周期;
[0026]
并且,生成周期为第二周期、且一个周期内高电平持续时间或低电平持续时间为第二时长的调制波信号;第二时长大于0,小于第二周期;所述第二周期大于所述第一周期;
[0027]
对所述窄脉冲信号和所述调制波信号进行第二逻辑运算,得到调制脉冲信号;所
述调制脉冲信号为间隔式连续窄脉冲信号,所述调制脉冲信号的周期为所述第二周期,一个周期内连续窄脉冲信号的持续时间为所述第二时长,所述连续窄脉冲信号中单个脉冲的脉冲宽度与所述窄脉冲信号中单个脉冲的脉冲宽度相同,两个相邻脉冲之间的时间间隔等于所述第一周期。
[0028]
在一个例子中,所述对所述矩形波信号和所述掩饰矩形波信号进行第一逻辑运算,得到窄脉冲信号,包括:
[0029]
使用以下的第一逻辑运算得到所述窄脉冲信号:其中,c表示所述窄脉冲信号,a表示所述矩形波信号,b表示所述延时矩形波信号。
[0030]
在一个例子中,所述调制波信号的高电平持续时间为所述第二时长,所述对所述窄脉冲信号和所述调制波信号进行第二逻辑运算,得到调制脉冲信号,包括:
[0031]
使用以下的第二逻辑运算得到所述调制脉冲信号:e=dc,e表示所述调制脉冲信号,d表示所述调制波信号,c表示所述窄脉冲信号。
[0032]
在一个例子中,所述调制波信号的低电平持续时间为所述第二时长,所述对所述窄脉冲信号和所述调制波信号进行第二逻辑运算,得到调制脉冲信号,包括:
[0033]
使用以下的第二逻辑运算得到所述调制脉冲信号:e表示所述调制脉冲信号,d表示所述调制波信号,c表示所述窄脉冲信号。
[0034]
在一个例子中,生成所述调制波信号之后,进行所述第二逻辑运算之前,还包括:
[0035]
根据所述窄脉冲信号对所述调制波信号进行边沿对齐处理,使得调制波信号的边沿与窄脉冲信号的边沿对齐;或者,根据所述延时矩形波信号对所述调制波信号进行边沿对齐处理,使得所述调制波信号的边沿与所述延时矩形波信号的边沿对齐;
[0036]
相应的,所述对所述窄脉冲信号和所述调制波信号进行第二逻辑运算,得到调制脉冲信号,包括:
[0037]
对所述窄脉冲信号和边沿对齐处理后的调制波信号进行所述第二逻辑运算,得到所述调制脉冲信号。
[0038]
在一个例子中,所述窄脉冲信号的占空比取值范围为[0.5%,4%],脉冲宽度小于10ns。
[0039]
在一个例子中,所述第二时长的取值范围为[0.3ms,4ms]。
附图说明
[0040]
图1a为现有技术tof技术原理示例图;
[0041]
图1b为现有技术3d结构光原理示例图;
[0042]
图1c为本技术实施例所需生成的调制脉冲信号波形示例图;
[0043]
图2为本技术调制脉冲信号发生装置一种实施例的结构图;
[0044]
图3a为图2所示调制脉冲信号发生装置各单元生成的信号波形以及信号关系的示例图;
[0045]
图3b为图2所示第一逻辑处理单元使用另一处理逻辑时生成的信号波形以及信号关系的示例图;
[0046]
图3c和图3d为图2所示调制脉冲信号发生装置中生成的窄脉冲信号的脉冲宽度与第一时长关系示例图;
[0047]
图4为本技术调制脉冲信号发生装置另一种实施例的结构图;
[0048]
图5a和图5b为图4所示调制脉冲信号发生装置生成的信号波形以及信号关系的示例图;
[0049]
图6为本技术调制脉冲信号发生装置又一种实施例的结构图;
[0050]
图7a为本技术调制脉冲信号发生装置又一种实施例的结构图;
[0051]
图7b和图7c为图7a所示调制脉冲信号发生装置中延时矩形波发生单元的可能实现结构示例图;
[0052]
图8为本技术调制脉冲信号发生装置实现结构示例图;
[0053]
图9为本技术调制脉冲信号发生方法一种实施例的流程图;
[0054]
图10为本技术调制脉冲信号发生方法另一种实施例的流程图。
具体实施方式
[0055]
本技术的实施方式部分使用的术语仅用于对本技术的具体实施例进行解释,而非旨在限定本技术。
[0056]
首先,对本技术实施例中的调制脉冲信号进行示例性而非限定性的说明。
[0057]
如图1c所示,本技术实施例所要生成的调制脉冲信号主要特征在于:具有周期性,同一周期内具有多个位于不同相位的连续高频窄脉冲信号。连续高频窄脉冲信号的频率一般大于等于1兆赫兹。
[0058]
参见图1c所示,假设调制脉冲信号的周期为t;在一个周期内,一个完整脉冲信号持续时间为t1,也即两个相邻脉冲之间的时间间隔为t1,连续高频窄脉冲信号中单个脉冲的宽度为t2,一个周期内连续高频窄脉冲信号的持续时间为t3,t3=n*t1,n为自然数。n的取值本技术实施例不作限定,图1c中n取值4仅为示例。
[0059]
需要说明的是,本技术实施例调制脉冲信号发生装置和方法可以适用于各种需要使用上述调制脉冲信号的技术领域,包括但不限于tof技术、3d结构光等技术领域。
[0060]
为了生成上述的调制脉冲信号,对本技术实施例调制脉冲信号发生装置的实现进行示例性说明。
[0061]
图2为本技术调制脉冲信号发生装置的一种实施例结构图,如图2所示,该装置20可以包括:矩形波发生单元21、延时矩形波发生单元22、第一逻辑处理单元23、调制波单元24以及第二逻辑处理单元25,其中,
[0062]
矩形波发生单元21的输出端分别连接延时矩形波发生单元22的输入端、以及第一逻辑处理单元23的第一输入端;延时矩形波发生单元22的输出端连接第一逻辑处理单元23的第二输入端;第一逻辑处理单元23的输出端连接第二逻辑处理单元25的第一输入端;调制波单元24的输出端连接第二逻辑处理单元25的第二输入端;第二逻辑处理单元25的输出端输出调制脉冲信号。
[0063]
矩形波发生单元21可以用于:生成周期为第一周期的矩形波信号。
[0064]
延时矩形波发生单元22可以用于:接收周期为第一周期的矩形波信号,生成相对于矩形波信号延时第一时长的延时矩形波信号。
[0065]
其中,第一时长可以是一个小于第一周期的数值,也可以是一个大于第一周期的数值。
[0066]
第一逻辑处理单元23可以用于:接收矩形波信号和延时矩形波信号,对矩形波信号和延时信号进行第一逻辑运算,得到窄脉冲信号;窄脉冲信号的周期为第一周期。影响窄脉冲信号的脉冲宽度的因素可以包括:矩形波信号的占空比、第一逻辑运算、第一时长、以及第一周期等。可选地,窄脉冲信号的占空比取值范围可以为[0.5%,4%],脉冲宽度可以小于10ns。
[0067]
调制波发生单元24可以用于:生成周期为第二周期、且一个周期内高电平持续时间或低电平持续时间为第二时长的调制波信号;第二时长大于0,小于第二周期;第二周期大于第一周期。可选地,第二时长的取值范围可以为[0.3ms,4ms]。
[0068]
第二逻辑处理单元25可以用于:对窄脉冲信号和调制波信号进行第二逻辑运算,得到调制脉冲信号,调制脉冲信号为间隔式连续窄脉冲信号,即一个周期内包含一段连续的多个窄脉冲信号区间以及一段无信号区间,调制脉冲信号的周期为第二周期,连续窄脉冲信号的持续时间为第二时长,连续窄脉冲信号中单个窄脉冲的脉冲宽度与第一逻辑处理单元输出的窄脉冲信号中单个脉冲的脉冲宽度相同,两个相邻窄脉冲之间的时间间隔等于第一周期。
[0069]
图3a提供了一种图2所示调制脉冲信号发生装置所包含的各个单元生成的信号的波形图及各信号波形之间的关系的示例图。图3a中t1表示第一周期;t1表示调制脉冲信号中一个完整脉冲信号的持续时间,t2表示调制脉冲信号包含的连续高频窄脉冲信号中单个脉冲的脉冲宽度,t3表示调制脉冲信号一个周期内连续高频窄脉冲信号的持续时间,t4表示第二时长。
[0070]
其中,矩形波发生单元21生成的矩形波信号的占空比大于0,且小于1,例如参见图3a所示,矩形波信号的占空比可以为50%,此时矩形波信号为方波信号。可选地,矩形波信号的高电平宽度大于调制脉冲信号的脉冲宽度t2。
[0071]
其中,延时矩形波信号与矩形波信号的信号幅度可以相同,也可以不同,本技术实施例不作限定,参见图3a中以延时矩形波信号与矩形波信号的信号幅度相同为例。需要说明的是,如果延时矩形波信号与矩形波信号的幅度不同,延时矩形波发生单元还可以用于:将延时矩形波信号的信号幅度调整至预设幅度。预设幅度的数值本技术实施例不作限定。
[0072]
其中,第一逻辑处理单元23的具体处理逻辑本技术实施例不作具体限定,只要能够基于矩形波信号和延时矩形波信号生成窄脉冲信号即可,例如基于相同的矩形波信号和延时矩形波信号,可以使用不同的处理逻辑,从而得到窄脉冲信号。举例来说,
[0073]
基于图3a所示的波形关系,第一逻辑处理单元23的处理逻辑可以为:其中,c表示窄脉冲信号,a表示矩形波信号,b表示延时矩形波信号,从而得到图3a中所示的窄脉冲信号;
[0074]
而参见图3b所示,基于与图3a所示相同的矩形波信号和延时矩形波信号,第一逻辑处理单元23的处理逻辑为c=ab,同样可以得到例如图3b中所示的窄脉冲信号;
[0075]
需要说明的是,基于与图3a和图3b所示相同的矩形波信号和延时矩形波信号,第一逻辑处理单元23还可以有其他的处理逻辑如或者等,从而得到窄脉冲信号,这里不再一一赘述。
[0076]
其中,影响第一逻辑处理单元23生成的窄脉冲信号的脉冲宽度的因素可以包括:矩形波信号的占空比、第一逻辑处理单元的处理逻辑(也即第一逻辑运算)、第一时长、以及
第一周期等。举例来说,
[0077]
在图3a所示的的处理逻辑下,假设矩形波信号的占空比为50%,则窄脉冲信号的脉冲宽度=|第一时长-k
×
第一周期|,窄脉冲信号的脉冲宽度小于等于第一周期的半个周期,k为大于等于0的整数。其中,k的取值在于保证窄脉冲信号的脉冲宽度小于等于第一周期的半个周期。例如,参见图3c所示,如果第一时长t5小于等于第一周期的半个周期,k取值为0,窄脉冲信号的脉冲宽度t6等于第一时长t5;参见图3d所示,如果第一时长t5大于第一周期的半个周期,小于等于第一周期,k取值为1,窄脉冲信号的脉冲宽度t6=第一周期t1-第一时长t5。当第一时长的数值大于第一周期时,生成的窄脉冲信号可以参考图3c和图3d的情况,区别仅在于k取值的不同,这里不再赘述。
[0078]
需要说明的是,以图3a、图3c和图3d的举例说明的窄脉冲信号的脉冲宽度的计算方法,是以第一逻辑处理单元23的处理逻辑为矩形波信号的占空比为50%为基础的,第一逻辑处理单元23的处理逻辑变化和/或矩形波信号的占空比变化时,窄脉冲信号的脉冲宽度的计算方法可能发生变化,例如图3b所示的处理逻辑下,窄脉冲信号的脉冲宽度的计算方法即与上述方法不同,这里不再一一列举。
[0079]
其中,调制波信号的边沿与窄脉冲信号的边沿可以对齐,也可以不对齐。参见图3a中所示,给出了2种调制波信号的示例,其中,调制波信号1和调制波信号2可以是两种不同实施例中调制波单元24所输出的调制波信号;调制波信号1的边沿与窄脉冲信号中部分脉冲信号的边沿对齐,调制波信号2的边沿与窄脉冲信号的边沿未对齐。具体的,调制波信号1的上升沿与窄脉冲信号的第x个脉冲的上升沿对齐,而调制波信号1的下降沿与窄脉冲信号的第x n 1个脉冲的上升沿对齐。调制波信号2可以认为是调制波信号1的反相信号的延时信号。
[0080]
其中,调制波信号的高电平持续时间或者低电平持续时间为第二时长,参见图3a所示,调制波信号1的高电平连续时间为第二时长t4,调制波信号2的低电平连续时间为第二时长t4。
[0081]
其中,第二逻辑处理单元25的具体处理逻辑,本技术实施例不作限定,只要能够基于窄脉冲信号和调制波信号生成调制脉冲信号即可。具体的,调制波信号不同,第二逻辑处理单元的处理逻辑可能不同,仍以图3a为例:
[0082]
对于图3a所示的窄脉冲信号和调制波信号1,如果生成图3a所示的调制脉冲信号,第二逻辑处理单元的处理逻辑可以为:e=dc,e表示调制脉冲信号,d表示调制波信号1,c表示窄脉冲信号;
[0083]
对于图3a所示的窄脉冲信号和调制波信号2,如果生成图3a所示的调制脉冲信号,第二逻辑处理单元的处理逻辑可以为:e表示调制脉冲信号,d表示调制波信号2,c表示窄脉冲信号。
[0084]
可选地,调制波单元可以通过微控制单元(mcu,microcontroller unit)实现。
[0085]
可选地,矩形波发生单元可以通过振荡器芯片、或者振荡电路、或者555时基芯片实现,或者,还可以通过编程使得mcu的输入输出(i/o)口输出矩形波实现等等,本技术实施例不作限定。
[0086]
可选地,延时矩形波发生单元可以通过延时芯片或延时电路、或者缓冲门电路等实现,本技术实施例不作限定。
[0087]
可选地,第一逻辑处理单元和第二逻辑处理单元可以通过任何能实现预设逻辑运算功能的电路例如与门、非门、异或等逻辑单元或者多种逻辑单元的组合实现,本技术实施例不作限定。
[0088]
基于图2所示的装置以及图3a所示的信号示例,可以得到如下关系:
[0089]
第一周期=1/第一频率=调制脉冲信号中两个相邻脉冲之间的时间间隔t1;
[0090]
第二周期=1/第二频率=调制脉冲信号的周期t;
[0091]
|第一时长-k
×
第一周期|=调制脉冲信号的脉冲宽度t2;
[0092]
第二时长=调制脉冲信号一个周期内连续高频窄脉冲信号的持续时间t3。
[0093]
基于以上关系可知,在调制脉冲信号的各个参数确定的情况下,可以基于调制脉冲信号的参数对调制脉冲信号发生装置中各个单元所生成信号的参数进行设定和调试,从而使得第二逻辑处理单元可以输出所需要的调制脉冲信号;
[0094]
反之,通过调节各个单元所生成信号的参数即可以对应调节调制脉冲信号发生装置输出的调制脉冲信号的相关参数,从而保证本技术实施例的调制脉冲信号发生装置可以基于各单元输出信号的不同参数设置,而生成参数不同的调制脉冲信号,使得本技术实施例的调制脉冲信号发生装置能够适用于各种不同的应用环境。
[0095]
相对于现有技术中采用雪崩三极管马克思(marks)级联电路、梳状谱电路、微分器和高速差分放大器构成调制脉冲信号的发生电路,雪崩三极管马克思级联电路、梳状谱电路等电路本身结构较为复杂,从而构成的调制脉冲信号发生电路结构较为复杂,图2所示调制脉冲信号发生装置,通过矩形波发生单元、延时矩形波发生单元、调制波发生单元、逻辑处理单元等构成,这些单元可以通过相对于雪崩三极管马克思级联电路、梳状谱电路等更为简单的电路结构实现,例如,其中矩形波发生单元可以是比较器与rc回路构成,矩形波发生单元、延时矩形波发生单元、调制波发生单元基本上属于类似结构的电路,逻辑处理单元通过各种基本门电路组成,其结构简单,易于实现。本技术实施例调制脉冲信号发生装置中的上述单元可以通过mcu、振荡器芯片、振荡电路、延时芯片、缓冲门电路、逻辑单元等数字电路结构实现,性能稳定可靠。
[0096]
而且,现有技术中的激光器等需要使用调制脉冲信号作为开关信号的产品,需要专门设置基于现有技术中举例的复杂的调制脉冲信号发生电路制作而成的芯片,以产生所需要的调制脉冲信号,而本技术实施例的调制脉冲信号发生装置各个单元所使用的上述数字电路都是开发板或者单片机系统中常见的电路,从而使用本技术实施例的调制脉冲信号发生装置的产品例如深度测量系统中的激光器,无需如现有技术般设置专门的芯片输出调制脉冲信号,而可以复用深度测量系统中的mcu、振荡器芯片、延时模块、逻辑单元等功能模块,降低了产品的结构复杂度和成本。
[0097]
区别于图2所示的调制脉冲信号发生装置实施例,图4所示的调制脉冲信号发生装置还包括边沿同步单元41,此时,区别于图2所示调制脉冲信号发生装置的连接关系,调制波单元24的输出端不再直接连接第二逻辑处理单元25的第二输入端,改为连接边沿同步单元41的第一输入端;第一逻辑处理单元23的输出端除了连接第二逻辑处理单元25的第一输入端之外,还连接边沿同步单元41的第二输入端,边沿同步单元41的输出端连接第二逻辑处理单元25的第二输入端。
[0098]
边沿同步单元41可以用于:根据第一逻辑处理单元23输出的窄脉冲信号对所述调
制波信号进行边沿对齐处理,使得调制波信号的边沿与窄脉冲信号的边沿对齐;
[0099]
相应的,第二逻辑处理单元25具体可以用于:对窄脉冲信号和边沿同步单元41输出的边沿对齐处理后的调制波信号进行第二逻辑运算,得到调制脉冲信号。
[0100]
可选地,边沿同步单元41可以通过边沿触发器实现,其中,将窄脉冲信号作为触发器的触发信号,触发器输出边沿触发后的调制波信号。
[0101]
在图2所示的调制脉冲信号发生装置中,如果调制波信号信号的边沿与窄脉冲信号的边沿不对齐,那么可能出现第二逻辑处理单元输出的调制脉冲信号中脉冲信号不完整的情况,例如,参见图5a所示,由于调制波信号的边沿未与窄脉冲信号的边沿对齐,从而导致调制脉冲信号中出现了不完整的脉冲信号。图4中通过增加边沿同步单元41,使得边沿对齐后得到的调制波信号如图5b所示,保证边沿对齐后得到的调制波信号的边沿与窄脉冲信号的边沿对齐,此时,第二逻辑处理单元输出的调制脉冲信号如图5b中所示,都是完整的脉冲信号,解决了上述调制脉冲信号中脉冲信号不完整的问题。
[0102]
区别于图4所示的调制脉冲信号发生装置中第一逻辑处理单元23的输出端连接边沿同步单元41的第二输入端,图6所示的调制脉冲信号发生装置中,延时矩形波发生单元22的输出端连接边沿同步单元41的第二输入端;此时,
[0103]
边沿同步单元41可以用于:根据延时矩形波发生单元22输出的延时矩形波信号对所述调制波信号进行边沿对齐处理,使得调制波信号的边沿与延时矩形波信号的边沿对齐。
[0104]
图6所示的调制脉冲信号发生装置也能够达到图4所示调制脉冲信号发生装置的技术效果,使得第二逻辑处理单元输出的调制脉冲信号都是完整的脉冲信号。
[0105]
需要说明的是,以上图2、图4和图6所示的调制脉冲发生装置的结构仅为示例,本技术调制脉冲发生装置的结构还可以在图2、图4和图6的基础上进行合理的变形。举例来说:参见图7a所示,区别于图2中矩形波发生单元21的输出端连接第一逻辑处理单元23的第一输入端,在图7a所示的调制脉冲发生装置中,矩形波发生单元21的输出端并未连接到第一逻辑处理单元,而延时矩形波发生单元22则包括第一输出端和第二输出端,分别输出矩形波信号以及延时矩形波信号,此时,延时矩形波发生单元22的第一输出端可以连接第一逻辑处理单元23的第一输入端,延时矩形波发生单元22的第二输出端可以连接第一逻辑处理单元23的第二输入端。图4和图6所示的调制脉冲发生装置也可以进行上述变形,得到本技术调制脉冲发生装置的其他实现结构,这里不再赘述。
[0106]
需要说明的是,图7a中所示的延时矩形波发生单元22的可能实现结构如图7b中所示,例如:
[0107]
参见图7b所示,延时矩形波发生单元22的输入端可以直接连接第一输出端,并且,输入端和第二输出端之间设置能够根据矩形波信号生成延时矩形波信号的延时电路,从而实现延时矩形波发生单元的第一输出端输出矩形波信号,第二输出端输出延时矩形波信号;或者,
[0108]
参见图7c所示,延时矩形波发生单元22的输入端与第一输出端之间、输入端与第二输出端之间分别设置能够根据矩形波信号生成延时矩形波信号的延时电路,两个延时电路的区别在于延时的时长不同;输入端与第一输出端之间的延时电路的延时时长可以为mt1,m为大于等于0的整数,也即延时时长为0或者第一周期的整数倍;输入端与第二输出端
之间的延时电路的延时时长为上述的第一时长;或者,
[0109]
延时矩形波发生单元22也可以通过具有上述功能的延时芯片实现,例如下图8中的延时芯片ds1023s等。
[0110]
其中,上述延时电路可以通过延时芯片、或者缓冲门电路等实现,本技术实施例不作限定。
[0111]
通过实例对本技术调制脉冲发生装置进行示例性说明。图8为本技术调制脉冲信号发生装置的一种实现结构示例图;其中,
[0112]
矩形波发生单元通过振荡器芯片ltc6900芯片实现,该芯片的out管脚可以输出矩形波信号a;
[0113]
延时矩形波发生单元通过延时芯片ds1023s芯片实现,ds1023s芯片的in管脚连接ltc6900芯片的out管脚,接收out管脚输出的矩形波信号a;ds1023s芯片的ref管脚输出矩形波信号a,out管脚输出延时矩形波信号b;
[0114]
第一逻辑处理单元由非门和与门组成,具体的,第一逻辑处理单元输出的窄脉冲信号;
[0115][0116][0117]
调制波单元通过mcu实现,mcu输出调制波信号;
[0118]
边沿同步单元通过d触发器实现,d触发器根据延时矩形波信号b对调制波信号进行边沿对齐处理,得到边沿对齐处理后的调制波信号d;
[0119]
第二逻辑处理单元通过与门实现,输出的调制脉冲信号e=cd。
[0120]
与上述调制脉冲信号发生装置相对应的,本技术实施例还提供一种调制脉冲信号发生方法,以下进行详细说明。
[0121]
图9为本技术调制脉冲信号发生方法一种实施例的流程图,如图9所示,该方法可以包括:
[0122]
步骤91:生成周期为第一周期的矩形波信号;
[0123]
步骤92:根据矩形波信号,生成相对于矩形波信号延时第一时长的延时矩形波信号;
[0124]
步骤93:对矩形波信号和延时矩形波信号进行第一逻辑运算,得到窄脉冲信号;窄脉冲信号的周期为第一周期;
[0125]
步骤94:生成周期为第二周期、且一个周期内高电平持续时间或低电平持续时间为第二时长的调制波信号;第二时长大于0,小于第二周期;第二周期大于第一周期;
[0126]
其中,步骤91~步骤93与步骤94之间的执行顺序本技术实施例不作限制。
[0127]
步骤95:对窄脉冲信号和调制波信号进行第二逻辑运算,得到调制脉冲信号,调制脉冲信号为间隔式连续窄脉冲信号,调制脉冲信号的周期为第二周期,一个周期内连续窄脉冲信号的持续时间为第二时长,连续窄脉冲信号中单个脉冲的脉冲宽度与窄脉冲信号中单个脉冲的脉冲宽度相同,两个相邻脉冲之间的时间间隔等于所述第一周期。
[0128]
可选地,步骤93可以包括:
[0129]
使用以下的第一逻辑运算得到窄脉冲信号:其中,c表示窄脉冲信号,a表示矩形波信号,b表示延时矩形波信号。
[0130]
在一种可能的实现方式中,调制波信号的高电平持续时间为第二时长,步骤95可以包括:
[0131]
使用以下的第二逻辑运算得到调制脉冲信号:e=dc,e表示调制脉冲信号,d表示调制波信号,c表示窄脉冲信号。
[0132]
在另一种可能的实现方式中,调制波信号的低电平持续时间为第二时长,步骤95可以包括:
[0133]
使用以下的第二逻辑运算得到调制脉冲信号:e表示调制脉冲信号,d表示调制波信号,c表示窄脉冲信号。
[0134]
在一种可能的实现方式中,所述窄脉冲信号的占空比取值范围可以为[0.5%,4%],脉冲宽度可以小于10ns。
[0135]
在一种可能的实现方式中,所述第二时长的取值范围可以为[0.3ms,4ms]。
[0136]
参见图10所示,在图9所示本技术实施例调制脉冲信号发生方法的基础上,步骤94和步骤95之间,还可以包括步骤101,具体的,
[0137]
步骤101:根据窄脉冲信号对调制波信号进行边沿对齐处理,使得调制波信号的边沿与窄脉冲信号的边沿对齐;或者,根据延时矩形波信号对调制波信号进行边沿对齐处理,使得调制波信号的边沿与延时矩形波信号的边沿对齐;
[0138]
相应的,步骤95可以包括:
[0139]
对窄脉冲信号和边沿对齐处理后的调制波信号进行第二逻辑运算,得到调制脉冲信号。
[0140]
上述方法可以通过本技术实施例调制脉冲信号生成装置中的对应单元执行,具体实现可以参考本技术实施例调制脉冲信号生成装置中的相关描述,这里不赘述。
[0141]
可以理解的是,上述实施例中的部分或全部步骤或操作仅是示例,本技术实施例还可以执行其它操作或者各种操作的变形。此外,各个步骤可以按照上述实施例呈现的不同的顺序来执行,并且有可能并非要执行上述实施例中的全部操作。
[0142]
本技术实施例中,“至少一个”是指一个或者多个,“多个”是指两个或两个以上。“和/或”,描述关联对象的关联关系,表示可以存在三种关系,例如,a和/或b,可以表示单独存在a、同时存在a和b、单独存在b的情况。其中a,b可以是单数或者复数。字符“/”一般表示前后关联对象是一种“或”的关系。“以下至少一项”及其类似表达,是指的这些项中的任意组合,包括单项或复数项的任意组合。例如,a,b和c中的至少一项可以表示:a,b,c,a和b,a和c,b和c或a和b和c,其中a,b,c可以是单个,也可以是多个。
[0143]
本领域普通技术人员可以意识到,本文中公开的实施例中描述的各单元及算法步骤,能够以电子硬件、计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本技术的范围。
[0144]
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统、装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
[0145]
在本技术所提供的几个实施例中,任一功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本技术的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以
以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本技术各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:u盘、移动硬盘、只读存储器(read-only memory;以下简称:rom)、随机存取存储器(random access memory;以下简称:ram)、磁碟或者光盘等各种可以存储程序代码的介质。
[0146]
以上所述,仅为本技术的具体实施方式,任何熟悉本技术领域的技术人员在本技术揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本技术的保护范围之内。本技术的保护范围应以所述权利要求的保护范围为准。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献