一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

一种锁相环的自校正方法及电路结构与流程

2021-11-03 12:56:00 来源:中国专利 TAG:


1.本发明属于集成电路技术领域,具体涉及一种锁相环的自校正方法及电路结构。


背景技术:

2.随着半导体工艺的进步,电子设备的工作频率越来越快,因此对时钟信号的速度和稳定性要求也越来越高,而一般用于产生时钟的晶振模块由于工艺与成本原因,做不到很高的频率,在需要高频应用时往往通过vco(压控振荡器)来实现高频转换,但这种方案输出的时钟并不稳定,无法满足高精度应用场景的需求,而pll(锁相环)可以实现稳定且高频的时钟信号输出,故广泛应用于集成电路中。
3.pll是把输出相位和输入相位相比较的以达到输出信号最终相位锁定的反馈系统,目前常用的pll主要由频率基准、鉴频鉴相器(pfd)、电荷泵(cp)、环路滤波器(lpf)、压控振荡器(vco)以及分频器(divider)构成。
4.pll基本结构如图1所示,vco输出时钟信号f
out
经过分频器除m后得到反馈信号f
d
,pfd检测基准频率信号f
ref
与反馈信号f
d
的频率差和相位差,并输出反映相位差和频率差(δω)的脉冲信号up、dn,这两个信号作为cp/lpf的输入,控制电流源对电容进行充电或放电,产生vco的控制电压v
ctrl
,最终通过vco输出频率与v
ctrl
成比例的时钟信号f
out
。pll是一个反馈系统,只要f
ref
与f
d
存在频率或相位差,系统就会自动调节f
out
的频率,使得最终f
d
和输入基准f
ref
相位一致,即实现相位锁定,最终将输出信号频率稳定在f
out
=m*f
ref

5.在达到相位锁定之前,pll反馈系统会根据pfd的输出调节vco输出频率,这个过程称为“捕获”过程,pll最终能否达到相位锁定以及以多快的速度完成捕获取决于vco的频率调节能力。当电路设计好后,v
ctrl
会有一个可调节范围(v1,v2),只要v
ctrl
在这个范围内,pll反馈系统就能完成“捕获”过程,最终锁定在目标频率。理想情况下,采用相同结构和器件设计好的pll,加工出来的每颗芯片都应该能达到相位锁定,为电子设备提供稳定的工作时钟。但是由于半导体制造工艺偏差、供电电压的差异以及工作环境的温度变化,pll内部的v
ctrl
电压会偏出pll正常工作范围(v1,v2),比如一颗设计好的芯片,在常温条件下,“捕获”过程中v
ctrl
的变化范围处于pll正常工作范围(v1,v2)之内,pll能正常锁定,输出稳定的时钟;当环境温度太低或太高,比如处于设备工作在东北冬天的极寒的环境下或夏天高温的空调外机机箱中,v
ctrl
的可调范围可能偏出pll正常工作范围,v
ctrl
低于或高于正常范围,将导致pll频率输出异常,系统死机。目前高低温测试已经发现该情况,部分工艺角拉偏芯片在高温100℃以上时pll输出异常,导致系统挂死。


技术实现要素:

6.鉴于上述,本发明提供了一种锁相环的自校正方法及电路结构,使锁相环在极端环境下仍能够保持正常工作,避免因环境异常而导致死机等情况。
7.一种锁相环的自校正方法,包括如下步骤:
8.(1)设定vco输入电压的最佳阈值区间;
9.(2)检测vco输入电压是否在所述最佳阈值区间内;
10.(3)根据检测结果,调节vco输出时钟信号的频率;
11.(4)通过pll反馈过程重复执行步骤(2)和(3),直至vco输入电压稳定在最佳阈值区间内。
12.进一步地,所述最佳阈值区间选取为pll正常工作要求下vco输入电压区间中1/3大小的中间区段,所述vco输入电压区间由vco电路最佳工作点决定(即由vco电路结构和设计指标决定)。
13.进一步地,所述步骤(3)中若vco输入电压处于最佳阈值区间内,则说明vco工作在合理范围内,无需对其输出时钟信号的频率进行调节;若vco输入电压低于最佳阈值区间,则需提高vco输出时钟信号的频率;若vco输入电压高于最佳阈值区间,则需降低vco输出时钟信号的频率。
14.进一步地,在提高或降低vco输出时钟信号频率的过程中,每次只能调节一个档位;如果单次调节幅度过大,会导致pll输出频率出现较大波动,使以pll输出时钟为基准的电子设备工作异常。
15.一种具有自校正功能的锁相环电路结构,包括压控振荡器,所述压控振荡器连接有pll自校正电路,所述pll自校正电路包括:
16.阈值设置电路,用于生成电压阈值下限vp1和上限vp2,以构成最佳电压阈值区间[vp1,vp2];
[0017]
电压检测电路,用于将压控振荡器的输入电压分别与vp1和vp2进行比较,以检测输入电压是否在最佳电压阈值区间[vp1,vp2]内,并以数字量的形式输出检测结果;
[0018]
频率调节电路,根据电压检测电路输出的检测结果,调节压控振荡器输出时钟信号的频率。
[0019]
进一步地,所述频率调节电路包括:
[0020]
加减运算电路,根据电压检测电路输出的检测结果确定运算方向,进行累加或累减运算并输出运算结果;
[0021]
vco偏置调节电路,根据所述运算结果调节压控振荡器的偏置电流,从而改变压控振荡器输出时钟信号的频率,实现频率加档或减档操作。
[0022]
进一步地,所述加减运算电路包括:
[0023]
运算起点预置电路,用于设置初始运算起点即pll频率调节的初始档位;
[0024]
运算方向控制电路,根据电压检测电路输出的检测结果确定运算方向标志位;
[0025]
n位全加器电路,根据运算方向标志位从运算起点开始进行累加或累减运算,直到vco输入电压达到目标后停止运算,输出运算结果。
[0026]
本发明通过阈值设定电路设置vco电路输入电压的最佳工作区间,再利用电压检测电路检测判断当前vco输入电压是否在设定的阈值范围内,最后根据检测结果由频率调节电路调节vco的输出频率,迫使pll的环路将变化后的输出频率再反馈到pfd电路,从而调节vco输入电压,重复上述调整过程,直到vco输入电压处于设定阈值区间之内,pll稳定工作。当芯片制造工艺角偏离或者芯片工作电压、工作环境温度变化导致pll输出频率异常时,通过本发明自校正电路可以自动调节内部vco输入电压,从而调节pll输出频率再次稳定在正常值;因此,本发明可以极大提高pll电路的制造良率以及异常工作环境下的电路稳
定性。
附图说明
[0027]
图1为传统锁相环的组成结构示意图。
[0028]
图2为本发明具有自校正功能的锁相环电路结构示意图。
[0029]
图3为阈值设置电路的结构示意图。
[0030]
图4为电压检测电路的结构示意图。
[0031]
图5为频率调节电路的结构示意图。
[0032]
图6为vco偏置调节电路的结构示意图。
[0033]
图7为加减运算电路的结构示意图。
[0034]
图8为加减运算电路的一种电路实现示意图。
具体实施方式
[0035]
为了更为具体地描述本发明,下面结合附图及具体实施方式对本发明的技术方案进行详细说明。
[0036]
如图2所示,本发明具有自校正功能的锁相环电路结构包括:鉴频鉴相器(pfd)、电荷泵(cp)、环路滤波器(lpf)、压控振荡器(vco)、分频器(divider)以及pll自校正电路,其中pll自校正电路由阈值设置电路、电压检测电路以及频率调节电路组成。
[0037]
通过分析电路结构,得到vco的最佳工作电压区间,通过阈值设置电路中设置该最佳电压区间,比如为vp1~vp2之间,下限为vp1,上限为vp2,划分为三个电压区间,电压区间1为vx<vp1,电压区间2为vp1≤vx≤vp2,电压区间3为vx>vp2。
[0038]
本实施方式为阈值设置电路提供了一种可行的电路实现方式,如图3所示,vdd为内部ldo产生的恒定电压,通过设计电阻串个数,分压得到做需要的阈值电压vp1和vp2;因为vdd稳定,所以设定的阈值vp1和vp2电压值也将是稳定的,阈值电压也可以通过电阻分压之外的其他方法来实现,比如dac(数字模拟转换器)来设置,但复杂度和成本比电阻分压方案高。
[0039]
电压检测电路将vco当前输入电压v
ctrl
与设定阈值(vp1~vp2)比较,判断v
ctrl
属于哪个电压区间,电压检测电路的输出为数字量b[1:0];电压检测电路输出值和v
ctrl
对应区间以及频率调节电路调节方向如表1所示。
[0040]
表1
[0041]
b[1:0]vctrl区间频率调节电路操作方式2’b00电压区间1增加档位2’b01电压区间2保持2’b10电压区间2保持2’b11电压区间3降低档位
[0042]
本实施方式为电压检测电路提供了一种有效的实现方式,如图4所示,用两个比较器(cmp)接成窗口比较器的形式,vco输入电压v
ctrl
同时接在两个比较器的同相端,阈值上限电压vp2接在比较器cmp2的反向输入端,阈值电压下限电压vp1接在比较器cmp1的反向输入端。当v
ctrl
<vp1(下限),电压检测电路输出b[1:0]=2’b00;当v
ctrl
>vp2(上限),电压检测
电路输出b[1:0]=2’b11;当vp1<v
ctrl
<vp2,电压检测电路输出b[1:0]=2’b01。
[0043]
频率调节电路根据电压检测电路的输出结果采取相应的调节动作,如果vco输入电压v
ctrl
处于电压区间2,说明vco工作在合理范围内,频率调节电路不做档位调节;如果vco输入电压v
ctrl
处于电压区间1,说明v
ctrl
值偏低,此时频率调节电路将增加一个档位,将pll输出频率增加一个频率档,pll反馈环路将通过pfd和cp

lpf自动调节v
ctrl
的电压值增加,接着电压检测电路将再次比较调挡之后的v
ctrl
值,若仍小于下限vp1,则继续重复上述调节过程,直到v
ctrl
处于电压区间2才停止调节。如果v
ctrl
处于电压区间3,此时频率调节电路将降低一个档位,将pll输出降低一个频率档位,反馈环路将通过pfd和cp

lpf自动调节v
ctrl
的电压值降低,接着电压范围检测电路将再次比较调挡之后的v
ctrl
值,若仍大于上限vp2,则继续重复上述调节过程,直到v
ctrl
处于电压区间2才停止调节。
[0044]
在频率调节过程中,每次只能调节一个档位,因为如果单次调节幅度过大,会导致pll输出频率出现较大波动,使以pll输出为时钟基准的电子设备工作异常。一个频率档位对应的频率变化δf不是固定的,与电路设计相关,工程经验上设置标准条件下(典型工艺角、典型工作电压和室温)的δf不能太大,例如不超过目标频率的1/10。
[0045]
本实施方式的频率调节电路如图5所示,其由加减运算电路和vco偏置调节电路组成,加减运算电路根据电压检测电路的检测结果调节运算方向,运算结果作为vco偏置调节电路的输入,调节vco的偏置电流,从而改变vco的输出频率,进行频率加档或减档操作。
[0046]
其中vco偏置调节电路如图6所示,包括n 1个电流源i
b
、i0~i
n
‑1,n个开关s
n
‑1,电流关系i
n
‑1>i
n
‑2>

>i2>i1>i0。开关s
n
‑1默认闭合,即初始状态由i
b
i
n
‑1两个支路为vco提供电流偏置,调节过程中根据运算电路的输出结果d[n

1:0]来控制开关s
n
‑1的打开或关闭,从而控制vco偏置电流的增加或减小。
[0047]
图6中偏置调节电路的晶体管m1和vco中的晶体管m2构成电流镜,即vco电流偏置i
vco
=k*i
tot
,i
tot
为d[n

1:0]控制的电流之和,比例系数k等于晶体管m2与m1的宽长比之比。
[0048]
针对上述频率调节电路的工作模式,本发明设计了一种新型加减运算电路作为调节电路的控制逻辑;普通加法电路只能从0值点逐步累加,当加到最大值会溢出,重新回到0值点,再重复累加过程;本发明提出的新型加减运算电路具有如下特点:
[0049]

运算起点可设置。
[0050]

运算方向可控制,可加可减。
[0051]

运算终点可控制,当达到目标值时将不再进行加/减操作。
[0052]
如图7所示,本发明加减运算电路由n位全加器电路、运算起点预置电路、运算方向控制电路组成,其中:运算起点预置电路用于设置新型加法电路的初始输出状态(运算起点),即pll频率调节的初始档位。运算方向控制电路根据电压范围检测电路的输出结果得到运算方向标志位;比如v
ctrl
超出最佳电压区间,进行减法运算;v
ctrl
低于最佳电压区间,进行加法运算;v
ctrl
处于最佳电压区间,停止加/减操作,保持当前档位。n位全加器电路根据设定的运算方向从运算起点开始进行累加/减运算,直到达到目标值,停止累加/减操作;累加操作每次加1,累减操作每次加

1的补码,当达到运算目标值之后加0,即保持结果不变。
[0053]
本实施方式中加减运算电路的具体实现结构如图8所示,其中运算方向控制电路根据比较器输出结果b[1:0]决定加法器运算方向,b
n
‑1~b0为运算方向控制电路的输出;该电路主要实现码型转换,当b[1:0]=2’b00,输出给n位全加器电路为1的原码,即实现加1操
作;当b[1:0]=2’b01或b[1:0]=2’b10时,输出给n位全加器电路为0的原码,加0操作,即加法器输出结果保持不变;当b[1:0]=2’b11时,输出给n位全加器电路为

1的补码,即加

1,实现减1操作。
[0054]
n位全加器电路由n个全加器串联而成,其中a和b为全加器的两个输入端,ci为全加器的进位输入端,s为全加器的求和输出,co为全加器的进位输出;第一个全加器的进位输入端接tiel(0电平),后级全加器电路的进位输入端ci依次连着上一级的进位输出端co,n个全加器的输入端b
n
‑1~b0连接运算方向控制电路的输出,另一个输入端连接运算起点预置电路的输出(也是整个新型加法器的输出)。
[0055]
运算起点预置电路可以由带置位功能的d触发器实现,set端为置位输入端,通过设置该信号可以实现运算起点设置,当set=1’b1时,d触发器的输出q被置位成1,档set=1’b0时,d触发器的输出由输入d和时钟clk决定。在n个d触发器都不置位时,d[n

1:0]默认都为0,即上电默认运算起点为0;当某一个d触发器初始状态置位时,比如第n个触发器的置位端s
n
‑1=1’b1,其他d触发器的置位端为0,则上电初始运算起点为d[n

1:0]=n’b100

0;完成起点设置后,需要将置位信号s
n
‑1~s0清零,使加法器正常进行加减操作。
[0056]
上述对实施例的描述是为便于本技术领域的普通技术人员能理解和应用本发明,熟悉本领域技术的人员显然可以容易地对上述实施例做出各种修改,并把在此说明的一般原理应用到其他实施例中而不必经过创造性的劳动。因此,本发明不限于上述实施例,本领域技术人员根据本发明的揭示,对于本发明做出的改进和修改都应该在本发明的保护范围之内。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献