一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

阵列基板、显示面板和显示终端的制作方法

2023-01-15 10:12:19 来源:中国专利 TAG:


1.本技术涉及显示技术领域,尤其涉及阵列基板、显示面板和显示终端。


背景技术:

2.有机发光二极管(organic light-emitting diode,oled)显示装置具有自发光,驱动电压低、发光效率高、响应时间短、清晰度与对比度高、近180
°
视角、使用温度范围宽,可实现柔性显示与大面积全色显示等诸多优点,被业界认为是最具有发展潜力的显示装置。
3.目前,oled显示面板在进行图像显示时,由于信号传输速率的限制,oled显示面板的刷新率存在一个上限,随着显示技术的发展,oled显示面板尺寸及分辨率也越来越大,使得面板刷新率的需求也越来越高,如何满足大尺寸、高分辨率oled显示面板对刷新率的需求是亟需解决的问题。


技术实现要素:

4.鉴于上述现有技术的不足,本技术实施例公开一种有效提高刷新率的阵列基板、显示面板和显示终端。
5.一种阵列基板,包括扫描驱动电路和呈阵列排布的多个像素单元,扫描驱动电路用于依序间隔预设时长输出多个扫描信号至像素单元以控制像素单元接收图像显示用的数据信号进行图像显示。多个扫描信号中的第i-a扫描信号用于控制第i-a行像素单元接收第一数据信号,多个扫描信号中的第i b扫描信号用于控制第i b行像素单元进行接收第二数据信号,其中i、a、b为正整数。在第i-a行像素单元接收第一数据信号的过程中的第一时间段,第i行像素单元也接收第一数据信号;在第i b行像素单元接收第二数据信号的过程中的第二时间段,第i行像素单元也接收第二数据信号。
6.可选地,当a和b相等时,在第i-a行像素单元接收第一数据信号的过程中的第一时间段,第i行像素单元也接收第一数据信号;在第i a行像素单元接收第二数据信号的过程中的第二时间段,第i行像素单元也接收第二数据信号。
7.可选地,当a为1时,在第i-1行像素单元接收第一数据信号的过程中的第一时间段,第i行像素单元也接收第一数据信号;在第i 1行像素单元接收第二数据信号的过程中的第二时间段,第i行像素单元也接收第二数据信号。
8.可选地,第一时间段与第二时间段先后连续且无时间上的交叠,第i-1行像素单元接收第一数据信号的总时长等于第一时间段与第二时间段之和,第i 1行像素单元接收第二数据信号的第一时间段与第二时间段之和。
9.可选地,第一时间段的时长等于第二时间段的时长。
10.可选地,第1行像素单元至第n行像素单元分别接收第1数据信号至第n数据信号,在第i行像素单元接收第i数据信号的过程中的第一时间段,第i a行像素单元也接收第i数据信号;在第i 2a行像素单元接收第i 2a数据信号的过程中的第二时间段,第i a行像素单
元也接收第i 2a数据信号,第i数据信号作为第一数据,第i 2a数据信号作为第二数据,其中,1<a<n,1<i<n,i=2j 1,a=2k 2,j、k为自然数。
11.可选地,当a为1时,在第i行像素单元接收第i数据信号的过程中的第一时间段,第i 1行像素单元也接收第i数据信号;在第i 2行像素单元接收第i 2数据信号的过程中的第二时间段,第i 1行像素单元也接收第i 2数据信号。
12.可选地,第一时间段与第二时间段先后连续且无时间上的交叠,第i行像素单元接收第i数据信号的总时长等于第一时间段与第二时间段之和,第i 2行像素单元接收第i 2数据信号的总时长等于第一时间段与第二时间段之和,第一时间段的时长等于第二时间段的时长。
13.本技术实施例还公开一种显示面板,包括数据驱动电路、时序控制电路和前述的阵列基板,时序控制电路用于输出时钟信号至数据驱动电路与设置于阵列基板的扫描驱动电路,用于控制数据驱动电路与扫描驱动电路按照预设时序输出数据信号与扫描信号至设置于阵列基板的像素单元,以驱动像素单元进行图像显示。
14.本技术实施例还公开一种显示终端,包括支撑框架、电源模组和前述显示面板,电源模组为显示面板进行图像显示提供电源电压,显示面板与电源模组固定于支撑框架。
15.相较于现有技术问题,通过控制预设行的像素单元在连续的两个时间段分别接收不同两行像素单元图像显示用的数据信号,可有效提升图像刷新率,并且使得预设行的像素单元在连续的两个时间段接收前后相邻两行像素单元的数据信号进行图像显示,使得预设行像素单元在进行图像显示时,使得显示面板进行图像显示时,画面显示具有渐进显示效果且画面显示更加均匀。
附图说明
16.为了更清楚地说明本技术实施例中的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
17.图1为本技术一实施例提供的一种显示终端的结构示意图;
18.图2为图1中显示面板的侧面结构示意图;
19.图3为图2中显示面板中阵列基板的平面布局结构示意图;
20.图4为图3中扫描驱动电路的方框示意图;
21.图5为图4中控制信号输出的时序图;
22.图6为本技术第二实施例提供的一种扫描驱动电路的方框示意图;
23.图7为图6中扫描信号的输出时序图;
24.图8为本技术第三实施例提供的如图6中扫描信号时序图。
25.附图标记说明:显示终端-100、显示面板-10、电源模组-20、支撑框架-30、时序控制电路-11、数据驱动电路-12、扫描驱动电路-13、显示区-10a、非显示区-10b、阵列基板-10c、对向基板-10d、显示介质层-10e、像素单元-p、第一方向-f1、第二方向-f2、时钟信号-clk、数据线-s、扫描线-g、数据信号-data、移位寄存器单元-sr、电平转换单元-ls、电位提升单元-buf、使能信号-oe、起始信号-stv、开启信号-vgh、关闭信号-vgl、第一时段-t1、第二时段-t2、第一时刻-t1、第二时刻-t2、第三时刻-t3、第四时刻-t4、第五时刻-t5、第一扫
描信号-g1、第二扫描信号-g2、第三扫描信号-g3、第四扫描信号-g4、第n扫描信号-gn。
具体实施方式
26.为了便于理解本技术,下面将参照相关附图对本技术进行更全面的描述。附图中给出了本技术的较佳实施方式。但是,本技术可以以许多不同的形式来实现,并不限于本文所描述的实施方式。相反地,提供这些实施方式的目的是使对本技术的公开内容理解的更加透彻全面。
27.以下各实施例的说明是参考附加的图示,用以例示本技术可用以实施的特定实施例。本文中为部件所编序号本身,例如“第一”、“第二”等,仅用于区分所描述的对象,不具有任何顺序或技术含义。而本技术所说“连接”、“联接”,如无特别说明,均包括直接和间接连接(联接)。本技术中所提到的方向用语,例如,“上”、“下”、“前”、“后”、“左”、“右”、“内”、“外”、“侧面”等,仅是参考附加图式的方向,因此,使用的方向用语是为了更好、更清楚地说明及理解本技术,而不是指示或暗指所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本技术的限制。
28.在本技术的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸地连接,或者一体地连接;可以是机械连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本技术中的具体含义。需要说明的是,本技术的说明书和权利要求书及附图中的术语“第一”、“第二”等是用于区别不同对象,而不是用于描述特定顺序。
29.此外,本技术中使用的术语“包括”、“可以包括”、“包含”、或“可以包含”表示公开的相应功能、操作、元件等的存在,并不限制其他的一个或多个更多功能、操作、元件等。此外,术语“包括”或“包含”表示存在说明书中公开的相应特征、数目、步骤、操作、元素、部件或其组合,而并不排除存在或添加一个或多个其他特征、数目、步骤、操作、元素、部件或其组合,意图在于覆盖不排他的包含。此外,当描述本技术的实施方式时,使用“可”表示“本技术的一个或多个实施方式”。并且,用语“示例性的”旨在指代示例或举例说明。
30.除非另有定义,本文所使用的所有的技术和科学术语与属于本技术的技术领域的技术人员通常理解的含义相同。本文中在本技术的说明书中所使用的术语只是为了描述具体的实施方式的目的,不是旨在于限制本技术。
31.请参阅图1,图1为本技术第一实施例提供的一种显示终端100的结构示意图。显示终端100包括显示面板10、电源模组20和支撑框架30,显示面板10与电源模组20固定于支撑框架30,电源模组20设置于显示面板10的背面也即是显示面板10的非显示区。电源模组20用于为显示面板10进行图像显示提供电源电压,支撑框架30为显示面板10和电源模组20提供固定与保护作用。
32.请参阅图2,图2为图1中显示面板10的侧面结构示意图。
33.如图2所示,显示面板10包括图像用显示区10a与非显示区10b。显示区10a用于执行图像显示,非显示区10b环绕设置于显示区10a周围以设置其他辅助部件或者模组,具体地,显示面板10包括有阵列基板10c与对向基板10d,以及夹设于阵列基板10c与对向基板10d的显示介质层10e。本实施例中,显示介质层中的显示介质为有机发光半导体材料
(organic electroluminescence diode,oled)。
34.请参阅图3,图3为图2中显示面板10中阵列基板10c的平面布局结构示意图。如图3所示,阵列基板10c中对应图像显示区10a包括多个呈矩阵排列的m*n像素单元(pixel)p、m条数据线(data line)s1~sm、n条扫描线(gate line)g1~gn,m、n为大于1的自然数。
35.其中,该多条扫描线g1~gn沿第一方向f1延伸并间隔第一预定距离相互绝缘且平行排列,该多条数据线s1~sm沿第二方向f2延伸并间隔第二预定距离相互绝缘且平行排列,并且多条扫描线g1~gn与多条发光数据线s1~sm相互绝缘,所述第一方向f1与第二方向f2相互垂直。
36.对应显示面板10非显示区10b,显示终端100进一步包括的用于驱动像素单元进行图像显示的时序控制电路11、数据驱动电路12以及设置于阵列基板10c中的扫描驱动电路13。
37.其中,数据驱动电路12与该多条数据线s1~sm电性连接,用于将待显示用的数据信号data通过该多条数据线s1~sm以数据电压的形式传输至该多个像素单元p。
38.扫描驱动电路13用于与该多条扫描线g1~gn电性连接,用于通过该多条扫描线g1~gn输出扫描信号gn用于控制像素单元p何时接收数据信号。其中,扫描驱动电路13按照位置排列顺序自多条扫描线g1~gn按照扫描周期依次自扫描线g1、g2、
……
,gn输出扫描信号。
39.时序控制电路11分别与数据驱动电路12与扫描驱动电路13,电性连接,用于控制数据驱动电路12、扫描驱动电路13的工作时序,也即是输出对应的时序控制信号至数据驱动电路12、扫描驱动电路13,以控制何时输出对应的扫描信号gn以及数据信号data。
40.本实施例中,扫描驱动电路13中的电路元件与显示面板10中的像素单元p同一制程制作于阵列基板10c中,也即是goa(gate driver on array)技术。
41.可以理解,显示终端100还包括有其他辅助电路用于共同完成图像的显示,例如图像接收处理电路(graphics processing unit,gpu)、电源电路等,本实施例中不再对其进行赘述。
42.具体地,时序控制电路11用于输出时钟信号clk至数据驱动电路12与设置于阵列基板10c的扫描驱动电路13,用于控制数据驱动电路12与扫描驱动电路13按照预设时序输出数据信号data与扫描信号至设置于阵列基板10c的像素单元p,以驱动像素单元p进行图像显示。
43.请参阅图4,图4为图3中扫描驱动电路的方框示意图。
44.如图4所示,扫描驱动电路13包括多个移位寄存器单元sr、多个电平转换单元ls和多个电位提升单元buf,多个移位寄存器单元sr用于自时序控制电路11接收低电位的时钟信号clk并进行存储,在起始信号stv以及使能信号oe的控制下传输至电平转换单元ls,电平转换单元ls用于依据时钟信号clk生成开启信号vgh和关闭信号vgl,并传输至电位提升单元buf,电位提升单元buf用于将开启信号vgh和关闭信号vgl调整至预设电位后经扫描线传输至对应的像素单元p以控制像素单元p接收用于图像显示的数据信号data。当输出开启电压信号vgh至像素单元p时,像素单元p接收由数据驱动电路12输出的数据信号data,当输出关闭电压信号vgl至像素单元p时,像素单元p停止接收数据信号data。
45.其中,多个移位寄存器sr依次级联,通过前一级移位寄存器sr控制输出的扫描信
号控制下一级移位寄存器输出扫描信号。通过逐行级联的方式依次输出扫描信号至像素单元p以控制每行像素单元p按预设时序依次刷新。
46.请参阅图5,图5为图4中控制信号输出的时序图。
47.如图5所示,在起始信号stv开启后,时钟信号clk经移位寄存器单元sr传输至电平转换单元ls以及电位提升单元buf然后输出至对应的扫描线,以控制对应连接于扫描线的像素单元接收数据信号data。
48.例如,在第一时刻t1,时钟信号clk为高电平时,用于控制第一行像素单元p进行图像显示。依据时钟信号clk的控制,第一扫描信号g1在第一时刻t1也为高电平,此时输出开启电压信号vgh至第一行像素单元p,第一行像素单元p在第一时刻t1开始接收数据信号data并进行图像显示。
49.在第二时刻t2,时钟信号clk为高电平,用于控制第二行像素单元p进行图像显示,第一扫描信号g1变为低电平。依据时钟信号clk的控制,第二扫描信号g2在第二时刻t2变为高电平,此时输出开启信号vgh至第二行像素单元p,第二行像素单元p在第二时刻t2开始接收数据信号data进行图像显示。
50.以此类推,像素单元p按行顺序依次进行图像显示,直到最后一行像素单元显示完成,即完成一帧图像显示。
51.请参阅图6,图6为本技术第二实施例提供的一种扫描驱动电路的方框示意图。如图6所示,扫描驱动电路13分别驱动第一组像素单元与第二组像素单元进行图像显示,其中第一组像素单元为奇数行像素单元,第二组像素单元为偶数行像素单元。通过分别输出对应的扫描信号至对应行的像素单元,以控制至少两行像素单元在预设时段内接收相同的数据信号以进行图像显示。
52.在示例性实施例中,第一组像素单元与第二像素单元还可以根据具体需要,设置为其他多行像素单元的组合,本技术对此不做限制。
53.请参阅图7,图7为图6中扫描信号输出时序图。如图7所示,第一组像素单元是由第一扫描信号g1、第三扫描信号g3至第n-1扫描信号gn-1对应驱动的第一行像素单元、第三行像素单元至第n-1行像素单元即奇数行像素单元。第二组像素单元是由第二扫描信号g2、第四扫描信号g4至第n扫描信号gn对应驱动的第二行像素单元、第四行像素单元至第n行像素单元即偶数行像素单元。
54.其中,扫描驱动电路13控制相邻两行像素单元同时打开接收同一数据信号data进行图像显示。例如,在第一时段t1,控制输出第一扫描信号g1至第一行像素单元以驱动第一行像素单元接收第一数据信号进行图像显示,同时控制输出第二扫描信号g2至第二行像素单元以驱动第二行像素单元也接收第一数据信号进行图像显示。在第二时段t2,控制输出第三扫描信号g3至第三行像素单元以驱动第三行像素单元接收第二数据信号进行图像显示,同时控制输出第四扫描信号g4至第四行像素单元以驱动第四行像素单元也接收第二数据信号进行图像显示。以此类推,直到控制输出第n扫描信号gn至第n行像素单元以驱动第n行像素单元进行图像显示,从而完成一帧图像的显示。
55.通过同时控制相邻两行像素单元进行图像显示,可减少一帧图像的数据使用量,一帧图像刷新时间,从而提高图像刷新率。
56.请参阅图8,图8为本技术第三实施例提供的如图6中扫描信号输出时序图。
57.如图8所示,扫描驱动电路13用于依序间隔预设时长输出多个扫描信号至像素单元以控制像素单元接收图像显示用的数据信号进行图像显示。
58.多个扫描信号中的第i-a扫描信号用于控制第i-a行像素单元接收第一数据信号,多个扫描信号中的第i b扫描信号用于控制第i b行像素单元进行接收第二数据信号,其中i、a、b为正整数。
59.在第i-a行像素单元接收第一数据信号的过程中的第一时间段,第i行像素单元也接收第一数据信号,在第i b行像素单元接收第二数据信号的过程中的第二时间段,第i行像素单元也接收第二数据信号。
60.例如,当i=5、a=3、b=2时,第2行像素单元接收第一数据信号的过程中的第一时间段,第5行像素单元也接收第一数据信号,在第7行像素单元接收第二数据信号的过程中的第二时间段,第5行像素单元也接收第二数据信号,第5行像素单元依据接收的第一数据信号与第二数据信号进行图像显示。
61.在示例性实施例中,第i-a行像素单元接收第一数据信号的总时长可以为第一时间段与第二时间段之和,第i b行像素单元接收第二数据信号的总时间可以为第一时间段与第二时间段之和,当然也可以根据具体需要设置为其他时长,本技术对此不做限制。
62.当a=b时,在第i-a行像素单元接收第一数据信号的过程中的第一时间段,第i行像素单元也接收第一数据信号,在第i a行像素单元接收第二数据信号的过程中的第二时间段,第i行像素单元也接收第二数据信号。
63.例如,当i=5、a=2时,在第3行像素单元接收第一数据信号的过程中的第一时间段,第5行像素单元也接收第一数据信号,第7像素单元接收第二数据信号的过程中的第二时间段,第5行像素单元也接收第二数据信号,第5行像素单元依据接收的第一数据信号与第二数据信号进行图像显示。
64.当a=b=1时,在第i-1行像素单元接收第一数据信号的过程中的第一时间段,第i行像素单元也接收第一数据信号;在第i 1行像素单元接收第二数据信号的过程中的第二时间段,第i行像素单元也接收第二数据信号。
65.例如,当i=3时,在第2行像素单元接收第一数据信号的过程中的第一时间段,第3行像素单元也接收第一数据信号;在第4行像素单元接收第二数据信号的过程中的第二时间段,第3行像素单元也接收第二数据信号,第3行像素单元依据接收第一数据信号与第二数据信号进行图像显示。
66.在示例性实施例中,第一时间段对应的时长可以等于第二时间段对应的时长,当然第一时间段与第二时间段也可以根据具体需要设置为其他时长,本技术对此不做限制。
67.其中,在第i行像素单元接收第i数据信号的过程中的第一时间段,第i a行像素单元也接收第i数据信号,在第i 2a行像素单元接收第i 2a数据信号的过程中的第二时间段,第i a行像素单元也接收第i 2a数据信号,第i数据信号作为第一数据,第i 2a数据信号作为第二数据,其中,1<a<n,1<i<n,i=2j 1,a=2k 2,j、k为自然数i=2j 1,j为自然数(0、1、2、3、
……
)。
68.例如,当i=5、a=2时,在第5行像素单元接收第5数据信号的过程中的第一时间段,第7行像素单元也接收第5数据信号,在第9行像素单元接收第9数据信号的过程中的第二时间段,第7行像素单元也接收第9数据信号,第7行像素单元依据接收的第5数据信号和
第9数据信号进行图像显示。
69.当a为1时,在第i行像素单元接收第i数据信号的过程中的第一时间段,第i 1行像素单元也接收第i数据信号,在第i 2行像素单元接收第i 2数据信号的过程中的第二时间段,第i 1行像素单元也接收第i 2数据信号。其中,第i行像素单元为奇数行像素单元。也即是扫描驱动电路13驱动偶数行像素单元分别接收间隔预设距离的奇数行像素单元用于图像显示的数据信号。
70.例如,当i=1时,在第1行像素单元接收第1数据信号的过程中的第一时间段,第2行像素单元也接收第1数据信号,在第3行像素单元接收第3数据信号的过程中的第二时间段,第2行像素单元也接收第3数据信号。
71.在第一时间段即第一时刻t1至第三时刻t3时,第1行像素单元接收第1数据信号,同时在第二时刻t2至第三时刻t3,第2行像素单元也接收第1数据信号。在第二时间段即第三时刻t3至第五时刻t5时,第3行像素单元接收第3数据信号,同时在第三时刻t3至第四时刻t4,第2行像素单元接收第3数据信号,第2行像素单元依据接收的第1数据信号与第3数据信号作为显示用的数据信号进行图像显示。
72.通过控制预设行的像素单元在连续的两个时间段分别接收不同两行像素单元图像显示用的数据信号,可有效提升图像刷新率,并且使得预设行的像素单元在连续的两个时间段接收前后相邻两行像素单元的数据信号进行图像显示,使得预设行像素单元在进行图像显示时,使得显示面板进行图像显示时,画面显示具有渐进显示效果且画面显示更加均匀。
73.应当理解的是,本发明的应用不限于上述的举例,对本领域普通技术人员来说,可以根据上述说明加以改进或变换,所有这些改进和变换都应属于本发明所附权利要求的保护范围。
再多了解一些

本文用于创业者技术爱好者查询,仅供学习研究,如用于商业用途,请联系技术所有人。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献