一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

一种并联FRD的双芯片IGBT结构及制作方法与流程

2022-12-19 22:43:42 来源:中国专利 TAG:

一种并联frd的双芯片igbt结构及制作方法
技术领域
1.本发明属于半导体集成领域,涉及一种并联frd的双芯片igbt结构及制作方法。


背景技术:

2.igbt(insulated gate bipolar transistor),即绝缘栅双极型晶体管,其是由bjt(双极型三极管)和mos(绝缘栅型场效应管)组成的复合全控型电压驱动式半导体器件,具有饱和压降低、电流密度大、驱动功率小、开关速度快等优点。
3.通常,igbt会搭配一个二极管进行封装,在逆变电路里,igbt会搭配全电流或者半电流的frd(fast recovery diode,快速恢复二极管)进行使用,这种情况下,会涉及到两颗芯片的供应,且因为工艺的差异,igbt和frd芯片往往是在不同晶圆尺寸的晶圆厂进行生产,会影响的两颗芯片的数量搭配;另一方面,在封装时,要求两颗芯片保持一定的间距,如图1所示,igbt芯片16和frd芯片17之间的间距不小于500μm,这严重影响了封装框架18的面积利用,最终影响到芯片尺寸设计。
4.rc-igbt(reverse conducting igbt,逆导型igbt)是将igbt和frd合成为一个芯片,当igbt和frd需要的电流较大时(50a以上),存在单芯片面积尺寸过大的问题,这在实际生产中存在单芯片边缘和中间位置应力较大容易碎裂等问题,造成较大的良率损失。
5.因此,如何提供一种并联frd的双芯片igbt结构及制作方法,用以降低反向导通igbt芯片封装尺寸、提高生产良率,成为本领域技术人员亟待解决的技术问题。


技术实现要素:

6.鉴于以上所述现有技术的缺点,本发明的目的在于提供一种并联frd的双芯片igbt结构及制作方法,用于解决现有技术中反向导通igbt的封装面积大、生产良率低的问题。
7.为实现上述目的及其他相关目的,本发明提供一种并联frd的双芯片igbt结构的制作方法,包括以下步骤:
8.提供第一导电类型衬底,所述衬底包括igbt形成区域和frd形成区域,所述igbt形成区域和所述frd形成区域间隔预设距离;
9.于所述frd形成区域的所述衬底中形成第二导电类型掺杂的frd极区;
10.于所述igbt形成区域的所述衬底中形成栅极结构;
11.于所述igbt形成区域的所述衬底中形成第二导电类型掺杂的阱区,并于所述阱区中形成第一导电类型掺杂的发射区;
12.于所述发射区上形成发射极金属层,于所述frd极区上形成frd第一电极;
13.于所述衬底远离所述发射区的一面形成背面金属层,其中,位于所述igbt形成区域的所述背面金属层构成集电极金属层,位于所述frd形成区域中的所述背面金属层构成frd第二电极。
14.可选地,于所述igbt形成区域的有源区周围形成igbt保护环,于所述frd形成区域
的有源区周围形成frd保护环。
15.可选地,还包括于所述igbt形成区域和所述frd形成区域之间的所述衬底中形成第一导电类型掺杂的截止区。
16.可选地,在形成所述frd第一电极之前,还包括对所述frd形成区域进行电子辐照的步骤。
17.可选地,形成所述栅极结构的步骤包括:
18.于所述衬底上形成一掩膜层,并图形化所述掩膜层;
19.以图形化的所述掩膜层为刻蚀掩膜刻蚀所述衬底以形成沟槽;
20.于所述沟槽的内壁形成栅氧化层;
21.于所述沟槽中填充多晶硅形成多晶硅栅层。
22.可选地,形成所述发射极金属层之前,还包括以下步骤:
23.于所述igbt形成区域的所述衬底上形成层间电介质层,所述层间电介质层覆盖所述发射区和所述栅极结构的顶面;
24.于所述层间电介质层中形成通孔,所述通孔显露所述发射区,其中,所述发射极金属层延伸入所述通孔中与所述发射区连接。
25.可选地,形成背面金属层后,还包括划片步骤:划片形成并联frd的igbt双芯片、单igbt芯片或单frd芯片。
26.本发明还提供一种并联frd的双芯片igbt结构,包括:
27.第一导电类型衬底,所述衬底包括igbt形成区域和frd形成区域,所述igbt形成区域和所述frd形成区域间隔预设距离;
28.第二导电类型frd极区,位于所述frd形成区域的所述衬底中;
29.栅极结构,位于所述igbt形成区域的所述衬底中;
30.第二导电类型阱区,位于所述igbt形成区域的所述衬底中;
31.第一导电类型发射区,位于所述阱区中;
32.发射极金属层,位于所述发射区上;
33.frd第一电极,位于所述frd极区上;
34.背面金属层,位于所述衬底远离所述发射区的一面,其中,位于所述igbt形成区域的所述背面金属层构成集电极金属层,位于所述frd形成区域中的所述背面金属层构成frd第二电极。
35.可选地,所述igbt形成区域的有源区周围设有igbt保护环,所述frd形成区域的有源区周围设有frd保护环。
36.可选地,位于所述igbt形成区域和所述frd形成区域之间的所述衬底的上表面中形成有第一导电类型截止区。
37.可选地,所述衬底和所述发射极金属层之间设有层间电介质层,所述层间电介质层中设有通孔,所述发射极金属层延伸入所述通孔中与所述发射区连接。
38.如上所述,本发明的并联frd的双芯片igbt结构及制作方法,通过于同一衬底上形成igbt芯片和匹配的frd芯片,能够减少封装上芯次数,降低封装面积;并且,双芯片设计相对于将igbt和frd合成为一个芯片面积,能够降低芯片边缘和中间位置的应力,提高生产良率。另外,可以根据需求划片形成并联frd的igbt双芯片、单igbt芯片或单frd芯片,具有灵
活分配的优点。
附图说明
39.图1显示为一种igbt芯片和frd芯片的封装结构示意图。
40.图2显示为本发明实施例一中提供的一种并联frd的双芯片igbt结构的制作方法的流程图。
41.图3显示为本发明实施例一中提供衬底,并定义igbt保护环区域和frd保护环区域的示意图。
42.图4显示为本发明实施例一中形成igbt保护环、frd保护环和frd极区的示意图。
43.图5显示为本发明实施例一中形成栅极结构的示意图。
44.图6显示为本发明实施例一中形成阱区,并于阱区中形成发射区的示意图。
45.图7显示为本发明实施例一中对frd区域进行电子辐照的示意图。
46.图8显示为本发明实施例一中形成发射极金属层和frd第一电极的示意图。
47.图9显示为本发明实施例一中形成背面金属层的示意图。
48.图10显示为本发明实施例一中划片形成并联frd的igbt双芯片、单igbt芯片或单frd芯片的示意图。
49.图11显示为本发明实施例一中并联frd的igbt双芯片的封装结构示意图。
50.元件标号说明
[0051]1ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
衬底
[0052]
101
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
igbt形成区域
[0053]
102
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
frd形成区域
[0054]
103
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
划片道
[0055]2ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
掩膜层
[0056]3ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
igbt保护环
[0057]4ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
frd保护环
[0058]5ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
frd极区
[0059]6ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
栅极结构
[0060]
601
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
栅氧化层
[0061]
602
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
多晶硅栅层
[0062]7ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
阱区
[0063]8ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
发射区
[0064]9ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
截止区
[0065]
10
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
遮挡层
[0066]
11
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
层间电介质层
[0067]
12
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
发射极金属层
[0068]
13
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
frd第一电极
[0069]
14
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
背面金属层
[0070]
1401
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
集电极金属层
[0071]
1402
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
frd第二电极
[0072]
15
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
双芯片
[0073]
16
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
igbt芯片
[0074]
17
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
frd芯片
[0075]
18
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
封装框架
[0076]
s1~s6
ꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀꢀ
步骤
具体实施方式
[0077]
以下通过特定的具体实例说明本发明的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本发明的其他优点与功效。本发明还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本发明的精神下进行各种修饰或改变。
[0078]
在本技术的上下文中,所描述的第一特征在第二特征“之上”的结构可以包括第一特征和第二特征形成为直接接触的实施例,也可以包括另外的特征形成在第一特征和第二特征之间的实施例,这样第一特征和第二特征可能不是直接接触。
[0079]
请参阅图1至图11。需要说明的是,本实施例中所提供的图示仅以示意方式说明本发明的基本构想,遂图式中仅显示与本发明中有关的组件而非按照实际实施时的组件数目、形状及尺寸绘制,其实际实施时各组件的型态、数量及比例可为一种随意的改变,且其组件布局型态也可能更为复杂。
[0080]
实施例一
[0081]
本实施例提供一种并联frd的双芯片igbt结构的制作方法,请参阅图2,显示为该方法的流程图,包括如下步骤:
[0082]
s1:提供第一导电类型衬底,所述衬底包括igbt形成区域和frd形成区域,所述igbt形成区域和所述frd形成区域间隔预设距离;
[0083]
s2:于所述frd形成区域的所述衬底中形成第二导电类型掺杂的frd极区;
[0084]
s3:于所述igbt形成区域的所述衬底中形成栅极结构;
[0085]
s4:于所述igbt形成区域的所述衬底中形成第二导电类型掺杂的阱区,并于所述阱区中形成第一导电类型掺杂的发射区;
[0086]
s5:于所述发射区上形成发射极金属层,于所述frd极区上形成frd第一电极;
[0087]
s6:于所述衬底远离所述发射区的一面形成背面金属层,其中,位于所述igbt形成区域的所述背面金属层构成集电极金属层,位于所述frd形成区域中的所述背面金属层构成frd第二电极。
[0088]
本实施例中,第一导电类型为n型,第二导电类型为p型。在其他实施例中也可以为:第一导电类型为p型,第二导电类型为n型。
[0089]
首先,请参阅图3,执行步骤s1:提供第一导电类型衬底1,所述衬底1包括igbt形成区域101和frd形成区域102,所述igbt形成区域101和所述frd形成区域102间隔预设距离。
[0090]
作为示例,所述衬底1没有具体限制,可以为硅衬底、锗衬底、绝缘体上硅或绝缘体上锗等,还可以为锗化硅、砷化镓等。
[0091]
作为示例,所述igbt形成区域101和所述frd形成区域102之间为划片道103,后续可以根据需求进行划片。
[0092]
作为示例,于同一衬底上形成igbt和frd双芯片,igbt区域和frd区域之间的间隔最小能够达到60微米(μm),因为igbt和frd间隔较近,为了防止漏电流以及芯片之间的串扰,较优的,于所述igbt形成区域101的有源区周围形成igbt保护环3以及于所述frd形成区域102的有源区周围形成frd保护环4(见后续图4)。
[0093]
作为示例,如图3所示,于所述衬底1上形成掩膜层2并图形化,定义出待形成所述igbt保护环3和待形成所述frd保护环4的图案,作为后续离子注入的掩膜,所述掩膜层2可以是二氧化硅层或者氮化硅层等。
[0094]
接着,请参阅图4,执行步骤s2:于所述frd形成区域102的所述衬底1中形成第二导电类型掺杂的frd极区5。
[0095]
作为示例,由于第二导电类型为p型,即所述frd极区5作为frd的p区,位于所述frd形成区域102的所述衬底1作为frd的n区。
[0096]
作为示例,较优的,采用同一注入工艺形成所述igbt保护环3、所述frd保护环4及所述frd极区5,节省工艺流程,降低成本。当然,也可以先形成所述igbt保护环3和所述frd保护环4,然后再形成所述frd极区5,或者先形成所述frd极区5,然后再形成所述igbt保护环3和所述frd保护环4。
[0097]
接着,请参阅图5,执行步骤s3:于所述igbt形成区域101的所述衬底1中形成栅极结构6。
[0098]
作为示例,形成所述栅极结构6的步骤包括:
[0099]
(1)于所述衬底1上形成一掩膜层(未图示),并图形化所述掩膜层。
[0100]
作为示例,图形化的开口与预形成所述栅极结构6的位置相对应,所述掩膜层包括硬掩膜层,可以为二氧化硅层或氮化硅层。
[0101]
(2)以图形化的所述掩膜层为掩膜刻蚀所述衬底1以形成沟槽。
[0102]
作为示例,采用干法刻蚀或湿法刻蚀所述衬底1,形成沟槽后,还包括去除所述掩膜层的步骤。
[0103]
(3)于所述沟槽的内壁形成栅氧化层601。
[0104]
(4)于所述沟槽中填充多晶硅形成多晶硅栅层602。
[0105]
接着,请参阅图6,执行步骤s4:于所述igbt形成区域101的所述衬底1中形成第二导电类型掺杂的阱区7,并于所述阱区7中形成第一导电类型掺杂的发射区8。
[0106]
作为示例,采用p型离子注入形成所述阱区7,所述阱区7位于所述衬底1的上表面一侧,在水平方向上所述栅极结构6位于所述阱区7中。
[0107]
作为示例,采用n型重掺杂注入形成所述发射区8,所述发射区6位于所述阱区7的上表面一侧,在水平方向上所述栅极结构6位于所述发射区8中。
[0108]
作为示例,还包括形成截止层9的步骤,所述截止层9位于所述igbt保护环3和所述frd保护环4之间的所述衬底1中,较优的,采用同一注入工艺形成所述发射区8和所述截止层9,节省工艺流程,降低成本。当然,也可以先形成所述发射区8,再形成截止层9,或者先形成截止层9,再形成发射区8。
[0109]
作为示例,在离子注入形成所述阱区7之前,于所述frd形成区域102的所述衬底1上形成光刻胶层进行遮挡,避免在形成所述阱区7、所述发射区8及所述截止层9的过程中对所述frd形成区域102造成污染,当形成所述发射区8及所述截止层9后,还包括去除所述光
刻胶层的步骤。
[0110]
作为示例,如图7所示,还包括对所述frd形成区域102处进行电子辐照的步骤,采用电子辐照控制少子寿命,提高反向恢复特性。在进行电子辐照之前,采用遮挡层10对所述igbt形成区域101进行遮挡保护,仅对所述frd形成区域102处进行电子辐照,完成电子辐照后并去除所述遮挡层10。
[0111]
接着,请参阅图8,执行步骤s5:于所述发射区8上形成发射极金属层12,于所述frd极区5上形成frd第一电极13。
[0112]
作为示例,形成所述发射极金属层12之前,还包括以下步骤:
[0113]
(1)于所述igbt形成区域101的所述衬底1上形成层间电介质层11,所述层间电介质层11覆盖所述发射区8和所述栅极结构6的顶面。
[0114]
作为示例,所述层间电介质层11可以是二氧化硅层、氮化硅层或两者的组合。
[0115]
(2)于所述层间电介质层11中形成通孔,所述通孔显露所述发射区8。
[0116]
作为示例,采用干法刻蚀或湿法刻蚀形成所述通孔,所述发射极金属层12延伸入所述通孔中与所述发射区8连接。
[0117]
同理,于所述frd形成区域102的所述衬底上形成一层间电介质层,并形成通孔显露所述frd极区5,所述frd第一电极13延伸入所述通孔中与所述frd极区5连接。
[0118]
作为示例,较优的,位于所述igbt形成区域101的层间电介质层和位于所述frd形成区域102的层间电介质层采用同一工艺步骤形成,所述发射极金属层12与所述frd第一电极13采用同一工艺步骤形成;因为所述frd极区5为p型注入,即所述frd第一电极13为frd阳极。
[0119]
作为示例,所述掩膜层2还能够作为所述发射极金属层12与所述frd第一电极13之间的隔离层。
[0120]
接着,请参阅图9,执行步骤s6:于所述衬底1远离所述发射区8的一面形成背面金属层14,其中,位于所述igbt形成区域101的所述背面金属层14构成集电极金属层1401,位于所述frd形成区域102中的所述背面金属层14构成frd第二电极1402。
[0121]
作为示例,因为所述衬底1为n型衬底,所述frd第二电极1402为frd阴极,所述背面金属层14实现所述集电极金属层1401与所述frd阴极的连接。
[0122]
作为示例,还包括测试和划片步骤,如图10所示,显示划片的示意图,可以根据测试良率划片出并联frd的igbt双芯片15,也可以根据需求单独划片出igbt芯片16、frd芯片17,进行不同的使用,具有灵活分配的优点。并且,如背景技术所描述,若把igbt和frd合成一个单芯片,当igbt和frd需要的电流较大时(50a以上),存在单芯片面积尺寸过大的问题,单芯片边缘和中间位置应力较大容易碎裂等问题,降低生产良率,而本实施例通过双芯片设计,不会出现应力过大的问题,提高生产良率。
[0123]
作为示例,如图11所示,显示为并联frd的igbt双芯片的封装结构示意图,通过igbt和frd双芯片设计,其间距最小能够达到60μm,相对于现有技术中将igbt芯片和frd芯片封装到一起时其间距不小于500μm,能够减小封装面积,更好的利用封装框架18的面积,并且能够较少封装上芯次数,提升封装效率。
[0124]
实施例二
[0125]
请参阅图3至图10,本实施例提供一种并联frd的双芯片igbt结构,所述并联frd的
双芯片igbt结构可由实施例一所述的制作方法制作而成,但不局限于实施例一中所述的制作方法。
[0126]
所述并联frd的双芯片igbt结构包括第一导电类型衬底1、第二导电类型frd极区5、栅极结构6、第二导电类型阱区7、第一导电类型发射区8、发射极金属层12、frd第一电极13和背面金属层14,其中,所述衬底1包括igbt形成区域101和frd形成区域102,所述igbt形成区域101和所述frd形成区域102间隔预设距离,所述frd极区5位于所述frd形成区域102的所述衬底1中,所述栅极结构6位于所述igbt形成区域101的所述衬底1中,所述阱区7位于所述igbt形成区域101的所述衬底1中,所述发射区8位于所述阱区7中,所述发射极金属层12位于所述发射区8上,所述frd第一电极13位于所述frd极区5上,所述背面金属层14位于所述衬底1远离所述发射区8的一面,位于所述igbt形成区域101的所述背面金属层14构成集电极金属层1401,位于所述frd形成区域102中的所述背面金属层14构成frd第二电极1402。
[0127]
本实施例中,第一导电类型为n型,第二导电类型为p型。在其他实施例中也可以为:第一导电类型为p型,第二导电类型为n型。
[0128]
作为示例,igbt区域和frd区域之间的间隔最小能够达到60μm,因为igbt和frd间隔较小,为了防止漏电流以及芯片之间的串扰,所述igbt形成区域101的有源区周围设有igbt保护环3,所述frd形成区域102的有源区周围设有frd保护环4。
[0129]
作为示例,所述衬底1上设有掩膜层2,所述掩膜层2可以是二氧化硅层或者氮化硅层,所述掩膜层2能够对所述发射极金属层12和所述frd第二电极13起到隔离的作用。
[0130]
作为示例,所述栅极结构6包括栅氧化层601和多晶硅栅层602,其中所述栅氧化层601位于所述衬底1和所述多晶硅栅层602之间。
[0131]
作为示例,所述阱区7位于所述衬底1的上表面一侧,在水平方向上所述栅极结构6位于所述阱区7中。
[0132]
作为示例,所述发射区6位于所述阱区7的上表面一侧,在水平方向上所述栅极结构6位于所述发射区8中。
[0133]
作为示例,还包括截止区9,所述截止区9位于所述igbt保护环3和所述frd保护环4之间的所述衬底1中。
[0134]
作为示例,还包括层间电介质层11,所述层间电介质层11位于所述衬底1与所述发射极金属层12之间,所述发射极金属层12贯穿所述层间电介质层11与所述发射区8连接;同理,所述frd第一电极13与所述衬底1之间也设有层间电介质层,所述frd第一电极13贯穿所述层间电介质层与所述frd极区5连接。
[0135]
作为示例,由于第一导电类型为n型,第二导电类型为p型,因此所述frd第一电极13为frd阳极,所述frd第二电极1401为frd阴极,所述背面金属层14实现所述集电极金属层1401与所述frd阴极的连接。
[0136]
作为示例,如图11所示,显示为并联frd的igbt双芯片的封装结构示意图,通过igbt和frd双芯片设计,其间距最小能够达到60μm,相对于现有技术中将igbt芯片和frd芯片封装到一起时其间距不小于500μm,能够减小封装面积,更好的利用封装框架18的面积,并且能够较少封装上芯次数,提升封装效率。
[0137]
综上所述,本发明的并联frd的双芯片igbt结构及制作方法,通过于同一衬底上形
成igbt芯片和匹配的frd芯片,能够减少封装上芯次数,降低封装面积;并且,双芯片设计相对于将igbt和frd合成为一个芯片面积,能够降低芯片边缘和中间位置的应力,提高生产良率。另外,可以根据需求划片形成并联frd的igbt双芯片、单igbt芯片或单frd芯片,具有灵活分配的优点。所以,本发明有效克服了现有技术中的种种缺点而具高度产业利用价值。
[0138]
上述实施例仅例示性说明本发明的原理及其功效,而非用于限制本发明。任何熟悉此技术的人士皆可在不违背本发明的精神及范畴下,对上述实施例进行修饰或改变。因此,举凡所属技术领域中具有通常知识者在未脱离本发明所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本发明的权利要求所涵盖。
再多了解一些

本文用于创业者技术爱好者查询,仅供学习研究,如用于商业用途,请联系技术所有人。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献