一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

像素电路、时序控制方法、时序控制器及显示装置与流程

2022-07-30 10:49:36 来源:中国专利 TAG:


1.本发明涉及显示技术领域,特别是涉及一种像素电路、时序控制方法、时序控制器及显示装置。


背景技术:

2.amoled(active matrix organic light-emitting diode,主动矩阵有机发光二极体)显示设备中设置有大量的像素电路,通过驱动像素电路完成显示。
3.诸如ltps(low temperature poly-si,低温多晶硅)、tft(thin-film transistor,薄膜晶体管)等具有较高的载流子迁移率的晶体管被广泛应用于像素电路中。虽然通过控制这些晶体管的开闭状态,能够完成像素电路中电容的电压存储以及将电容所存储的电压转换为电流,提供给发光模块,使发光模块发光。但是这些晶体管在关闭状态下具有较高的漏电流,漏电流的存在会导致为发光模块提供的电流的不稳定,电流不稳定会导致显示画面的亮度变化。因此为了维持显示画面亮度的稳定,需要将显示的刷新率保持在60hz以上,以通过提高像素电路刷新率的方式来维持像素电路中发光模块所需要的电流的正确值,从而防止画面出现瑕疵。


技术实现要素:

4.有鉴于此,本发明提出了一种像素电路、时序控制方法、时序控制器及显示装置,主要目的在于提高像素电路中发光模块发光所需电流的稳定性。
5.为了达到上述目的,本发明主要提供了如下技术方案:
6.第一方面,本发明提供了一种像素电路,所述像素电路包括:数据电压模块、驱动电压模块、初始化模块、发光驱动模块、电压存储模块、发光模块、开关模块,且所述开关模块在关闭状态下的漏电流的电流值不大于目标电流值;
7.所述发光驱动模块的第一端、所述开关模块的第一端、所述初始化模块的电压输出端以及所述发光模块分别与第一节点相连;
8.所述发光驱动模块的第二端、所述数据电压模块的电压输出端、所述驱动电压模块的电压输出端分别与第二节点相连;
9.所述发光驱动模块的第三端、所述开关模块的第二端、所述电压存储模块分别与第三节点相连。
10.第二方面,本发明提供了一种时序控制方法,应用于像素电路,其中,所述像素电路由数据电压模块、驱动电压模块、初始化模块、发光驱动模块、电压存储模块、发光模块、开关模块组成,所述时序控制方法包括:
11.在所述电压存储模块基于所述初始化模块提供的初始化电压进行电压存储之后,且在所述初始化模块未停止向所述电压存储模块提供初始化电压的情况下,控制所述数据电压模块向所述发光驱动模块提供第一目标电压,以使所述发光驱动模块在未接收到所述数据电压模块提供的数据电压之前,在所述第一目标电压和所述电压存储模块所存储的电
压的作用下,开启。
12.第三方面,本发明提供了一种时序控制器,包括:
13.一个或多个处理器;
14.存储器,其上存储有一个或多个程序,当所述一个或多个程序被所述一个或多个处理器执行,使得所述一个或多个处理器实现如第二方面所述的时序控制方法。
15.第四方面,本发明提供了一种显示装置,所述显示装置包括如第一方面所述像素电路以及第三方面所述的时序控制器。
16.借由上述技术方案,本发明提供的像素电路、时序控制方法、时序控制器及显示装置,像素电路由数据电压模块、驱动电压模块、初始化模块、发光驱动模块、电压存储模块、发光模块、开关模块,且开关模块在关断状态下的漏电流的电流值不大于目标电流值。发光驱动模块的第一端、开关模块的第一端、初始化模块的电压输出端以及发光模块分别与第一节点相连。发光驱动模块的第二端、数据电压模块的电压输出端、驱动电压模块的电压输出端分别与第二节点相连。发光驱动模块的第三端、开关模块的第二端、电压存储模块分别与第三节点相连。可见,本发明提供的方案中选用的开关模块在关闭状态下的漏电流的电流值不大于目标电流值,其漏电流的存在不影响第三节点处电压的稳定性,在发光模块的发光阶段,第三节点处的电压能够基本维持稳定。由于第三节点处电压的稳定性不受漏电流影响,因此能够维持像素电路中发光模块发光所需电流的稳定。
17.上述说明仅是本发明技术方案的概述,为了能够更清楚了解本发明的技术手段,而可依照说明书的内容予以实施,并且为了让本发明的上述和其它目的、特征和优点能够更明显易懂,以下特举本发明的具体实施方式。
附图说明
18.为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
19.图1示出了本发明一个实施例提供的一种驱动晶体管的迟滞特性曲线;
20.图2示出了本发明一个实施例提供的一种显示设备显示的图像;
21.图3示出了本发明另一个实施例提供的一种显示设备显示的图像;
22.图4示出了本发明一个实施例提供的一种像素电路的结构示意图;
23.图5示出了本发明另一个实施例提供的一种像素电路的结构示意图;
24.图6示出了本发明一个实施例提供的一种脉冲信号变化时序图;
25.图7示出了本发明另一个实施例提供的一种脉冲信号变化时序图;
26.图8示出了本发明又一个实施例提供的一种像素电路的结构示意图。
具体实施方式
27.下面将参照附图更加详细地描述本公开的示例性实施例。虽然附图中显示了本公开的示例性实施例,然而应当理解,可以以各种形式实现本公开而不应被这里阐述的实施例所限制。相反,提供这些实施例是为了能够更透彻地理解本公开,并且能够将本公开的范
围完整的传达给本领域的技术人员。
28.amoled显示设备中设置有大量的像素电路,通过驱动像素电路完成显示。像素电路中包括有诸如ltps、tft等具有较高的载流子迁移率的晶体管。虽然通过控制这些晶体管的开闭状态,能够完成像素电路中电容的电压存储以及将电容所存储的电压转换为电流,并将电流提供给发光模块,使发光模块发光。但是这些晶体管在关闭状态下具有较高的漏电流,漏电流的存在会导致提供给发光模块的电流不稳定,电流不稳定会导致显示画面的亮度变化。
29.目前为了维持显示画面亮度的稳定,需要将像素电路的刷新频率保持在60hz以上,以通过提高像素电路刷新频率的方式来维持像素电路中发光模块所需要的电流的正确值,从而防止画面出现瑕疵。但是这种提高刷新频率的方式不仅会造成过多的能耗,且由于发光模块需要频繁启闭,导致发光模块的寿命折损较大。因此本发明实施例提供了一种像素电路和显示装置,以通过提高像素电路中发光模块发光所需电流的稳定性的方式,降低显示设备的刷新频率。
30.另外,像素电路中的晶体管对于动态行为的灵敏度,特别是在低刷新频率的场景下对于动态行为的灵敏度,会造成显示迟滞等问题,显示迟滞等问题会带来画面残像、闪烁等缺陷。其中,动态行为包括晶体管由关闭到开启状态和由开启到关闭状态。下面以像素电路中具有驱动功能的晶体管为例来说明上述的迟滞问题。具有驱动功能的晶体管为像素电路中将电容所存储的电压转换为电流,并将电流提供给发光模块的晶体管,为了描述方便,将该晶体管简称为驱动晶体管。下面以驱动晶体管为例对迟滞问题进行说明:
31.如图1所示,图1为驱动晶体管的迟滞特性曲线。驱动晶体管的栅极与电容相连,源极与驱动电压模块相连用于接收驱动电压,漏极与发光模块相连。从图1中可见,当驱动晶体管的栅极和源极之间的栅源电压vgs沿不同方向变化时,即驱动晶体管由开启到关闭和由关闭到开启变化时,相应的漏极和源极之间的漏源电流ids的变化曲线并不重合,这就是驱动晶体管的迟滞特性。
32.下面以图2和图3为例,来说明驱动晶体管的迟滞特性。图2为显示设备显示的黑白相间的图像,在该图像中黑色方块a1的亮度为0nit,白色方块b1的亮度为200nit。在显示图2的图像之后,需要显示亮度为100nit的全屏图像。在显示此亮度为100nit的全屏图像时,虽然加到驱动晶体管的栅源极电压vgs相同,但原来图像较亮区域b1,相应驱动晶体管的漏源电流ids沿图1所示的c-b
’‑
a曲线段方向变化,电流值ids1较小。而原来的较暗a1区域,相应驱动晶体管的漏源电流ids沿图1所示的a-b-c曲线段方向变化,电流值ids2较大。由于发光模块的亮度与漏源电流ids成正比,因为最终显示的图像将不是亮度为100nit的全屏均匀的图像,而是如图3所示亮暗相间的图像,如a2区域的亮度为100nit,而b2区域的亮度只有90nit,形成前一幅图像的残像。
33.为了消除上述迟滞的影响,本发明实施例提供了一种时序控制方法和时序控制器,以提高显示设备的显示质量。
34.下面对本发明实施例提供的像素电路、时序控制方法、时序控制器及显示装置,进行具体说明。
35.如图4所示,本发明实施例提供了一种像素电路,所述像素电路包括:数据电压模块11、驱动电压模块12、初始化模块13、发光驱动模块14、电压存储模块15、发光模块16、开
关模块17,且开关模块17在关断状态下的漏电流的电流值不大于目标电流值。
36.像素电路中的上述各模块之间的连接关系如下所示:
37.发光驱动模块14的第一端、开关模块17的第一端、初始化模块13的电压输出端以及发光模块16分别与第一节点n1相连。发光驱动模块14的第二端、数据电压模块11的电压输出端、驱动电压模块12的电压输出端分别与第二节点n2相连。发光驱动模块14的第三端、开关模块17的第二端、电压存储模块15分别与第三节点n3相连。
38.下面对图4所示的像素电路的工作过程进行说明,该像素电路的工作过程与各模块的控制时序有关,因此像素电路的工作过程包括如下两种:
39.第一种像素电路的工作工程包括如下三个阶段:
40.第一个阶段为初始化和复位阶段:
41.初始化和复位阶段主要用于初始化电压存储模块15中的电压。初始化和复位阶段的具体过程为:
42.初始化模块13,用于在发光模块16针对当前帧显示需求进行发光前,与开关模块17形成第一通路,通过所形成的第一通路为电压存储模块15提供初始化电压。电压存储模块15,用于基于初始化电压进行电压存储。
43.初始化模块13在发光模块16发光前为电压存储模块15提供初始化电压的目的是:在发光模块16发光前将电压存储模块15复位为初始化电压,以在电压存储模块15存储发光模块16针对当前帧显示需求进行发光所用的数据电压时,均可以在初始化电压的基础上来存储。
44.为了避免像素电路中的其他模块在初始化模块13为电压存储模块15提供初始化电压时,对初始化电压的传输产生影响,故初始化模块13为电压存储模块15提供初始化电压时,数据电压模块11关闭,驱动电压模块12关闭,发光模块16关闭,由于数据电压模块11和驱动电压模块12均关闭,因此发光驱动模块14也处于关闭状态。
45.第二个阶段为编程阶段:
46.编程阶段主要用于将发光模块16发光所需的数据电压提供给电压存储模块15存储,以使得发光模块16能够执行与数据电压相应的发光操作。
47.编程阶段的具体过程为:
48.数据电压模块11,用于在电压存储模块15基于初始化电压进行电压存储之后,且在初始化模块13未停止向电压存储模块15提供初始化电压的情况下,向发光驱动模块14提供第一目标电压。发光驱动模块14,用于在接收数据电压模块11提供的数据电压之前,在第一目标电压和电压存储模块15所存储的电压的作用下,开启。
49.数据电压模块11在电压存储模块15基于初始化电压进行电压存储之后,且在初始化模块13未停止向电压存储模块15提供初始化电压的情况下,向发光驱动模块14提供第一目标电压的目的是为了:避免发光驱动模块14在向电压存储模块15传输数据电压模块11提供的数据电压时,发生从关闭到开启的状态变化,从而避免由状态变化带来的迟滞问题。也就是说,在数据电压模块11向发光驱动模块14提供数据电压之前,便通过数据电压模块11向发光驱动模块14提供第一目标电压的方式,保持发光驱动模块14维持开启状态。
50.数据电压模块11向发光驱动模块14提供的第一目标电压的大小,需要在保持发光驱动模块14保持开启的同时,避免影响电压存储模块15的电压初始化过程。示例性的,由于
显示设备中的像素电路是逐行扫描的,因此像素电路所用的第一目标电压可以为与像素电路相邻的上一行像素电路的数据电压。数据电压模块11向发光驱动模块14提供第一目标电压时机可以为:在电压存储模块15存储的电压达到初始化电压,且在初始化模块13未停止向电压存储模块15提供初始化电压的情况下。
51.数据电压模块11,还用于在初始化模块13停止为电压存储模块15提供初始化电压时,为发光驱动模块14提供与当前帧显示需求相应的数据电压。发光驱动模块14,用于在数据电压和电压存储模块15所存储的电压的作用下,与开关模块17形成第二通路,通过所形成的第二通路为电压存储模块15提供第二目标电压,其中,第二目标电压的大小由数据电压和发光驱动模块14开启所耗费的电压决定。电压存储模块15,用于基于第二目标电压进行电压存储。
52.数据电压模块11在发光模块16发光前为电压存储模块15提供数据电压的目的是:在发光模块16发光前将电压存储模块15存储的电压变更为发光模块16发光所需的电压,以使发光模块16能够执行当前帧显示所需的显示动作。
53.为了避免像素电路中其他的模块在数据电压模块11为电压存储模块15提供数据电压时,对数据电压的传输产生影响,故数据电压模块11为电压存储模块15提供数据电压时,驱动电压模块12关闭,发光模块16关闭,初始化模块13关闭。
54.第三个阶段为发光阶段:
55.发光阶段主要用于驱动发光模块16发光。发光阶段的具体过程为:
56.驱动电压模块12,用于在发光模块16发光过程中,为发光驱动模块14提供驱动电压。发光驱动模块14,用于在电压存储模块15所存储的电压和驱动电压模块12提供的驱动电压的作用下,向发光模块16传输驱动电流。发光模块16,用于在驱动电流的作用下,发光。
57.发光驱动模块14在发光模块16发光过程中主要用于为发光模块16提供驱动电流,驱动电流的大小是由电压存储模块15基于数据电压所存储的电压和驱动电压模块12提供的驱动电压来决定的。
58.为了避免像素电路其他的模块在发光模块16发光时,对发光模块16产生影响,故发光模块16发光时,数据电压模块11关闭,开关模块17关闭,初始化模块13关闭。
59.需要说明的是,在发光模块16发光时,发光模块16所需的驱动电流的大小由电压存储模块15向第三节点n3提供的电压的决定。在发光模块16发光时,开关模块17关闭,原则上开关模块17关闭状态下的漏电流会拉低第三节点n3处的电压,但是,本发明实施例中选用的开关模块17在关闭状态下的漏电流的电流值不大于目标电流值,其漏电流对第三节点n3处的电压的影响很小,可以认为该漏电流的存在不影响第三节点n3处电压的稳定性。由于第三节点n3处电压的稳定性不受漏电流影响,因此漏电流也就不会影响发光模块的驱动电流的稳定性。
60.第二种,像素电路的工作工程包括如下三个阶段:
61.第一个阶段的初始化和复位阶段与上述的第一种工作过程中描述的基于相同,因此这里不再赘述。
62.第二个阶段:
63.第二个阶段为编程阶段:
64.编程阶段主要用于将发光模块16发光所需的数据电压提供给电压存储模块15存
储,以使得发光模块16能够执行与数据电压相应的发光操作。
65.编程阶段的具体过程为:
66.数据电压模块11,用于在初始化模块13停止为电压存储模块15提供初始化电压时,为发光驱动模块14提供与当前帧显示需求相应的数据电压。发光驱动模块14,用于在数据电压和电压存储模块15所存储的电压的作用下,与开关模块17形成第二通路,通过所形成的第二通路为电压存储模块15提供第二目标电压,其中,第二目标电压的大小由数据电压和发光驱动模块14开启所耗费的电压决定。电压存储模块15,用于基于第二目标电压进行电压存储。
67.数据电压模块11在发光模块16发光前为电压存储模块15提供数据电压的目的是:在发光模块16发光前将电压存储模块15存储的电压变更为发光模块16发光所需的电压,以使发光模块16能够执行当前帧显示所需的显示动作。
68.为了避免像素电路中其他的模块在数据电压模块11为电压存储模块15提供数据电压时,对数据电压的传输的产生影响,故数据电压模块11为电压存储模块15提供数据电压时,驱动电压模块12关闭,发光模块16关闭,初始化模块13关闭。
69.第三个阶段的发光阶段均与上述的第一种工作过程中描述的基于相同,因此这里不再赘述。
70.本发明实施例提供的像素电路由数据电压模块、驱动电压模块、初始化模块、发光驱动模块、电压存储模块、发光模块、开关模块,且开关模块在关断状态下的漏电流的电流值不大于目标电流值。发光驱动模块的第一端、开关模块的第一端、初始化模块的电压输出端以及发光模块分别与第一节点相连。发光驱动模块的第二端、数据电压模块的电压输出端、驱动电压模块的电压输出端分别与第二节点相连。发光驱动模块的第三端、开关模块的第二端、电压存储模块分别与第三节点相连。可见,本发明实施例提供的方案中选用的开关模块在关闭状态下的漏电流的电流值不大于目标电流值,其漏电流的存在不影响第三节点处电压的稳定性,在发光模块的发光阶段,第三节点处的电压能够基本维持稳定。由于第三节点处电压的稳定性不受漏电流影响,因此能够维持像素电路中发光模块发光所需电流的稳定
71.下面以图5所示的像素电路为例,对像素电路中各模块的具体结构以及各模块之间的相互关系进行具体说明:
72.数据电压模块11:
73.数据电压模块11用于提供数据电压供电压存储模块15存储,其中,数据电压为满足当前帧显示需求所用的电压。如图5所示,数据电压模块11的具体结构为:
74.数据电压模块11包括第三晶体管m3。第三晶体管m3的栅极与第一扫描信号端s1相连,源极与数据电压端vdata相连,漏极与第二节点n2相连,其中,数据电压端vdata用于提供数据电压。第三晶体管m3的栅极为第三晶体管m3控制极,其负责接收第一扫描信号端s1提供的扫描信号。第三晶体管m3用于在第一扫描信号端s1提供的扫描信号下,开启或关闭。
75.驱动电压模块12:
76.驱动电压模块12用于向发光驱动模块14提供驱动电压,以使发光驱动模块14在电压存储模块15所存储的电压和驱动电压的作用下,向发光模块16提供驱动电流。如图5所示,驱动电压模块12的具体结构为:
77.驱动电压模块12包括第四晶体管m4。第四晶体管m4的栅极与控制信号端em相连,源极与第一供电端elvdd1相连,漏极与第二节点n2相连,其中,第一供电端elvdd1用于提供驱动电压。第四晶体管m4的栅极为第四晶体管m4控制极,其负责接收控制信号端em提供的控制信号。第四晶体管m4用于在控制信号端em提供的控制信号下,开启或关闭。
78.初始化模块13:
79.初始化模块13用于为电压存储模块15提供初始化电压,以在发光模块16发光前将电压存储模块15复位为初始化电压,以使电压存储模块15存储发光模块16所用的数据电压时,均可以在初始化电压的基础上来存储。如图5所示,初始化模块13的具体结构为:
80.初始化模块13包括第五晶体管m5。第五晶体管m5的栅极与第二扫描信号端s2,源极与初始化电压端vinit相连,漏极与第一节点n1相连。第五晶体管m5的栅极为第五晶体管m5控制极,其负责接收第二扫描信号端s2提供的扫描信号。第五晶体管m5用于在第二扫描信号端s2提供的扫描信号下,开启或关闭。
81.发光驱动模块14:
82.发光驱动模块14用于在驱动电压模块12提供的驱动电压和电压存储模块15基于数据电压存储的电压的作用下,向发光模块16提供驱动电流。如图5所示,发光驱动模块14的具体结构为:
83.发光驱动模块14包括第一晶体管m1。第一晶体管m1的栅极与第三节点n3相连,源极与第二节点n2相连,漏极与第一节点n1相连。
84.第一晶体管m1的作用包括如下两个:一个是,在数据电压模块11提供的第一目标电压和电压存储模块15所存储的电压的作用下,开启。避免发光驱动模块14在向电压存储模块15传输数据电压模块11提供的数据电压时,发生从关闭到开启的状态变化,从而避免由状态变化带来的迟滞问题。也就是说,在数据电压模块11向发光驱动模块14提供数据电压之前,便通过数据电压模块11向发光驱动模块14提供第一目标电压的方式,保持发光驱动模块14维持开启状态。另一个是,第一晶体管m1在接收到驱动电压模块12提供的驱动电压时,在驱动电压和电压存储模块15基于数据电压存储的电压的作用下,向第一节点n1传输驱动电流,以使发光模块16执行与驱动电流相应的发光动作。
85.电压存储模块15:
86.电压存储模块15的作用有如下两个:一个是,存储初始化电压,以使电压存储模块15存储发光模块16所用的数据电压时,均可以在初始化电压的基础上来存储。另一个是,基于数据电压存储电压,以使发光模块16能够执行与数据电压相应的发光动作。如图5所示,电压存储模块15的具体结构为:
87.电压存储模块15包括电容c。电容c的第一端与第三节点n3相连,第二端与第二电压端elvdd2相连,其中,elvdd2用于稳定电容c的电压。电容c,用于在初始化模块13提供初始化电压时,基于初始化电压进行电压存储;在数据电压模块11提供数据电压时,基于数据电压进行电压存储。
88.发光模块16:
89.发光模块16用于在发光驱动模块14传输的驱动电流的作用下发光。
90.如图5所示,发光模块16的具体结构为:
91.发光模块16包括第六晶体管m6和发光二极管p。第六晶体管m6的栅极与控制信号
端em相连,源极与第一节点n1相连,漏极与发光二极管p的阳极相连;发光二极管p的阴极与接地端elvss相连。第六晶体管m6,用于在控制信号端em提供的控制信号下,开启或关闭。
92.开关模块17:
93.开关模块17用于控制初始化模块13向电压存储模块15传输初始化电压和控制数据电压模块11向电压存储模块15传输数据电压。如图5所示,开关模块17的具体结构为:
94.开关模块17包括第二晶体管m2,其中,第二晶体管m2为氧化物晶体管;第二晶体管m2的栅极与控制信号端em,漏极与第一节点n1相连,源极与第三节点n3相连,其中,控制信号端em用于接收控制第二晶体管m2开启或关闭的控制信号,以使第二晶体管m2在控制信号下开启或关闭。
95.为了减少漏电流的影响,则第二晶体管m2在关断状态下的漏电流的电流值不大于目标电流值。示例性的,氧化物晶体管由于其关断状态下的漏电流较小,因此第二晶体管m2选用氧化物晶体管。
96.在发光模块16发光时,第二晶体管m2关闭,原则上第二晶体管m2关闭状态下的漏电流会拉低第三节点n3处的电压,但是,本发明实施例中选用的第二晶体管m2在关闭状态下的漏电流的电流值不大于目标电流值,其漏电流对第三节点n3处的电压的影响很小,可以认为该漏电流的存在不影响第三节点n3处电压的稳定性。由于第三节点n3处电压的稳定性不受漏电流影响,因此漏电流也就不会影响发光模块的驱动电流的稳定性。
97.下面对图5所示的像素电路的具体工作过程进行说明,该具体工作过程包括如下两种:
98.第一种,为了消除上述的迟滞的影响,本发明实施例提供了第一种工作工程,第一种工作过程具体包括如下三个阶段:
99.初始化和复位阶段:
100.如图6所示,图6为针对第n行像素电路的脉冲信号变化时序图,图6中示出了第n行像素电路的第一扫描信号端s1对应的扫描信号“sn”、第二扫描信号端s2对应的扫描信号“s(n-1)”、控制信号端em对应的控制信号“em(n)”分别对应的变化时序。需要说明的是,由于像素电路是逐行扫描的,因此第二扫描信号端s2对应的扫描信号“s(n-1)”即为第n-1行像素电路的第一扫描信号端s1对应的扫描信号,也就是,在第n-1行像素电路进行数据刷新时,第n行像素电路进行电容电压初始化,以为第n行像素电路的数据刷新做准备。
101.图6中的t1区域为初始化和复位阶段对应的区域,在t1区域内,第一扫描信号端s1对应的扫描信号“sn”为高电平,第三晶体管m3关闭。第二扫描信号端s2对应的扫描信号“s(n-1)”为低电平,第五晶体管m5开启。控制信号端em对应的控制信号“em(n)”为高电平,第二晶体管m2开启,第四晶体管m4关闭、第六晶体管m6关闭。
102.由于初始化模块13与开关模块17之间形成通路,因此初始化模块13通过所形成的通路为电压存储模块15提供初始化电压。电压存储模块15对初始化电压进行存储。此时第三节点n3的电压处的即为初始化电压,同时第一晶体管m1的栅极电压vg也即为初始化电压。
103.编程阶段:
104.在第三节点n3的电压vg为初始化电压时,第一扫描信号端s1对应的扫描信号“sn”提前拉低。如图6所示,在图6中的c处,提前拉低“sn”的电平,使得第二扫描信号端s2对应的
扫描信号“s(n-1)”和第一扫描信号端s1对应的扫描信号“sn”的脉冲电平有相同的交集,该交集即为图6中的cd线段之间的区域。cd线段之间的区域为“s(n-1)”和“sn”的交集,在该区域内“s(n-1)”和“sn”均为低电平,第三晶体管m3和第五晶体管m5均处于开启状态,也就是,此时电容c的电压已存储至初始化电压,且在初始化模块13未停止向电容c提供初始化电压时,数据电压端vdata向第一晶体管m1的源极s提供第一目标电压,使第一晶体管m1在第一目标电压和电容所存储的电压的作用下,开启。需要说明的是,数据提前拉低的“sn”的时间的选取原则为:所选时间能够使第一晶体管m1的源极电压vs稳定在第一目标电压,保证第一晶体管m1在数据电压端vdata向第一晶体管m1的源极s提供数据电压之前开启。由于像素电路是逐行扫描的,因此数据信号端vdata提供的第一目标电压为第n-1行像素电路对应的数据电压vdata(n-1),因此提前拉低“sn”时第一晶体管m1的源极电压vs为vdata(n-1),第一晶体管m1的栅极和源极之间的栅源电压vgs=vinit-vdata(n-1)。公式中的vinit表示初始化电压端vinit提供的初始化电压。在|vgs|大于第三晶体管m3开启的最小电压vth时,第一晶体管m1开启。
105.图6中的t2区域内,第一扫描信号端s1对应的扫描信号“sn”被拉低,第三晶体管m3开启。同时第二扫描信号端s2对应的扫描信号“s(n-1)”被拉高,第五晶体管m5关闭。此时,数据信号端vdata开始向第一晶体管m1的源极传输第n行像素对应的数据电压vdata。
106.在利用数据电压vdata为电压存储模块15中的电容c充电时,第一晶体管m1的源极电压vs为vdata,第一晶体管m1的栅极电压vg=vdata-vth。整个过程中第一晶体管m1保持为开启的状态,从而避免了第一晶体管m1由关闭到开启状态这种状态改变带来的迟滞效应。
107.发光阶段:
108.图6中的t3为发光阶段对应的脉冲电平区域,在该t3区域内,控制信号端em对应的控制信号“em(n)”,被拉低,第六晶体管m6和第四晶体管m4被开启,第二晶体管m2被关闭。第一扫描信号端s1对应的扫描信号“sn”被拉高,第三晶体管m3关闭。同时第二扫描信号端s2对应的扫描信号“s(n-1)”保持高电平,第五晶体管m5关闭。
109.驱动电压模块12开始向第一晶体管m1的源极提供驱动电压,此时第一晶体管m1的源极电压vs即为第一供电端elvdd1提供的驱动电压elvdd1。
110.此时第一晶体管m1的栅极电压为vg=vdata-vth,源极电压vs为elvdd1,第一晶体管m1的源极和栅极之间的电压差为vsg=vs-vg=elvdd1-vdata vth,第一晶体管m1开启,流向发光模块16的驱动电流的大小由第一晶体管m1的源极和栅极之间的电压差“vsg”的大小决定,具体关系如下述公式所示:
111.i=1/2k(vsg-vth)^2=1/2k(elvdd1-vdata vth-vth)^2
112.=1/2k(elvdd-vdata)^2
113.上述公式中,k=(u
×w×
cgi)/l,u为第一晶体管m1的载流子迁移率,w为第一晶体管m1的沟道宽度,l为第一晶体管m1的沟道长度,cgi为第一晶体管m1的栅极电容,^2表示二次方。
114.驱动电流经过第一晶体管m1传输至第六晶体管m6后,到达发光二极管p,发光二极管p产生与驱动电流相应的发光动作。
115.第二种工作过程具体包括如下三个阶段:
116.初始化和复位阶段:
117.图7为针对第n行像素电路的脉冲信号变化时序图,图7中示出了第n行像素电路的第一扫描信号端s1对应的扫描信号“sn”、第二扫描信号端s2对应的扫描信号“s(n-1)”、控制信号端em对应的控制信号“em(n)”分别对应的变化时序。需要说明的是,由于像素电路是逐行扫描的,因此第二扫描信号端s2对应的扫描信号“s(n-1)”即为第n-1行像素电路的第一扫描信号端s1对应的扫描信号,也就是,在第n-1行像素电路进行数据刷新时,第n行像素电路进行电容电压初始化,以为第n行像素电路的数据刷新做准备。
118.图7中的t1区域为初始化和复位阶段对应的区域,在t1区域内,第一扫描信号端s1对应的扫描信号“sn”此时为高电平,第三晶体管m3关闭。第二扫描信号端s2对应的扫描信号“s(n-1)”此时为低电平,第五晶体管m5开启。控制信号端em对应的控制信号“em(n)”此时为高电平,第二晶体管m2开启,第四晶体管m4关闭、第六晶体管m6关闭。由于初始化模块13与开关模块17之间形成通路,因此初始化模块13通过所形成的通路为电压存储模块15提供初始化电压。电压存储模块15对初始化电压进行存储。此时第三节点n3的电压vg即为初始化电压,同时该vg也是第一晶体管m1的栅极电压。
119.编程阶段:
120.图7中的t2区域为编程阶段对应的区域,在t2区域内,控制信号端em对应的控制信号“em(n)”继续为高电平,第二晶体管m2开启,第四晶体管m4关闭、第六晶体管m6关闭。第一扫描信号端s1对应的扫描信号“sn”被拉低,第三晶体管m3开启。同时第二扫描信号端s2提供的扫描信号“s(n-1)”被拉高,第五晶体管m5关闭。数据电压模块11开始向发光驱动模块14传输数据电压。由于数据电压高于电压存储模块15存储的初始化电压,此时第一晶体管m1的源极电压vs与栅极电压vg之间的压差大于第一晶体管m1的最小开启电压,因此此时第一晶体管m1被开启,数据电压经过第一晶体管m1和第二晶体管m2传输至电压存储模块15,供电压存储模块15进行电压存储。
121.由于第一晶体管m1开启需要耗费掉最小开启电压vth,因此此时电压存储模块15存储的电压为vdata-vth,第三节点n3的电压也即为vdata-vth,同时第一晶体管m1的栅极电压vg从初始化电压变为“vdata-vth”。其中,vdata为数据电压模块11提供的数据电压,vth指的是第一晶体管m1开启的最小电压。
122.发光阶段:
123.图6中的t3区域为发光阶段对应的区域,在t3区域内,控制信号端em对应的控制信号“em(n)”,被拉低,第六晶体管m6、第四晶体管m4被开启,第二晶体管m2被关闭。第一扫描信号端s1对应的扫描信号“sn”被拉高,第三晶体管m3关闭。同时第二扫描信号端s2对应的扫描信号“s(n-1)”保持高电平,第五晶体管m5关闭。
124.驱动电压模块12开始向第一晶体管m1的源极提供驱动电压,此时将第一晶体管m1的源极电压vs即为第一供电端elvdd1提供的驱动电压elvdd1。
125.此时第一晶体管m1的栅极电压为vg=vdata-vth,源极电压vs为elvdd1,第一晶体管m1的源极和栅极之间的电压差为vsg=vs-vg=elvdd1-vdata vth,第一晶体管m1开启,通过其流向发光模块16的驱动电流的大小由第一晶体管m1的源极和栅极之间的电压差“vsg”的大小决定,具体关系如下述公式所示:
126.i=1/2k(vsg-vth)^2=1/2k(elvdd1-vdata vth-vth)^2
127.=1/2k(elvdd-vdata)^2
128.上述公式中,k=(u
×w×
cgi)/l,u为第一晶体管m1的载流子迁移率,w为第一晶体管m1的沟道宽度,l为第一晶体管m1的沟道长度,cgi为第一晶体管m1的栅极电容,^2表示二次方。
129.驱动电流经过第一晶体管m1传输至第六晶体管m6后,到达发光二极管p,发光二极管p产生与驱动电流相应的发光动作。
130.进一步的,本发明的另一个实施例还提供了一种时序控制方法,该时序控制方法为应用于像素电路,其中,像素电路由数据电压模块、驱动电压模块、初始化模块、发光驱动模块、电压存储模块、发光模块、开关模块组成,该时序控制方法包括:
131.在电压存储模块基于初始化模块提供的初始化电压进行电压存储之后,且在初始化模块未停止向电压存储模块提供初始化电压的情况下,控制数据电压模块向发光驱动模块提供第一目标电压,以使发光驱动模块在未接收到数据电压模块提供的数据电压之前,在第一目标电压和电压存储模块所存储的电压的作用下,开启。
132.本发明实施例提供的时序控制方法可应用于图4或图8所示的像素电路中,其中,图8所示的像素电路中各模块的编号和各模块内的具体结构未在图中示出,具体可参考图4所示的像素电路。数据电压模块在电压存储模块基于初始化电压进行电压存储之后,且在初始化模块未停止向电压存储模块提供初始化电压的情况下,向发光驱动模块提供第一目标电压的目的是为了:避免发光驱动模块在向电压存储模块传输数据电压模块提供的数据电压时,发生从关闭到开启的状态变化,从而避免由状态变化带来的迟滞问题。也就是说,在数据电压模块向发光驱动模块提供数据电压之前,便通过数据电压模块向发光驱动模块提供第一目标电压的方式,保持发光驱动模块维持开启状态。本实施例中,数据电压模块提供的第一目标电压可以基于业务要求选定。示例性,由于显示设备中的像素电路通常是逐行扫描的,因此数据电压模块提供的第一目标电压为可以为与像素电路相邻的上一行像素电路的数据电压。
133.为了提高控制的便利性,本实施例中采用同一控制信号控制开关模块、驱动电压模块以及发光模块。其中,开关模块在控制信号下开启时,驱动电压模块以及发光模块在所述控制信号下均关闭;开关模块在控制信号下关闭时,驱动电压模块以及发光模块在控制信号下均开启。
134.示例性的,如图4所示,驱动电压模块12包括的第四晶体管m4的栅极与控制信号端em相连,源极与第一供电端elvdd1相连,漏极与第二节点n2相连。发光模块16包括的第六晶体管m6的栅极与控制信号端em相连,源极与第一节点n1相连,漏极与发光二极管p的阳极相连。开关模块17中的第二晶体管m2的栅极与控制信号端em,漏极与第一节点n1相连,源极与第三节点n3相连。可见,第二晶体管m2、第四晶体管m4和第六晶体管m6的栅极均与控制信号端em相连,用于在控制信号端em的控制信号下开启或关闭。
135.本发明实施例提供的时序控制方法,在扫描像素电路时,在电压存储模块基于初始化模块提供的初始化电压进行电压存储之后,且在初始化模块未停止向电压存储模块提供初始化电压的情况下,控制数据电压模块向发光驱动模块提供第一目标电压,以使发光驱动模块在未接收到数据电压模块提供的数据电压之前,在第一目标电压和所述电压存储模块所存储的电压的作用下开启。可见,本发明实施例提供的方案能够在数据电压模块向
发光驱动模块提供数据电压之前,便通过数据电压模块向发光驱动模块提供第一目标电压的方式,保持发光驱动模块维持开启状态,从而避免发光驱动模块在向电压存储模块传输数据电压模块提供的数据电压时,发生从关闭到开启的状态变化,进而避免由状态变化带来的迟滞问题。
136.进一步的,本发明的另一个实施例还提供了一种时序控制器,时序控制器包括:一个或多个处理器;存储器,其上存储有一个或多个程序,当所述一个或多个程序被所述一个或多个处理器执行,使得所述一个或多个处理器实现如上述的时序控制方法。
137.进一步的,本发明的另一个实施例还提供了一种显示装置,该显示装置包括如上述的像素电路以及上述的时序控制器。
138.需要说明的是,显示装置的具体类型本实施例不做具体限定。示例性的,显示装置为amoled显示装置。
139.在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
140.可以理解的是,上述方法及装置中的相关特征可以相互参考。另外,上述实施例中的“第一”、“第二”等是用于区分各实施例,而并不代表各实施例的优劣。
141.所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统,装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
142.在此提供的算法和显示不与任何特定计算机、虚拟系统或者其它设备固有相关。各种通用系统也可以与基于在此的示教一起使用。根据上面的描述,构造这类系统所要求的结构是显而易见的。此外,本发明也不针对任何特定编程语言。应当明白,可以利用各种编程语言实现在此描述的本发明的内容,并且上面对特定语言所做的描述是为了披露本发明的最佳实施方式。
143.在此处所提供的说明书中,说明了大量具体细节。然而,能够理解,本发明的实施例可以在没有这些具体细节的情况下实践。在一些实例中,并未详细示出公知的方法、结构和技术,以便不模糊对本说明书的理解。
144.此外,本领域的技术人员能够理解,尽管在此所述的一些实施例包括其它实施例中所包括的某些特征而不是其它特征,但是不同实施例的特征的组合意味着处于本发明的范围之内并且形成不同的实施例。例如,在下面的权利要求书中,所要求保护的实施例的任意之一都可以以任意的组合方式来使用。
145.本发明的各个部件实施例可以以硬件实现,或者以在一个或者多个处理器上运行的软件模块实现,或者以它们的组合实现。本领域的技术人员应当理解,可以在实践中使用微处理器或者数字信号处理器(dsp)来实现根据本发明实施例的深度神经网络模型的运行方法、装置及框架中的一些或者全部部件的一些或者全部功能。本发明还可以实现为用于执行这里所描述的方法的一部分或者全部的设备或者装置程序(例如,计算机程序和计算机程序产品)。这样的实现本发明的程序可以存储在计算机可读介质上,或者可以具有一个或者多个信号的形式。这样的信号可以从因特网网站上下载得到,或者在载体信号上提供,或者以任何其他形式提供。
146.应该注意的是上述实施例对本发明进行说明而不是对本发明进行限制,并且本领域技术人员在不脱离所附权利要求的范围的情况下可设计出替换实施例。在权利要求中,
不应将位于括号之间的任何参考符号构造成对权利要求的限制。单词“包含”不排除存在未列在权利要求中的元件或步骤。位于元件之前的单词“一”或“一个”不排除存在多个这样的元件。本发明可以借助于包括有若干不同元件的硬件以及借助于适当编程的计算机来实现。在列举了若干装置的单元权利要求中,这些装置中的若干个可以是通过同一个硬件项来具体体现。单词第一、第二、以及第三等的使用不表示任何顺序。可将这些单词解释为名称。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献