一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

移位寄存电路及其驱动方法、显示装置与流程

2022-07-23 05:18:02 来源:中国专利 TAG:

移位寄存电路及其驱动方法、显示装置
【技术领域】
1.本发明涉及显示技术领域,尤其涉及一种移位寄存电路及其驱动方法、显示装置。


背景技术:

2.目前,当显示装置处于某些应用场景,例如显示表盘等较为简单的待机画面时,为节省功耗,显示装置通常会以较低频率进行刷新。
3.然而基于相关的驱动方式,显示装置工作时的功耗仍较大,不利于显示装置性能的进一步优化。


技术实现要素:

4.有鉴于此,本发明实施例提供了一种移位寄存电路及其驱动方法、显示装置,用以有效降低显示装置的功耗。
5.一方面,本发明实施例提供了一种移位寄存电路,包括:
6.移位控制电路,用于输出驱动信号;
7.输出控制电路,电连接在所述移位控制电路与驱动信号线之间,用于:在所述数据帧,控制所述移位控制电路与所述驱动信号线之间的信号传输通路连通;在保持帧,控制所述移位控制电路与所述驱动信号线之间的信号传输通路断开,并向所述驱动信号线输出非使能电压。
8.另一方面,基于同一发明构思,本发明实施例提供了一种移位寄存电路的驱动方法,应用于上述移位寄存电路,所述移位寄存电路的驱动周期包括所述数据帧和所述保持帧;
9.所述驱动方法包括:
10.在所述数据帧,所述移位控制电路输出使能电压,所述输出控制电路控制所述移位控制电路与所述驱动信号线之间的信号传输通路连通;
11.在所述保持帧,所述输出控制电路控制所述移位控制电路与所述驱动信号线之间的信号传输通路断开,并向所述驱动信号线输出非使能电压。
12.再一方面,基于同一发明构思,本发明实施例提供了一种显示装置,包括上述移位寄存电路。
13.上述技术方案中的一个技术方案具有如下有益效果:
14.在本发明实施例中,通过在移位寄存电路中增设输出控制电路,可以利用该输出控制电路控制移位控制电路与驱动信号线之间的连通状态:在数据帧,通过利用输出控制电路控制移位控制电路与驱动信号线之间的信号传输通路连通,可以使移位控制电路所输出的使能电压正常传输至驱动信号线中,控制像素电路正常执行初始化和充电操作;而在保持帧,则利用输出控制电路控制移位控制电路与驱动信号线之间的信号传输通路断开,并利用输出控制电路向驱动信号线传输非使能电压,此时,驱动信号线所接收的非使能电压直接由输出控制电路提供。
15.如此一来,在保持帧,驱动信号线可以接收其它路径向其传输的非使能电压,此时,移位控制电路也就无需再必须输出非使能电压,因此对时钟信号线所提供的信号的时序的要求就可降低,即,在保持帧无需再向时钟信号线提供与数据帧相同的脉冲信号了,进而可以减小显示装置的功耗。
【附图说明】
16.为了更清楚地说明本发明实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
17.图1为相关技术中显示装置的一种结构示意图;
18.图2为相关技术中时钟信号线中所传输的信号的一种时序图;
19.图3为本发明实施例所提供的移位寄存电路与像素电路的一种连接示意图;
20.图4为本发明实施例所提供的移位寄存电路的一种结构示意图;
21.图5为本发明实施例所提供的像素电路的一种结构示意图;
22.图6为图5对应的一种信号时序图;
23.图7为本发明实施例所提供的移位寄存电路与像素电路的另一种连接示意图;
24.图8为本发明实施例所提供的移位寄存电路的另一种结构示意图;
25.图9为本发明实施例提供的一种时序图;
26.图10为本发明实施例所提供的移位寄存电路的再一种结构示意图;
27.图11为本发明实施例提供的另一种时序图;
28.图12为本发明实施例所提供的再一种时序图;
29.图13为本发明实施例所提供的又一种时序图;
30.图14为本发明实施例所提供的移位寄存电路的再一种结构示意图;
31.图15为本发明实施例所提供的又一种时序图;
32.图16为本发明实施例所提供的驱动方法的一种流程图;
33.图17为本发明实施例所提供的显示装置的一种结构示意图。
【具体实施方式】
34.为了更好的理解本发明的技术方案,下面结合附图对本发明实施例进行详细描述。
35.应当明确,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。在不脱离本发明的精神或范围的情况下,在本发明中能进行各种修改和变化,这对于本领域技术人员来说是显而易见的。因而,本发明意在覆盖落入所对应权利要求(要求保护的技术方案)及其等同物范围内的本发明的修改和变化。需要说明的是,本发明实施例所提供的实施方式,在不矛盾的情况下可以相互组合。
36.在本发明实施例中使用的术语是仅仅出于描述特定实施例的目的,而非旨在限制本发明。在本发明实施例和所附权利要求书中所使用的单数形式的“一种”、“所述”和“该”也旨在包括多数形式,除非上下文清楚地表示其他含义。
37.应当理解,本文中使用的术语“和/或”仅仅是一种描述关联对象的关联关系,表示
可以存在三种关系,例如,a和/或b,可以表示:单独存在a,同时存在a和b,单独存在b这三种情况。另外,本文中字符“/”,一般表示前后关联对象是一种“或”的关系。
38.在阐述本发明实施例所提供的技术方案之前,本发明首先对相关显示装置的结构进行说明:
39.在相关技术中,如图1所示,图1为相关技术中显示装置的一种结构示意图,显示装置包括显示面板101和驱动芯片102,其中,显示面板101包括移位控制电路103和像素电路104,移位控制电路103与时钟信号线105电连接,用于在时钟信号线105所输出的脉冲信号的控制下向像素电路104逐行输出驱动信号,以使像素电路104驱动发光元件正常发光。
40.在待机等应用场景下,为节省功耗,显示装置可以进行低频驱动。发明人在研究过程中发现,移位控制电路103所接收的时钟信号是制约显示装置功耗进一步降低的主要因素之一。
41.当显示装置进行驱动时,如图2所示,图2为相关技术中时钟信号线105中所传输的信号的一种时序图,显示装置的驱动周期包括数据帧f1和保持帧f2,在目前的驱动方式中,无论是数据帧f1还是保持帧f2,驱动芯片102都需要正常向时钟信号线105提供脉冲信号,例如,在数据帧f1和保持帧f2,时钟信号线105上的信号相同。从驱动芯片102角度来说,由于脉冲信号为交流信号,因此驱动芯片102的信号端需要不断的进行高低电平的切换,导致驱动芯片102产生较大功耗。而从面板角度来说,脉冲信号的高低电平的不断跳变不仅会导致时钟信号线105自身反复进行充放电,而且还会导致移位控制电路103内部存在的寄生电容反复进行充放电,因而导致显示面板101也产生较大功耗。
42.基于上述原因,显示装置进行驱动时,驱动芯片102和显示面板101均存在较大功耗,不利于显示装置性能的进一步优化。
43.对此,本发明实施例提供了一种移位寄存电路,如图3所示,图3为本发明实施例所提供的移位寄存电路与像素电路的一种连接示意图,移位寄存电路1通过驱动信号线s与像素电路2电连接。
44.如图4所示,图4为本发明实施例所提供的移位寄存电路1的一种结构示意图,移位寄存电路1包括移位控制电路3和输出控制电路4。
45.其中,移位控制电路3用于输出驱动信号,例如可以在数据帧f1输出使能电压。
46.输出控制电路4电连接在移位控制电路3与驱动信号线s之间,用于:在数据帧f1,控制移位控制电路3与驱动信号线s之间的信号传输通路连通;以及在保持帧f2,控制移位控制电路3与驱动信号线s之间的信号传输通路断开,并向驱动信号线s输出非使能电压。
47.需要说明的是,显示装置在进行,例如低频驱动时,其驱动周期可以包括数据帧f1和保持帧f2,在数据帧f1,移位寄存电路1通过驱动信号线s向像素电路2提供使能电压,控制像素电路2执行初始化时段和充电操作,而在保持帧f2,移位寄存电路1则通过驱动信号线s向像素电路2提供非使能电压,此时,像素电路2不再执行初始化和充电的操作。
48.在本发明实施例中,通过在移位寄存电路1中增设输出控制电路4,可以利用该输出控制电路4控制移位控制电路3与驱动信号线s之间的连通状态:在数据帧f1,通过利用输出控制电路4控制移位控制电路3与驱动信号线s之间的信号传输通路连通,可以使移位控制电路3所输出的使能电压正常传输至驱动信号线s中,控制像素电路2正常执行初始化和充电操作;而在保持帧f2,则利用输出控制电路4控制移位控制电路3与驱动信号线s之间的
信号传输通路断开,并可以利用输出控制电路4向驱动信号线s传输非使能电压,此时,驱动信号线s所接收的非使能电压直接由输出控制电路4提供。
49.如此一来,在保持帧f2,驱动信号线s可以接收其它路径向其传输的非使能电压,此时,移位控制电路3也就无需再必须输出非使能电压,因此对时钟信号线所提供的信号的时序的要求就可降低,即,在保持帧f2无需再向时钟信号线提供与数据帧f1相同的脉冲信号了,即,在数据帧f1和保持帧f2,时钟信号线上的信号不同。例如,在保持帧f2,驱动芯片可直接向时钟信号线提供直流信号,或是具有更大周期的脉冲信号,从而有效降低保持帧f2内时钟信号线上信号的高低电平的切换频率,这样不仅可有效减小驱动芯片产生的功耗,还可降低时钟信号线自身和移位控制电路3中寄生电容的反复充放电,从而有效减小显示装置的功耗。
50.下面以图5所示的像素电路2为例,对本发明实施例中的驱动信号线s进行说明:
51.如图5所示,图5为本发明实施例所提供的像素电路2的一种结构示意图,像素电路2具体可以包括驱动晶体管t0、栅极复位晶体管t1、阳极复位晶体管t2、数据写入晶体管t3、阈值补偿晶体管t4、第一发光控制晶体管t5、第二发光控制晶体管t6和存储电容cst。
52.其中,为降低对驱动晶体管t0的栅极电位的影响,栅极复位晶体管t1和阈值补偿晶体管t4可以为金属氧化物晶体管,例如为铟镓锌氧化物(indium gallium zinc oxide,igzo)晶体管,此时,栅极复位晶体管t1和阈值补偿晶体管t4可以为n型晶体管。而驱动晶体管t0、阳极复位晶体管t2、数据写入晶体管t3、第一发光控制晶体管t5、第二发光控制晶体管t6则可以为低温多晶硅(low temperature poly-silicon,ltps)晶体管,此时,这部分晶体管可以为p型晶体管。或者,像素电路2中全部的晶体管也可以均为ltps晶体管,此时,全部晶体管可以均为p型晶体管。上述晶体管的连接方式与相关技术相同,此处不再赘述。
53.以栅极复位晶体管t1和阈值补偿晶体管t4为n型晶体管,其余晶体管为p型晶体管为例,如图6所示,图6为图5对应的一种信号时序图,在数据帧f1,首先,第一扫描信号线scan1提供高电平,栅极复位晶体管t1导通,复位信号线vref提供的初始化电压写入驱动晶体管t0的栅极。然后,第二扫描信号线scan2提供高电平,第三扫描信号线scan3提供低电平,数据写入晶体管t3和阈值补偿晶体管t4导通,数据线data提供的数据电压写入驱动晶体管t0的栅极,并实现对驱动晶体管t0的阈值补偿,阳极复位晶体管t2导通,复位信号线vref提供的初始化电压写入发光元件d的阳极。再然后,发光控制信号线emit提供低电平,第一发光控制晶体管t5和第二发光控制晶体管t6导通,控制发光元件d在数据电压和电源信号线pvdd所提供的电源电压所转换的驱动电流的作用下发光。
54.即,在数据帧f1,像素电路2执行了对驱动晶体管t0的栅极进行复位的初始化操作、对发光元件d的阳极进行复位的初始化操作、将数据电压写入驱动晶体管t0的栅极的充电操作、以及控制发光元件d发光的发光控制操作。
55.在保持帧f2,第一扫描信号线scan1提供低电平、第二扫描信号线scan2提供低电平、第三扫描信号线scan3提供高电平,此时,栅极复位晶体管t1、数据写入晶体管t3、阈值补偿晶体管t4和阳极复位晶体管t2均截止,像素电路2不再执行初始化操作和充电操作。
56.需要说明的是,当第一扫描信号线scan1、第二扫描信号线scan2和第三扫描信号线scan3进行低频刷新时,发光控制信号线emit可以进行高频刷新,以改善闪烁现象。
57.基于上述结构,在一种可选的实施方式中,驱动信号线s可以包括扫描信号线和发
光控制信号线emit,例如可以包括上述第一扫描信号线scan1、第二扫描信号线scan2、第三扫描信号线scan3以及发光控制信号线emit中的一种或多种。
58.以驱动信号线s包括第一扫描信号线scan1为例,在数据帧f1,移位控制电路3输出使能电压(高电平),输出控制电路4控制移位控制电路3与第一扫描信号线scan1之间的信号传输通路连通,将移位控制电路3输出的使能电压(高电平)传输至第一扫描信号线scan1上,进而传输至像素电路2中,从而控制栅极复位晶体管t1对驱动晶体管t0的栅极进行复位。在保持帧f2,输出控制电路4控制移位电路与第一扫描信号线scan1之间的信号传输通路断开,此时,输出控制电路4直接向第一扫描信号线scan1传输非使能电压(低电平),从而控制栅极复位晶体管t1不再对驱动晶体管t0的栅极进行复位。
59.在另一种可选的实施方式中,如图7所示,图7为本发明实施例所提供的移位寄存电路1与像素电路2的另一种连接示意图,本发明实施例中的驱动信号线s也可以包括数据线data。此时,移位寄存电路1向像素电路2逐列输出数据电压。
60.在一种可选的实施方式中,再次参见图4,移位控制电路3包括第一控制模块5、第二控制模块6和输出模块7。
61.其中,第一控制模块5分别与第一时钟信号线ck1、移位控制信号线in、第一固定电位信号线vgh和第一节点n1电连接,第一控制模块5可以用于响应第一时钟信号向所述第一节点n1写入电压。
62.第二控制模块6分别与第一时钟信号线ck1、第二时钟信号线ck2、第一节点n1、第三节点n3、第一固定电位信号线vgh和第二节点n2电连接,第二控制模块6用于响应第一时钟信号、第二时钟信号和所述第一节点n1的信号向所述第二节点n2写入电压。
63.输出模块7分别与第一节点n1、第二节点n2、第一固定电位信号线vgh、第二固定电位信号线vgl和输出控制电路4电连接,用于在数据帧f1响应第二节点n2的电压输出使能电压。
64.在数据帧f1,第二控制模块6响应第一时钟信号、第二时钟信号和所述第一节点n1的信号向所述第二节点n2写入电压,输出模块7响应第二节点n2的电压输出使能电压,与此同时,输出控制电路4控制移位控制电路3与驱动信号线s之间的信号传输通路连通,使移位控制电路3输出的使能电压写入驱动信号线s中。
65.在一种可选的实施方式中,再次参见图4,第一控制模块5可以包括第一晶体管m1、第二晶体管m2和第三晶体管m3,本发明实施例以第一晶体管m1、第二晶体管m2和第三晶体管m3为p型晶体管为例进行说明。
66.其中,第一晶体管m1的栅极与第一时钟信号线ck1电连接,第一晶体管m1的第一极与移位控制信号线in电连接,第一晶体管m1的第二极与第一节点n1电连接。第一晶体管m1在第一时钟信号线ck1提供低电平时导通,将移位控制信号线in提供的信号写入第一节点n1。
67.第二晶体管m2的栅极与第三节点n3电连接,第二晶体管m2的第一极与第一固定电位信号线vgh电连接,第三晶体管m3的栅极与第二时钟信号线ck2电连接,第三晶体管m3的第一极与第二晶体管m2的第二极电连接,第三晶体管m3的第二极与第一节点n1电连接。第二晶体管m2在第三节点n3为低电平时导通,第三晶体管m3在第二时钟信号线ck2提供低电平时导通,当第二晶体管m2和第三晶体管m3同时导通时,第一固定电位信号线vgh提供的高
电平传输至第一节点n1。
68.在另一种可选的实施方式中,如图8所示,图8为本发明实施例所提供的移位寄存电路1的另一种结构示意图,第一控制模块5包括第四晶体管m4和第五晶体管m5,本发明实施例以第四晶体管m4和第五晶体管m5为p型晶体管为例进行说明。
69.其中,第四晶体管m4的栅极与第一时钟信号线ck1电连接,第四晶体管m4的第一极与移位控制信号线in电连接,第四晶体管m4的第二极与第一节点n1电连接。第四晶体管m4在第一时钟信号线ck1提供低电平时导通,将移位控制信号线in提供的信号传输至第一节点n1。
70.第五晶体管m5的栅极与第三控制信号线rst电连接,第五晶体管m5的第一极与第一固定电位信号线vgh电连接,第五晶体管m5的第二极与第一节点n1电连接。
71.需要说明的是,上述结构的移位控制电路3既可适用于扫描移位寄存器,也可以适用于发光控制移位寄存器。当其应用在发光控制移位寄存器中时,第五晶体管m5可以作为防止异常断电的晶体管,第三控制信号线rst持续提供高电平控制第五晶体管m5持续截止,由于第五晶体管m5的电容较大,因而能够存储第一固定电位信号线vgh提供的高电平,当发生异常断电时,第五晶体管m5导通,将第一固定电位线提供的高电平传输至第一节点n1,进而避免输出模块7输出低电平,进而避免发光元件d异常发光。
72.在一种可选的实施方式中,再次参见图4和图8,第二控制模块6包括第六晶体管m6、第七晶体管m7、第一电容c1、第八晶体管m8和第九晶体管m9,本发明实施例以第六晶体管m6、第七晶体管m7、第八晶体管m8和第九晶体管m9为p型晶体管为例进行说明。
73.其中,第六晶体管m6的栅极与第一时钟信号线ck1电连接,第六晶体管m6的第一极与第二固定电位信号线vgl电连接,第六晶体管m6的第二极与第三节点n3电连接。第六晶体管m6用于在第一时钟信号线ck1提供低电平时导通,将第二固定电位信号线vgl提供的低电平传输至第三节点n3。
74.第七晶体管m7的栅极与第一节点n1电连接,第七晶体管m7的第一极与第一时钟信号线ck1电连接,第七晶体管m7的第二极与第三节点n3电连接。第七晶体管m7用于在第一节点n1为低电平时导通,将第一时钟信号线ck1提供的信号传输至第三节点n3。
75.第一电容c1的第一极板与第三节点n3电连接;第八晶体管m8的栅极与第三节点n3电连接,第八晶体管m8的第一极与第二时钟信号线ck2电连接,第八晶体管m8的第二极与第一电容c1的第二极板电连接;第九晶体管m9的栅极与第二时钟信号线ck2电连接,第九晶体管m9的第一极与第八晶体管m8的第二极电连接,第九晶体管m9的第二极与第二节点n2电连接。当第三节点n3为低电平且第二时钟信号线ck2提供低电平时,第八晶体管m8和第九晶体管m9导通,第二时钟信号线ck2提供的低电平经由第八晶体管m8和第九晶体管m9传输至第二节点n2。
76.第十晶体管的栅极与第一节点n1电连接,第十晶体管的第一极与第一固定电位信号线vgh电连接,第十晶体管的第二极与第二节点n2电连接。第十晶体管用于在第一节点n1为低电平时导通,将第一固定电位信号线vgh提供的高电平传输至第二节点n2。
77.在一种可选的实施方式中,再次参见图4和图8,输出模块7包括第十一晶体管m11和第十二晶体管m12,本发明实施例以第十一晶体管m11和第十二晶体管m12为p型晶体管为例进行说明。
78.其中,第十一晶体管m11的栅极与第二节点n2电连接,第十一晶体管m11的第一极与第一固定电位信号线vgh电连接,第十一晶体管m11的第二极与输出控制电路4电连接。第二节点n2置低时第十一晶体管m11导通,将第一固定电位信号线vgh提供的高电平(使能电压)传输至输出控制电路4。
79.第十二晶体管m12的栅极与第一节点n1电连接,第十二晶体管m12的第一极与第二固定电位信号线vgl电连接,第十二晶体管m12的第二极与输出控制电路4电连接。第一节点n1置低时第十二晶体管m12导通,将第二固定电位信号线vgl提供的低电平(非使能电压)传输至输出控制电路4。
80.下面以图4所示的移位寄存电路1为例,结合图9所示的时序图,对移位寄存电路1在数据帧f1输出使能电压的工作过程进行说明:
81.数据帧f1包括第一时段t1~第四时段t4。
82.在第一时段t1,移位控制信号线in提供高电平、第一时钟信号线ck1提供低电平、第二时钟信号线ck2提供高电平,第六晶体管m6导通,将第二固定电位信号线vgl提供的低电平写入第三节点n3。
83.在第二时段t2,移位控制信号线in提供高电平、第一时钟信号线ck1提供高电平、第二时钟信号线ck2提供低电平,第三节点n3维持低电平,第二晶体管m2在第三节点n3的低电平的作用下导通,第三晶体管m3在第二时钟信号线ck2提供的低电平的作用下导通,第一固定电位信号线vgh提供的高电平经由导通的第二晶体管m2和第三晶体管m3写入第一节点n1。第八晶体管m8在第三节点n3的低电平的作用下导通,第九晶体管m9在第二时钟信号线ck2提供的低电平的作用下导通,第二时钟信号线ck2提供的低电平经由导通的第八晶体管m8和第九晶体管m9传输至第二节点n2。此时,第十一晶体管m11在第二节点n2的低电平的作用下导通,将第一固定电位信号线vgh提供的高电平(使能电平)传输至输出控制电路4,由于输出控制电路4在数据帧f1控制移位寄存电路1和驱动信号线s之间的信号传输通路连通,因此第一固定电位信号线vgh提供的高电平(使能电平)可进一步通过输出控制电路4传输至驱动信号线s中。
84.在第三时段t3,移位控制信号线in提供高电平、第一时钟信号线ck1提供低电平、第二时钟信号线ck2提供高电平,第六晶体管m6导通,将第二固定电位信号线vgl提供的低电平写入第三节点n3,第一固定电位信号线vgh提供的高电平(使能电平)持续传输至驱动信号线s中。
85.在第四时段t4,移位控制信号线in提供高电平、第一时钟信号线ck1提供高电平、第二时钟信号线ck2提供低电平,第三节点n3维持低电平,第一固定电位信号线vgh提供的高电平经由导通的第二晶体管m2和第三晶体管m3写入第一节点n1,第二时钟信号线ck2提供的低电平经由导通的第八晶体管m8和第九晶体管m9传输至第二节点n2。此时,第十一晶体管m11在第二节点n2的低电平的作用下导通,将第一固定电位信号线vgh提供的高电平(使能电平)通过输出控制电路4传输至驱动信号线s中。
86.此外,还需要说明的是,再次参见图4,移位控制电路3还可以包括第二电容c2和第三电容c3。其中,第二电容c2的第一极板与第一固定电位信号线vgh电连接,第二电容c2的第二极板与第二节点n2电连接,用以稳定第二节点n2的电位。第三电容c3的第一基板与第二时钟信号线ck2电连接,第三电容c3的第二极板与第一节点n1电连接,用以稳定第一节点
n1的电位。
87.此外,如图10所示,图10为本发明实施例所提供的移位寄存电路1的再一种结构示意图,移位控制电路3还可以包括第十三晶体管m13和第十四晶体管m14,本发明实施例以第十三晶体管m13和第十四晶体管m14为p型晶体管为例进行说明。
88.其中,第十三晶体管m13的栅极与第二固定电位信号线vgl电连接,第十三晶体管m13的第一极与第四晶体管m4的第二极电连接,第十三晶体管m13的第二极与第一节点n1电连接。第十三晶体管m13为常开晶体管,用于降低电位跳变对第一节点n1的影响。
89.第十四晶体管m14的栅极与第二固定电位信号线vgl电连接,第十四晶体管m14的第一极与第三节点n3电连接,第十四晶体管m14的第二极与第八晶体管m8的栅极电连接,用于降低电位跳变对第八晶体管m8的栅极电位的影响。
90.此外,再次参见图10,移位控制电路3还可以包括第十五晶体管m15、第十六晶体管m16和第四电容c4。
91.其中,第十五晶体管m15的栅极与第一节点n1电连接,第十五晶体管m15的第一极与第二时钟信号线ck2电连接;第十六晶体管m16的栅极与第三节点n3电连接,第十六晶体管m16的第一极与第十五晶体管m15的第二极电连接,第十六晶体管m16的第二极与第一固定电位信号线vgh电连接,第四电容c4的第一极板与第十五晶体管m15的第二极电连接,第四电容c4的第二极板与第一节点n1电连接。第十五晶体管m15、第十六晶体管m16和第四电容c4的作用是当第一节点n1为低电平时可以利用第二时钟信号的耦合将第一节点n1的电位拉至更低,从而使第十二晶体管m12更好的输出低电平。
92.在一种可选的实施方式中,结合图4,移位控制电路3与第一时钟信号线ck1电连接,如图11所示,图11为本发明实施例提供的另一种时序图,在保持帧f2,第一时钟信号线ck1提供第一恒压信号。
93.在该种设置方式中,驱动芯片可在保持帧f2直接向第一时钟信号线ck1提供恒定的直流信号,从而使这部分时段内第一时钟信号线ck1上没有高低电平的切换,一方面可有效降低驱动芯片产生的功耗,另一方面还可避免第一时钟信号线ck1和移位控制电路3的寄生电容进行充放电,有效降低显示面板产生的功耗。
94.当然,在另一种可选的实施方式中,结合图4,移位控制电路3与第二时钟信号线ck2电连接,再次参见图11,在保持帧f2,第二时钟信号线ck2同样可以提供第二恒压信号,以实现更大程度的降低功耗。
95.需要说明的是,第一恒压信号的电压和第二恒压信号的电压可以相同,也可以不同。
96.进一步地,结合图4和图8,移位控制电路3包括多个晶体管,例如上述第一晶体管m1~第十二晶体管m12,第一恒压信号的电压为晶体管的截止电压。例如,结合图11,当移位控制电路3中的晶体管为p型晶体管时,第一恒压信号的电压可以为高电平。
97.在该种设置方式中,在保持帧f2,移位控制电路3中受第一时钟信号线ck1控制的这部分晶体管均为截止状态,此时可以将移位控制电路3中的信号传输路径尽可能多的断开,避免移位控制电路3出现同一节点接收多个路径所传输的多个不同的信号的情况,进而避免移位控制电路3的工作状态出现错误,提高移位控制电路3的可靠性。
98.进一步地,第二时钟信号线ck2所提供的第二恒压信号的电压也可以为晶体管的
截止电压,例如,当移位控制电路3中的晶体管为p型晶体管时,结合图11,第二时钟信号线ck2所提供的第二恒压信号的电压可以为高电平,从而在保持帧f2使移位控制电路3中更多数量的晶体管截止,使更多的信号传输通路断开。
99.需要强调的是,在本发明实施例中,由于在保持帧f2已经利用输出控制电路4将移位控制电路3与驱动信号线s之间的信号传输通路断开了,因此,移位控制电路3的工作状态不会影响到驱动信号线s上的信号传输,此时无论移位控制电路3不输出电压或者输出任意电压,都不会影响驱动信号线s上正常传输非使能电压。
100.或者,如图12所示,图12为本发明实施例所提供的再一种时序图,第一恒压信号的电压为用于驱动移位控制电路3输出非使能电压的电压,也就是说,在保持帧f2,移位控制电路3可以在第一时钟信号线ck1所输出的恒压信号的驱动下输出非使能电压。进一步地,第二时钟信号线ck2所提供的第二恒压信号的电压也可以为用于驱动移位控制电路3输出非使能电压的电压。
101.以图4所示的电路结构为例,在保持帧f2,参见图12,第一恒压信号的电压可以为低电平,而第二恒压信号则可以为高电平,此时,移位控制电路3中第一晶体管m1导通,将移位控制信号线in提供的低电平传输至第一节点n1,使第十二晶体管m12导通,进而使移位控制电路3输出低电平(非使能电压)。此时,即使输出控制电路4未将移位控制电路3与驱动信号线s之间的信号传输通路完全断开,移位控制电路3输出的信号也不会影响驱动信号线s上正常传输低电平(非使能电压)。
102.在另一种可选的实施方式中,结合图4,移位控制电路3与第一时钟信号线ck1电连接,如图13所示,图13为本发明实施例所提供的又一种时序图,在保持帧f2,第一时钟信号线ck1提供第一脉冲信号,并且,第一时钟信号线ck1在保持帧f2所提供的第一脉冲信号的周期大于在数据帧f1所提供的脉冲信号的周期。
103.在该种设置方式中,在保持帧f2,驱动芯片仍向第一时钟信号线ck1提供交流信号,但通过增大该时段中脉冲信号的周期,可以减小第一时钟信号线ck1上高低电平的切换频率,从而也可以在一定程度上降低驱动芯片和显示面板所产生的功耗。
104.当然,在另一种可选的实施方式中,结合图4,移位控制电路3与第二时钟信号线ck2电连接,再次参见图13,在保持帧f2,第二时钟信号线ck2也可以提供第二脉冲信号,并且,第二时钟信号线ck2在保持帧f2所提供的第二脉冲信号的周期大于在数据帧f1所提供的脉冲信号的周期,以实现更大程度的降低功耗。
105.需要说明的是,在保持帧f2,第一时钟信号线ck1所提供的第一脉冲信号的周期和第二时钟信号线ck2所提供的第二脉冲信号的周期可以相同,也可以不同。
106.在另一种可选的实施方式中,还可以为:在保持帧f2,第一时钟信号线ck1提供第一恒压信号,第二时钟信号线ck2提供第二脉冲信号。或者,在保持帧f2,第一时钟信号线ck1提供第一脉冲信号,第二时钟信号线ck2提供第二恒压信号。
107.在另一种可选的实施方式中,也可以为:在保持帧f2,第一时钟信号线ck1提供第一恒压信号或第一脉冲信号,而第二时钟信号线ck2仍提供与数据帧f1相同的交流信号。
108.在一种可选的实施方式中,再次参见图4,输出控制电路4具体可以包括第一模块8和第二模块9。
109.其中,第一模块8分别与第一控制信号线sw1、移位控制电路3和驱动信号线s电连
接,第一模块8用于:在数据帧f1控制移位控制电路3与驱动信号线s之间的信号传输通路连通,在保持帧f2控制移位控制电路3与驱动信号线s之间的信号传输通路断开。
110.第二模块9分别与第二控制信号线sw2、第一信号线s1和驱动信号线s电连接,第二模块9用于在保持帧f2将第一信号线s1提供的非使能电压传输至驱动信号线s。
111.在数据帧f1,第一模块8控制移位控制电路3与驱动信号线s之间的信号传输通路连通,从而将移位控制电路3输出的使能电压传输至驱动信号线s中。在保持帧f2,第一模块8控制移位控制电路3与驱动信号线s之间的信号传输通路断开,使移位控制电路3输出的信号无法传输至驱动信号线s,与此同时,第二模块9将第一信号线s1提供的非使能电压传输至驱动信号线s。
112.需要说明的是,当非使能电压为低电平时,第一信号线s1可以和第二固定电位信号线vgl进行复用。
113.进一步地,再次参见图4,第一模块8包括第一控制晶体管ta,第一控制晶体管ta的栅极与第一控制信号线sw1电连接,第一控制晶体管ta的第一极与移位控制电路3电连接,第一控制晶体管ta的第二极与驱动信号线s电连接。
114.第二模块9包括第二控制晶体管tb,第二控制晶体管tb的栅极与第二控制信号线sw2电连接,第二控制晶体管tb的第一极与第一信号线s1电连接,第二控制晶体管tb的第二极与驱动信号线s电连接。
115.以第一控制晶体管ta和第二控制晶体管tb为p型晶体管为例,结合图11~图13,在数据帧f1,第一控制信号线sw1提供低电平控制第一控制晶体管ta导通,第二控制信号线sw2提供高电平控制第二控制晶体管tb截止,移位控制电路3输出的使能电压经由导通的第一控制信号线sw1传输至驱动信号线s中。在保持帧f2,第一控制信号线sw1提供高电平控制第一控制晶体管ta截止,从而使移位控制电路3与驱动信号线s之间的信号传输通路断开,与此同时,第二控制信号线sw2提供低电平控制第二控制晶体管tb导通,将第一信号线s1提供的非使能电压传输至驱动信号线s。
116.需要说明的是,为降低第一控制晶体管ta和第二控制晶体管tb的漏电流,如图14所示,图14为本发明实施例所提供的移位寄存电路1的再一种结构示意图,第一控制晶体管ta和第二控制晶体管tb也可以设置为金属氧化物晶体管,如igzo晶体管,此时,第一控制晶体管ta和第二控制晶体管tb为n型晶体管。在该种结构中,如图15所示,图15为本发明实施例所提供的又一种时序图,在数据帧f1,第一控制信号线sw1提供高电平控制第一控制晶体管ta导通,第二控制信号线sw2提供低电平控制第二控制晶体管tb截止;在保持帧f2,第一控制信号线sw1提供低电平控制第一控制晶体管ta截止,第二控制信号线sw2提供高电平控制第二控制晶体管tb导通。
117.当第一控制晶体管ta和第二控制晶体管tb分别为igzo晶体管时,在数据帧f1,第二控制信号线sw2可提供一个小于或等于vgl的电压,以保证第二控制晶体管tb处于完全的截止状态,避免第一信号线s1上的信号传输至驱动信号线s中。在保持帧f2,第一控制信号线sw1可提供一个小于或等于vgl的电压,以保证第一控制晶体管ta处于完全的截止状态,使移位控制电路3与驱动信号线s之间的信号传输通路完全断开。
118.当然,在本发明其他可选的实施方式中,也可以是第一控制晶体管ta和第二控制晶体管tb中的一个为ltps晶体管,另一个为igzo晶体管,其中,当某个控制晶体管为ltps晶
体管时,该控制晶体管为p型晶体管,当某个控制晶体管为igzo晶体管时,该控制晶体管为n型晶体管。此时,第一控制信号线sw1和第二控制信号线sw2在数据帧f1和保持帧f2所提供的电平随第一控制晶体管ta和第二控制晶体管tb的类型进行适应性调整即可。
119.基于同一发明构思,本发明实施例还提供了一种移位寄存电路1的驱动方法,该驱动方法应用于上述移位寄存电路1,移位寄存电路1的驱动周期包括数据帧f1和保持帧f2。
120.结合图3和图4,如图16所示,图16为本发明实施例所提供的驱动方法的一种流程图,该驱动方法包括:
121.步骤k1:在数据帧f1,移位控制电路3输出使能电压,输出控制电路4控制移位控制电路3与驱动信号线s之间的信号传输通路连通。
122.步骤k2:在保持帧f2,输出控制电路4控制移位控制电路3与驱动信号线s之间的信号传输通路断开,并向驱动信号线s输出非使能电压。
123.在本发明实施例中,在保持帧f2,驱动信号线s可以接收输出控制电路4向其传输的非使能电压,此时,移位控制电路3也就无需再必须输出非使能电压,因此对时钟信号线所提供的信号的时序的要求就可降低,即,在保持帧f2无需再向时钟信号线提供与数据帧f1相同的脉冲信号了。示例性的,在保持帧f2,驱动芯片可直接向时钟信号线提供直流信号,或是具有更大周期的脉冲信号,从而有效降低保持帧f2内时钟信号线上信号的高低电平的切换频率,这样不仅可有效减小驱动芯片产生的功耗,还可降低时钟信号线自身和移位控制电路3中寄生电容的反复充放电,从而有效减小显示装置的功耗。
124.在一种可选的实施方式中,结合图4、图11和图12,移位控制电路3与第一时钟信号线ck1电连接。驱动方法还包括:在保持帧f2,向第一时钟信号线ck1提供第一恒压信号。
125.在该种设置方式中,驱动芯片在保持帧f2可直接向第一时钟信号线ck1提供恒定的直流信号,由于这部分时段内第一时钟信号线ck1上不需具有高低电平的切换,因而可有效降低驱动芯片的功耗。而且,还可避免第一时钟信号线ck1和移位控制电路3的寄生电容充放电,因而也可有效降低显示面板的功耗。
126.当然,为进一步降低功耗,在保持帧f2,也可向第二时钟信号线ck2提供第二恒压信号,其中,第一恒压信号的电压和第二恒压信号的电压可以相同,也可以不同。
127.进一步地,结合图4和图11,移位控制电路3包括多个晶体管,第一恒压信号的电压为晶体管的截止电压,从而在保持帧f2,使移位控制电路3中受第一时钟信号线ck1控制的这部分晶体管均为截止状态,此时可以将移位控制电路3中的信号传输路径尽可能多的断开,避免移位控制电路3中同一节点接收多个路径所传输的多个不同的信号,进而避免移位控制电路3的工作状态出现错误。进一步地,第二恒压信号的电压也可以为晶体管的截止电压,以在保持帧f2将移位控制电路3中更多的信号传输路径断开。
128.或者,结合图12,第一恒压信号的电压为用于驱动移位控制电路3输出非使能电压的电压。进一步地,第二恒压信号的电压也可以为用于驱动移位控制电路3输出非使能电压的电压。此时,即使输出控制电路4未将移位控制电路3与驱动信号线s之间的信号传输通路完全断开,移位控制电路3输出的信号也不会影响驱动信号线s上正常传输非使能电压。
129.在一种可选的实施方式中,结合图4和图13,移位控制电路3与第一时钟信号线ck1电连接。驱动方法还包括:在保持帧f2,向第一时钟信号线ck1提供第一脉冲信号,并且,在保持帧f2向第一时钟信号线ck1提供的第一脉冲信号的周期大于在数据帧f1向第一时钟信
号线ck1提供的脉冲信号的周期。
130.在该种设置方式中,在保持帧f2,驱动芯片仍向第一时钟信号线ck1提供交流信号,但通过增大该时段中脉冲信号的周期,可以减小第一时钟信号线ck1上高低电平的切换频率,从而也可以在一定程度上降低驱动芯片和显示面板所产生的功耗。
131.为进一步降低功耗,在保持帧f2,也可以向第二时钟信号线ck2提供第二脉冲信号,并且,在保持帧f2向第二时钟信号线ck2提供的第二脉冲信号的周期大于在数据帧f1向第二时钟信号线ck2提供的脉冲信号的周期。需要说明的是,第一脉冲信号的周期和第二脉冲信号的周期可以相同,也可以不同。
132.在一种可选的实施方式中,结合图4,输出控制电路4包括第一模块8和第二模块9,第一模块8分别与第一控制信号线sw1、移位控制电路3和驱动信号线s电连接,第二模块9分别与第二控制信号线sw2、第一信号线s1和驱动信号线s电连接。
133.在数据帧f1,输出控制电路4控制移位控制电路3与驱动信号线s之间的信号传输通路连通的过程包括:在数据帧f1,第一模块8响应第一控制信号控制移位控制电路3与驱动信号线s之间的信号传输通路连通,从而使移位控制电路3输出的使能电压正常传输至驱动信号线s中。
134.在保持帧f2,输出控制电路4控制移位控制电路3与驱动信号线s之间的信号传输通路断开,并向驱动信号线s传输非使能电压的过程包括:在保持帧f2,第一模块8响应第一控制信号控制移位控制电路3与驱动信号线s之间的信号传输通路断开,第二模块9将第一信号线s1提供的非使能电压传输至驱动信号线s。
135.基于同一发明构思,本发明实施例还提供了一种显示装置,如图17所示,图17为本发明实施例所提供的显示装置的一种结构示意图,该显示装置包括上述移位寄存电路1。其中,移位寄存电路1的具体结构已经在上述实施例中进行了详细说明,此处不再赘述。当然,图17所示的显示装置仅仅为示意说明,该显示装置可以是例如手机、平板计算机、笔记本电脑、电纸书或电视机等任何具有显示功能的电子设备。
136.以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明保护的范围之内。
137.最后应说明的是:以上各实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述各实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的范围。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献