一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

显示面板和显示设备的制作方法

2022-07-02 13:57:56 来源:中国专利 TAG:

显示面板和显示设备
1.相关申请的交叉引用
2.本技术要求于2020年12月28日提交的第10-2020-0185204号韩国专利申请的优先权和权益,出于所有目的,将上述韩国专利申请通过引用并入本文,就像在本文中充分地阐述一样。
技术领域
3.本发明的实施例一般地涉及一种显示面板和包括显示面板的显示设备。


背景技术:

4.显示设备可以在视觉上显示数据。显示设备可以用作诸如移动电话的小型产品的显示器,或者可以用作诸如电视机的大型产品的显示器。
5.这种显示设备包括被划分为显示区域和外围区域的基底,并且在显示区域中栅极线和数据线形成为彼此绝缘。多个像素区域被限定在显示区域中,并且分别布置在多个像素区域中的像素通过从彼此交叉的栅极线和数据线接收电信号而发光,以在显示设备外部显示图像,用于由显示设备的用户观看。每个像素区域(或像素区域中的每一个)包括薄膜晶体管和电连接到薄膜晶体管的像素电极,并且为像素区域公共地提供相对电极。外围区域可以包括:用于将电信号传输到显示区域中的像素的各种线;栅极驱动器、数据驱动器和控制器可以连接到的焊盘;和用于测试所述显示设备的测试电路等。
6.近来,显示设备已经用于各种目的。此外,随着显示设备已变得更薄且更轻,显示设备的使用范围已经扩展。随着显示设备的用户的数量已增加,已经积极地进行研究以在视觉上满足用户。
7.在本背景技术部分中公开的上述信息仅用于理解本发明构思的背景,并且因此上述信息可能包含不构成现有技术的信息。


技术实现要素:

8.根据本发明的说明性实施方式构造的装置能够显示不同颜色的图像,其中,相较于同时显示的其他颜色,没有强调特定颜色。
9.为了解决各种问题,一个或多个实施例包括显示面板以及包含显示面板的显示设备,其中,当测试显示面板或显示设备时,即使显示面板或显示设备正常工作,也防止在显示区域中强调并显示特定颜色。然而,这些问题仅是示例,并且本文中描述的一个或多个实施例的范围不限于此。
10.本发明构思的附加特征将在下面的描述中阐述,并且将从所述描述中部分地明显,或者可以通过实践本发明构思获知所述附加特征。
11.根据一个或多个实施例,一种显示面板包括:基底,包括第一区域和第二区域,多个第一连接节点和多个第二连接节点布置在所述第二区域中,所述第一区域和所述第二区域彼此分开;多条第一数据线,在所述第一区域上在列方向上延伸;多条第二数据线,在所
述第二区域上在所述列方向上延伸,并且分别连接到所述多个第二连接节点;多条第一连接线,将所述多条第一数据线分别连接到所述多个第一连接节点;第一电压线,包括在所述列方向上彼此间隔开的第一部分和第二部分;多个第一晶体管,分别连接在所述多个第一连接节点和所述第一电压线的所述第一部分之间;多个第二晶体管,分别连接在所述多个第二连接节点和所述第一电压线的所述第二部分之间;以及第一栅极线,连接到所述多个第一晶体管的栅极和所述多个第二晶体管的栅极。
12.所述第一电压线的所述第一部分的第一端部可以布置为接收第一电压,并且所述第一电压线的所述第一部分的第二端部可以连接到所述第一电压线的所述第二部分。
13.所述多条第一连接线中的每一条可以包括:第一部分,在行方向上延伸;以及第二部分,在所述列方向上延伸。
14.所述显示面板还可以包括:第二电压线,包括在所述列方向上彼此间隔开的第一部分和第二部分;多个第三晶体管,分别连接在所述多个第一连接节点和所述第二电压线的所述第一部分之间;多个第四晶体管,分别连接在所述多个第二连接节点和所述第二电压线的所述第二部分之间;以及第二栅极线,公共地连接到所述多个第三晶体管的栅极和所述多个第四晶体管的栅极。
15.所述第二电压线的所述第一部分的第一端部可以布置为接收第二电压,并且所述第二电压线的所述第一部分的第二端部可以连接到所述第二电压线的所述第二部分。
16.用于使所述多个第一晶体管和所述多个第二晶体管导通的多个第一栅极信号可以被施加到所述第一栅极线,用于使所述多个第三晶体管和所述多个第四晶体管导通的多个第二栅极信号可以被施加到所述第二栅极线,并且所述多个第一栅极信号和所述多个第二栅极信号在时间上相对于彼此交替地施加。
17.所述显示面板还可以包括:多个第一像素,分别连接到所述多条第一数据线和所述多条第二数据线,并且发射第一颜色的光;以及多个第二像素,分别连接到所述多条第一数据线和所述多条第二数据线,并且发射第二颜色的光,其中,所述多个第一像素和所述多个第二像素在所述列方向上交替地布置。
18.多个第三连接节点和多个第四连接节点可以进一步布置在所述第二区域中,并且所述显示面板还可以包括:多条第三数据线,在所述第一区域上在所述列方向上延伸;多条第四数据线,在所述第二区域上在所述列方向上延伸,并且分别连接到所述多个第四连接节点;多条第二连接线,将所述多条第三数据线分别连接到所述多个第三连接节点;第三电压线,连接到所述多条第三数据线和所述多条第四数据线中的每一条;多个第五晶体管,分别连接在所述多个第三连接节点和所述第三电压线之间;多个第六晶体管,分别连接在所述多个第四连接节点和所述第三电压线之间;以及第三栅极线,连接到所述多个第五晶体管的栅极和所述多个第六晶体管的栅极。
19.所述显示面板还可以包括多个第一像素,分别连接到所述多条第一数据线和所述多条第二数据线,并且发射第一颜色的光;以及多个第三像素,分别连接到所述多条第三数据线和所述多条第四数据线,并且发射第三颜色的光,其中,所述多个第一像素和所述多个第三像素在行方向上交替地布置。
20.多个第五连接节点和多个第六连接节点可以进一步布置在所述第二区域中,并且所述显示面板还可以包括:多条第五数据线,在所述第一区域上在所述列方向上延伸;多条
第六数据线,在所述第二区域上在所述列方向上延伸,并且分别连接到所述多个第六连接节点;多条第三连接线,将所述多条第五数据线分别连接到所述多个第五连接节点;第二电压线,包括在所述列方向上彼此间隔开的第一部分和第二部分;多个第七晶体管,分别连接在所述多个第五连接节点和所述第二电压线的所述第一部分之间;以及多个第八晶体管,分别连接在所述多个第六连接节点和所述第二电压线的所述第二部分之间,其中,所述第一栅极线可以公共地连接到所述多个第七晶体管的栅极和所述多个第八晶体管的栅极。
21.所述多条第一数据线和所述多条第五数据线可以在行方向上交替地布置,并且所述多条第二数据线和所述多条第六数据线可以在所述行方向上交替地布置。
22.所述显示面板还可以包括:多个第一像素,分别连接到所述多条第一数据线和所述多条第二数据线,并且发射第一颜色的光;以及多个第二像素,分别连接到所述多条第五数据线和所述多条第六数据线,并且发射第二颜色的光。
23.所述显示面板还可以包括:多个第三晶体管,分别连接在所述多个第一连接节点和所述第二电压线的所述第一部分之间;多个第四晶体管,分别连接在所述多个第二连接节点和所述第二电压线的所述第二部分之间;多个第九晶体管,分别连接在所述多个第五连接节点和所述第一电压线的所述第一部分之间;多个第十晶体管,分别连接在所述多个第六四连接节点和所述第一电压线的所述第二部分之间;以及第二栅极线,公共地连接到所述多个第三晶体管的栅极、所述多个第四晶体管的栅极、所述多个第九晶体管的栅极以及所述多个第十晶体管的栅极。
24.所述基底还可以包括:经由所述第二区域与所述第一区域间隔开的第三区域,多个第七连接节点和多个第八连接节点可以进一步布置在所述第二区域中,所述第一电压线还可以包括在所述列方向上与所述第二部分间隔开的第三部分,并且所述显示面板还可以包括:多条第七数据线,在所述第三区域上在所述列方向上延伸;多条第八数据线,在所述第二区域上在所述列方向上延伸,并且分别连接到所述多个第八连接节点;多条第四连接线,将所述多条第七数据线分别连接到所述多个第七连接节点;多个第十一晶体管,分别连接在所述多个第七连接节点和所述第一电压线的所述第三部分之间;以及多个第十二晶体管,分别连接在所述多个第八连接节点和所述第一电压线的所述第二部分之间,其中,所述第一栅极线可以公共地连接到所述多个第十一晶体管的栅极和所述多个第十二晶体管的栅极。
25.所述显示面板还可以包括:第二电压线,包括第一部分、在所述列方向上与所述第一部分间隔开的第二部分以及在所述列方向上与所述第二部分间隔开的第三部分;多个第三晶体管,分别连接在所述多个第一连接节点和所述第二电压线的所述第一部分之间;多个第四晶体管,分别连接在所述多个第二连接节点和所述第二电压线的所述第二部分之间;多个第十三晶体管,分别连接在所述多个第七连接节点和所述第二电压线的所述第三部分之间;多个第十四晶体管,分别连接在所述多个第八连接节点和所述第二电压线的所述第二部分之间;以及第二栅极线,公共地连接到所述多个第三晶体管的栅极、所述多个第四晶体管的栅极、所述多个第十三晶体管的栅极以及所述多个第十四晶体管的栅极。
26.根据一个或多个实施例,一种显示设备包括:显示单元;测试电路;以及控制器,其中,所述显示单元包括:基底,包括第一区域和第二区域,所述第一区域和所述第二区域彼此分开;多条第一数据线,在所述第一区域上在列方向上延伸;以及多条第二数据线,在所
述第二区域上在所述列方向上延伸,所述测试电路包括:第一电压线,包括在所述列方向上彼此间隔开的第一部分和第二部分;多个第一晶体管,分别连接在所述多条第一数据线和所述第一电压线的所述第一部分之间;以及多个第二晶体管,分别连接在所述多条第二数据线和所述第一电压线的所述第二部分之间,并且所述控制器配置为在所述显示单元显示图像的同时使所述多个第一晶体管和所述多个第二晶体管截止。
27.所述测试电路还可以包括:第二电压线,包括在所述列方向上彼此间隔开的第一部分和第二部分;多个第三晶体管,分别连接在所述多条第一数据线和所述第二电压线的所述第一部分之间;以及多个第四晶体管,分别连接在所述多条第二数据线和所述第二电压线的所述第二部分之间,并且所述控制器可以配置为在所述显示单元显示图像的同时使所述多个第三晶体管和所述多个第四晶体管截止。
28.所述显示单元还可以包括:多条第三数据线,在所述第一区域上在所述列方向上延伸;以及多条第四数据线,在所述第二区域上在所述列方向上延伸,所述测试电路还可以包括:第三电压线,连接到所述多条第三数据线和所述多条第四数据线中的每一条;多个第五晶体管,分别连接在所述多条第三数据线和所述第三电压线之间;以及多个第六晶体管,分别连接在所述多条第四数据线和所述第三电压线之间,并且所述控制器可以配置为在所述显示单元显示图像的同时使所述多个第五晶体管和所述多个第六晶体管截止。
29.所述显示单元还可以包括:多条第五数据线,在所述第一区域上在所述列方向上延伸;以及多条第六数据线,在所述第二区域上在所述列方向上延伸,所述测试电路还可以包括:多个第七晶体管,分别连接在所述多条第五数据线和所述第二电压线的所述第一部分之间;以及多个第八晶体管,分别连接在所述多条第六数据线和所述第二电压线的所述第二部分之间,并且所述控制器可以配置为在所述显示单元显示图像的同时使所述多个第七晶体管和所述多个第八晶体管截止。
30.所述测试电路还可以包括:多个第九晶体管,分别连接在所述多条第五数据线和所述第一电压线的所述第一部分之间;以及多个第十晶体管,分别连接在所述多条第六数据线和所述第一电压线的所述第二部分之间,并且所述控制器可以配置为在所述显示单元显示图像的同时使所述多个第九晶体管和所述多个第十晶体管截止。
31.这些一般性的和具体的各方面可以通过使用系统、方法、计算机程序或者系统、方法和计算机程序的任何组合来实现。
32.将理解,前述的一般性描述和下面的详细描述是说明性的和解释性的,并且旨在提供对所要求保护的本发明的进一步解释。
附图说明
33.包括附图以提供对本发明的进一步理解,并且将附图并入本说明书中且构成本说明书的一部分,图示了本发明的说明性实施例,并且与描述一起用于解释本发明构思。
34.图1是示意性地示出根据本发明的原理构造的根据实施例的显示面板的平面图。
35.图2是示意性地示出根据实施例的显示面板的像素的等效电路图。
36.图3a和图3b是示意性地示出根据实施例的显示面板的放大平面图。
37.图4是示意性地示出根据其他实施例的显示面板的放大平面图。
38.图5是示意性地示出根据其他实施例的显示面板的放大平面图。
39.图6是示意性地示出根据其他实施例的显示面板的放大平面图。
40.图7是示意性地示出根据其他实施例的显示面板的放大平面图。
41.图8是示意性地示出根据其他实施例的显示面板的放大平面图。
42.图9a是示意性地示出根据其他实施例的显示面板的放大平面图。
43.图9b是示意性地示出图9a的一部分的放大平面图。
44.图10是示意性地示出根据实施例的显示设备的框图。
45.图11是示意性地示出根据实施例的显示面板的截面图。
具体实施方式
46.在下面的描述中,出于解释的目的,阐述了许多具体细节,以便提供对本发明的各种实施例或实施方式的透彻理解。如本文中所使用,“实施例”和“实施方式”是可互换的词语,它们是采用本文所公开的一个或多个发明构思的装置或方法的非限制性示例。然而,显而易见的是,可以在没有这些具体细节的情况下或者通过一个或多个等同布置实践各种实施例。在其他情况下,以框图形式示出了公知的结构和装置,以避免不必要地混淆各种实施例。此外,各种示例性实施例可以是不同的,但是不必是排他性的。例如,在不脱离本发明构思的情况下,可以在另一实施例中使用或实现实施例的特定形状、配置和特性。
47.除非另有说明,否则所示出的实施例将被理解为提供可以在实践中实施本发明构思的某些方式的可变细节的示例性特征。因此,除非另有说明,否则在不脱离本发明构思的情况下,可以将各种实施例的特征、组件、模块、层、膜、面板、区域和/或方面等(在下文中,单独地称为或统称为“元件”)以其他方式组合、分离、互换和/或重新布置。
48.通常在附图中提供交叉影线和/或阴影的使用来阐明邻近元件之间的边界。这样,除非说明,否则交叉影线或阴影的存在与否都不传达或表明对特定材料、材料性质、尺寸、比例、所示元件之间的共性和/或元件的任何其他特性、属性、性质等的任何偏好或要求。此外,在附图中,为了清楚和/或描述性目的,可能夸大了元件的尺寸和相对尺寸。当实施例可以不同地实现时,可以与所描述的顺序不同地执行特定工艺顺序。例如,两个连续描述的工艺可以基本上同时执行或以与所描述的顺序相反的顺序执行。此外,同样的附图标记表示同样的元件。
49.当元件或层称为在另一元件或层“上”、“连接到”或“耦接到”另一元件或层时,所述元件或层可以直接在另一元件或层上、直接连接到或直接耦接到另一元件或层,或者可以存在居间元件或层。然而,当元件或层称为“直接在”另一元件或层“上”、“直接连接到”或“直接耦接到”另一元件或层时,则不存在居间元件或层。为此,术语“连接”可以指具有或不具有居间元件的物理连接、电连接和/或流体连接。为了本公开的目的,“x、y和z中的至少一个(者)(种)”和“选自由x、y和z组成的组中的至少一个(者)(种)”可以解释为仅x、仅y、仅z,或者x、y和z中的两个或更多个的任意组合,诸如以xyz、xyy、yz和zz为例。如本文所使用的,术语“和/或”包括一个或多个相关所列项目的任何组合和所有组合。x轴、y轴和z轴不限于直角坐标系的三个轴,并且可以在更广泛的意义上进行解释。例如,x轴、y轴和z轴可以彼此垂直,或者可以表示彼此不垂直的不同方向。
50.尽管本文可以使用术语“第一”、“第二”等来描述各种类型的元件,但是这些元件不应受这些术语的限制。这些术语用于将一个元件与另一元件区分开。因此,在不脱离本公
开的教导的情况下,下面讨论的第一元件可以称为第二元件。
51.出于描述性目的,在本文中可以使用诸如“在
……
之下”、“在
……
下方”、“在
……
下面”、“下”、“在
……
上方”、“上”、“在
……
之上”、“较高的”和“侧”(例如,如在“侧壁”中)等空间相对术语,并且从而描述如附图中所示的一个元件与另一元件(多个元件)之间的关系。除了附图中描绘的方位以外,空间相对术语还旨在涵盖设备在使用、操作和/或制造中的不同方位。例如,如果附图中的设备被翻转,则描述为“在”其他元件或特征“下方”或“之下”的元件随后将定向为“在”其他元件或特征“上方”。因此,术语“在
……
下方”可以涵盖“在
……
上方”和“在
……
下方”两种方位。此外,所述设备可以以其他方式定向(例如,旋转90度或在其他方位),并且因此,相应地解释本文中所使用的空间相对描述语。
52.本文中使用的术语是出于描述特定实施例的目的,并且不旨在进行限制。如本文所使用的,除非上下文另外明确指出,否则单数形式“一个”、“一种”和“所述(该)”也旨在包括复数形式。此外,当在本说明书中使用时,术语“包括”、“包含”、“含有”和/或“具有”指定存在所述特征、整体、步骤、操作、元件、组件和/或它们的组,但不排除存在或添加一个或多个其他特征、整体、步骤、操作、元件、组件和/或它们的组。还应注意,如本文所使用的,术语“基本上”、“约(大约)”和其他类似术语用作近似的术语而不是程度的术语,并且因此用于解释将由本领域普通技术人员所认可的测量值、计算值和/或提供值的固有偏差。
53.如本领域中的惯例,在附图中根据功能块、单元和/或模块描述和示出了一些实施例。本领域技术人员将理解,这些块、单元和/或模块由诸如逻辑电路、分立组件、微处理器、硬连线电路、存储元件和布线连接等的电子(或光学)电路在物理上实现,所述电子(或光学)电路可以使用基于半导体的制造技术或其他制造技术来形成。在块、单元和/或模块由微处理器或其他类似硬件实现的情况下,可以使用软件(例如,微代码)对所述块、单元和/或模块进行编程和控制以执行本文所讨论的各种功能,并且所述块、单元和/或模块可以可选地由固件和/或软件驱动。还可以设想,每个块、单元和/或模块可以由专用硬件来实现,或者被实现为执行某些功能的专用硬件和实现其他功能的处理器(例如,一个或多个编程的微处理器和相关电路)的组合。而且,在不脱离本发明构思的范围的情况下,一些实施例的每个块、单元和/或模块可以在物理上分成两个或更多个相互作用且离散的块、单元和/或模块。此外,在不脱离本发明构思的范围的情况下,一些实施例的块、单元和/或模块可以在物理上组合成更复杂的块、单元和/或模块。
54.除非另有定义,否则本文中使用的所有术语(包括技术术语和科学术语)具有与本公开所属领域的普通技术人员所通常理解的相同的含义。除非在本文中明确地如此定义,否则术语(诸如在通用词典中定义的术语)应被解释为具有与它们在相关领域的背景中的含义相一致的含义,并且不应以理想化的或过于形式化的含义来解释所述术语。
55.图1是示意性地示出根据本发明的原理构造的根据实施例的显示面板的平面图。
56.参照图1,显示面板10可以包括显示区域da和定位在显示区域da外部的周边区域pa。显示面板10可以通过利用从显示区域da发射的光向外部提供图像。因为显示面板10包括基底100,所以可以讲基底100可以包括显示区域da和周边区域pa。
57.基底100可以包括各种材料,诸如玻璃、金属或塑料。根据实施例,基底100可以包括柔性材料。此处,柔性材料可以指可易于弯曲、弯折、折叠或卷曲的基底。柔性材料的基底100可以包括超薄玻璃、金属或塑料。
58.包括诸如有机发光二极管oled(参见图2)的各种显示元件的像素px可以布置在基底100的显示区域da中。像素px可以以诸如条带布置、pentile布置和马赛克布置的各种形式布置以实现图像。
59.显示区域da可以具有如图1中所示的倒圆的矩形的平面形状。在其他实施例中,显示区域da的平面形状可以是诸如四边形、三角形、五边形或六边形的多边形、圆形、椭圆形或非典型形状等。
60.周边区域pa可以围绕显示区域da。周边区域pa可以是未布置像素px的区域,并且包括用于传输待施加到显示区域da的电信号的各种线的焊盘区域pada以及印刷电路板或驱动器ic芯片所附接到的焊盘可以定位在周边区域pa中。焊盘可以电连接到数据驱动器。
61.在实施例中,供应数据信号的数据驱动器可以通过薄膜覆晶(cof)方法布置在电连接到位于焊盘区域pada上的焊盘的膜上。根据其他实施例,数据驱动器可以通过玻璃覆晶(cog)或塑料覆晶(cop)方法直接布置在基底100上。
62.测试电路tc可以布置在周边区域pa中。可以驱动测试电路tc以检查显示区域da的像素px是否正常工作。测试电路tc可以包括多个晶体管、多条电压线和多条栅极线。这将在下文参照图3a至图9a进行描述。
63.此外,电信号可以施加到像素px所经由的信号线可以定位在显示区域da中。
64.如下文参照图2所描述的,像素px中的每一个可以包括显示元件和用于驱动显示元件的像素电路。例如,显示元件可以是有机发光二极管,并且像素电路可以包括晶体管和存储电容器。像素px可以包括发射第一颜色光的第一像素、发射第二颜色光的第二像素和发射第三颜色光的第三像素。例如,第一颜色可以是红色(r),第二颜色可以是蓝色(b),并且第三颜色可以是绿色(g)。
65.电信号可以施加到像素px所经由的信号线可以包括扫描线sl和数据线dl。数据线dl中的每一条可以在列方向(例如,
±
y方向)上延伸,并且扫描线sl中的每一条可以在行方向(例如,
±
x方向)上延伸。
66.扫描线sl可以例如布置在多个行中以将扫描信号传输到像素px,并且数据线dl可以例如布置在多个列中以将数据信号传输到像素px。像素px中的每一个可以连接到扫描线sl之中的至少一条对应的扫描线sl和数据线dl之中的对应的数据线dl。
67.在实施例中,显示面板10可以包括第一区域ar1、第二区域ar2和第三区域ar3。第一区域ar1和第三区域ar3可以彼此间隔开,第二区域ar2位于第一区域ar1和第三区域ar3之间。因为显示面板10包括基底100,所以可以讲基底100可以包括第一区域ar1、第二区域ar2和第三区域ar3。
68.第一区域ar1、第二区域ar2和第三区域ar3中的每一个可以与显示区域da的至少一部分重叠。第一区域ar1、第二区域ar2和第三区域ar3中的每一个可以与周边区域pa的至少一部分重叠。
69.定位在虚拟线l的左侧的第一区域ar1和第二区域ar2的一部分以及定位在虚拟线l的右侧的第二区域ar2的另一部分和第三区域ar3可以相对于虚拟线l大致水平对称,虚拟线l大致穿过显示面板10的在行方向(例如,
±
x方向)上的中心。
70.在下文中,将基于定位在虚拟线l的左侧的第一区域ar1和第二区域ar2的一部分给出描述,并且定位在虚拟线l的右侧的第二区域ar2和第三区域ar3的另一部分也可以以
相同的方式适用。
71.如图1中所示,数据线dl可以包括在第一区域ar1上在列方向(例如,
±
y方向)上延伸的第一数据线dl1以及在第二区域ar2上在列方向(例如,
±
y方向)上延伸的第二数据线dl2。
72.第一数据线dl1可以分别连接到连接线cl。连接线cl可以配置为将从布置在焊盘区域pada中的焊盘供应的电信号分别传输到第一数据线dl1。例如,数据信号可以通过连接线cl分别施加到第一数据线dl1。在这种情况下,可以省略分别连接到第一数据线dl1的扇出线。因此,可以去除周边区域pa的布置有扇出线的部分。由于周边区域pa的面积可以被减少布置有扇出线的面积,因此可以减少显示面板10的无用区域(dead area)。
73.连接线cl中的每一条的一端可以连接到第一数据线dl1之中的对应的第一数据线dl1,并且连接线cl中的每一条的另一端可以连接到焊盘区域pada的焊盘之中的对应的焊盘。在实施例中,连接线cl中的每一条的另一端可以通过单独的桥接线连接到焊盘区域pada的焊盘之中的对应的焊盘。例如,桥接线可以是连接线cl朝向周边区域pa延伸的一部分。作为另一示例,桥接线可以是布置在与连接线cl不同的层上的单独的线,并且可以电连接到周边区域pa中的连接线cl。
74.连接线cl中的每一条可以包括第一部分cla和第二部分clb。
75.连接线cl中的每一条的第一部分cla可以在行方向(例如,
±
x方向)上延伸,并且可以连接到对应的第一数据线dl1。连接线cl中的每一条的第一部分cla可以平行于扫描线sl。
76.虽然图1示出了连接线cl中的每一条的第一部分cla直接连接到对应的第一数据线dl1,但是这仅是实施例。作为另一示例,连接线cl中的每一条还可以包括第三部分,并且连接线cl的第三部分可以连接在第一数据线dl1和连接线cl的第一部分cla之间。连接线cl的第三部分可以相对于连接线cl的第一部分cla与连接线cl的第二部分clb对称。在这种情况下,第一数据线dl1和连接线cl的第三部分可以在显示区域da和周边区域pa之间的边界处连接。
77.连接线cl中的每一条的第一部分cla的至少一部分可以与第一区域ar1重叠,并且连接线cl中的每一条的第一部分cla的至少另一部分可以与第二区域ar2重叠。
78.连接线cl中的每一条的第二部分clb可以布置在虚拟线l的一侧。如图1中所示,连接线cl中的每一条的第二部分clb可以与第二区域ar2重叠,并且因此可以定位为与第二数据线dl2邻近。连接线cl中的每一条的第二部分clb可以在列方向(例如,
±
y方向)上延伸以远离焊盘区域pada。连接线cl中的每一条的第二部分clb可以平行于数据线dl。
79.第二数据线dl2可以是不同于第一数据线dl1的数据线。第二数据线dl2可以连接到焊盘区域pada的焊盘之中的对应的焊盘。
80.在实施例中,第二数据线dl2中的每一条可以通过单独的桥接线连接到焊盘区域pada的焊盘之中的对应的焊盘。例如,桥接线可以是第二数据线dl2朝向周边区域pa延伸的一部分。作为另一示例,桥接线可以是布置在与第二数据线dl2不同的层上的单独的线,并且可以电连接到周边区域pa中的第二数据线dl2。
81.图2是示意性地示出根据实施例的显示面板的像素的等效电路图。
82.参照图2,像素px可以包括连接到扫描线sl和数据线dl的像素电路pc以及连接到
像素电路pc的有机发光二极管oled。
83.像素电路pc可以包括驱动晶体管tr1、扫描晶体管tr2和存储电容器cst。驱动晶体管tr1和扫描晶体管tr2可以包括薄膜晶体管。
84.扫描晶体管tr2可以连接到扫描线sl和数据线dl,并且可以配置为与通过扫描线sl输入的扫描信号sn同步地将通过数据线dl输入的数据电压dm传输到驱动晶体管tr1。
85.存储电容器cst可以连接到扫描晶体管tr2和驱动电压线pl,并且可以存储与从扫描晶体管tr2接收的数据电压dm和施加到驱动电压线pl的驱动电压elvdd之间的差相对应的电压。例如,有机发光二极管oled的阴极可以连接到地电压elvss。
86.驱动晶体管tr1可以连接到驱动电压线pl和存储电容器cst,并且可以响应于存储在存储电容器cst中的电压值控制从驱动电压线pl流过有机发光二极管oled的驱动电流的电平。有机发光二极管oled可以通过驱动电流发射具有与驱动电流的电平相对应的亮度的光。
87.虽然图2示出了像素电路pc包括两个晶体管和一个存储电容器的示例,但实施例不限于此。例如,像素电路pc可以包括三个或更多个晶体管和/或两个或更多个存储电容器。在实施例中,像素电路pc可以包括七个晶体管和一个存储电容器。
88.图3a和图3b是示意性地示出根据实施例的显示面板的放大平面图。具体地,图3a是图1的显示面板10的第一区域ar1的一部分、第二区域ar2的一部分以及测试电路tc的放大图,并且与图3a不同,图3b还包括焊盘区域pada。
89.参照图3a,图1的显示面板10可以包括第一区域ar1和第二区域ar2。第一区域ar1和第二区域ar2中的每一个可以与显示区域da的至少一部分重叠,并且可以与周边区域pa的至少一部分重叠。
90.在列方向(例如,
±
y方向)上延伸的多条第一数据线dl1可以布置在第一区域ar1上。分别连接到第一数据线dl1并且发射第一颜色的光的多个第一像素px1可以布置在第一区域ar1上。
91.在列方向(例如,
±
y方向)上延伸的多条第二数据线dl2可以布置在第二区域ar2上。分别连接到第二数据线dl2并且发射第一颜色的光的多个第一像素px1可以布置在第二区域ar2上。
92.多个第一连接节点n1和多个第二连接节点n2可以布置在第二区域ar2中/上。第一连接节点n1可以分别连接到第一数据线dl1,并且第二连接节点n2可以分别连接到第二数据线dl2。
93.分别将第一数据线dl1连接到第一连接节点n1的多条第一连接线cl1可以布置在第一区域ar1和第二区域ar2上。第一连接线cl1可以分别对应于上述的图1中所示的连接线cl。此外,不同于第一数据线dl1,第二数据线dl2和第二连接节点n2可以直接连接而无需单独的连接线。
94.第一连接线cl1中的每一条可以包括第一部分cl1a和第二部分cl1b。第一连接线cl1中的每一条的第一部分cl1a可以在行方向(例如,
±
x方向)上延伸,并且第一连接线cl1中的每一条的第二部分cl1b可以在列方向(例如,
±
y)上延伸。
95.例如,第一连接线cl1中的每一条的第一部分cl1a可以从第一数据线dl1之中的对应的第一数据线dl1在行方向(例如,
±
x方向)上延伸。第一连接线cl1中的每一条的第二部
分cl1b可以在列方向(例如,
±
y方向)上延伸到第一连接节点n1之中的对应的第一连接节点n1。
96.在实施例中,随着第一数据线dl1与第二区域ar2间隔得更大,连接到第一数据线dl1的第一连接线cl1的长度可以增加。随着第一数据线dl1更邻近于第二区域ar2,连接到第一数据线dl1的第一连接线cl1的长度可以减小。第一数据线dl1距第二区域ar2的距离和连接到第一数据线dl1的第一连接线cl1的长度可以彼此成比例。
97.换句话说,由于第一数据线dl1与第二区域ar2间隔得更大,因此连接到第一数据线dl1的第一连接节点n1可以与第一区域ar1间隔得更大。随着第一数据线dl1更邻近于第二区域ar2,连接到第一数据线dl1的第一连接节点n1可以更邻近于第一区域ar1。第一数据线dl1距第二区域ar2的距离和连接到第一数据线dl1的第一连接节点n1距第一区域ar1的距离可以彼此成比例。
98.测试电路tc可以布置在周边区域pa中。测试电路tc可以包括第一电压线vwl1、多个第一晶体管t1、多个第二晶体管t2和第一栅极线gwl1。
99.第一电压线vwl1可以包括弯曲至少一次的部分。例如,如图3a中所示,第一电压线vwl1可以包括在列方向(例如,
±
y方向)上彼此间隔开的第一部分vwl1a和第二部分vwl1b。
100.第一电压线vwl1的第一部分vwl1a的第一端部e1可以布置为接收第一电压v1,并且第一电压线vwl1的第一部分vwl1a的第二端部e2可以连接到第一电压线vwl1的第二部分vwl1b。在显示面板10的测试期间,第一电压线vwl1的第一部分vwl1a的第一端部e1可以接收第一电压v1,并且第一电压v1可以用于检查第一像素px1是否正常工作。另一方面,当不测试显示面板10时,第一电压线vwl1的第一部分vwl1a的第一端部e1可以不接收第一电压v1。
101.在实施例中,第一电压线vwl1的第一部分vwl1a和第一电压线vwl1的第二部分vwl1b中的每一个可以在行方向(例如,
±
x方向)上延伸。
102.第一晶体管t1可以分别连接在第一连接节点n1和第一电压线vwl1的第一部分vwl1a之间。第二晶体管t2可以分别连接在第二连接节点n2和第一电压线vwl1的第二部分vwl1b之间。虽然图3a示出了第一晶体管t1和第二晶体管t2是p型mosfet,但是第一晶体管t1和第二晶体管t2可以是n型mosfet。
103.第一栅极线gwl1可以共同地连接到第一晶体管t1的栅极和第二晶体管t2的栅极。还参照图1,第一晶体管t1和第二晶体管t2可以是用于测试的薄膜晶体管,以在制造显示面板10的过程中检查显示区域da的第一像素px1是否正常工作。在显示面板10的测试期间,用于使第一晶体管t1和第二晶体管t2导通的多个第一栅极信号sg1可以施加到第一栅极线gwl1。
104.在实施例中,第一数据线dl1可以连接到第一电压线vwl1,以比第二数据线dl2更邻近于第一电压线vwl1的第一部分vwl1a的第一电压v1所施加到的第一端部e1。
105.第一数据线dl1可以通过第一连接线cl1和第一晶体管t1连接到第一电压线vwl1的第一部分vwl1a,并且第二数据线dl2可以通过第二晶体管t2连接到第一电压线vwl1的第二部分vwl1b。在显示面板10的测试期间,因为第一电压v1是从第一电压线vwl1的第一部分vwl1a的第一端部e1施加的,所以第一数据线dl1可以连接到第一电压线vwl1,以比第二数据线dl2更邻近于第一电压线vwl1的第一部分vwl1a的第一电压v1所施加到的第一端部e1。
106.如图3a中所示,第一数据线dl1可以布置为比第二数据线dl2更远离第一电压线vwl1。然而,因为第一数据线dl1可以连接到第一电压线vwl1,以比第二数据线dl2更邻近于第一电压线vwl1的第一部分vwl1a的第一电压v1所施加到的第一端部e1,所以在第一电压v1向第一数据线dl1传输期间生成的电压降和第一电压v1向第二数据线dl2传输期间生成的电压降可以彼此相似。
107.也就是说,从第一电压线vwl1的第一部分vwl1a通过第一连接线cl1到第一数据线dl1的距离可以类似于从第一电压线vwl1的第二部分vwl1b到第二数据线dl2的距离。
108.尽管已经将第一数据线dl1和第二数据线dl2彼此进行比较,但是同样的情况也可以适用于第一数据线dl1之间。例如,与第二区域ar2间隔得远的第一数据线dl1可以连接到第一电压线vwl1,以比与第二区域ar2邻近的第一数据线dl1更邻近于第一电压线vwl1的第一部分vwl1a的第一电压v1所施加到的第一端部e1。
109.此外,参照图3b,焊盘区域pada可以定位在周边区域pa中。焊盘区域pada可以包括多个数据焊盘pd。数据焊盘pd可以电连接到数据驱动器。数据焊盘pd可以配置为将由数据驱动器生成的数据电压分别传输到显示面板10。
110.此外,第一选择线cla、第二选择线clb、多个第一选择晶体管td1和多个第二选择晶体管td2可以布置在周边区域pa中。
111.第一选择晶体管td1可以分别连接在第一连接节点n1和数据焊盘pd之间。第二选择晶体管td2可以分别连接在第二连接节点n2和数据焊盘pd之间。虽然图3b示出了第一选择晶体管td1和第二选择晶体管td2是p型mosfet,但是第一选择晶体管td1和第二选择晶体管td2可以是n型mosfet。
112.第一选择线cla可以连接到第一选择晶体管td1的栅极,并且第二选择线clb可以连接到第二选择晶体管td2的栅极。
113.用于使第一选择晶体管td1导通的多个第一选择信号scla可以被施加到第一选择线cla,并且用于使第二选择晶体管td2导通的多个第二选择信号sclb可以被施加到第二选择线clb。在实施例中,第一选择信号scla和第二选择信号sclb可以彼此交替地施加。
114.当第一选择晶体管td1分别响应于第一选择信号scla而导通时,通过数据焊盘pd传输的第一数据电压可以分别施加到第一连接节点n1。第一数据电压可以分别通过连接到第一连接节点n1的第一连接线cl1施加到第一数据线dl1。
115.当第二选择晶体管td2分别响应于第二选择信号sclb而导通时,通过数据焊盘pd传输的第二数据电压可以分别施加到第二连接节点n2。第二数据电压可以分别施加到连接到第二连接节点n2的第二数据线dl2。
116.图3b示出了第一选择晶体管td1和第二选择晶体管td2连接到一个数据焊盘pd;然而,在其他实施例中,一个选择晶体管可以连接到一个数据焊盘pd。在其他实施例中,三个或更多个选择晶体管可以连接到一个数据焊盘pd。
117.图3b示出了无论第一数据线dl1和第二数据线dl2的位置(例如,在 x方向上的顺序)如何,第一数据线dl1和第二数据线dl2分别连接到数据焊盘pd;然而,在其他实施例中,第一数据线dl1和第二数据线dl2可以按照与第一数据线dl1和第二数据线dl2的布置顺序相同的顺序分别连接到数据焊盘pd。
118.另外,图3b示出了测试电路tc布置在显示区域da和焊盘区域pada之间;然而,在其
他实施例中,焊盘区域pada可以布置在显示区域da和测试电路tc之间。
119.图4是示意性地示出根据其他实施例的显示面板的放大平面图。图4是图3a的修改,为了简洁起见,将省略其关于图3a的那些组件的冗余描述,并且下面将主要描述它们之间的差异。
120.参照图4,在第一区域ar1上可以布置分别连接到第一数据线dl1的发射第一颜色的光的多个第一像素px1和发射第二颜色的光的多个第二像素px2。
121.分别连接到第二数据线dl2的发射第一颜色的光的多个第一像素px1和发射第二颜色的光的多个第二像素px2可以布置在第二区域ar2上。在这种情况下,第一像素px1和第二像素px2可以在列方向(例如,
±
y方向)上交替地布置。
122.布置在周边区域pa中的测试电路tc还可以包括第二电压线vwl2、多个第三晶体管t3、多个第四晶体管t4和第二栅极线gwl2。
123.第二电压线vwl2可以包括弯曲至少一次的部分。例如,如图4中所示,第二电压线vwl2可以包括在列方向(例如,
±
y方向)上彼此间隔开的第一部分vwl2a和第二部分vwl2b。
124.第二电压线vwl2的第一部分vwl2a的第一端部e1'可以布置为接收第二电压v2,并且第二电压线vwl2的第一部分vwl2a的第二端部e2'可以连接到第二电压线vwl2的第二部分vwl2b。在显示面板10的测试期间,第二电压线vwl2的第一部分vwl2a的第一端部e1'可以接收第二电压v2,并且第二电压v2可以用于检查第二像素px2是否正常工作。另一方面,当不测试显示面板10时,第二电压线vwl2的第一部分vwl2a的第一端部e1'可以不接收第二电压v2。
125.在实施例中,第二电压线vwl2的第一部分vwl2a和第二电压线vwl2的第二部分vwl2b中的每一个可以在行方向(例如,
±
x方向)上延伸。
126.第三晶体管t3可以分别连接在第一连接节点n1和第二电压线vwl2的第一部分vwl2a之间。第四晶体管t4可以分别连接在第二连接节点n2和第二电压线vwl2的第二部分vwl2b之间。虽然图4示出了第三晶体管t3和第四晶体管t4是p型mosfet,但是第三晶体管t3和第四晶体管t4可以是n型mosfet。
127.第二栅极线gwl2可以共同地连接到第三晶体管t3的栅极和第四晶体管t4的栅极。与第一晶体管t1和第二晶体管t2一样,第三晶体管t3和第四晶体管t4可以是用于测试的薄膜晶体管,以在制造显示面板10的过程中检查显示区域da的第二像素px2是否正常工作。在显示面板10的测试期间,用于使第三晶体管t3和第四晶体管t4导通的多个第二栅极信号sg2可以施加到第二栅极线gwl2。
128.如以上参照图3a所描述的,第一栅极线gwl1可以公共地连接到第一晶体管t1的栅极和第二晶体管t2的栅极,并且在显示面板10的测试期间可以将用于使第一晶体管t1和第二晶体管t2导通的多个第一栅极信号sg1施加到第一栅极线gwl1。
129.在实施例中,第一栅极信号sg1和第二栅极信号sg2可以分别交替地施加到第一栅极线gwl1和第二栅极线gwl2。第一栅极信号sg1和第二栅极信号sg2可以交替地施加,并且因此第一电压v1和第二电压v2可以分别施加到第一像素px1和第二像素px2。
130.例如,第一像素px1和第二像素px2可以在列方向(例如,
±
y方向)上交替地布置。能够使第一晶体管t1和第二晶体管t2导通的第一栅极信号sg1可以与分别连接到第一像素px1的扫描线sl(参见图1和图2)的扫描信号sn(参见图2)同步。能够使第三晶体管t3和第四
晶体管t4导通的第二栅极信号sg2可以与分别连接到第二像素px2的扫描线sl的扫描信号sn同步。由于第一像素px1和第二像素px2可以在列方向(例如,
±
y方向)上交替地布置,因此分别连接到第一像素px1和第二像素px2的扫描线sl也可以交替地布置。因此,分别与分别连接到第一像素px1和第二像素px2的扫描线sl的扫描信号sn同步的第一栅极信号sg1和第二栅极信号sg2可以彼此交替地施加。
131.在实施例中,第一数据线dl1可以连接到第一电压线vwl1,以比第二数据线dl2更邻近于第一电压线vwl1的第一部分vwl1a的第一电压v1所施加到的第一端部e1。此外,第一数据线dl1可以连接到第二电压线vwl2,以比第二数据线dl2更邻近于第二电压线vwl2的第一部分vwl2a的第二电压v2所施加到的第一端部e1'。
132.第一数据线dl1可以通过第一连接线cl1和第一晶体管t1连接到第一电压线vwl1的第一部分vwl1a,并且第二数据线dl2可以通过第二晶体管t2连接到第一电压线vwl1的第二部分vwl1b。在显示面板10的测试期间,因为第一电压v1是从第一电压线vwl1的第一部分vwl1a的第一端部e1施加的,所以第一数据线dl1可以连接到第一电压线vwl1,以比第二数据线dl2更邻近于第一电压线vwl1的第一部分vwl1a的第一电压v1所施加到的第一端部e1。
133.第一数据线dl1可以通过第一连接线cl1和第三晶体管t3连接到第二电压线vwl2的第一部分vwl2a,并且第二数据线dl2可以通过第四晶体管t4连接到第二电压线vwl2的第二部分vwl2b。在显示面板10的测试期间,因为第二电压v2是从第二电压线vwl2的第一部分vwl2a的第一端部e1'施加的,所以第一数据线dl1可以连接到第二电压线vwl2,以比第二数据线dl2更邻近于第二电压线vwl2的第一部分vwl2a的第二电压v2所施加到的第一端部e1'。
134.如图4中所示,第一数据线dl1可以布置为比第二数据线dl2更远离第一电压线vwl1和第二电压线vwl2。然而,因为第一数据线dl1可以连接到第一电压线vwl1,以比第二数据线dl2更邻近于第一电压线vwl1的第一部分vwl1a的第一电压v1所施加到的第一端部e1,所以在第一电压v1向第一数据线dl1传输期间生成的电压降和在第一电压v1向第二数据线dl2传输期间生成的电压降可以彼此相似。此外,因为第一数据线dl1可以连接到第二电压线vwl2,以比第二数据线dl2更邻近于第二电压线vwl2的第一部分vwl2a的第二电压v2所施加到的第一端部e1',在第二电压v2向第一数据线dl1传输期间生成的电压降和在第二电压v2向第二数据线dl2传输期间生成的电压降可以彼此相似。
135.也就是说,从第一电压线vwl1的第一部分vwl1a或第二电压线vwl2的第一部分vwl2a通过第一连接线cl1到第一数据线dl1的距离可以类似于从第一电压线vwl1的第二部分vwl1b或第二电压线vwl2的第二部分vwl2b到第二数据线dl2的距离。
136.尽管已经将第一数据线dl1和第二数据线dl2彼此进行比较,但是同样的情况也可以适用于第一数据线dl1之间。例如,与第二区域ar2间隔得远的第一数据线dl1可以连接到第一电压线vwl1或第二电压线vwl2,以比与第二区域ar2邻近的第一数据线dl1更邻近于第一电压线vwl1的第一部分vwl1a的第一电压v1所施加到的第一端部e1或第二电压线vwl2的第一部分vwl2a的第二电压v2所施加到的第一端部e1'。
137.作为比较示例,邻近于显示面板的边缘的数据线和定位在显示面板的中央处的数据线可以在与测试电路的电压线相同的部分处连接。在这种情况下,因为邻近于显示面板的边缘的数据线通过连接线连接到测试电路的电压线,所以数据线可能比定位在显示面板
的中央处的数据线更受由连接线引起的电压降的影响。因此,连接到与显示面板的边缘邻近的数据线的像素可能无法通过接收与预设电压不同的电压而发射具有正常亮度的光。当显示面板以高速驱动时,这种现象会变得更明显。
138.结果,可以在显示区域中显示除白色之外的特定颜色。例如,红色像素可以发射比预设亮度更亮的红光,并且蓝色像素可以发射比预设亮度更暗的蓝光,并且因此可以在显示区域中显示大致红色。这样,在显示面板的测试期间,即使像素正常工作,也可以在显示区域中显示特定颜色,并且可以确定显示面板有缺陷。
139.然而,在实施例中,从第一电压线vwl1的第一部分vwl1a或第二电压线vwl2的第一部分vwl2a通过第一连接线cl1到第一数据线dl1的距离可以类似于从第一电压线vwl1的第二部分vwl1b或第二电压线vwl2的第二部分vwl2b到第二数据线dl2的距离。在这种情况下,因为由第一连接线cl1引起的电压降的影响可以被抵消,所以第一数据线dl1可以接收预设电压。因此,可以消除由于第一数据线dl1和第二数据线dl2之间的电压降差异所导致的显示区域da的特定颜色显示。
140.图5是示意性地示出根据其他实施例的显示面板的放大平面图。图5是图3a的修改,为了简洁起见,将省略其关于图3a的那些组件的冗余描述,并且下面将主要描述它们之间的差异。
141.参照图5,在列方向(例如,
±
y方向)上延伸的多条第一数据线dl1和多条第三数据线dl3可以布置在第一区域ar1上。第一数据线dl1和第三数据线dl3可以在行方向(例如,
±
x方向)上交替地布置。
142.多个第一像素px1和多个第三像素px3可以布置在第一区域ar1上。第一像素px1可以分别连接到第一数据线dl1,并且可以发射第一颜色的光。第三像素px3可以分别连接到第三数据线dl3,并且可以发射第三颜色的光。第一像素px1和第三像素px3可以在行方向(例如,
±
x方向)上交替地布置。
143.在列方向(例如,
±
y方向)上延伸的多条第二数据线dl2和多条第四数据线dl4可以布置在第二区域ar2上。第二数据线dl2和第四数据线dl4可以在行方向(例如,
±
x方向)上交替地布置。
144.多个第一像素px1和多个第三像素px3可以布置在第二区域ar2上。第一像素px1可以分别连接到第二数据线dl2,并且可以发射第一颜色的光。第三像素px3可以分别连接到第四数据线dl4,并且可以发射第三颜色的光。第一像素px1和第三像素px3可以在行方向(例如,
±
x方向)上交替地布置。
145.多个第三连接节点n3和多个第四连接节点n4可以布置在第二区域ar2中/上。第三连接节点n3可以分别连接到第三数据线dl3,并且第四连接节点n4可以分别连接到第四数据线dl4。
146.分别将第三数据线dl3连接到第三连接节点n3的多条第二连接线cl2可以布置在第一区域ar1和第二区域ar2上。第二连接线cl2可以分别对应于上述的图1中所示的连接线cl。此外,不同于第三数据线dl3,第四数据线dl4和第四连接节点n4可以直接连接而无需单独的连接线。
147.第二连接线cl2中的每一条可以包括第一部分cl2a和第二部分cl2b。第二连接线cl2中的每一条的第一部分cl2a可以在行方向(例如,
±
x方向)上延伸,并且第二连接线cl2
中的每一条的第二部分cl2b可以在列方向(例如,
±
y方向)上延伸。
148.例如,第二连接线cl2中的每一条的第一部分cl2a可以从第三数据线dl3之中的对应的第三数据线dl3在行方向(例如,
±
x方向)上延伸。第二连接线cl2中的每一条的第二部分cl2b可以在列方向(例如,
±
y方向)上延伸到第三连接节点n3之中的对应的第三连接节点n3。
149.在实施例中,随着第三数据线dl3与第二区域ar2间隔得更大,连接到第三数据线dl3的第二连接线cl2的长度可以增加。随着第三数据线dl3更邻近于第二区域ar2,连接到第三数据线dl3的第二连接线cl2的长度可以减小。第三数据线dl3距第二区域ar2的距离和连接到第三数据线dl3的第二连接线cl2的长度可以彼此成比例。
150.换句话说,由于第三数据线dl3与第二区域ar2间隔得更大,因此连接到第三数据线dl3的第三连接节点n3可以与第一区域ar1间隔得更大。随着第三数据线dl3更邻近于第二区域ar2,连接到第三数据线dl3的第三连接节点n3可以更邻近于第一区域ar1。第三数据线dl3距第二区域ar2的距离和连接到第三数据线dl3的第三连接节点n3距第一区域ar1的距离可以彼此成比例。
151.布置在周边区域pa中的测试电路tc可以包括第三电压线vwl3、多个第五晶体管t5、多个第六晶体管t6和第三栅极线gwl3。
152.第三电压线vwl3可以布置为接收第三电压v3。在显示面板10的测试期间,第三电压线vwl3可以接收第三电压v3,并且第三电压v3可以用于检查第三像素px3是否正常工作。另一方面,当不测试显示面板10时,第三电压线vwl3可以不接收第三电压v3。第三电压线vwl3可以在行方向(例如,
±
x方向)上延伸。这仅是实施例,并且第三电压线vwl3的形状可以根据设计而变化。
153.第五晶体管t5可以分别连接在第三连接节点n3和第三电压线vwl3之间。第六晶体管t6可以分别连接在第四连接节点n4和第三电压线vwl3之间。虽然图5示出了第五晶体管t5和第六晶体管t6是p型mosfet,但是第五晶体管t5和第六晶体管t6可以是n型mosfet。
154.第三栅极线gwl3可以公共地连接到第五晶体管t5的栅极和第六晶体管t6的栅极。第五晶体管t5和第六晶体管t6可以是用于测试的薄膜晶体管,以在制造显示面板10的过程中检查显示区域da的第三像素px3是否正常工作。在显示面板10的测试期间,用于使第五晶体管t5和第六晶体管t6导通的多个第三栅极信号sg3可以施加到第三栅极线gwl3。
155.图6是示意性地示出根据其他实施例的显示面板的放大平面图。图6是图3a的修改,为了简洁起见,将省略其关于图3a的那些组件的冗余描述,并且下面将主要描述它们之间的差异。
156.参照图6,在列方向(例如,
±
y方向)上延伸的多条第一数据线dl1和多条第五数据线dl5可以布置在第一区域ar1上。第一数据线dl1和第五数据线dl5可以在行方向(例如,
±
x方向)上交替地布置。
157.多个第一像素px1和多个第二像素px2可以布置在第一区域ar1上。第一像素px1可以分别连接到第一数据线dl1,并且可以发射第一颜色的光。第二像素px2可以分别连接到第五数据线dl5,并且可以发射第二颜色的光。第一像素px1和第二像素px2可以在行方向(例如,
±
x方向)上交替地布置。
158.在列方向(例如,
±
y方向)上延伸的多条第二数据线dl2和多条第六数据线dl6可
以布置在第二区域ar2上。第二数据线dl2和第六数据线dl6可以在行方向(例如,
±
x方向)上交替地布置。
159.多个第一像素px1和多个第二像素px2可以布置在第二区域ar2上。第一像素px1可以分别连接到第二数据线dl2,并且可以发射第一颜色的光。第二像素px2可以分别连接到第六数据线dl6,并且可以发射第二颜色的光。第一像素px1和第二像素px2可以在行方向(例如,
±
x方向)上交替地布置。
160.多个第五连接节点n5和多个第六连接节点n6可以布置在第二区域ar2中/上。第五连接节点n5可以分别连接到第五数据线dl5,并且第六连接节点n6可以分别连接到第六数据线dl6。
161.分别将第五数据线dl5连接到第五连接节点n5的多条第三连接线cl3可以布置在第一区域ar1和第二区域ar2上。第三连接线cl3可以分别对应于上述的图1中所示的连接线cl。此外,不同于第五数据线dl5,第六数据线dl6和第六连接节点n6可以直接连接而无需单独的连接线。
162.第三连接线cl3中的每一条可以包括第一部分cl3a和第二部分cl3b。第三连接线cl3中的每一条的第一部分cl3a可以在行方向(例如,
±
x方向)上延伸,并且第三连接线cl3中的每一条的第二部分cl3b可以在列方向(例如,
±
y方向)上延伸。
163.例如,第三连接线cl3中的每一条的第一部分cl3a可以从第五数据线dl5之中的对应的第五数据线dl5在行方向(例如,
±
x方向)上延伸。第三连接线cl3中的每一条的第二部分cl3b可以在列方向(例如,
±
y方向)上延伸到第五连接节点n5之中的对应的第五连接节点n5。
164.在实施例中,随着第五数据线dl5与第二区域ar2间隔得更多,连接到第五数据线dl5的第三连接线cl3的长度可以增加。随着第五数据线dl5更邻近于第二区域ar2,连接到第五数据线dl5的第三连接线cl3的长度可以减小。第五数据线dl5距第二区域ar2的距离和连接到第五数据线dl5的第三连接线cl3的长度可以彼此成比例。
165.换句话说,由于第五数据线dl5与第二区域ar2间隔得更多,因此连接到第五数据线dl5的第五连接节点n5可以与第一区域ar1间隔得更多。随着第五数据线dl5更邻近于第二区域ar2,连接到第五数据线dl5的第五连接节点n5可以更邻近于第一区域ar1。第五数据线dl5距第二区域ar2的距离和连接到第五数据线dl5的第五连接节点n5距第一区域ar1的距离可以彼此成比例。
166.布置在周边区域pa中的测试电路tc可以包括第二电压线vwl2、多个第七晶体管t7和多个第八晶体管t8。
167.第二电压线vwl2可以包括弯曲至少一次的部分。例如,如图6中所示,第二电压线vwl2可以包括在列方向(例如,
±
y方向)上彼此间隔开的第一部分vwl2a和第二部分vwl2b。
168.第二电压线vwl2的第一部分vwl2a的第一端部e1'可以布置为接收第二电压v2,并且第二电压线vwl2的第一部分vwl2a的第二端部e2'可以连接到第二电压线vwl2的第二部分vwl2b。由第二电压线vwl2的第一部分vwl2a的第一端部e1'接收的第二电压v2可以用于检查第二像素px2是否正常工作。当不测试显示面板10时,第二电压线vwl2可以不接收第二电压v2。
169.在实施例中,第二电压线vwl2的第一部分vwl2a和第二电压线vwl2的第二部分
vwl2b中的每一个可以在行方向(例如,
±
x方向)上延伸。
170.第七晶体管t7可以分别连接在第五连接节点n5和第二电压线vwl2的第一部分vwl2a之间。第八晶体管t8可以分别连接在第六连接节点n6和第二电压线vwl2的第二部分vwl2b之间。虽然图6示出了第七晶体管t7和第八晶体管t8是p型mosfet,但是第七晶体管t7和第八晶体管t8可以是n型mosfet。
171.第一栅极线gwl1可以公共地连接到第七晶体管t7的栅极和第八晶体管t8的栅极。与第一晶体管t1和第二晶体管t2一样,第七晶体管t7和第八晶体管t8可以是用于测试的薄膜晶体管,以在制造显示面板10的过程中检查显示区域da的第二像素px2是否正常工作。在显示面板10的测试期间,用于使第七晶体管t7和第八晶体管t8导通的多个第一栅极信号sg1可以施加到第一栅极线gwl1。
172.这样,第一栅极线gwl1可以公共地连接到第一晶体管t1的栅极、第二晶体管t2的栅极、第七晶体管t7的栅极和第八晶体管t8的栅极。还参照图2,第一像素px1和第二像素px2可以在行方向(例如,
±
x方向)上交替地布置,并且布置在同一行中的第一像素px1和第二像素px2可以共享扫描线sl。由于第一像素px1和第二像素px2可以共享扫描线sl,因此第一晶体管t1、第二晶体管t2、第七晶体管t7和第八晶体管t8可以根据与扫描线sl的扫描信号sn同步的第一栅极信号sg1而同时导通。
173.在实施例中,第五数据线dl5可以连接为比第六数据线dl6更邻近于第二电压线vwl2的第一部分vwl2a的第二电压v2所施加到的第一端部e1'。
174.第五数据线dl5可以通过第三连接线cl3和第七晶体管t7连接到第二电压线vwl2的第一部分vwl2a,并且第六数据线dl6可以通过第八晶体管t8连接到第二电压线vwl2的第二部分vwl2b。在显示面板10的测试期间,因为第二电压v2是从第二电压线vwl2的第一部分vwl2a的第一端部e1'施加的,所以第五数据线dl5可以连接为比第六数据线dl6更邻近于第二电压线vwl2的第一部分vwl2a的第二电压v2所施加到的第一端部e1'。
175.如图6中所示,第五数据线dl5可以布置为比第六数据线dl6更远离第二电压线vwl2。然而,因为第五数据线dl5可以连接为比第六数据线dl6更邻近于第二电压线vwl2的第一部分vwl2a的第二电压v2所施加到的第一端部e1',所以在将第二电压v2传输到第五数据线dl5期间生成的电压降和在将第二电压v2传输到第六数据线dl6期间生成的电压降可以彼此相似。
176.也就是说,从第二电压线vwl2的第一部分vwl2a通过第三连接线cl3到第五数据线dl5的距离可以类似于从第二电压线vwl2的第二部分vwl2b到第六数据线dl6的距离。
177.虽然已经将第五数据线dl5和第六数据线dl6彼此进行比较,但是同样的情况也可以适用于第五数据线dl5之间。例如,与第二区域ar2间隔得远的第五数据线dl5可以连接为比与第二区域ar2邻近的第五数据线dl5更邻近于第二电压线vwl2的第一部分vwl2a的第二电压v2所施加到的第一端部e1'。
178.图7是示意性地示出根据其他实施例的显示面板的放大平面图。图7示意性地示出包括图3a和图4至图6的所有配置的显示面板。
179.参照图7,在列方向(例如,
±
y方向)上延伸的多条第一数据线dl1、多条第三数据线dl3和多条第五数据线dl5可以布置在第一区域ar1上。第三数据线dl3可以分别布置在第一数据线dl1和第五数据线dl5之间。
180.多个第一像素px1、多个第二像素px2和多个第三像素px3可以布置在第一区域ar1上。第一像素px1可以分别连接到第一数据线dl1和第五数据线dl5,并且可以发射第一颜色的光。第二像素px2可以分别连接到第一数据线dl1和第五数据线dl5,并且可以发射第二颜色的光。第三像素px3可以分别连接到第三数据线dl3,并且可以发射第三颜色的光。
181.第一像素px1、第二像素px2和第三像素px3可以在行方向(例如,
±
x方向)上交替地布置。第一像素px1和第二像素px2可以分别交替地布置在列方向(例如,
±
y方向)和/或行方向(例如,
±
x方向)上。
182.在列方向(例如,
±
y方向)上延伸的多条第二数据线dl2、多条第四数据线dl4和多条第六数据线dl6可以布置在第二区域ar2上。第四数据线dl4可以分别布置在第二数据线dl2和第六数据线dl6之间。
183.多个第一像素px1、多个第二像素px2和多个第三像素px3可以布置在第二区域ar2上。第一像素px1可以分别连接到第二数据线dl2和第六数据线dl6,并且可以发射第一颜色的光。第二像素px2可以分别连接到第二数据线dl2和第六数据线dl6,并且可以发射第二颜色的光。第三像素px3可以分别连接到第四数据线dl4,并且可以发射第三颜色的光。
184.多个第一连接节点n1、多个第二连接节点n2、多个第三连接节点n3、多个第四连接节点n4、多个第五连接节点n5以及多个第六连接节点n6可以布置在第二区域ar2中/上。第一连接节点n1可以分别连接到第一数据线dl1,第二连接节点n2可以分别连接到第二数据线dl2,第三连接节点n3可以分别连接到第三数据线dl3,第四连接节点n4可以分别连接到第四数据线dl4,第五连接节点n5可以分别连接到第五数据线dl5,并且第六连接节点n6可以分别连接到第六数据线dl6。
185.多条第一连接线cl1、多条第二连接线cl2和多条第三连接线cl3可以布置在第一区域ar1和第二区域ar2上。第一连接线cl1、第二连接线cl2和第三连接线cl3可以分别对应于上述的图1中所示的连接线cl。
186.第一连接线cl1可以将第一数据线dl1分别连接到第一连接节点n1,第二连接线cl2可以将第三数据线dl3分别连接到第三连接节点n3,并且第三连接线cl3可以将第五数据线dl5分别连接到第五连接节点n5。
187.第一连接线cl1、第二连接线cl2和第三连接线cl3可以分别包括第一部分cl1a、cl2a和cl3a以及第二部分cl1b、cl2b和cl3b。这已经在上面参照图3a和图4至图6进行了描述。
188.布置在周边区域pa中的测试电路tc可以包括第一电压线vwl1、第二电压线vwl2、第三电压线vwl3、多个第一晶体管t1、多个第二晶体管t2、多个第三晶体管t3、多个第四晶体管t4、多个第五晶体管t5、多个第六晶体管t6、多个第七晶体管t7、多个第八晶体管t8、多个第九晶体管t9、多个第十晶体管t10、第一栅极线gwl1、第二栅极线gwl2和第三栅极线gwl3。各个部件的描述将被替换为图3a和图4至图6的描述,并且下面将描述测试电路tc中的各个组件之间的连接关系。
189.第一晶体管t1可以分别连接在第一连接节点n1和第一电压线vwl1的第一部分vwl1a之间,并且第二晶体管t2可以分别连接在第二连接节点n2和第一电压线vwl1的第二部分vwl1b之间。第一晶体管t1的栅极和第二晶体管t2的栅极可以公共地连接到第一栅极线gwl1。
190.第三晶体管t3可以分别连接在第一连接节点n1和第二电压线vwl2的第一部分vwl2a之间,并且第四晶体管t4可以分别连接在第二连接节点n2和第二电压线vwl2的第二部分vwl2b之间。第三晶体管t3的栅极和第四晶体管t4的栅极可以公共地连接到第二栅极线gwl2。
191.第五晶体管t5可以分别连接在第三连接节点n3和第三电压线vwl3之间,并且第六晶体管t6可以分别连接在第四连接节点n4和第三电压线vwl3之间。第五晶体管t5的栅极和第六晶体管t6的栅极可以公共地连接到第三栅极线gwl3。
192.第七晶体管t7可以分别连接在第五连接节点n5和第二电压线vwl2的第一部分vwl2a之间,并且第八晶体管t8可以分别连接在第六连接节点n6和第二电压线vwl2的第二部分vwl2b之间。第七晶体管t7的栅极和第八晶体管t8的栅极可以公共地连接到第一栅极线gwl1。
193.第九晶体管t9可以分别连接在第五连接节点n5和第一电压线vwl1的第一部分vwl1a之间,并且第十晶体管t10可以分别连接在第六连接节点n6和第一电压线vwl1的第二部分vwl1b之间。第九晶体管t9的栅极和第十晶体管t10的栅极可以公共地连接到第二栅极线gwl2。虽然图7示出了第九晶体管t9和第十晶体管t10是p型mosfet,但是第九晶体管t9和第十晶体管t10可以是n型mosfet。
194.在下文中,将详细描述根据实施例的显示面板10的测试过程。如图7中所示,假设第一晶体管t1至第十晶体管t10是p型mosfet。
195.首先,当低电平的第一栅极信号sg1被施加到第一栅极线gwl1时,第一晶体管t1、第二晶体管t2、第七晶体管t7和第八晶体管t8可以导通。
196.当第一晶体管t1导通时,第一电压v1可以通过第一连接线cl1施加到第一数据线dl1中的每一条,并且当第二晶体管t2导通时,第一电压v1可以施加到第二数据线dl2中的每一条。在这种情况下,当分别连接到第一数据线dl1和第二数据线dl2的第一像素px1正常工作时,第一像素px1可以发射具有与第一电压v1相对应的亮度的光。
197.在实施例中,第一数据线dl1可以连接到第一电压线vwl1,以比第二数据线dl2更邻近于第一电压线vwl1的第一部分vwl1a的第一电压v1所施加到的第一端部e1。因此,可以减小从第一电压线vwl1到第一数据线dl1的负载和从第一电压线vwl1到第二数据线dl2的负载之间的差。
198.当第七晶体管t7导通时,第二电压v2可以通过第三连接线cl3施加到第五数据线dl5中的每一条,并且当第八晶体管t8导通时,第二电压v2可以施加到第六数据线dl6中的每一条。在这种情况下,当分别连接到第五数据线dl5和第六数据线dl6的第二像素px2正常工作时,第二像素px2可以发射具有与第二电压v2相对应的亮度的光。
199.在实施例中,第五数据线dl5可以连接到第二电压线vwl2,以比第六数据线dl6更邻近于第二电压线vwl2的第一部分vwl2a的第二电压v2所施加到的第一端部e1'。因此,可以减小从第二电压线vwl2到第五数据线dl5的负载和从第二电压线vwl2到第六数据线dl6的负载之间的差。
200.此后,当低电平的第二栅极信号sg2施加到第二栅极线gwl2时,第三晶体管t3、第四晶体管t4、第九晶体管t9和第十晶体管t10可以导通。
201.当第三晶体管t3导通时,第二电压v2可以通过第一连接线cl1施加到第一数据线
dl1中的每一条,并且当第四晶体管t4导通时,第二电压v2可以施加到第二数据线dl2中的每一条。在这种情况下,当分别连接到第一数据线dl1和第二数据线dl2的第二像素px2正常工作时,第二像素px2可以发射具有与第二电压v2相对应的亮度的光。
202.在实施例中,第一数据线dl1可以连接到第二电压线vwl2,以比第二数据线dl2更邻近于第二电压线vwl2的第一部分vwl2a的第二电压v2所施加到的第一端部e1'。因此,可以减小从第二电压线vwl2到第一数据线dl1的负载和从第二电压线vwl2到第二数据线dl2的负载之间的差。
203.当第九晶体管t9导通时,第一电压v1可以通过第三连接线cl3施加到第五数据线dl5中的每一条,并且当第十晶体管t10导通时,第一电压v1可以施加到第六数据线dl6中的每一条。在这种情况下,当分别连接到第五数据线dl5和第六数据线dl6的第一像素px1正常工作时,第一像素px1可以发射具有与第一电压v1相对应的亮度的光。
204.在实施例中,第五数据线dl5可以连接到第一电压线vwl1,以比第六数据线dl6更邻近于第一电压线vwl1的第一部分vwl1a的第一电压v1所施加到的第一端部e1。因此,可以减小从第一电压线vwl1到第五数据线dl5的负载和从第一电压线vwl1到第六数据线dl6的负载之间的差。
205.在实施例中,低电平的第一栅极信号sg1和低电平的第二栅极信号sg2可以分别交替地施加到第一栅极线gwl1和第二栅极线gwl2。在这种情况下,第一电压v1和第二电压v2可以分别施加到分别交替地布置在列方向(例如,
±
y方向)和/或行方向(例如,
±
x方向)的第一像素px1和第二像素px2,并且可以检查第一像素px1和第二像素px2中的每一个是否有缺陷。
206.此外,当低电平的第一栅极信号sg1和低电平的第二栅极信号sg2分别交替地施加到第一栅极线gwl1和第二栅极线gwl2时,低电平的第三栅极信号sg3可以施加到栅极线gwl3。
207.当低电平的第三栅极信号sg3施加到第三栅极线gwl3时,第五晶体管t5和第六晶体管t6可以导通。
208.当第五晶体管t5导通时,第三电压v3可以通过第二连接线cl2施加到第三数据线dl3中的每一条,并且当第六晶体管t6导通时,第三电压v3可以施加到第四数据线dl4中的每一条。在这种情况下,当分别连接到第三数据线dl3和第四数据线dl4的第三像素px3正常工作时,第三像素px3可以发射具有与第三电压v3相对应的亮度的光。
209.图8是示意性地示出根据其他实施例的显示面板的放大平面图。具体地,图8是图1的显示面板10的第一区域ar1的一部分、第二区域ar2的一部分、第三区域ar3的一部分以及测试电路tc的放大图。图8是图3a的修改,为了简洁起见,将省略其关于图3a的那些组件的冗余描述,并且下面将主要描述它们之间的差异。
210.如以上参照图1所描述的,定位在虚拟线l的左侧的第一区域ar1和第二区域ar2的一部分以及定位在虚拟线l的右侧的第二区域ar2的另一部分和第三区域ar3可以相对于虚拟线l大致水平对称,虚拟线l大致穿过显示面板10的在行方向(例如,
±
x方向)上的中心。
211.即,如图8中所示,第一区域ar1和第二区域ar2的配置可以与第三区域ar3和第二区域ar2的配置对称。第一区域ar1和第二区域ar2的配置可以与上面参照图3a描述的配置相同,并且下面将参照图8描述第三区域ar3和第二区域ar2的配置。
212.参照图8,显示面板10可以包括第三区域ar3和第二区域ar2。第三区域ar3和第二区域ar2中的每一个可以与显示区域da的至少一部分重叠,并且可以与周边区域pa的至少一部分重叠。
213.在列方向(例如,
±
y方向)上延伸的多条第七数据线dl7可以布置在第三区域ar3上。分别连接到第七数据线dl7并且发射第一颜色的光的多个第一像素px1可以布置在第三区域ar3上。第七数据线dl7可以分别对应于第一数据线dl1。
214.在列方向(例如,
±
y方向)上延伸的多条第八数据线dl8可以布置在第二区域ar2上。分别连接到第八数据线dl8并且发射第一颜色的光的多个第一像素px1可以布置在第二区域ar2上。第八数据线dl8可以分别对应于第二数据线dl2。
215.多个第七连接节点n7和多个第八连接节点n8可以布置在第二区域ar2中/上。第七连接节点n7可以分别连接到第七数据线dl7,并且第八连接节点n8可以分别连接到第八数据线dl8。第七连接节点n7可以分别对应于第一连接节点n1,并且第八连接节点n8可以分别对应于第二连接节点n2。
216.分别将第七数据线dl7连接到第七连接节点n7的多条第四连接线cl4可以布置在第三区域ar3和第二区域ar2上。第四连接线cl4可以分别对应于上述的图1中所示的连接线cl。此外,不同于第七数据线dl7,第八数据线dl8和第八连接节点n8可以直接连接而无需单独的连接线。
217.第四连接线cl4中的每一条可以包括第一部分cl4a和第二部分cl4b。第四连接线cl4中的每一条的第一部分cl4a可以在行方向(例如,
±
x方向)上延伸,并且第四连接线cl4中的每一条的第二部分cl4b可以在列方向(例如,
±
y方向)上延伸。
218.例如,第四连接线cl4中的每一条的第一部分cl4a可以从第七数据线dl7之中的对应的第七数据线dl7在行方向(例如,
±
x方向)上延伸。第四连接线cl4中的每一条的第二部分cl4b可以在列方向(例如,
±
y方向)上延伸到第七连接节点n7之中的对应的第七连接节点n7。
219.在实施例中,随着第七数据线dl7与第二区域ar2间隔得更大,连接到第七数据线dl7的第四连接线cl4的长度可以增加。随着第七数据线dl7更邻近于第二区域ar2,连接到第七数据线dl7的第四连接线cl4的长度可以减小。第七数据线dl7距第二区域ar2的距离和连接到第七数据线dl7的第四连接线cl4的长度可以彼此成比例。
220.换句话说,随着第七数据线dl7与第二区域ar2间隔得更大,连接到第七数据线dl7的第七连接节点n7可以与第三区域ar3间隔得更大。随着第七数据线dl7更邻近于第二区域ar2,连接到第七数据线dl7的第七连接节点n7可以更邻近于第三区域ar3。第七数据线dl7距第二区域ar2的距离和连接到第七数据线dl7的第七连接节点n7距第三区域ar3的距离可以彼此成比例。
221.布置在周边区域pa中的测试电路tc可以包括第一电压线vwl1、多个第十一晶体管t11、多个第十二晶体管t12和第一栅极线gwl1。
222.第一电压线vwl1可以包括弯曲至少一次的部分。例如,如图8中所示,第一电压线vwl1可以包括第一部分vwl1a、在列方向(例如,
±
y方向)上与第一部分vwl1a间隔开的第二部分vwl1b以及在列方向(例如,
±
y方向)上与第二部分vwl1b间隔开的第三部分vwl1c。
223.第一电压线vwl1的第一部分vwl1a的第一端部e1和第一电压线vwl1的第三部分
vwl1c的第三端部e3中的每一个可以布置为接收第一电压v1。第一电压线vwl1的第一部分vwl1a的第二端部e2和第一电压线vwl1的第三部分vwl1c的第四端部e4中的每一个可以连接到第一电压线vwl1的第二部分vwl1b。
224.由第一电压线vwl1的第一部分vwl1a的第一端部e1和第一电压线vwl1的第三部分vwl1c的第三端部e3中的每一个接收的第一电压v1可以用于检查第一像素px1是否正常工作。当不测试显示面板10时,第一电压线vwl1的第三部分vwl1c的第三端部e3可以不接收第一电压v1。
225.在实施例中,第一电压线vwl1的第一部分vwl1a、第一电压线vwl1的第二部分vwl1b和第一电压线vwl1的第三部分vwl1c中的每一个可以在行方向(例如,
±
x方向)上延伸。
226.第十一晶体管t11可以分别连接在第七连接节点n7和第一电压线vwl1的第三部分vwl1c之间。第十二晶体管t12可以分别连接在第八连接节点n8和第一电压线vwl1的第二部分vwl1b之间。虽然图8示出了第十一晶体管t11和第十二晶体管t12是p型mosfet,但是第十一晶体管t11和第十二晶体管t12可以是n型mosfet。
227.第一栅极线gwl1可以公共地连接到第十一晶体管t11的栅极和第十二晶体管t12的栅极。与第一晶体管t1和第二晶体管t2一样,第十一晶体管t11和第十二晶体管t12可以是用于测试的薄膜晶体管,以在制造显示面板10的过程中检查显示区域da的第一像素px1是否正常工作。在显示面板10的测试期间,用于使第十一晶体管t11和第十二晶体管t12导通的多个第一栅极信号sg1可以施加到第一栅极线gwl1。
228.这样,第一栅极线gwl1可以公共地连接到第一晶体管t1的栅极、第二晶体管t2的栅极、第十一晶体管t11的栅极和第十二晶体管t12的栅极。因此,第一晶体管t1、第二晶体管t2、第十一晶体管t11和第十二晶体管t12可以根据第一栅极信号sg1同时导通。
229.图9a是示意性地示出根据其他实施例的显示面板的放大平面图。图9b是示意性地示出图9a的一部分的放大平面图。图9a和9b是图7和图8的修改,为了简洁起见,将省略其关于图7和图8的那些组件的冗余描述,并且下面将主要描述它们之间的差异。
230.如以上参照图1所描述的,定位在虚拟线l的左侧的第一区域ar1和第二区域ar2的一部分以及定位在虚拟线l的右侧的第二区域ar2的另一部分和第三区域ar3可以相对于虚拟线l大致水平对称,虚拟线l大致穿过显示面板10的在行方向(例如,
±
x方向)上的中心。
231.即,如图9a中所示,第一区域ar1和第二区域ar2的配置可以与第三区域ar3和第二区域ar2的配置对称。第一区域ar1和第二区域ar2的配置可以与上面参照图7描述的配置相同,并且下面将参照图9a和图9b描述第三区域ar3和第二区域ar2的配置。
232.参照图9a和图9b,在列方向(例如,
±
y方向)上延伸的多条第七数据线dl7、多条第九数据线dl9和多条第十一数据线dl11可以布置在第三区域ar3上。第九数据线dl9可以分别布置在第七数据线dl7和第十一数据线dl11之间。
233.第七数据线dl7可以分别对应于第一数据线dl1,第九数据线dl9可以分别对应于第三数据线dl3,并且第十一数据线dl11可以分别对应于第五数据线dl5。
234.在列方向(例如,
±
y方向)上延伸的多条第八数据线dl8、多条第十数据线dl10和多条第十二数据线dl12可以布置在第二区域ar2上。第十数据线dl10可以分别布置在第八数据线dl8和第十二数据线dl12之间。
235.第八数据线dl8可以分别对应于第二数据线dl2,第十数据线dl10可以分别对应于第四数据线dl4,并且第十二数据线dl12可以分别对应于第六数据线dl6。
236.多个第七连接节点n7、多个第八连接节点n8、多个第九连接节点n9、多个第十连接节点n10、多个第十一连接节点n11和多个第十二连接节点n12可以布置在第二区域ar2中/上。第七连接节点n7可以分别连接到第七数据线dl7,第八连接节点n8可以分别连接到第八数据线dl8,第九连接节点n9可以分别连接到第九数据线dl9,第十连接节点n10可以分别连接到第十数据线dl10,第十一连接节点n11可以分别连接到第十一数据线dl11,并且第十二连接节点n12可以分别连接到第十二数据线dl12。
237.第七连接节点n7可以分别对应于第一连接节点n1,第八连接节点n8可以分别对应于第二连接节点n2,第九连接节点n9可以分别对应于第三连接节点n3,第十连接节点n10可以分别对应于第四连接节点n4,第十一连接节点n11可以分别对应于第五连接节点n5,并且第十二连接节点n12可以分别对应于第六连接节点n6。
238.多条第四连接线cl4、多条第五连接线cl5和多条第六连接线cl6可以布置在第三区域ar3和第二区域ar2上。第四连接线cl4、第五连接线cl5和第六连接线cl6可以分别对应于上述的图1中所示的连接线cl。
239.第四连接线cl4可以将第七数据线dl7分别连接到第七连接节点n7,第五连接线cl5可以将第九数据线dl9分别连接到第九连接节点n9,并且第六连接线cl6可以将第十一数据线dl11分别连接到第十一连接节点n11。
240.第四连接线cl4中的每一条可以包括第一部分cl4a和第二部分cl4b。第四连接线cl4中的每一条的第一部分cl4a可以在行方向(例如,
±
x方向)上延伸,并且第四连接线cl4中的每一条的第二部分cl4b可以在列方向(例如,
±
y方向)上延伸。
241.例如,第四连接线cl4中的每一条的第一部分cl4a可以从第七数据线dl7之中的对应的第七数据线dl7在行方向(例如,
±
x方向)上延伸。第四连接线cl4中的每一条的第二部分cl4b可以在列方向(例如,
±
y方向)上延伸到第七连接节点n7之中的对应的第七连接节点n7。
242.在实施例中,随着第七数据线dl7与第二区域ar2间隔得更大,连接到第七数据线dl7的第四连接线cl4的长度可以增加。随着第七数据线dl7更邻近于第二区域ar2,连接到第七数据线dl7的第四连接线cl4的长度可以减小。第七数据线dl7距第二区域ar2的距离和连接到第七数据线dl7的第四连接线cl4的长度可以彼此成比例。
243.换句话说,由于第七数据线dl7与第二区域ar2间隔得更大,因此连接到第七数据线dl7的第七连接节点n7可以与第三区域ar3间隔得更大。随着第七数据线dl7更邻近于第二区域ar2,连接到第七数据线dl7的第七连接节点n7可以更邻近于第三区域ar3。第七数据线dl7距第二区域ar2的距离和连接到第七数据线dl7的第七连接节点n7距第三区域ar3的距离可以彼此成比例。
244.尽管已经基于第四连接线cl4给出了描述,但是第五连接线cl5和第六连接线cl6也可以以相同的方式适用。也就是说,第五连接线cl5可以包括第一部分cl5a和第二部分cl5b,并且第六连接线cl6可以包括第一部分cl6a和第二部分cl6b。
245.布置在周边区域pa中的测试电路tc可以包括第一电压线vwl1、第二电压线vwl2、第三电压线vwl3、多个第一晶体管t1至多个第十晶体管t10、多个第十一晶体管t11至多个
第二十晶体管t20、第一栅极线gwl1、第二栅极线gwl2和第三栅极线gwl3。多个第十一晶体管t11至多个第二十晶体管t20可以分别对应于多个第一晶体管t1至多个第十晶体管t10。
246.第一电压线vwl1可以包括弯曲至少一次的部分。例如,如图9a和图9b中所示,第一电压线vwl1可以包括第一部分vwl1a、在列方向(例如,
±
y方向)上与第一部分vwl1a间隔开的第二部分vwl1b以及在列方向(例如,
±
y方向)上与第二部分vwl1b间隔开的第三部分vwl1c。
247.还参照图7,第一电压线vwl1的第一部分vwl1a的第一端部e1和第一电压线vwl1的第三部分vwl1c的第三端部e3中的每一个可以布置为接收第一电压v1。第一电压线vwl1的第一部分vwl1a的第二端部e2和第一电压线vwl1的第三部分vwl1c的第四端部e4中的每一个可以连接到第一电压线vwl1的第二部分vwl1b。
248.由第一电压线vwl1的第一部分vwl1a的第一端部e1和第一电压线vwl1的第三部分vwl1c的第三端部e3中的每一个接收的第一电压v1可以用于检查第一像素px1是否正常工作。当不测试显示面板10时,第一电压线vwl1的第一部分vwl1a的第一端部e1和第一电压线vwl1的第三部分vwl1c的第三端部e3可以不接收第一电压v1。
249.第二电压线vwl2可以包括弯曲至少一次的部分。例如,如图9a和图9b中所示,第二电压线vwl2可以包括第一部分vwl2a、在列方向(例如,
±
y方向)上与第一部分vwl2a间隔开的第二部分vwl2b以及在列方向(例如,
±
y方向)上与第二部分vwl2b间隔开的第三部分vwl2c。
250.还参照图7,第二电压线vwl2的第一部分vwl2a的第一端部e1'和第二电压线vwl2的第三部分vwl2c的第三端部e3'中的每一个可以布置为接收第二电压v2。第二电压线vwl2的第一部分vwl2a的第二端部e2'和第二电压线vwl2的第三部分vwl2c的第四端部e4'中的每一个可以连接到第二电压线vwl2的第二部分vwl2b。
251.由第二电压线vwl2的第一部分vwl2a的第一端部e1'和第二电压线vwl2的第三部分vwl2c的第三端部e3'中的每一个接收的第二电压v2可以用于检查第二像素px2是否正常工作。在不测试显示面板10时,第二电压线vwl2的第一部分vwl2a的第一端部e1'和第二电压线vwl2的第三部分vwl2c的第三端部e3'可以不接收第二电压v2。
252.第十一晶体管t11可以分别连接在第七连接节点n7和第一电压线vwl1的第三部分vwl1c之间,并且第十二晶体管t12可以分别连接在第八连接节点n8和第一电压线vwl1的第二部分vwl1b之间。第十一晶体管t11的栅极和第十二晶体管t12的栅极可以公共地连接到第一栅极线gwl1。
253.第十三晶体管t13可以分别连接在第七连接节点n7和第二电压线vwl2的第三部分vwl2c之间,并且第十四晶体管t14可以分别连接在第八连接节点n8和第二电压线vwl2的第二部分vwl2b之间。第十三晶体管t13的栅极和第十四晶体管t14的栅极可以公共地连接到第二栅极线gwl2。
254.第十五晶体管t15可以分别连接在第九连接节点n9和第三电压线vwl3之间,并且第十六晶体管t16可以分别连接在第十连接节点n10和第三电压线vwl3之间。第十五晶体管t15的栅极和第十六晶体管t16的栅极可以公共地连接到第三栅极线gwl3。
255.第七晶体管t17可以分别连接在第十一连接节点n11和第二电压线vwl2的第三部分vwl2c之间,并且第十八晶体管t18可以分别连接在第十二连接节点n12和第二电压线
vwl2的第二部分vwl2b之间。第七晶体管t17的栅极和第十八晶体管t18的栅极可以公共地连接到第一栅极线gwl1。
256.第十九晶体管t19可以分别连接在第十一连接节点n11和第一电压线vwl1的第三部分vwl1c之间,并且第二十晶体管t20可以分别连接在第十二连接节点n12和第一电压线vwl1的第二部分vwl1b之间。第十九晶体管t19的栅极和第二十晶体管t20的栅极可以公共地连接到第二栅极线gwl2。
257.因为多个第十一晶体管t11至多个第二十晶体管t20可以分别对应于多个第一晶体管t1至多个第十晶体管t10,所以通过使用多个第十一晶体管t11至多个第二十晶体管t20来测试显示面板10的过程可以以与上面参照图7描述的显示面板10的测试过程相同的方式适用。
258.图10是示意性地示出根据实施例的显示设备的框图。
259.参照图10,显示设备1可以包括显示面板10和控制器con。显示面板10可以包括显示单元du和测试电路tc。显示面板10可以对应于图1中所示的显示面板10。
260.显示单元du可以对应于图1中所示的显示区域da。即,第一区域ar1、第二区域ar2和第三区域ar3可以在被限定显示单元du中。还参照图1,显示单元du可以包括多条数据线dl、多条扫描线sl和多个像素px。显示单元du可以通过多个像素px显示图像。
261.测试电路tc可以对应于图3a至图9a中所示的测试电路tc中的每一个。即,测试电路tc可以包括多个晶体管、多条电压线和多条栅极线,并且可以在显示面板10的测试期间检查显示单元du的像素px是否有缺陷。
262.控制器con可以配置为在显示单元du显示图像的同时使测试电路tc的多个晶体管截止。控制器con可以配置为在不测试显示面板10的同时使测试电路tc的多个晶体管截止。例如,如图10中所示,控制器con可以向测试电路tc传输截止电压v
off

263.图11是示意性地示出根据实施例的显示面板的截面图。
264.具体地,图11示出了显示面板中的像素px的截面,并且可以省略其一些构件。在下文中,将参照图11详细描述堆叠在显示设备中的多层膜。
265.参照图11,显示面板可以包括基底100、缓冲层111、像素电路层pcl、显示元件层del和薄膜封装层tfe。
266.基底100可以包括玻璃或聚合物树脂,所述聚合物树脂诸如聚醚砜、聚芳酯、聚醚酰亚胺、聚萘二甲酸乙二醇酯、聚对苯二甲酸乙二醇酯、聚苯硫醚、聚酰亚胺、聚碳酸酯、三乙酸纤维素或乙酸丙酸纤维素。包括聚合物树脂的基底100可以是柔性的、可卷曲的或可弯曲的。基底100可以具有多层结构,所述多层结构包括阻挡层以及包含以上聚合物树脂的基体层。
267.缓冲层111可以包括诸如氮化硅、氧氮化硅和氧化硅的无机绝缘材料,并且可以包括包含无机绝缘材料的单层或多层。
268.像素电路层pcl可以布置在缓冲层111上。像素电路层pcl可以包括被包含在像素电路中的薄膜晶体管tft、布置在薄膜晶体管tft的组件下方和/或布置在薄膜晶体管tft的组件上的无机绝缘层iil、第一平坦化层115以及第二平坦化层116。无机绝缘层iil可以包括第一栅极绝缘层112、第二栅极绝缘层113和层间绝缘层114。
269.薄膜晶体管tft可以包括半导体层a,并且半导体层a可以包括多晶硅。可替代地,
半导体层a可以包括非晶硅,可以包括氧化物半导体,或者可以包括有机半导体等。半导体层a可以包括沟道区以及分别布置在沟道区的两侧的漏极区和源极区。栅极电极g可以与沟道区重叠。
270.栅极电极g可以包括低电阻金属材料。栅极电极g可以包括包含钼(mo)、铝(al)、铜(cu)或钛(ti)等的导电材料,并且可以包括包含以上材料的单层或多层。
271.在半导体层a和栅极电极g之间的第一栅极绝缘层112可以包括无机绝缘材料,诸如氧化硅(sio2)、氮化硅(sin
x
)、氧氮化硅(sion)、氧化铝(al2o3)、氧化钛(tio2)、氧化钽(ta2o5)、氧化铪(hfo2)或氧化锌(zno
x
,例如,zno
x
可以是zno或zno2)。
272.可以提供第二栅极绝缘层113以覆盖栅极电极g。与第一栅极绝缘层112一样,第二栅极绝缘层113可以包括无机绝缘材料,诸如氧化硅(sio2)、氮化硅(sin
x
)、氧氮化硅(sion)、氧化铝(al2o3)、氧化钛(tio2)、氧化钽(ta2o5)、氧化铪(hfo2)或氧化锌(zno
x
,例如,zno
x
可以是zno或zno2)。
273.存储电容器cst的上电极ce2可以布置在第二栅极绝缘层113上。上电极ce2可以与其下方的栅极电极g重叠。在这种情况下,彼此重叠且其间具有第二栅极绝缘层113的栅极电极g和上电极ce2可以形成像素电路的存储电容器cst。即,栅极电极g可以用作存储电容器cst的下电极ce1。这样,存储电容器cst和薄膜晶体管tft可以形成为彼此重叠。在一些实施例中,存储电容器cst可以形成为不与薄膜晶体管tft重叠。
274.上电极ce2可以包括铝(al)、铂(pt)、钯(pd)、银(ag)、镁(mg)、金(au)、镍(ni)、钕(nd)、铱(ir)、铬(cr)、钙(ca)、钼(mo)、钛(ti)、钨(w)和/或铜(cu),并且可以包括以上材料的单层或多层。
275.层间绝缘层114可以覆盖上电极ce2。层间绝缘层114可以包括氧化硅(sio2)、氮化硅(sin
x
)、氮氧化硅(sion)、氧化铝(al2o3)、氧化钛(tio2)、氧化钽(ta2o5)、氧化铪(hfo2)或氧化锌(zno
x
,例如,zno
x
可以是zno或zno2)。层间绝缘层114可以包括含有以上无机绝缘材料的单层或多层。
276.漏极电极d、源极电极s和数据线dl中的每一个可以定位在层间绝缘层114上。漏极电极d、源极电极s和数据线dl中的每一个可以包括高导电性材料。漏极电极d、源极电极s和数据线dl中的每一个可以包括包含钼(mo)、铝(al)、铜(cu)或钛(ti)等的导电材料,并且可以包括包含以上材料的单层或多层。在实施例中,漏极电极d、源极电极s和数据线dl中的每一个可以具有ti/al/ti的多层结构。
277.第一平坦化层115可以布置为覆盖漏极电极d、源极电极s和数据线dl。第一平坦化层115可以包括有机绝缘层。第一平坦化层115可以包括有机绝缘材料,诸如,诸如聚甲基丙烯酸甲酯(pmma)或聚苯乙烯(ps)的通用聚合物、具有酚基的聚合物衍生物、丙烯酸聚合物、酰亚胺基聚合物、芳醚基聚合物、酰胺基聚合物、氟基聚合物、对二甲苯基聚合物、乙烯醇基聚合物或它们的任何共混物。
278.连接电极cml和连接线cl可以布置在第一平坦化层115上。在这种情况下,连接电极cml可以通过第一平坦化层115的接触孔连接到漏极电极d或源极电极s。替代图11中所示的情况,连接线cl可以通过第一平坦化层115的接触孔连接到数据线dl。连接电极cml和连接线cl可以包括高导电性材料。连接电极cml和连接线cl中的每一个可以包括包含钼(mo)、铝(al)、铜(cu)或钛(ti)等的导电材料,并且可以包括包含以上材料的单层或多层。在实施
例中,连接电极cml和连接线cl中的每一个可以具有ti/al/ti的多层结构。
279.图11示出了数据线dl定位在层间绝缘层114上并且连接线cl定位在第一平坦化层115上;然而,在其他实施例中,数据线dl可以定位在第一平坦化层115上并且连接线cl可以定位在层间绝缘层114上。
280.第二平坦化层116可以布置为覆盖连接电极cml和连接线cl。第二平坦化层116可以包括有机绝缘层。第二平坦化层116可以包括有机绝缘材料,诸如,诸如聚甲基丙烯酸甲酯(pmma)或聚苯乙烯(ps)的通用聚合物、具有酚基的聚合物衍生物、丙烯酸聚合物、酰亚胺基聚合物、芳醚基聚合物、酰胺基聚合物、氟基聚合物、对二甲苯基聚合物、乙烯醇基聚合物或它们的任何共混物。
281.显示元件层del可以布置在像素电路层pcl上。显示元件层del可以包括显示元件de。显示元件de可以包括有机发光二极管oled(参见图2)。显示元件de的像素电极211可以通过第二平坦化层116的接触孔电连接到连接电极cml。图11示出了显示元件de的像素电极211通过连接电极cml电连接到薄膜晶体管tft;然而,在其他实施例中,可以省略连接电极cml,并且显示元件de的像素电极211可以直接连接到薄膜晶体管tft。
282.像素电极211可以包括诸如氧化铟锡(ito)、氧化铟锌(izo)、氧化锌(zno)、氧化铟(in2o3)、氧化铟镓(igo)或氧化铝锌(azo)的导电氧化物。在其他实施例中,像素电极211可以包括反射层,所述反射层包括银(ag)、镁(mg)、铝(al)、铂(pt)、钯(pd)、金(au)、镍(ni)、钕(nd)、铱(ir)、铬(cr)或它们的任何化合物。在其他实施例中,像素电极211还可以包括位于反射层上/位于反射层下方的由ito、izo、zno或in2o3形成的层。
283.包括暴露像素电极211的中央部分的开口118op的像素限定层118可以布置在像素电极211上。像素限定层118可以包括有机绝缘材料和/或无机绝缘材料。开口118op可以限定从显示元件de发射的光的发射区(下文中,称为发射区ea)。例如,开口118op的宽度可以对应于显示元件de的发射区ea的宽度。
284.间隔件119可以布置在像素限定层118上。间隔件119可以用于在制造显示设备的制造方法中防止对基底100的损坏。可以使用掩模片来制造显示面板,并且在这种情况下,当掩模片进入像素限定层118的开口118op或接触像素限定层118以在基底100上沉积沉积材料时,间隔件119可以防止基底100的一部分被掩模片损坏或破坏。
285.间隔件119可以包括诸如聚酰亚胺的有机绝缘材料。可替代地,间隔件119可以包括诸如氮化硅或氧化硅的无机绝缘材料,或者可以包括有机绝缘材料和无机绝缘材料。
286.在实施例中,间隔件119可以包括与像素限定层118不同的材料。在其他实施例中,间隔件119可以包括与像素限定层118相同的材料,并且在这种情况下,像素限定层118和间隔件119可以在使用半色调掩模等的掩模工艺中一起形成。
287.中间层212可以布置在像素限定层118上。中间层212可以包括布置在像素限定层118的开口118op中的发射层212b。发射层212b可以包括用于发射某种颜色的光的高分子量或低分子量有机材料。
288.第一功能层212a和第二功能层212c可以分别布置在发射层212b下方以及布置在发射层212b上。第一功能层212a可以包括例如空穴传输层(htl),或者可以包括htl和空穴注入层(hil)。第二功能层212c可以是布置在发射层212b上的组件,并且可以是可选的。第二功能层212c可以包括电子传输层(etl)和/或电子注入层(eil)。与下面描述的相对电极
213一样,第一功能层212a和/或第二功能层212c可以是形成为完全覆盖基底100的公共层。
289.相对电极213可以包括具有低功函数的导电材料。例如,相对电极213可以包括(半)透明层,所述(半)透明层包含银(ag)、镁(mg)、铝(al)、铂(pt)、钯(pd)、金(au)、镍(ni)、钕(nd)、铱(ir)、铬(cr)、锂(li)、钙(ca)或它们的任何合金。可替代地,相对电极213还可以包括位于包含以上材料的(半)透明层上的诸如ito、izo、zno或in2o3的层。
290.在一些实施例中,覆盖层可以进一步布置在相对电极213上。覆盖层可以包括lif、无机材料和/或有机材料。
291.薄膜封装层tfe可以布置在相对电极213上。在实施例中,薄膜封装层tfe可以包括至少一个无机封装层和至少一个有机封装层,并且图11示出了薄膜封装层tfe包括第一无机封装层310、有机封装层320和第二无机封装层330。
292.第一无机封装层310和第二无机封装层330可以包括氧化铝、氧化钛、氧化钽、氧化铪、氧化锌、氧化硅、氮化硅和氮氧化硅之中的一种或多种无机材料。有机封装层320可以包括基于聚合物的材料。基于聚合物的材料可以包括丙烯酸基树脂、环氧基树脂、聚酰亚胺或聚乙烯等。在实施例中,有机封装层320可以包括丙烯酸酯。
293.触摸电极层可以布置在薄膜封装层tfe上,并且光学功能层可以布置在触摸电极层上。触摸电极层可以配置为根据外部输入(例如,触摸事件)获取坐标信息。光学功能层可以降低从外部朝向显示设备入射的光(外部光)的反射率,和/或可以提高从显示设备发射的光的色纯度。在实施例中,光学功能层可以包括相位延迟器和/或偏振器。相位延迟器可以是膜型或液晶涂覆型,并且可以包括λ/2相位延迟器和/或λ/4相位延迟器。偏振器也可以是膜型或液晶涂覆型。膜型可以包括拉伸的合成树脂膜,并且液晶涂覆型可以包括以特定排列布置的液晶。相位延迟器和偏振器还可以包括保护膜。
294.在其他实施例中,光学功能层可以包括黑矩阵和滤色器。可以考虑从显示设备的像素中的每一个发射的光的颜色来布置滤色器。滤色器中的每一个可以包括红色颜料或染料、绿色颜料或染料或者蓝色颜料或染料。可替代地,除了以上颜料或染料之外,滤色器中的每一个还可以包括量子点。可替代地,一些滤色器可以不包括以上颜料或染料,并且可以包括诸如氧化钛的散射粒子。
295.在其他实施例中,光学功能层可以包括相消干涉结构。相消干涉结构可以包括布置在不同层上的第一反射层和第二反射层。分别由第一反射层和第二反射层反射的第一反射光和第二反射光可以彼此相消地干涉,并且因此,可以降低外部光反射率。
296.粘合构件可以布置在触摸电极层和光学功能层之间。粘合构件可以包括本领域已知的一般的粘合构件,但不限于此。粘合构件可以包括压敏粘合剂(psa)。
297.尽管以上仅主要描述了显示面板和显示设备,但是本文中描述的实施例不限于此。例如,制造显示面板的方法和制造显示设备的方法也可以落入本文中描述的实施例的范围内。
298.如上所述,根据实施例,能够实现一种显示面板和包括所述显示面板的显示设备,其中,当测试显示面板或显示设备时,即使显示面板或显示装置工作正常,也防止在显示区域中强调并显示特定颜色。然而,本文中描述的实施例的范围不限于这些效果。
299.尽管本文中已经描述了某些实施例和实施方式,但是根据这种描述,其他实施例和修改将是显而易见的。因此,本发明构思不限于这样的实施例,而是限于将对于本领域普
通技术人员而言显然的权利范围和各种明显的修改和等同布置的更广泛的范围。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献