一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

显示装置和包括该显示装置的电子设备的制作方法

2022-05-08 07:36:57 来源:中国专利 TAG:

显示装置和包括该显示装置的电子设备
1.本技术要求于2020年11月2日在韩国知识产权局提交的第10-2020-0144587号韩国专利申请的优先权和权益,该韩国专利申请的全部公开内容通过引用包含于此。
技术领域
2.本公开的一个或更多个实施例的方面涉及一种显示装置和包括该显示装置的电子设备。更具体地,本公开的一个或更多个实施例的方面涉及一种显示装置以及包括该显示装置的电子设备,在该显示装置中,显示区域被扩大为即使在其中定位有电子组件的区域中也显示图像。


背景技术:

3.近来,显示装置已经被用于各种目的。另外,随着显示装置的厚度和重量已经减小,显示装置的应用的范围已经增大。
4.随着显示装置中被显示区域占据的面积已经增大,链接到显示装置或与显示装置相关的各种合适的功能已经增加。为了增大尺寸并添加各种合适的功能,正在进行对具有在显示区域内部(例如,内)的用于添加除了显示图像之外的各种合适的功能的区域的显示装置的研究。
5.在该背景技术部分中公开的以上信息是为了增强对本公开的背景技术的理解,因此,它可以包含不构成现有技术的信息。


技术实现要素:

6.为了将各种合适的功能添加到显示装置,电子组件(例如诸如相机或传感器)可以位于显示装置的显示区域中(例如,内)。
7.本公开的一个或更多个实施例涉及一种显示装置和包括该显示装置的电子设备,在该显示装置中,显示区域被扩大为即使在其中定位有电子组件的区域处(例如,中或上)也显示图像。
8.然而,本公开不限于以上方面和特征,并且另外的方面和特征将部分地在以下描述中阐述,并且部分地将通过描述而明显或者可以通过实践本公开的一个或更多个所呈现的实施例而获知。
9.根据本公开的一个或更多个实施例,显示装置包括:第一显示区域、第二显示区域和围绕第一显示区域和第二显示区域的非显示区域;多个第一显示元件,在第一显示区域处;多个第一像素电路,在第一显示区域处,并且分别电连接到多个第一显示元件;多个第二显示元件,在第二显示区域处;多个第二像素电路,在非显示区域处沿着第一方向定位,并且分别电连接到多个第二显示元件;以及数据线,电连接到多个第一像素电路之中的在第一显示区域处沿着与第一方向交叉的第二方向定位的至少一个第一像素电路并且电连接到多个第二像素电路之中的至少一个第二像素电路。在平面图中,多个第二像素电路与多个第二显示元件隔开。
10.在实施例中,多个第二像素电路可以成行地在非显示区域处沿着第一方向定位。
11.在实施例中,多个第二像素电路可以位于非显示区域的与多个第一像素电路相邻的部分处。
12.在实施例中,多个第一像素电路中的至少一个第一像素电路和多个第一显示元件中的至少一个第一显示元件可以彼此叠置。
13.在实施例中,显示装置还可以包括:多条第一扫描线,在第一显示区域处在第一方向上延伸,并且分别电连接到多行的多个第一像素电路;以及第二扫描线,在非显示区域处在第一方向上延伸,并且电连接到多个第二像素电路。
14.在实施例中,第二扫描线的在第一方向上的延伸长度可以小于多条第一扫描线的在第一方向上的延伸长度。
15.在实施例中,第二扫描线可以在第二方向上与多条第一扫描线中的每条第一扫描线隔开。
16.在实施例中,显示装置还可以包括多条连接线,多条连接线被构造为将多个第二显示元件分别电连接到多个第二像素电路。
17.在实施例中,多条连接线中的至少一条连接线可以包括在非显示区域处的第一部分和在第二显示区域处的第二部分,并且第二部分可以包括与第一部分的材料不同的材料。
18.在实施例中,第一部分和第二部分可以在彼此不同的层处,并且可以通过第一部分与第二部分之间的绝缘层中的接触孔彼此接触。
19.在实施例中,第二部分可以包括透明导电氧化物。
20.在实施例中,多个第二像素电路之中的在第一方向上彼此相邻的两个第二像素电路可以分别电连接到多个第二显示元件之中的在第二显示区域处在第一方向上彼此相邻的两个第二显示元件。
21.在实施例中,多个第二像素电路之中的在第一方向上彼此相邻的两个第二像素电路可以分别电连接到多个第二显示元件之中的在第二显示区域处在第二方向上彼此相邻的两个第二显示元件。
22.在实施例中,显示装置还可以包括在非显示区域处的扫描驱动电路,扫描驱动电路包括可以分别电连接到多条第一扫描线的多个第一级和可以电连接到第二扫描线的第二级。
23.在实施例中,显示装置还可以包括在非显示区域处的起始信号线和时钟信号线,起始信号线和时钟信号线被构造为分别将起始信号和时钟信号施加到扫描驱动电路的第二级。
24.根据本公开的一个或更多个实施例,显示装置包括:第一显示区域、第二显示区域和围绕第一显示区域和第二显示区域的非显示区域;多个第一显示元件,在第一显示区域处;多个第一像素电路,在第一显示区域处,并且分别电连接到多个第一显示元件;多个第二显示元件,在第二显示区域处;多个第二像素电路,在非显示区域处沿着第一方向定位,多个第二像素电路分别电连接到多个第二显示元件,并且在平面图中与多个第二显示元件间隔开;多条第一扫描线,在第一显示区域处在第一方向上延伸,并且分别电连接到多个第一像素电路;第二扫描线,在非显示区域处在第一方向上延伸,并且电连接到多个第二像素
电路;第一扫描驱动电路,在非显示区域处,并且被构造为通过多条第一扫描线将第一扫描信号施加到多个第一像素电路;第二扫描驱动电路,在非显示区域处,并且被构造为通过第二扫描线将第二扫描信号施加到多个第二像素电路;第一起始信号线,电连接到第一扫描驱动电路,并且被构造为传输来自显示驱动器的第一起始信号;以及第二起始信号线,电连接到第二扫描驱动电路,并且被构造为传输来自显示驱动器的第二起始信号。
25.在实施例中,显示装置还可以包括:第一时钟信号线,电连接到第一扫描驱动电路,并且被构造为传输来自显示驱动器的第一时钟信号;以及第二时钟信号线,电连接到第二扫描驱动电路,并且被构造为传输来自显示驱动器的第二时钟信号。
26.在实施例中,显示装置还可以包括数据线,数据线电连接到多个第二像素电路中的一个第二像素电路,并且电连接到多个第一像素电路中的一个第一像素电路,多个第一像素电路中的一个第一像素电路可以在与第一方向交叉的第二方向上与多个第二像素电路中的一个第二像素电路相邻。
27.根据本公开的一个或更多个实施例,电子设备包括:显示装置,包括第一显示区域、第二显示区域以及非显示区域,第二显示区域包括透射区域;以及电子组件,对应于第二显示区域。显示装置还包括:多个第一显示元件,在第一显示区域处;多个第一像素电路,在第一显示区域处,并且分别对应于多个第一显示元件;多个第二显示元件,位于第二显示区域处,并且彼此隔开且透射区域在其间;多个第二像素电路,在非显示区域处沿着第一方向定位,并且在平面图中与多个第一像素电路相邻以与多个第二显示元件间隔开;以及数据线,电连接到多个第二像素电路中的一个第二像素电路,并且电连接到多个第一像素电路中的一个第一像素电路,多个第一像素电路中的一个第一像素电路在与第一方向交叉的第二方向上与多个第二像素电路中的一个第二像素电路相邻。
28.在实施例中,多个第二像素电路可以位于沿着第一方向的一行中。
29.在实施例中,电子设备还可以包括:多条第一扫描线,在第一显示区域处在第一方向上延伸,并且分别电连接到多行的多个第一像素电路;以及第二扫描线,在非显示区域处在第一方向上延伸,并且电连接到多个第二像素电路。
30.在实施例中,电子设备还可以包括:多条连接线,多条连接线被构造为将多个第二显示元件分别电连接到多个第二像素电路。
31.在实施例中,多条连接线中的至少一条连接线可以包括在非显示区域处的第一部分和在第二显示区域处的第二部分,第二部分包括与第一部分的材料不同的材料。
32.在实施例中,第一部分和第二部分可以在彼此不同的层处,并且可以通过第一部分与第二部分之间的绝缘层中的接触孔彼此接触。
33.在实施例中,电子设备还可以包括:扫描驱动电路,在非显示区域处,并且包括分别电连接到多条第一扫描线的多个第一级和电连接到第二扫描线的第二级;以及起始信号线和时钟信号线,位于非显示区域处,并且被构造为分别将起始信号和时钟信号施加到扫描驱动电路的第二级。
34.根据附图、详细描述和权利要求及其等同物,本公开的其它方面和特征将变得更加明显。
35.在此描述的以上和其它实施例可以通过使用系统、方法、计算机程序或其组合来实现。
附图说明
36.通过实施例的参照附图的以下详细描述,本公开的以上和其它方面和特征对于本领域技术人员将变得更加明显,在附图中:
37.图1是根据实施例的电子设备的透视图;
38.图2是示出根据实施例的电子设备的一部分的剖视图;
39.图3是可以包括在图1的电子设备中的显示装置的平面图;
40.图4是根据实施例的可以包括在电子设备中的像素电路的等效电路图;
41.图5是示出根据实施例的显示装置的一部分的平面图;
42.图6是示出图5的显示装置的一部分的剖视图;
43.图7是示出图5的显示装置的扫描驱动电路的框图;
44.图8是示出根据另一实施例的显示装置的一部分的平面图;
45.图9是示出根据另一实施例的显示装置的一部分的平面图;
46.图10是示出图9的显示装置的一部分的剖视图;
47.图11是示出根据另一实施例的显示装置的一部分的平面图;以及
48.图12是示出图11的显示装置的扫描驱动电路的框图。
具体实施方式
49.在下文中,将参照附图更详细地描述实施例,在附图中,同样的附图标记始终指同样的元件。然而,本公开可以以各种不同的形式实施,并且不应该被解释为仅限于在此所示出的实施例。相反,这些实施例作为示例而被提供,使得本公开将是彻底的和完整的,并且将向本领域技术人员充分传达本公开的方面和特征。因此,可以不描述本领域普通技术人员为了完全理解本公开的方面和特征而不是必需的工艺、元件和技术。除非另外说明,否则贯穿附图和书面描述,同样的附图标记表示同样的元件,因此,可以不重复其描述。
50.当可以不同地实现某一实施例时,特定工艺顺序可以与所描述的顺序不同。例如,可以同时或基本上同时执行或者可以以与所描述的顺序相反的顺序执行两个连续描述的工艺。
51.在附图中,为了清楚起见,可以夸大和/或简化元件、层和区域的相对尺寸。为了易于解释,在此可以使用诸如“在
……
下面”、“在
……
下方”、“下”、“在
……
之下”、“在
……
上方”、“上”等的空间相对术语以描述如附图中所示出的一个元件或特征与另一(另一些)元件或特征的关系。将理解的是,除了附图中所描绘的方位之外,空间相对术语旨在涵盖设备在使用或操作中的不同的方位。例如,如果附图中的设备被翻转,则被描述为“在”其它元件或特征“下方”或“下面”或“之下”的元件将随后被定向为“在”其它元件或特征“上方”。因此,示例术语“在
……
下方”和“在
……
之下”可以涵盖上方和下方的两种方位。设备可以另外定向(例如,旋转90度或处于其它方位),并且在此使用的空间相对描述语应该被相应地解释。
52.在附图中,x轴、y轴和z轴不限于直角坐标系的三个轴,并且可以在更广泛的含义上解释。例如,x轴、y轴和z轴可以彼此垂直或基本上垂直或者可以表示彼此不垂直的彼此不同的方向。
53.将理解的是,尽管在此可以使用术语“第一”、“第二”、“第三”等来描述各种元件、
组件、区域、层和/或部分,但是这些元件、组件、区域、层和/或部分不应该受这些术语限制。这些术语用于将一个元件、组件、区域、层或部分与另一元件、组件、区域、层或部分区分开。因此,在不脱离本公开的精神和范围的情况下,下面描述的第一元件、组件、区域、层或部分可以被称为第二元件、组件、区域、层或部分。
54.将理解的是,当元件或层被称为“在”另一元件或层“上”、“连接到”或“结合到”另一元件或层时,该元件或层可以直接在所述另一元件或层上、直接连接到或直接结合到所述另一元件或层或者可以存在一个或更多个居间元件或层。类似地,当层、区域或元件被称为“电连接”到另一层、区域或元件时,该层、区域或元件可以直接电连接到所述另一层、区域或元件和/或可以与其间的一个或更多个居间层、区域或元件间接电连接。此外,还将理解的是,当元件或层被称为“在”两个元件或层“之间”时,该元件或层可以是两个元件或层之间的唯一元件或层或者也可以存在一个或更多个居间元件或层。
55.在此使用的术语是为了描述具体实施例的目的,而不旨在限制本公开。如在此所使用的,除非上下文另外清楚地指示,否则单数形式“一”和“一个(种/者)”也旨在包括复数形式。还将理解的是,术语“包含”及其变型、“包括”及其变型、“具有”及其变型用在本说明书中时,说明存在所陈述的特征、整体、步骤、操作、元件和/或组件,但不排除存在或添加一个或更多个其它特征、整体、步骤、操作、元件、组件和/或它们的组。如在此所使用的,术语“和/或”包括相关所列项中的一个或更多个的任何组合和所有组合。例如,表达“a和/或b”表示a、b或a和b。诸如
“……
中的至少一个(种/者)”的表达位于一列元件之后时,修饰整列元件,而不修饰该列中的个别元件。例如,表达“a、b和c中的至少一个(种/者)”指示仅a、仅b、仅c、a和b两者、a和c两者、b和c两者、a、b和c中的全部或其变型。
56.如在此所使用的,术语“基本上”、“约”和类似术语用作近似术语而不用作程度术语,并且旨在考虑本领域普通技术人员将认识到的测量值或计算值的固有变化。此外,“可以”的使用在描述本公开的实施例时指“本公开的一个或更多个实施例”。如在此所使用的,术语“使用”及其变型可以被认为分别与术语“利用”及其变型同义。另外,术语“示例性”旨在指示例或说明。
57.根据在此描述的本公开的实施例的电子设备或电气设备和/或任何其它相关设备或组件(例如,电子设备、显示驱动器和/或扫描驱动电路等)可以利用任何合适的硬件、固件(例如,专用集成电路)、软件或软件、固件和硬件的组合来实现。例如,这些设备的各种组件可以形成在一个集成电路(ic)芯片上或分开的ic芯片上。此外,这些设备的各种组件可以在柔性印刷电路膜、载带封装件(tcp)、印刷电路板(pcb)上实现,或者形成在一个基底上。此外,这些设备的各种组件可以是在一个或更多个计算设备中的一个或更多个处理器上运行的进程或线程,进程或线程执行计算机程序指令并与其它系统组件交互以执行在此描述的各种功能。计算机程序指令存储在存储器中,存储器可以使用标准存储器设备(诸如例如随机存取存储器(ram))在计算设备中实现。计算机程序指令还可以存储在其它非暂时性计算机可读介质(诸如例如cd-rom、闪存驱动器等)中。另外,本领域技术人员应该认识到的是,在不脱离本公开的实施例的精神和范围的情况下,各种计算设备的功能可以组合或集成到单个计算设备中或者具体计算设备的功能可以分布跨越一个或更多个其它计算设备。
58.除非另外定义,否则在此使用的所有术语(包括技术术语和科学术语)具有与本公
开所属领域的普通技术人员通常理解的含义相同的含义。还将理解的是,术语(诸如在常用词典中定义的术语)应该被解释为具有与它们在相关领域和/或本说明书的上下文中的含义一致的含义,并且不应该以理想化或过于形式化的含义来解释,除非在此明确地如此定义。
59.图1是根据实施例的电子设备的透视图。
60.参照图1,电子设备1可以包括显示区域da和位于显示区域da外部的非显示区域nda。显示区域da可以包括第一显示区域da1和与第一显示区域da1相邻的第二显示区域da2。电子设备1可以通过二维地布置在显示区域da处(例如,中或上)的像素p的阵列来提供图像。电子设备1可以通过使用从位于第一显示区域da1处(例如,中或上)的多个第一像素p1发射的光来提供第一图像,并且可以通过使用从位于第二显示区域da2处(例如,中或上)的多个第二像素p2发射的光来提供第二图像。在一些实施例中,第一图像和第二图像可以是通过电子设备1的显示区域da提供的一幅图像的部分(例如,同一图像的不同部分)。作为另一示例,在一些实施例中,电子设备1可以提供彼此独立的第一图像和第二图像。
61.在图1中,例如,一个第二显示区域da2被示出为位于第一显示区域da1处(例如,内)。在另一实施例中,电子设备1可以包括两个或更多个第二显示区域da2,并且多个第二显示区域da2的形状和/或尺寸可以彼此不同。当从垂直于或基本上垂直于电子设备1的顶表面的方向(例如,在平面图中)观看时,第二显示区域da2可以具有各种合适的形状(例如诸如圆形形状、椭圆形形状、多边形形状(例如诸如四边形形状、星形形状或菱形形状)等)中的任何一种。
62.尽管第二显示区域da2在图1中被示出为当在垂直于或基本上垂直于电子设备1的顶表面的方向上(例如,在平面图中)观看时位于具有四边形形状或基本上四边形形状的第一显示区域da1的上部(例如,在 y方向上)的中心处,但是本公开不限于此,并且第二显示区域da2可以位于第一显示区域da1内或与第一显示区域da1相邻的任何合适的位置处。例如,第二显示区域da2可以位于具有四边形形状的第一显示区域da1的右上部或左上部处。作为另一示例,第二显示区域da2可以如图1中所示位于第一显示区域da1内部(例如,内),并且可以被第一显示区域da1完全围绕(例如,完全在第二显示区域da2的外围周围)。作为另一示例,第二显示区域da2可以位于第一显示区域da1的侧部处(例如,中或上),并且可以被第一显示区域da1部分地围绕(例如,部分地在第二显示区域da2的外围周围)。例如,第二显示区域da2可以位于第一显示区域da1的角部处(例如,中或上),并且可以被第一显示区域da1部分地围绕(例如,部分地在第二显示区域da2的外围周围)。
63.第二显示区域da2与显示区域(例如,整个显示区域)da之间的比率可以小于第一显示区域da1与显示区域(例如,整个显示区域)da之间的比率。电子设备1可以如图1中所示包括一个第二显示区域da2或者可以包括两个或更多个第二显示区域da2。
64.电子组件40(例如,见图2)可以位于第二显示区域da2处(例如,中或上)。电子组件40可以位于显示装置10(例如,见图2)之下(例如,下面)以对应于第二显示区域da2。
65.电子组件40可以是使用光或声音的电子元件。例如,电子元件可以是测量距离的传感器(诸如接近传感器)、识别用户的身体部分(例如,指纹、虹膜或面部)的传感器、输出光的小灯或捕获图像的图像传感器(例如,相机)。使用光的电子元件可以使用各种合适的波段中的任何波段的光,例如诸如可见光、红外光或紫外光。使用声音的电子元件可以使用
超声或另一合适的频段的声音。
66.为了减小或最小化电子组件40的功能受到限制,第二显示区域da2可以包括透射区域ta,从电子组件40输出到外部或从外部朝向电子组件40行进的光和/或声音可以透射通过透射区域ta。透射区域ta可以是光可以透射通过其并且其中未定位有像素的区域。在根据实施例的电子设备1的情况下,当光透射通过包括透射区域ta的第二显示区域da2时,其透光率可以等于或基本上等于或者大于约10%。例如,在各种实施例中,透光率可以等于或基本上等于或者大于约25%、约40%、约50%、约85%或约90%。
67.因为第二显示区域da2包括透射区域ta,所以位于第一显示区域da1处(例如,中或上)的第一像素p1的阵列和位于第二显示区域da2处(例如,中或上)的第二像素p2的阵列可以彼此不同。例如,透射区域ta可以位于多个第二像素p2之中的相邻的第二像素p2之间。在这种情况下,通过第二显示区域da2提供的第二图像可以具有比通过第一显示区域da1提供的第一图像的分辨率低的分辨率。换句话说,因为第二显示区域da2包括透射区域ta,所以每单位面积可以位于第二显示区域da2处(例如,中或上)的第二像素p2的数量可以小于每单位面积可以位于第一显示区域da1处(例如,中或上)的第一像素p1的数量。
68.其中不提供图像的非显示区域nda可以完全或部分地围绕显示区域da(例如,完全或部分地在显示区域da的外围周围)。用于将电信号或电力施加到像素p的驱动器等可以位于非显示区域nda处(例如,中或上)。电子元件或印刷电路板可以电连接到其的垫(“pad”,或被称为“焊盘”或“焊垫”)可以位于非显示区域nda处(例如,中或上)。
69.电子设备1的一些示例可以包括移动电话、平板pc、膝上型计算机、智能手表和/或智能腕带等。
70.图2是示出根据实施例的电子设备的一部分的剖视图。
71.参照图2,电子设备1可以包括显示装置10和与显示装置10叠置的电子组件40。用于保护显示装置10的覆盖窗可以进一步位于显示装置10之上。
72.显示装置10可以包括第一显示区域da1以及与电子组件40叠置的第二显示区域da2。显示装置10可以包括基底100以及位于基底100之上的显示层disl、触摸屏层tsl和光学功能层ofl。显示装置10还可以包括位于基底100之下(例如,下面)的面板保护构件pb。
73.显示层disl可以包括包含薄膜晶体管tft的电路层pcl、包含显示元件de的显示元件层del和密封构件encm(例如诸如薄膜封装层tfel(例如,如图2中所示)或密封基底。绝缘层il和il'可以位于基底100与显示层disl之间以及显示层disl中。
74.基底100可以由绝缘材料(例如诸如以玻璃、石英或聚合物树脂)形成。基底100可以是刚性基底或者可弯曲、可折叠和/或可卷曲的柔性基底。
75.多个第一像素电路pc1和分别电连接到多个第一像素电路pc1的多个第一显示元件de1可以位于显示装置10的第一显示区域da1处(例如,中或上)。第一像素电路pc1可以包括至少一个薄膜晶体管tft,并且可以控制第一显示元件de1的光发射。第一显示元件de1可以通过发射区域发射光,并且发射区域可以被限定为第一像素p1。换句话说,第一像素p1可以通过第一显示元件de1的光发射来实现。
76.多个第二显示元件de2可以位于显示装置10的第二显示区域da2处(例如,中或上)。根据实施例,用于控制第二显示元件de2的光发射的第二像素电路pc2可以不位于第二显示区域da2处(例如,中或上),并且可以位于非显示区域nda处(例如,中或上)。然而,本公
开不限于此,并且可以进行各种合适的修改。例如,在另一实施例中,第二像素电路pc2可以位于第一显示区域da1的一部分处(例如,中或上)或者可以位于第一显示区域da1与第二显示区域da2之间。换句话说,第二像素电路pc2可以不与第二显示元件de2叠置。
77.第二像素电路pc2可以包括至少一个薄膜晶体管tft,并且可以经由连接线twl电连接到第二显示元件de2。例如,连接线twl可以由透明导电材料形成。第二像素电路pc2可以控制第二显示元件de2的光发射。第二显示元件de2可以通过发射区域发射光,并且发射区域可以被限定为第二像素p2。换句话说,第二像素p2可以通过第二显示元件de2的光发射来实现。
78.第二显示区域da2的其中未定位有第二显示元件de2的部分可以包括透射区域ta。透射区域ta可以是从被定位为对应于第二显示区域da2的电子组件40发射的光和/或信号或者入射在电子组件40上的光和/或信号透射通过其的区域。
79.用于将第二像素电路pc2电连接到第二显示元件de2的连接线twl可以位于透射区域ta处(例如,中或上)。因为连接线twl可以由具有高透射率的透明导电材料形成,所以即使当连接线twl位于透射区域ta处(例如,中或上)时,也可以防止或基本上防止透射区域ta的透射率的降低。
80.在实施例中,因为第二像素电路pc2不位于第二显示区域da2处(例如,中或上),所以可以充分地确保透射区域ta的面积,并且可以进一步增加其透光率。
81.显示元件层del可以被薄膜封装层tfel覆盖(例如,如图2中所示)或者可以被密封基底覆盖。在一些实施例中,如图2中所示,薄膜封装层tfel可以包括至少一个无机封装层和至少一个有机封装层。在实施例中,薄膜封装层tfel可以包括第一无机封装层131、第二无机封装层133以及在第一无机封装层131与第二无机封装层133之间的有机封装层132。
82.第一无机封装层131和第二无机封装层133中的每个可以包括至少一种无机绝缘材料,例如诸如氧化硅(sio2)、氮化硅(sin
x
)、氮氧化硅(sio
x
ny)、氧化铝(al2o3)、氧化钛(tio2)、氧化钽(ta2o5)、氧化铪(hfo2)或氧化锌(zno
x
,包括zno和/或zno2),并且可以通过使用化学气相沉积(cvd)等形成。有机封装层132可以包括聚合物类材料。聚合物类材料的示例可以包括硅类树脂、丙烯酸树脂、环氧树脂、聚酰亚胺和/或聚乙烯。
83.第一无机封装层131、有机封装层132和第二无机封装层133可以一体地形成为覆盖第一显示区域da1和第二显示区域da2。
84.作为另一实施例,当用密封基底密封显示元件层del时,密封基底可以面对基底100且显示元件层del在其间。间隙可以位于密封基底与显示元件层del之间。密封基底可以包括玻璃。密封剂(例如诸如玻璃料等)可以位于基底100与密封基底之间,并且可以位于非显示区域nda处(例如,中或上)。位于非显示区域nda处(例如,中或上)的密封剂可以围绕显示区域da(例如,在显示区域da的外围周围),并且可以防止或减少湿气渗透通过显示装置10的侧表面。
85.触摸屏层tsl可以根据外部输入(例如诸如触摸事件)获得坐标信息。触摸屏层tsl可以包括触摸电极以及连接到触摸电极的触摸布线。触摸屏层tsl可以通过使用自电容方法或互电容方法来检测外部输入。
86.触摸屏层tsl可以形成在薄膜封装层tfel上。作为另一示例,触摸屏层tsl可以单独地形成在触摸基底上,然后可以通过粘合层(例如诸如光学透明粘合剂(oca))连接到薄
膜封装层tfel。在实施例中,触摸屏层tsl可以直接形成在薄膜封装层tfel上,并且在这种情况下,粘合层可以不位于触摸屏层tsl与薄膜封装层tfel之间。
87.光学功能层ofl可以包括抗反射层。抗反射层可以降低入射在电子设备1上的光的反射率(例如,外部光的反射率)。
88.在一些实施例中,光学功能层ofl可以包括(例如,可以是)偏振膜。光学功能层ofl可以具有对应于透射区域ta的开口ofl_op。因此,透射区域ta的透光率可以增大(例如,可以显著增大)。透明材料(例如诸如光学透明树脂(ocr))可以填充在开口ofl_op中。
89.在一些实施例中,光学功能层ofl可以设置为包括黑矩阵和滤色器的滤光片。
90.面板保护构件pb可以附着到基底100的底部(例如,后表面),并且可以支撑和保护基底100。面板保护构件pb可以具有对应于第二显示区域da2的开口pb_op。因为面板保护构件pb具有开口pb_op,所以可以增大第二显示区域da2的透光率。面板保护构件pb可以包括聚对苯二甲酸乙二醇酯(pet)或聚酰亚胺(pi)。
91.第二显示区域da2可以大于其中定位有电子组件40的区域。因此,面板保护构件pb的开口pb_op的面积可以与第二显示区域da2的面积不同。
92.一个或更多个电子组件40可以设置在第二显示区域da2处(例如,中或上)。当设置多个电子组件40时,多个电子组件40可以具有彼此不同的功能。例如,多个电子组件40可以包括相机(例如,摄像设备)、太阳能电池、闪光灯、接近传感器、照度传感器和虹膜传感器中的至少两个。
93.尽管图2中未示出,但在一些实施例中,电子设备1可以包括底部金属层。底部金属层可以位于第二显示区域da2中的第二显示元件de2之下(例如,下面)。底部金属层可以位于基底100与第二显示元件de2之间,以与第二显示元件de2叠置。底部金属层可以防止或基本上防止外部光到达第二显示元件de2。
94.图3是可以包括在图1的电子设备中的显示装置的平面图。
95.参照图3,显示装置10的元件可以位于基底100上。多个第一显示元件de1可以在第一显示区域da1处(例如,中或上)位于基底100上。用于驱动多个第一显示元件de1的多个第一像素电路pc1之中的至少一个第一像素电路pc1可以与多个第一显示元件de1之中的至少一个第一显示元件de1叠置。
96.多个第二显示元件de2可以在第二显示区域da2处(例如,中或上)位于基底100上。多个第二显示元件de2可以彼此间隔开且透射区域ta在其间。用于驱动多个第二显示元件de2的多个第二像素电路pc2可以位于非显示区域nda处(例如,中或上)。根据实施例,多个第二像素电路pc2可以在平面图中与多个第二显示元件de2间隔开,并且可以位于非显示区域nda的与多个第一像素电路pc1相邻的部分处(例如,中或上)。换句话说,第二像素电路pc2可以位于非显示区域nda的与第一显示区域da1相邻的部分处(例如,中或上),而不位于第二显示区域da2处(例如,中或上)。第二显示元件de2和第二像素电路pc2可以彼此不叠置。
97.显示装置10可以包括用于将多个第二显示元件de2分别电连接到多个第二像素电路pc2的多条连接线twl。第二像素电路pc2可以分别通过连接线twl驱动第二显示元件de2。
98.多个第一像素电路pc1和多个第二像素电路pc2可以分别电连接到位于非显示区域nda处(例如,中或上)的外部电路。第一扫描驱动电路sdrv1、第二扫描驱动电路sdrv2、端
子单元(例如,垫区域或垫端子区域)pad、驱动电压供应线11和共电压供应线13可以位于非显示区域nda处(例如,中或上)。
99.第一扫描驱动电路sdrv1可以通过多条第一扫描线sl1将扫描信号施加到多个第一像素电路pc1。另外,根据实施例,第一扫描驱动电路sdrv1可以通过一条第二扫描线sl2将扫描信号施加到多个第二像素电路pc2。
100.第二扫描驱动电路sdrv2可以定位为与第一扫描驱动电路sdrv1相对且第一显示区域da1在其间,并且第二扫描驱动电路sdrv2可以与第一扫描驱动电路sdrv1平行或基本上平行。多个第一像素电路pc1中的一些第一像素电路pc1可以电连接到第一扫描驱动电路sdrv1,并且多个第一像素电路pc1中的其它第一像素电路pc1可以电连接到第二扫描驱动电路sdrv2。第二扫描驱动电路sdrv2也可以通过多条第一扫描线sl1将扫描信号施加到多个第一像素电路pc1,并且可以通过一条第二扫描线sl2将扫描信号施加到多个第二像素电路pc2。
101.在另一实施例中,显示装置10可以包括第一扫描驱动电路sdrv1而不包括第二扫描驱动电路sdrv2,并且在这种情况下,多个第一像素电路pc1和多个第二像素电路pc2两者可以电连接到第一扫描驱动电路sdrv1。
102.第一扫描驱动电路sdrv1和/或第二扫描驱动电路sdrv2可以通过发射控制线el将发射控制信号施加到多个第一像素电路pc1和多个第二像素电路pc2。
103.端子单元pad可以位于基底100的侧部(例如,端部)上。端子单元pad可以被暴露而不被绝缘层覆盖,并且可以连接到显示电路板30。显示驱动器32可以位于显示电路板30上。
104.显示驱动器32可以产生传输到第一扫描驱动电路sdrv1和第二扫描驱动电路sdrv2的控制信号。显示驱动器32可以产生数据信号,并且所产生的数据信号可以通过扇出布线fw和连接到扇出布线fw的数据线dl传输到第一像素电路pc1和第二像素电路pc2。
105.显示驱动器32可以将驱动电压elvdd(见图4)供应到驱动电压供应线11,并且可以将共电压elvss(见图4)供应到共电压供应线13。驱动电压elvdd可以通过连接到驱动电压供应线11的驱动电压线pl施加到第一像素电路pc1,并且共电压elvss可以施加到显示元件de的连接到共电压供应线13的对电极。
106.驱动电压供应线11可以在y方向上位于第一显示区域da1下方,并且可以在x方向上延伸。共电压供应线13可以具有带有开口侧的环形形状,并且可以部分地围绕第一显示区域da1(例如,部分地在第一显示区域da1的外围周围)。
107.尽管在图3中示出了一个第二显示区域da2,但是可以如上所述设置多个第二显示区域da2。在这种情况下,多个第二显示区域da2可以彼此间隔开。例如,第一相机可以被定位为对应于多个第二显示区域da2之中的一个第二显示区域da2,并且第二相机可以被定位为对应于多个第二显示区域da2之中的另一第二显示区域da2。作为另一示例,相机可以被定位为对应于多个第二显示区域da2之中的一个第二显示区域da2,并且红外传感器可以被定位为对应于多个第二显示区域da2之中的另一第二显示区域da2。
108.图4是根据实施例的可以包括在电子设备中的像素电路的等效电路图。
109.参照图4,像素电路pc可以包括驱动薄膜晶体管t1、开关薄膜晶体管t2、补偿薄膜晶体管t3、第一初始化薄膜晶体管t4、操作控制薄膜晶体管t5、发射控制薄膜晶体管t6、第二初始化薄膜晶体管t7和存储电容器cst。
110.尽管在图4中每个像素电路pc被示出为包括多条信号线(例如,扫描线sl、前一扫描线sl-1、后一扫描线sl 1、发射控制线el和数据线dl)、初始化电压线vl和驱动电压线pl,但是本公开不限于此。作为另一示例,信号线(例如,扫描线sl、前一扫描线sl-1、后一扫描线sl 1、发射控制线el和/或数据线dl)和初始化电压线vl中的至少一条可以由邻近的像素电路(例如,由相邻的像素电路)共用。
111.驱动薄膜晶体管t1的漏电极可以经由发射控制薄膜晶体管t6电连接到显示元件de。驱动薄膜晶体管t1可以根据开关薄膜晶体管t2的开关操作接收数据信号dm,并且可以向显示元件de供应驱动电流。
112.开关薄膜晶体管t2的栅电极连接到扫描线sl,开关薄膜晶体管t2的源电极连接到数据线dl。开关薄膜晶体管t2的漏电极可以连接到驱动薄膜晶体管t1的源电极,并且经由操作控制薄膜晶体管t5连接到驱动电压线pl。
113.开关薄膜晶体管t2可以根据通过扫描线sl接收的扫描信号sn导通,并且可以执行开关操作以通过数据线dl将数据信号dm传输到驱动薄膜晶体管t1的源电极。
114.补偿薄膜晶体管t3的栅电极可以连接到扫描线sl。补偿薄膜晶体管t3的源电极可以连接到驱动薄膜晶体管t1的漏电极,并且经由发射控制薄膜晶体管t6连接到显示元件de的像素电极。补偿薄膜晶体管t3的漏电极可以连接到存储电容器cst的一个电极、第一初始化薄膜晶体管t4的源电极和驱动薄膜晶体管t1的栅电极。补偿薄膜晶体管t3可以根据通过扫描线sl接收的扫描信号sn导通,并且可以通过将驱动薄膜晶体管t1的栅电极和驱动薄膜晶体管t1的漏电极彼此连接来使驱动薄膜晶体管t1二极管连接。
115.第一初始化薄膜晶体管t4的栅电极可以连接到前一扫描线sl-1。第一初始化薄膜晶体管t4的漏电极可以连接到初始化电压线vl。第一初始化薄膜晶体管t4的源电极可以连接到存储电容器cst的一个电极、补偿薄膜晶体管t3的漏电极和驱动薄膜晶体管t1的栅电极。第一初始化薄膜晶体管t4可以根据通过前一扫描线sl-1接收的前一扫描信号sn-1导通,并且可以通过向驱动薄膜晶体管t1的栅电极供应初始化电压vint来执行使驱动薄膜晶体管t1的栅电极的电压初始化的初始化操作。
116.操作控制薄膜晶体管t5的栅电极可以连接到发射控制线el。操作控制薄膜晶体管t5的源电极可以连接到驱动电压线pl。操作控制薄膜晶体管t5的漏电极可以连接到驱动薄膜晶体管t1的源电极和开关薄膜晶体管t2的漏电极。
117.发射控制薄膜晶体管t6的栅电极可以连接到发射控制线el。发射控制薄膜晶体管t6的源电极可以连接到驱动薄膜晶体管t1的漏电极和补偿薄膜晶体管t3的源电极。发射控制薄膜晶体管t6的漏电极可以电连接到显示元件de的像素电极。操作控制薄膜晶体管t5和发射控制薄膜晶体管t6可以根据通过发射控制线el接收的发射控制信号en同步(例如,同时)导通,因此,驱动电压elvdd可以被供应到显示元件de,并且驱动电流可以流过显示元件de。
118.第二初始化薄膜晶体管t7的栅电极可以连接到后一扫描线sl 1。第二初始化薄膜晶体管t7的源电极可以连接到显示元件de的像素电极。第二初始化薄膜晶体管t7的漏电极可以连接到初始化电压线vl。第二初始化薄膜晶体管t7可以根据通过后一扫描线sl 1接收的后一扫描信号sn 1导通,并且可以使显示元件de的像素电极初始化。
119.尽管图4示出了第一初始化薄膜晶体管t4和第二初始化薄膜晶体管t7分别连接到
前一扫描线sl-1和后一扫描线sl 1,但是本公开不限于此。在另一实施例中,第一初始化薄膜晶体管t4和第二初始化薄膜晶体管t7两者可以连接到前一扫描线sl-1,并且可以根据前一扫描信号sn-1来驱动。
120.如以上讨论的,存储电容器cst的任何合适的一个电极可以连接到驱动薄膜晶体管t1的栅电极、补偿薄膜晶体管t3的漏电极和第一初始化薄膜晶体管t4的源电极。存储电容器cst的另一电极可以连接到驱动电压线pl。
121.显示元件de的对电极(例如,阴极)可以接收共电压elvss。显示元件de可以从驱动薄膜晶体管t1接收驱动电流,并且可以根据驱动电流发射光。
122.薄膜晶体管的数量和/或存储电容器的数量以及像素电路pc的电路设计不限于图4中所示的薄膜晶体管的数量和/或存储电容器的数量以及像素电路pc的电路设计,并且如本领域普通技术人员将理解的,可以根据需要或期望进行各种修改。
123.图4的像素电路pc可以应用于第一像素电路pc1和/或第二像素电路pc2(例如,见图3)。在一些实施例中,第一像素电路pc1和第二像素电路pc2的构造和/或电路设计可以彼此不同。例如,图4的像素电路pc可以应用于第一像素电路pc1,并且第二像素电路pc2可以包括与第一像素电路pc1的薄膜晶体管和/或存储电容器的数量不同数量的薄膜晶体管和/或存储电容器,例如诸如三个薄膜晶体管和两个存储电容器。
124.图5是示出根据实施例的显示装置的一部分的平面图。图5可以对应于图3的部分a的放大图。
125.参照图5,多个第一像素电路pc1可以在第一显示区域da1处(例如,中或上)沿着x方向(例如,行方向)和y方向(例如,列方向)二维地布置成行和列。多个第一显示元件de1之中的至少一个第一显示元件de1可以与多个第一像素电路pc1之中的至少一个第一像素电路pc1对应地叠置。
126.第一像素p1可以被限定为第一显示元件de1的发射区域。多个第一显示元件de1可以分别发射红光、绿光和蓝光。发射红光的第一显示元件de1的发射区域可以限定红色第一像素pr1。发射绿光的第一显示元件de1的发射区域可以限定绿色第一像素pg1。发射蓝光的第一显示元件de1的发射区域可以限定蓝色第一像素pb1。
127.在实施例中,如图5中所示,红色第一像素pr1、绿色第一像素pg1和蓝色第一像素pb1可以以rgbg型布置(例如,以布置,是三星显示有限公司的正式注册商标)来布置。在另一实施例中,红色第一像素pr1、绿色第一像素pg1和蓝色第一像素pb1可以以条型布置来布置。
128.红色第一像素pr1、绿色第一像素pg1和蓝色第一像素pb1可以具有彼此不同的尺寸(或不同的宽度)。例如,蓝色第一像素pb1可以大于红色第一像素pr1和绿色第一像素pg1,并且红色第一像素pr1可以大于绿色第一像素pg1。在一些实施例中,绿色第一像素pg1可以具有矩形形状,并且相邻的绿色第一像素pg1可以在彼此不同的方向上延伸。
129.多个第二像素电路pc2可以在非显示区域nda处(例如,中或上)沿着x方向(例如,行方向)布置,并且可以布置成一行或更多行。例如,多个第二像素电路pc2可以布置成一行。然而,本公开不限于此,并且多个第二像素电路pc2可以布置成两行或更多行,但是可以期望多个第二像素电路pc2将布置成一行,例如,如图5中所示。为了便于解释,在下文中的描述假设多个第二像素电路pc2形成一行。
130.在实施例中,多个第二像素电路pc2可以位于非显示区域nda的与第一显示区域da1相邻的部分处(例如,中或上)。因此,位于非显示区域nda处(例如,中或上)的多个第二像素电路pc2可以与位于第一显示区域da1处(例如,中或上)的多个第一像素电路pc1中的一些形成同一列(例如,可以是与位于第一显示区域da1处(例如,中或上)的多个第一像素电路pc1中的一些的同一列的一部分或可以与位于第一显示区域da1处(例如,中或上)的多个第一像素电路pc1中的一些位于同一列中)。
131.多个第二显示元件de2可以在第二显示区域da2处(例如,中或上)沿着x方向(例如,行方向)和y方向(例如,列方向)二维地布置成行和列。第二显示元件de2中的相邻的第二显示元件de2可以彼此间隔开且透射区域ta在其间。例如,透射区域ta可以围绕第二显示元件de2(例如,在第二显示元件de2的外围周围)。作为另一示例,多个透射区域ta和多个第二像素p2可以以网格形状布置,使得多个第二显示元件de2和多个透射区域ta以网格形状交替地布置。
132.如上所述,因为多个第二像素电路pc2位于非显示区域nda处(例如,中或上),并且多个第二显示元件de2位于第二显示区域da2处(例如,中或上),所以第二像素电路pc2和第二显示元件de2可以彼此间隔开并且可以彼此不叠置。因此,因为多个第二像素电路pc2不位于第二显示区域da2处(例如,中或上),所以可以充分地确保第二显示区域da2处(例如,中或上)的透射区域ta的面积,因此可以进一步增大第二显示区域da2的透光率。
133.第二像素p2可以被限定为第二显示元件de2的发射区域。多个第二显示元件de2可以分别发射红光、绿光和蓝光。发射红光的第二显示元件de2的发射区域可以限定红色第二像素pr2。发射绿光的第二显示元件de2的发射区域可以限定绿色第二像素pg2。发射蓝光的第二显示元件de2的发射区域可以限定蓝色第二像素pb2。红色第二像素pr2、绿色第二像素pg2和蓝色第二像素pb2的布置类型和/或尺寸可以与上述第一像素p1(例如,红色第一像素pr1、绿色第一像素pg1和蓝色第一像素pb1)的布置类型和/或尺寸相同或基本上相同,因此,可以不重复其冗余描述。
134.因为第二显示区域da2包括透射区域ta,所以第二显示区域da2的分辨率可以低于第一显示区域da1的分辨率。例如,第二显示区域da2的分辨率可以是第一显示区域da1的分辨率的约1/2、3/8、1/3、1/4、2/9、1/8、1/9或1/16。例如,第一显示区域da1的分辨率可以是约400ppi或更大,并且第二显示区域da2的分辨率可以是约200ppi或约100ppi。
135.尽管多个第二像素电路pc2与多个第二显示元件de2间隔开,但是多个第二像素电路pc2可以电连接到多个第二显示元件de2以驱动多个第二显示元件de2。因此,可以设置用于将多个第二显示元件de2分别电连接到多个第二像素电路pc2的多条连接线twl。
136.多条连接线twl可以在x方向和/或y方向上分别从第二像素电路pc2延伸到第二显示元件de2。尽管图5示出了连接线twl位于非显示区域nda和第二显示区域da2处(例如,中或上),但是本公开不限于此,并且在一些实施例中,多条连接线twl甚至可以在第一显示区域da1处(例如,中或上)延伸。在实施例中,位于非显示区域nda处(例如,中或上)的多个第二像素电路pc2之中的在x方向(例如,行方向)上彼此相邻的两个第二像素电路pc2a和pc2b可以通过连接线twl分别电连接到在第二显示区域da2处(例如,中或上)在x方向(例如,行方向)上彼此相邻的两个第二显示元件de2a和de2b。
137.包括位于非显示区域nda处(例如,中或上)的多个第二像素电路pc2之中的沿着x
方向(例如,行方向)顺序布置的第二像素电路pc2的第一组第二像素电路pc2-g1可以通过连接线twl分别电连接到包括位于第二显示区域da2处(例如,中或上)的第二显示元件de2之中的沿着x方向(例如,行方向)顺序布置的第二显示元件de2的第一组第二显示元件de2-g1。
138.类似地,第二组第二像素电路pc2-g2可以分别电连接到第二组第二显示元件de2-g2,第三组第二像素电路pc2-g3可以分别电连接到第三组第二显示元件de2-g3,并且第四组第二像素电路pc2-g4可以分别电连接到第四组第二显示元件de2-g4。
139.在实施例中,第一组第二像素电路pc2-g1和第二组第二像素电路pc2-g2可以布置为在x方向(例如,行方向)上彼此相邻。另一方面,第一组第二显示元件de2-g1和第二组第二显示元件de2-g2可以布置为在y方向(例如,列方向)上彼此相邻。
140.尽管图5示出了第一组第二像素电路pc2-g1包括两个第二像素电路pc2,并且第一组第二显示元件de2-g1包括两个第二显示元件de2,但是本公开不限于此,并且第一组第二像素电路pc2-g1可以包括n个第二像素电路pc2,并且第一组第二显示元件de2-g1可以包括n个第二显示元件de2,其中,n是等于或大于1的自然数。
141.此外,尽管图5示出了第二像素电路pc2布置成四个组pc2-g1、pc2-g2、pc2-g3和pc2-g4,并且第二显示元件de2布置成四个组de2-g1、de2-g2、de2-g3和de2-g4,但是本公开不限于此,并且第二像素电路pc2和第二显示元件de2中的每者可以形成(例如,可以布置成)两个、三个、五个或更多个组。
142.如上所述,第一扫描驱动电路sdrv1和第二扫描驱动电路sdrv2可以位于非显示区域nda处(例如,中或上)。第一扫描驱动电路sdrv1可以位于非显示区域nda的左部处(例如,中或上),并且第二扫描驱动电路sdrv2可以位于非显示区域nda的右部处(例如,中或上)。因为第一扫描驱动电路sdrv1和第二扫描驱动电路sdrv2对称地或基本上对称地位于第一显示区域da1的相对侧处(例如,中或上),并且可以具有彼此相同或基本上相同的构造和功能,所以为了便于描述,可以在下文中主要更详细地描述第一扫描驱动电路sdrv1,并且可以不重复关于第二扫描驱动电路sdrv2的冗余描述。
143.第一扫描驱动电路sdrv1可以包括多个第一级st1。多个第一级st1可以通过在第一显示区域da1处(例如,中或上)在x方向上延伸的多条第一扫描线sl1分别电连接到多行的彼此布置在同一行中的多个第一像素电路pc1。因此,多个第一级st1可以均通过对应的第一扫描线sl1将扫描信号施加到第一像素电路pc1中的彼此布置在同一行中的对应的第一像素电路pc1。
144.第一扫描驱动电路sdrv1还可以包括第二级st2。第二级st2可以通过在非显示区域nda处(例如,中或上)在x方向上延伸的第二扫描线sl2电连接到布置成一行的第二像素电路pc2。因此,第二级st2可以通过第二扫描线sl2将扫描信号施加到第二像素电路pc2。
145.根据实施例,因为多个第二像素电路pc2在非显示区域nda处(例如,中或上)布置成一行,所以可以减小或最小化无效空间(“dead space”)的在y方向上的厚度的增大。另外,因为可以使用一个级以将扫描信号施加到多个第二像素电路pc2,所以可以减小或最小化被第一扫描驱动电路sdrv1占据的面积。此外,因为另外设置了在非显示区域nda处(例如,中或上)在x方向上延伸的一条扫描线sl(即,第二扫描线sl2),所以可以避免扫描线sl的复杂布置。因此,可以减小或最小化显示装置10的无效空间,并且可以增大或最大化显示
区域da的面积。
146.第二扫描线sl2可以在y方向上与多条第一扫描线sl1间隔开。第二扫描线sl2的在x方向上的延伸长度l2可以小于第一扫描线sl1的在x方向上的延伸长度l1。在实施例中,为了增大或最大化第二显示区域da2的透光率,可以减少或最小化位于第二显示区域da2处(例如,中或上)的第二显示元件de2的数量。在这种情况下,形成一行的第二像素电路pc2的数量可以小于形成一行的第一像素电路pc1的数量。因此,将扫描信号施加到第二像素电路pc2的第二扫描线sl2可以具有比将扫描信号施加到第一像素电路pc1的第一扫描线sl1的延伸长度l1小的延伸长度l2。
147.第一起始信号线ssl1、第一时钟信号线cl1、第二起始信号线ssl2和第二时钟信号线cl2可以位于非显示区域nda处(例如,中或上)。第一起始信号线ssl1和第一时钟信号线cl1可以位于第一扫描驱动电路sdrv1的外部,并且第二起始信号线ssl2和第二时钟信号线cl2可以位于第二扫描驱动电路sdrv2的外部。因为第二起始信号线ssl2和第二时钟信号线cl2的布置和功能可以分别与第一起始信号线ssl1和第一时钟信号线cl1的布置和功能相同或基本上相同(或类似),所以第一起始信号线ssl1和第一时钟信号线cl1的相同或基本上相同的描述可以应用于第二起始信号线ssl2和第二时钟信号线cl2,因此,可以不重复关于第二起始信号线ssl2和第二时钟信号线cl2的冗余描述。
148.第一起始信号线ssl1可以连接到第一扫描驱动电路sdrv1的第二级st2。第一起始信号线ssl1可以在y方向上延伸(例如,可以完全或基本上在y方向上延伸),并且可以弯曲,使得第一起始信号线ssl1可以部分地在x方向上延伸以连接到第二级st2。第一起始信号线ssl1可以将从显示驱动器32(例如,见图3)接收的起始信号传输到第二级st2。
149.第一时钟信号线cl1可以连接到第一扫描驱动电路sdrv1的多个第一级st1和第二级st2中的每个。第一时钟信号线cl1也可以在y方向上延伸(例如,可以完全或基本上在y方向上延伸),并且可以部分地弯曲,使得第一时钟信号线cl1可以连接到多个第一级st1和第二级st2中的每个。第一时钟信号线cl1可以将从显示驱动器32接收的时钟信号传输到多个第一级st1和第二级st2中的每个。
150.数据线dl可以位于第一显示区域da1处(例如,中或上),并且可以在y方向上延伸。一条数据线dl可以电连接到位于第一显示区域da1处(例如,中或上)的多个第一像素电路pc1之中沿着y方向(例如,列方向)布置的至少一个第一像素电路pc1。
151.在实施例中,数据线dl可以从第一显示区域da1延伸到非显示区域nda,并且可以电连接到位于非显示区域nda处(例如,中或上)的多个第二像素电路pc2之中的至少一个第二像素电路pc2。例如,数据线dl可以电连接到一个第二像素电路pc2a以及在y方向上与所述一个第二像素电路pc2a相邻的至少一个第一像素电路pc1a。第一像素电路pc1a和第二像素电路pc2a可以沿着y方向(例如,列方向)彼此布置在同一列中。在这种情况下,考虑到(例如,根据)待通过第一显示区域da1提供的第一图像以及待通过第二显示区域da2提供的第二图像,通过数据线dl传输的数据信号可以包括待提供到第二像素电路pc2的数据信号。
152.作为对比示例,当用于驱动第二显示区域da2的第二显示元件de2的第二像素电路pc2不定位为与第一显示区域da1相邻时,可能需要或使用单独的连接布线来将数据信号施加到第二像素电路pc2,从而导致复杂的布置和复杂的构造。然而,根据实施例,因为连接到第一像素电路pc1的数据线dl也可以用于将数据信号施加到第二像素电路pc2,所以可以简
化布线、电路布置和/或其设计。
153.图6是示出图5的显示装置的一部分的剖视图。图6是沿着图5的显示装置的线i-i’和线ii-ii’截取的剖视图。
154.参照图6,第一显示区域da1可以包括第一像素p1,并且第二显示区域da2可以包括第二像素p2和透射区域ta。包括多个薄膜晶体管tft和存储电容器cst的第一像素电路pc1以及作为电连接到第一像素电路pc1的第一显示元件de1的有机发光二极管oled可以位于第一显示区域da1处(例如,中或上)。有机发光二极管oled可以作为第二显示元件de2位于第二显示区域da2处(例如,中或上)。包括多个薄膜晶体管tft和存储电容器cst的第二像素电路pc2可以位于非显示区域nda处(例如,中或上)。用于将第二像素电路pc2连接到第二显示元件de2的连接线twl可以位于第二显示区域da2和非显示区域nda处(例如,中或上)。
155.尽管在本实施例中使用有机发光二极管oled作为显示元件,但是本公开不限于此,并且在另一实施例中,可以使用无机发光元件或量子点发光元件作为显示元件。
156.现在将更详细地描述显示装置10的元件的堆叠结构。显示装置10可以具有包括基底100、缓冲层111、电路层pcl和显示元件层del的堆叠结构。
157.基底100可以由绝缘材料形成,例如诸如玻璃、石英或聚合物树脂。基底100可以是刚性基底或者可弯曲、可折叠和/或可卷曲的柔性基底。
158.缓冲层111可以位于基底100上,并且可以减少或防止异物、湿气和/或外部空气从基底100的底部的渗透。缓冲层111可以使基底100(例如,基底100的顶表面)平坦化或基本上平坦化。缓冲层111可以包括无机材料(例如诸如氧化物或氮化物)、有机材料或有机材料和无机材料的组合。缓冲层111可以具有单层结构或者包括无机材料和有机材料的多层结构。在一些实施例中,可以在基底100与缓冲层111之间进一步设置阻挡层,以防止或减少外部空气的渗透。在一些实施例中,缓冲层111可以包括氧化硅(sio2)或氮化硅(sin
x
)。
159.电路层pcl可以位于缓冲层111上,并且可以包括像素电路pc、第一栅极绝缘层112、第二栅极绝缘层113、层间绝缘层115和平坦化层117。多个薄膜晶体管tft可以位于缓冲层111上。尽管在图6中示出了多个薄膜晶体管tft之中的驱动薄膜晶体管t1和发射控制薄膜晶体管t6,但是开关薄膜晶体管t2、补偿薄膜晶体管t3、第一初始化薄膜晶体管t4、操作控制薄膜晶体管t5和第二初始化薄膜晶体管t7也可以位于缓冲层111上。
160.驱动薄膜晶体管t1可以包括第一半导体层a1、第一栅电极g1、第一源电极s1和第一漏电极d1。发射控制薄膜晶体管t6可以包括第六半导体层a6、第六栅电极g6、第六源电极s6和第六漏电极d6。发射控制薄膜晶体管t6可以连接到第一显示元件de1或第二显示元件de2。例如,第一像素电路pc1的发射控制薄膜晶体管t6可以连接到第一显示元件de1,并且第二像素电路pc2的发射控制薄膜晶体管t6可以连接到第二显示元件de2。因为发射控制薄膜晶体管t6的第六半导体层a6、第六栅电极g6、第六源电极s6和第六漏电极d6具有与驱动薄膜晶体管t1的第一半导体层a1、第一栅电极g1、第一源电极s1和第一漏电极d1的结构和/或布置相同或类似的结构和/或布置,所以为了便于描述,可以在下文中更详细地描述驱动薄膜晶体管t1。
161.第一半导体层a1可以位于缓冲层111上,并且可以包括多晶硅。在另一实施例中,第一半导体层a1可以包括非晶硅。在另一实施例中,第一半导体层a1可以包括选自由铟(in)、镓(ga)、锡(sn)、锆(zr)、钒(v)、铪(hf)、镉(cd)、锗(ge)、铬(cr)、钛(ti)、铝(al)、铯
(cs)、铈(ce)和锌(zn)组成的组中的至少一种材料的氧化物。第一半导体层a1可以包括沟道区以及位于沟道区的相对侧处(例如,中或上)的源区和漏区。
162.第一栅极绝缘层112可以设置为覆盖第一半导体层a1。第一栅极绝缘层112可以包括无机绝缘材料,例如诸如氧化硅(sio2)、氮化硅(sin
x
)、氮氧化硅(sion)、氧化铝(al2o3)、氧化钛(tio2)、氧化钽(ta2o5)、氧化铪(hfo2)或氧化锌(zno
x
,包括zno和/或zno2)。第一栅极绝缘层112可以具有包括以上无机绝缘材料中的一种或更多种的单层结构或多层结构。
163.第一栅电极g1位于第一栅极绝缘层112上以与第一半导体层a1叠置。第一栅电极g1可以包括钼(mo)、铝(al)、铜(cu)或钛(ti),并且可以具有单层结构或多层结构。例如,第一栅电极g1可以具有包括mo的单层结构。
164.第二栅极绝缘层113可以设置为覆盖第一栅电极g1。第二栅极绝缘层113可以包括无机绝缘材料,例如诸如氧化硅(sio2)、氮化硅(sin
x
)、氮氧化硅(sion)、氧化铝(al2o3)、氧化钛(tio2)、氧化钽(ta2o5)、氧化铪(hfo2)或氧化锌(zno
x
,包括zno和/或zno2)。第二栅极绝缘层113可以具有包括以上无机绝缘材料中的一种或更多种的单层结构或多层结构。
165.存储电容器cst的上电极ce2可以位于第二栅极绝缘层113上。
166.存储电容器cst的上电极ce2可以在第一显示区域da1处(例如,中或上)与位于上电极ce2之下(例如,下面)的第一栅电极g1叠置。彼此叠置且第二栅极绝缘层113在其间的第一栅电极g1和上电极ce2可以构成存储电容器cst(例如,可以形成存储电容器cst或可以包括在存储电容器cst中)。换句话说,第一栅电极g1可以是(例如,可以用作)存储电容器cst的下电极ce1。
167.上电极ce2可以包括铝(al)、铂(pt)、钯(pd)、银(ag)、镁(mg)、金(au)、镍(ni)、钕(nd)、铱(ir)、铬(cr)、钙(ca)、钼(mo)、钛(ti)、钨(w)和/或铜(cu),并且可以具有包括以上材料中的一种或更多种的单层结构或多层结构。
168.层间绝缘层115可以形成为覆盖上电极ce2。层间绝缘层115可以包括无机绝缘材料,例如诸如氧化硅(sio2)、氮化硅(sin
x
)、氮氧化硅(sion)、氧化铝(al2o3)、氧化钛(tio2)、氧化钽(ta2o5)、氧化铪(hfo2)或氧化锌(zno
x
,包括zno和/或zno2)。层间绝缘层115可以具有包括以上无机绝缘材料中的一种或更多种的单层结构或多层结构。
169.第一源电极s1、第一漏电极d1和数据线dl可以位于层间绝缘层115上。第一源电极s1和第一漏电极d1中的每个可以包括包含钼(mo)、铝(al)、铜(cu)或钛(ti)的导电材料,并且可以具有包括以上材料中的一种或更多种的单层结构或多层结构。例如,第一源电极s1和第一漏电极d1中的每个可以具有包括ti/al/ti的多层结构。数据线dl可以包括与第一源电极s1和第一漏电极d1的材料相同或基本上相同的材料。
170.平坦化层117可以定位为覆盖第一源电极s1和第一漏电极d1。平坦化层117可以具有平坦的或基本上平坦的顶表面,使得位于平坦化层117上的第一像素电极121和第二像素电极121'可以是平坦的或基本上平坦的。
171.平坦化层117可以包括有机材料或无机材料,并且可以具有单层结构或多层结构。例如,平坦化层117可以包括第一平坦化层117a和第二平坦化层117b。因此,可以在第一平坦化层117a与第二平坦化层117b之间形成导电图案(例如诸如布线),这可以引起高集成度。例如,接触金属cm和连接线twl可以位于第一平坦化层117a上,并且可以被第二平坦化层117b覆盖。
172.平坦化层117可以包括苯并环丁烯(bcb)、六甲基二硅氧烷(hmdso)、例如诸如聚甲基丙烯酸甲酯(pmma)或聚苯乙烯(ps)的通用聚合物、具有酚类基团的聚合物衍生物、丙烯酸聚合物、酰亚胺类聚合物(诸如聚酰亚胺)、芳基醚类聚合物、酰胺类聚合物、氟类聚合物、对二甲苯类聚合物或乙烯基醇类聚合物。平坦化层117可以包括无机绝缘材料,例如诸如氧化硅(sio2)、氮化硅(sin
x
)、氮氧化硅(sion)、氧化铝(al2o3)、氧化钛(tio2)、氧化钽(ta2o5)、氧化铪(hfo2)或氧化锌(zno
x
,包括zno和/或zno2)。在形成平坦化层117时,可以形成平坦化层117的层,然后可以对所述层的顶表面执行化学机械抛光,以提供平坦的或基本上平坦的顶表面。
173.第一平坦化层117a可以定位为覆盖像素电路pc。第二平坦化层117b可以位于第一平坦化层117a上,并且可以具有平坦的或基本上平坦的顶表面,使得其上的第一像素电极121和第二像素电极121'是平坦的或基本上平坦的。
174.电连接到第二像素电路pc2的连接线twl可以位于第一平坦化层117a上。连接线twl可以从非显示区域nda延伸到第二显示区域da2,以将第二显示元件de2连接到第二像素电路pc2。
175.连接线twl可以包括透明导电材料。例如,连接线twl可以包括透明导电氧化物(tco)。连接线twl可以包括导电氧化物,例如诸如氧化铟锡(ito)、氧化铟锌(izo)、氧化锌(zno)、氧化铟(in2o3)、氧化铟镓(igo)或氧化铝锌(azo)。因此,即使连接线twl位于透射区域ta处(例如,中或上),也可以最小化或减小透射区域ta的透光率的降低。
176.第一显示元件de1和第二显示元件de2可以位于第二平坦化层117b上。第一显示元件de1的第一像素电极121和第二显示元件de2的第二像素电极121'可以通过位于第一平坦化层117a上的接触金属cm和连接线twl分别连接到第一像素电路pc1和第二像素电路pc2。
177.第一像素电极121和第二像素电极121'中的每个可以包括导电氧化物,例如诸如氧化铟锡(ito)、氧化铟锌(izo)、氧化锌(zno)、氧化铟(in2o3)、氧化铟镓(igo)或氧化铝锌(azo)。第一像素电极121和第二像素电极121'中的每个可以包括反射膜,反射膜包括银(ag)、镁(mg)、铝(al)、铂(pt)、钯(pd)、金(au)、镍(ni)、钕(nd)、铱(ir)、铬(cr)或其合适的化合物或混合物。例如,第一像素电极121和第二像素电极121'中的每个可以具有其中由ito、izo、zno或in2o3形成的一个或更多个膜位于反射膜之上和/或之下的结构。在这种情况下,例如,第一像素电极121和第二像素电极121'中的每个可以具有包括ito/ag/ito的堆叠结构。
178.像素限定膜119可以位于平坦化层117上,并且可以覆盖第一像素电极121和第二像素电极121'的边缘。例如,像素限定膜119可以具有第一开口op1和第二开口op2,第一像素电极121和第二像素电极121'的中心部分通过第一开口op1和第二开口op2暴露。有机发光二极管oled的发射区域(或换句话说,像素p)的尺寸和形状由第一开口op1和第二开口op2限定。
179.像素限定膜119可以增大第一像素电极121的边缘和第二像素电极121'的边缘与位于第一像素电极121和第二像素电极121'之上的对电极123之间的距离,这可以防止或基本上防止在第一像素电极121的边缘和第二像素电极121'的边缘上发生电弧等。像素限定膜119可以通过使用旋涂等由有机绝缘材料(例如诸如聚酰亚胺、聚酰胺、丙烯酸树脂、苯并环丁烯、六甲基二硅氧烷(hmdso)或酚醛树脂)形成。
180.第一中间层122可以包括第一功能层122a、第一发射层122b和第二功能层122c。第二中间层122'可以包括第一功能层122a、第二发射层122b'和第二功能层122c。第一发射层122b和第二发射层122b'位于像素限定膜119的第一开口op1和第二开口op2中,以分别对应于第一像素电极121和第二像素电极121'。第一发射层122b和第二发射层122b'中的每个可以包括高分子量材料或低分子量材料,并且可以发射任何合适的颜色的光,例如诸如红光、绿光、蓝光或白光。
181.有机功能层122e可以位于第一发射层122b和第二发射层122b'之上和/或之下。有机功能层122e可以包括第一功能层122a和/或第二功能层122c。然而,本公开不限于此,并且可以根据需要或期望省略第一功能层122a或第二功能层122c。
182.第一功能层122a可以位于第一发射层122b和第二发射层122b'之下(例如,下面)。第一功能层122a可以具有包括有机材料的单层结构或多层结构。例如,第一功能层122a可以是具有单层结构的空穴传输层(htl)。作为另一示例,第一功能层122a可以包括空穴注入层(hil)和空穴传输层(htl)。第一功能层122a可以一体地形成为对应于分别位于第一显示区域da1和第二显示区域da2处(例如,中或上)的第一显示元件de1和第二显示元件de2。
183.第二功能层122c可以位于第一发射层122b和第二发射层122b'之上。第二功能层122c可以具有包括有机材料的单层结构或多层结构。第二功能层122c可以包括电子传输层(etl)和/或电子注入层(eil)。第二功能层122c可以一体地形成为对应于分别位于第一显示区域da1和第二显示区域da2处(例如,中或上)的第一显示元件de1和第二显示元件de2。
184.对电极123位于第二功能层122c上。对电极123可以包括具有低逸出功的导电材料。例如,对电极123可以包括包含银(ag)、镁(mg)、铝(al)、铂(pt)、钯(pd)、金(au)、镍(ni)、钕(nd)、铱(ir)、铬(cr)、锂(li)、钙(ca)或其合适的合金的透明或半透明的层。作为另一示例,对电极123还可以包括在包括以上材料中的一种或更多种的透明或半透明的层上的由ito、izo、zno或in2o3形成的层。对电极123可以一体地形成为对应于分别位于第一显示区域da1和第二显示区域da2处(例如,中或上)的第一显示元件de1和第二显示元件de2。
185.形成在第一显示区域da1处(例如,中或上)的从第一像素电极121到对电极123的层可以构成作为第一显示元件de1的有机发光二极管oled(例如,可以包括在作为第一显示元件de1的有机发光二极管oled中或可以形成作为第一显示元件de1的有机发光二极管oled)。形成在第二显示区域da2处(例如,中或上)的从第二像素电极121'到对电极123的层可以构成作为第二显示元件de2的有机发光二极管oled(例如,可以包括在作为第二显示元件de2的有机发光二极管oled中或可以形成作为第二显示元件de2的有机发光二极管oled)。
186.包括有机材料的上层150可以形成在对电极123上。上层150可以保护对电极123,并且可以改善光提取效率。例如,上层150可以包括具有比对电极123的折射率高的折射率的有机材料。作为另一示例,上层150可以通过堆叠具有彼此不同的折射率的各种层来形成。例如,上层150可以通过将高折射率层、低折射率层和高折射率层彼此堆叠而形成。在这种情况下,高折射率层的折射率可以等于或基本上等于或大于1.7(例如,约1.7),并且低折射率层的折射率可以等于或基本上等于或小于1.3(例如,约1.3)。
187.上层150可以另外包括lif。作为另一示例,上层150可以另外包括无机绝缘材料,例如诸如氧化硅(sio2)或氮化硅(sin
x
)。
188.图7是示出图5的显示装置的扫描驱动电路的框图。图7可以对应于图5的第一扫描驱动电路sdrv1。为了便于描述,更详细地描述第一扫描驱动电路sdrv1,并且第一扫描驱动电路sdrv1的相同或基本上相同的描述可以应用于第二扫描驱动电路sdrv2,因此,可以不重复关于第二扫描驱动电路sdrv2的冗余描述。
189.参照图7,第一扫描驱动电路sdrv1可以包括彼此级联连接的第二级st2和多个第一级st1。第二级st2可以输出第二扫描信号ss2。多个第一级st1可以分别输出第一扫描信号ss1[1]、ss1[2]、...和ss1[n],其中n可以是正整数,并且多个第一级st1的数量可以对应于位于第一显示区域da1(例如,见图5)处(例如,中或上)的第一像素p1的行的总数量。
[0190]
第二级st2可以接收第一起始信号sst1和第一时钟信号clk1,并且可以响应于第一起始信号sst1而输出第二扫描信号ss2。多个第一级st1之中的第一第一级st1-1可以从第二级st2接收作为起始信号的进位信号out,并且可以响应于进位信号out输出第一第一扫描信号ss1[1]。类似地,除了第一第一级st1-1之外的其它剩余的第一级st1-2、...和st1-n可以从先前的第一级st1接收作为起始信号的进位信号out。
[0191]
从第二级st2输出的第二扫描信号ss2可以通过第二扫描线sl2(例如,见图5)施加到形成一行的第二像素电路pc2。从多个第一级st1顺序输出的第一扫描信号ss1[1]、ss1[2]、...和ss1[n]可以分别通过第一扫描线sl1(例如,见图5)施加到多行的第一像素电路pc1。
[0192]
图8是示出根据另一实施例的显示装置的一部分的平面图。可以不重复与参照图5描述的元件、层和构造相同或基本上相同(或类似)的元件、层和构造的冗余描述,并且可以在下文中主要更详细地描述它们之间的差异。
[0193]
参照图8,位于非显示区域nda处(例如,中或上)的多个第二像素电路pc2之中的在x方向(例如,行方向)上彼此相邻的两个第二像素电路pc2a和pc2b可以通过连接线twl分别电连接到在第二显示区域da2处(例如,中或上)在y方向(例如,列方向)上布置为彼此相邻的两个第二显示元件de2a'和de2b'。
[0194]
在这种情况下,包括位于非显示区域nda处(例如,中或上)的多个第二像素电路pc2之中的沿着x方向(例如,行方向)顺序布置的第二像素电路pc2的第一组第二像素电路pc2-g1可以通过连接线twl分别电连接到包括在第二显示区域da2处(例如,中或上)的沿着y方向(例如,列方向)顺序布置的第二显示元件de2的第一组第二显示元件de2-g1。类似地,第二组第二像素电路pc2-g2可以分别电连接到第二组第二显示元件de2-g2,第三组第二像素电路pc2-g3可以分别电连接到第三组第二显示元件de2-g3,并且第四组第二像素电路pc2-g4可以分别电连接到第四组第二显示元件de2-g4。
[0195]
在实施例中,第一组第二像素电路pc2-g1和第二组第二像素电路pc2-g2可以布置为在x方向(例如,行方向)上彼此相邻。第一组第二显示元件de2-g1和第二组第二显示元件de2-g2可以布置为在x方向(例如,行方向)上彼此相邻。
[0196]
尽管图8示出了第一组第二像素电路pc2-g1包括两个第二像素电路pc2,并且第一组第二显示元件de2-g1包括两个第二显示元件de2,但是本公开不限于此,并且第一组第二像素电路pc2-g1可以包括n个第二像素电路pc2,并且第一组第二显示元件de2-g1可以包括n个第二显示元件de2,其中,n是等于或大于1的自然数。
[0197]
此外,尽管图8示出了第二像素电路pc2布置为四个组,并且第二显示元件de2布置
为四个组,但是本公开不限于此,并且第二像素电路pc2和第二显示元件de2中的每者可以形成(例如,可以布置成)两个组、三个组、五个组或更多个组。
[0198]
在本实施例中,可以考虑第二像素电路pc2与第二显示元件de2之间的布置和对应关系来确定通过数据线dl传输的数据信号。
[0199]
图9是示出根据另一实施例的显示装置的一部分的平面图。可以不重复与参照图5和图8描述的元件、层和构造相同或基本上相同(或类似)的元件、层和构造的冗余描述,并且可以在下文中主要更详细地描述它们之间的差异。
[0200]
参照图9,多条连接线twl中的至少一条可以包括位于非显示区域nda处(例如,中或上)的第一部分twl1和位于第二显示区域da2处(例如,中或上)的第二部分twl2。第一部分twl1和第二部分twl2可以包括彼此不同的材料。例如,第一部分twl1可以包括包含钼(mo)、铝(al)、铜(cu)或钛(ti)的导电材料,并且可以具有包括以上材料中的一种或更多种的单层结构或多层结构。第二部分twl2可以包括透明导电材料。例如,第二部分twl2可以包括透明导电氧化物(tco)。连接线twl可以包括导电氧化物,例如诸如氧化铟锡(ito)、氧化铟锌(izo)、氧化锌(zno)、氧化铟(in2o3)、氧化铟镓(igo)或氧化铝锌(azo)。
[0201]
连接线twl的第一部分twl1可以具有比第二部分twl2的导电率高的导电率。因为第一部分twl1位于非显示区域nda处(例如,中或上),并且因此,可以不需要确保透光率,所以第一部分twl1可以包括具有比第二部分twl2的透光率低的透光率和比第二部分twl2的导电率高的导电率的材料。因此,可以减小或最小化连接线twl的电阻值。
[0202]
图10是示出图9的显示装置的一部分的剖视图。图10是沿着图9的显示装置的线i-i’和线iii-iii’截取的剖视图。可以不重复与参照图6描述的元件、层和构造相同或基本上相同(或类似)的元件、层和构造的冗余描述,并且可以在下文中主要更详细地描述它们之间的差异。
[0203]
参照图10,连接线twl的第一部分twl1和第二部分twl2可以位于彼此不同的层处(例如,中或上)。例如,连接线twl的第一部分twl1可以在非显示区域nda处(例如,中或上)位于第一平坦化层117a上,并且第二部分twl2可以在第二显示区域da2处(例如,中或上)位于层间绝缘层115上。连接线twl的第一部分twl1和第二部分twl2可以通过形成在位于第一部分twl1与第二部分twl2之间的第一平坦化层117a中的接触孔cnt而彼此接触。
[0204]
图11是示出根据另一实施例的显示装置的一部分的平面图。可以不重复与参照图5描述的元件、层和构造相同或基本上相同(或类似)的元件、层和构造的冗余描述,并且可以在下文中主要更详细地描述它们之间的差异。
[0205]
参照图11,显示装置10可以包括位于非显示区域nda处(例如,中或上)的第一扫描驱动电路sdrv1、第二扫描驱动电路sdrv2、第三扫描驱动电路sdrv3和第四扫描驱动电路sdrv4。第一扫描驱动电路sdrv1和第三扫描驱动电路sdrv3可以位于非显示区域nda的左部处(例如,中或上),并且第二扫描驱动电路sdrv2和第四扫描驱动电路sdrv4可以位于非显示区域nda的右部处(例如,中或上)。因为第一扫描驱动电路sdrv1和第三扫描驱动电路sdrv3以及第二扫描驱动电路sdrv2和第四扫描驱动电路sdrv4可以对称地或基本上对称地位于第一显示区域da1的相对侧处,并且第一扫描驱动电路sdrv1和第三扫描驱动电路sdrv3具有与第二扫描驱动电路sdrv2和第四扫描驱动电路sdrv4的构造和功能相同或基本上相同的构造和功能,所以为了便于描述,可以在下文中主要更详细地描述第一扫描驱动
电路sdrv1和第三扫描驱动电路sdrv3,并且可以不重复关于第二扫描驱动电路sdrv2和第四扫描驱动电路sdrv4的冗余描述。
[0206]
第一扫描驱动电路sdrv1可以包括多个第一级st1。多个第一级st1可以通过在第一显示区域da1处(例如,中或上)在x方向上延伸的多条第一扫描线sl1分别电连接到多行的彼此布置在同一行中的第一像素电路pc1。因此,多个第一级st1可以均通过对应的第一扫描线sl1将扫描信号施加到第一像素电路pc1中的彼此布置在同一行中的对应的第一像素电路pc1。
[0207]
第三扫描驱动电路sdrv3可以包括第二级st2。第二级st2可以通过在非显示区域nda处(例如,中或上)在x方向上延伸的第二扫描线sl2电连接到布置成一行的第二像素电路pc2。因此,第二级st2可以通过第二扫描线sl2将扫描信号施加到第二像素电路pc2。在实施例中,第一扫描驱动电路sdrv1和第三扫描驱动电路sdrv3可以沿着y方向布置。
[0208]
显示装置10可以包括位于非显示区域nda处(例如,中或上)的第一起始信号线ssl1、第二起始信号线ssl2、第三起始信号线ssl3和第四起始信号线ssl4以及第一时钟信号线cl1、第二时钟信号线cl2、第三时钟信号线cl3和第四时钟信号线cl4。
[0209]
第一起始信号线ssl1和第三起始信号线ssl3可以位于第一扫描驱动电路sdrv1和第三扫描驱动电路sdrv3外部。第一起始信号线ssl1可以连接到第一扫描驱动电路sdrv1的多个第一级st1之中的第一级st1。第三起始信号线ssl3可以连接到第三扫描驱动电路sdrv3的第二级st2。换句话说,第一扫描驱动电路sdrv1的起始信号线和第三扫描驱动电路sdrv3的起始信号线可以彼此间隔开(例如,可以彼此分离)。
[0210]
第一时钟信号线cl1和第三时钟信号线cl3可以位于第一扫描驱动电路sdrv1和第三扫描驱动电路sdrv3外部。第一时钟信号线cl1可以连接到第一扫描驱动电路sdrv1的多个第一级st1。第三时钟信号线cl3可以连接到第三扫描驱动电路sdrv3的第二级st2。
[0211]
因此,第二显示元件de2可以独立于第一显示元件de1而被驱动。更详细地,因为第三扫描驱动电路sdrv3将扫描信号施加到第二像素电路pc2,并且单独设置了连接到第三扫描驱动电路sdrv3的第三起始信号线ssl3和第三时钟信号线cl3,所以可以将与施加到第一像素电路pc1的扫描信号独立的扫描信号施加到第二像素电路pc2。在这种情况下,第一像素电路pc1的扫描方向和第二像素电路pc2的扫描方向可以彼此不同地设定(例如,通过独立地设定起始信号的时序)。如此,可以独立地确定施加到第二像素电路pc2的扫描信号的特性,因此,可以独立地控制由第二像素电路pc2驱动的第二显示元件de2的发射特性(例如诸如发射时间等)。此外,在需要或期望时,第二像素电路pc2可以具有与第一像素电路pc1的电路构造不同的电路构造。例如,第二像素电路pc2可以包括三个薄膜晶体管和两个存储电容器。
[0212]
第二起始信号线ssl2和第四起始信号线ssl4的布置和功能与第一起始信号线ssl1和第三起始信号线ssl3的布置和功能相同或基本上相同(或类似),并且第二时钟信号线cl2和第四时钟信号线cl4的布置和功能与第一时钟信号线cl1和第三时钟信号线cl3的布置和功能相同或基本上相同(或类似)。因此,第一起始信号线ssl1和第三起始信号线ssl3以及第一时钟信号线cl1和第三时钟信号线cl3的相同或基本上相同(或类似)的描述可以应用于第二起始信号线ssl2和第四起始信号线ssl4以及第二时钟信号线cl2和第四时钟信号线cl4。
[0213]
图12是示出图11的显示装置的扫描驱动电路的框图。可以不重复与参照图7描述的元件、层和构造相同或基本上相同(或类似)的元件、层和构造的冗余描述,并且可以在下文中主要更详细地描述它们之间的差异。
[0214]
参照图12,第一扫描驱动电路sdrv1可以包括彼此级联连接的多个第一级st1。多个第一级st1可以分别输出第一扫描信号ss1[1]、ss1[2]、...和ss1[n],其中,n可以是正整数。
[0215]
多个第一级st1之中的第一第一级st1-1可以接收第一起始信号sst1和第一时钟信号clk1,并且可以响应于第一起始信号sst1输出第一第一扫描信号ss1[1]。除了第一第一级st1-1之外,其它剩余的第一级st1-2、...和st1-n可以从先前的第一级st1接收作为起始信号的进位信号out。响应于进位信号out,其它剩余的第一级st1-2、...和st1-n可以顺序地输出第一扫描信号ss1[2]、...和ss1[n]。
[0216]
第三扫描驱动电路sdrv3可以包括第二级st2。第二级st2可以接收第三起始信号sst3和第三时钟信号clk3,并且可以响应于第三起始信号sst3输出第二扫描信号ss2。第三起始信号sst3和第三时钟信号clk3可以与第一起始信号sst1和第一时钟信号clk1不同地设定,因此,作为独立于第一扫描信号ss1的扫描信号的第二扫描信号ss2可以施加到第二像素电路pc2。因此,在需要或期望时,可以独立于第一显示元件de1的发射时间和发射时序来控制第二显示元件de2的发射时间和发射时序。
[0217]
尽管已经主要描述了显示装置和包括显示装置的电子设备,但是本公开不限于此。例如,制造显示装置的方法也可以在本公开的范围内。
[0218]
根据一个或更多个实施例,可以提供一种显示装置和包括该显示装置的电子设备,在该显示装置中,显示区域被扩大为即使在其中定位有电子组件的区域处(例如,中或上)也显示图像。例如,可以提供一种显示装置并且可以提供一种包括该显示装置的电子设备,在该显示装置中,可以增大其中定位有电子组件的区域的透光率,并且可以减小或最小化非显示区域的无效空间的面积。然而,本公开不限于以上方面和特征。
[0219]
尽管已经描述了一些实施例,但是本领域技术人员将容易理解的是,在不脱离本公开的精神和范围的情况下,在实施例中可以做出各种修改。将理解的是,除非另外描述,否则每个实施例内的特征或方面的描述通常应该被认为可用于其它实施例中的其它类似特征或方面。因此,如对于本领域普通技术人员将是明显的,除非另外特别地指示,否则结合具体实施例描述的特征、特性和/或元件可以单独使用或与结合其它实施例描述的特征、特性和/或元件组合使用。因此,将理解的是,前述内容是各种实施例的说明,并且将不被解释为限于在此公开的特定实施例,并且对于所公开的实施例的各种修改以及其它实施例旨在包括在如所附权利要求及其等同物中限定的本公开的精神和范围内。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献