一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

一种电能质量芯片多电压域功耗优化与稳定供电设计方法与流程

2022-03-26 15:08:29 来源:中国专利 TAG:


1.本发明涉及低功耗芯片设计的技术领域,更具体地,涉及一种电能质量芯片多电压域功耗优化与稳定供电设计方法。


背景技术:

2.电能质量作为影响电力物联网安全稳定运行的关键因素,对电能质量进行检测与控制具有重要的意义。而目前对于电能质量问题往往采用被动测控的方式,出现问题之后才去针对性的测量、监测、分析评估和治理,因此造成的损失往往是不可逆的,所以急切需要实现电能质量的主动监测,可以提前发现和解决电能质量的在危险,可以大幅度提高电力系统的安全稳定。面向电能质量通用测控需求的芯片化核心技术是实现电能质量“主动”测控的有效途径,但我国目前缺乏该类专用芯片,且常规嵌入式芯片难以满足多场景下电能质量测控设备的广泛部署与物联网功能的应用需求,亟待一种实现电能质量通用测控芯片的国产化和自主可控,打破国外核心技术壁垒,实现行业引领。
3.随着电力物联网的发展,针对电力物联网不同场景下的芯片技术也在不断的发展,但是在芯片的低功耗、运算能力、安全防护以及自主可控方面亟需获得突破。为了延长电能质量通用测控芯片的使用寿命,降低运行和维护成本,增强芯片的实用性,有必要对电能质量测控芯片的低功耗进行研究和设计。


技术实现要素:

4.本发明提供一种电能质量芯片多电压域功耗优化与稳定供电设计方法,通过实现电能质量测控芯片中不同模块工作按照需求工作在不同的电压和频率下,可以有效降低芯片的功率损耗;并且提出高稳定性的低静态电流ldo设计步骤,通过在侦测差分放大器支路电流变化的摆率增强电路上增加一个稳定的电流源,隔离外部电压源对摆率增强电路的干扰,提高了低静态电流ldo的稳定性。
5.为解决上述技术问题,本发明所采用的技术方案是:一种电能质量芯片多电压域功耗优化与稳定供电设计方法,包括低功耗芯片设计步骤和低静态电流ldo供电设计步骤;
6.所述低功耗芯片设计步骤包括以下步骤:
7.(1)按照电能质量测控芯片不同模块的供电要求对电能质量测控芯片分为三个不同的电压区域,所述电压区域分别为3.3v模拟区、1.8v可关断区、1.8v不可关断区;
8.所述3.3v模拟区用于进行模数转换,将采集的电压、电流模拟信号转换为数字信号,以便于数字处理器进行数据处理,同时还用于对复位电路进行供电。
9.所述1.8v可关断区用于数据处理,对电能质量进行分析与计算,对电能质量进行判断与控制,同时,用于预测芯片下一时刻运行状态所需的电压和频率,将预测结果通过ahb总线传输给pmu,通过pmu对芯片的电压和时钟频率进行调节;
10.所述1.8v不可关断区用于调节电力系统的电压和时钟频率,pmu通过数字处理器预测的电压与时钟频率,对可关断区部分电压进行控制,使可关断区不同模块工作在不同
电压下;pmu通过控制rc振荡器和pll,使芯片工作在预测的工作频率下;
11.所述1.8v可关断区包括处理器、flash;所述flash用于存储电能质量信息;所述处理器用于根据芯片当前的运行需求,预测芯片下一时刻运行状态所需的电压和频率,并能够用于控制1.8v不可关断区调节芯片的电压和时钟频率;
12.所述1.8v不可关断区包括rc振荡器、pll(锁相环)、pmu(功耗管理单元);所述rc振荡器用于产生时钟信号;所述pll用于对时钟信号进行分频或倍频功能;所述pmu为一个功耗管理单元,用于对芯片的时钟频率以及1.8v可关断区的电压进行控制;
13.(2)根据电能质量芯片当前的运行需求,通过数字处理器预测电力系统下一时刻运行状态所需的电压和频率,并将预测结果通过ahb总线传输给pmu,通过pmu调节1.8v可关断区的电压,让不需要运行的模块断电,让需要投入运行的模块上电;并且pmu能够控制pll,通过pmu调节电能质量芯片的电压和时钟频率,使芯片工作在预测的时钟频率下;
14.所述低静态电流ldo设计步骤包括以下步骤:
15.(1)设计两级误差放大器结构,所述两级误差放大器结构包括第一级放大器和第二级放大器;所述第一级放大器和第二级放大器实现直流工作点匹配;
16.(2)设计一种摆率增强电路,所述摆率增强电路由一个电阻、一个pmos管m
sre
、以及一个恒定电流源组成,其中电阻的一端连接于第一级放大器的输出端,一端连接m
sre
管的栅端,m
sre
管的漏端连接于功率管m
pow
的栅极,m
sre
管的源端连接一个恒定电流源。摆率增强电路用于在ldo负载跳变时,提供一个额外的对功率管栅电容的充放电电流,缩短从负载跳变到达到稳定的转换时间,减少产生过冲电压,进而提高低静态电流ldo的可靠性与稳定性。
17.(3)采用零-极点追踪与米勒电容补偿的方式,设计一种零-极点追踪电路,所述零-极点追踪电路能够产生一个动态的零点抵消掉ldo的一个输出极点。
18.(4)通过三个低静态电流ldo,利用2.6v-3.6v外部电源作为ldo的输入,分别输出为一个3.3v电压和两个1.8v电压,使用输出的3.3v电压给3.3v模拟区供电;输出的两个1.8v电压分别给1.8v可关断区和1.8v不可关断区供电。
19.特别的,所述3.3v模拟区包括adc模拟部分、复位模块。
20.特别的,所述1.8v可关断区还包括电能质量控制单元、adc数字部分、flash、定时器、gpio口,uart;所述电能质量控制单元用于控制无功补偿装置的投切。
21.特别的,所述处理器采用arm cortexm3数字处理器。
22.特别的,所述低功耗芯片设计步骤中步骤(2)通过pmu调节电能质量芯片的电压和时钟频率的具体方法为:
23.通过数字处理器根据芯片当前的运行需求,预测电力系统下一时刻运行状态所需的电压和频率,然后判断是否需要进行调压调频;
24.如果需要进行调压,则判断是需要进行断掉操作还是进行上电操作,然后将进行断掉操作还是进行上电操作的判断结果传输给pmu,通过pmu对模块进行断电或者上电;
25.如果需要进行调频,则判断是否需要增加频率,如果需要增加频率,则通过pmu配置pll进行倍频操作;如果需要减小频率,则通过pmu配置pll进行分频操作。
26.特别的,所述第一级放大器使用nmos管作输入管,pmos管作负载管;所述第二级放大器采用pmos管源跟随器;由于第一级放大器负载管与第二级放大器的输入管采用相同的类型,可以实现第一级放大器的输出直流工作点与第二级放大器的输入电压直流工作点相
匹配,进而可以减少ldo输出电压的误差。
27.特别的,所述摆率增强电路包括电阻m
sre
、pmos管m
sre
和电流源i
ch
;所述电阻r
sre
串联在第一级放大器的输出端并和pmos管m
sre
的栅极相连,m
sre
的漏极与功率管的栅端相连,m
sre
的源端连接电流源i
ch

28.特别的,所述零-极点追踪电路由pmos管mz、电容cz、电阻rz串联组成,pmos管mz工作在线性区且选择能够产生一个动态的零点抵消掉ldo的一个输出极点。pmos管mz相当于随负载变化的动态电阻,通过合理的选择mz的尺寸,就可以产生一个动态的零点抵消掉ldo的一个输出极点,这样可以认为ldo单位增益带宽之内只含有一个极点,其他极点都在高频区域,提高了ldo环路稳定性。另外米勒电容补偿方式通过将米勒电容跨接在第一级放大器的输入端和ldo的输出端,产生极点分裂的效果,使环路更加稳定。
29.与现有技术相比,本发明所具有的有益效果为:
30.1.本发明可以为不同的模块提供不同的电压,在不同需求下提供不同的时钟频率,并且可以在不同需求下对可关断区域进行掉电或上电操作,可以有效降低电能质量测控芯片的功率损耗。此外,还研究了一种低功耗ldo的设计方法,主要对摆率增强电路和零极点追踪电路进行了改进,可以满足低静态电流下,对ldo稳定性的要求。
31.2.本发明通过对电能质量测控芯片分为多种电压区域,对不同的工作需求,让电能质量测控芯片工作在特定的电压和时钟频率下,在保证电能质量测控芯片正常工作的前提下,降低了电能质量测控芯片不同区域的工作电压和时钟频率,有效降低了电能质量测控芯片的功率消耗。
32.3.本发明采用摆率增强电路和零-极点追踪方法,可以在低功耗和低静态电流的情况下,提高ldo环路的稳定性,减小ldo的功率损耗,将上述所设计的ldo应用于电能质量测控芯片可以进一步降低芯片的功耗。
附图说明
33.为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
34.图1为本发明实施例为通过低功耗芯片设计步骤和低静态电流ldo设计步骤设计的低功耗芯片;
35.图2为本发明实施例为通过低静态电流ldo设计步骤设计的低静态电流ldo的电路图。
具体实施方式
36.下面结合附图对本发明的优选实施例进行详细阐述,以使本发明的优点和特征能更易于被本领域技术人员理解,从而对本发明的保护范围做出更为清楚明确的界定。
37.需要说明的是,术语“中心”、“上”、“下”、“左”、“右”、“竖直”、“水平”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,或者是该发明产品使用时惯常摆放的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的
装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。此外,术语“第一”、“第二”、“第三”等仅用于区分描述,而不能理解为指示或暗示相对重要性。
38.此外,术语“水平”、“竖直”、“悬垂”等术语并不表示要求部件绝对水平或悬垂,而是可以稍微倾斜。如“水平”仅仅是指其方向相对“竖直”而言更加水平,并不是表示该结构一定要完全水平,而是可以稍微倾斜。
39.在本发明的描述中,还需要说明的是,除非另有明确的规定和限定,术语“设置”、“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本发明中的具体含义。
40.如图1所示,本实施例的包括低功耗芯片设计步骤和低静态电流ldo供电设计步骤;
41.所述低功耗芯片设计步骤包括以下步骤:
42.(1)按照电能质量测控芯片不同模块的供电要求对电能质量测控芯片分为三个不同的电压区域,所述电压区域分别为3.3v模拟区、1.8v可关断区、1.8v不可关断区。
43.3.3v模拟区用于进行模数转换,将采集的电压、电流模拟信号转换为数字信号,以便于数字处理器进行数据处理,同时还用于对复位电路进行供电。
44.1.8v可关断区用于数据处理,对电能质量进行分析与计算,对电能质量进行判断与控制,同时,用于预测芯片下一时刻运行状态所需的电压和频率,将预测结果通过ahb总线传输给pmu,通过pmu对芯片的电压和时钟频率进行调节。
45.1.8v不可关断区用于调节电力系统的电压和时钟频率,pmu通过数字处理器预测的电压与时钟频率,对可关断区部分电压进行控制,使可关断区不同模块工作在不同电压下;pmu通过控制rc振荡器和pll,使芯片工作在预测的工作频率下。
46.1.8v可关断区包括处理器、flash;所述flash用于存储电能质量信息;所述处理器用于根据芯片当前的运行需求,预测芯片下一时刻运行状态所需的电压和频率,并能够用于控制1.8v不可关断区调节芯片的电压和时钟频率。
47.1.8v不可关断区包括rc振荡器、pll(锁相环)、pmu(功耗管理单元)。rc振荡器用于产生时钟信号。pll用于对时钟信号进行分频或倍频功能。pmu为一个功耗管理单元,用于对芯片的时钟频率以及1.8v可关断区的电压进行控制。
48.3.3v模拟区包括adc模拟部分、复位模块。
49.1.8v可关断区包括数字处理器、flash。flash用于存储电能质量信息。数字处理器用于根据当前的运行需求,预测芯片下一时刻运行状态所需的电压和频率,并能够用于控制1.8v不可关断区的电压和芯片的时钟频率;处理器采用arm cortexm3数字处理器。
50.1.8v不可关断区包括rc振荡器、pll(锁相环)、pmu(功耗管理单元)。rc振荡器用于产生时钟信号。pll用于对时钟信号进行分频或倍频功能。pmu为一个功耗管理单元,用于对芯片的时钟频率以及1.8v可关断区的电压进行控制。
51.通过对电能质量测控芯片分为多种电压区域,对不同的工作需求,让电能质量测控芯片工作在特定的电压和时钟频率下,在保证电能质量测控芯片正常工作的前提下,降
低了电能质量测控芯片不同区域的工作电压和时钟频率,有效降低了电能质量测控芯片的功率消耗。
52.(2)根据芯片当前的运行需求,通过数字处理器预测芯片下一时刻运行状态所需的电压和频率,并能够用于控制1.8v不可关断区的电压和芯片的时钟频率;
53.低功耗芯片设计步骤中步骤(2)通过pmu调节芯片的电压和时钟频率的具体方法为:
54.通过数字处理器获得预测电力系统下一时刻运行状态所需的电压和频率,然后判断是否需要进行调压调频;
55.如果需要进行调压,则判断是需要进行断掉操作还是进行上电操作,然后将进行断掉操作还是进行上电操作的判断结果传输给pmu,通过pmu对模块进行断电或者上电;
56.如果需要进行调频,则判断是否需要增加频率,如果需要增加频率,则通过pmu配置pll进行倍频操作;如果需要减小频率,则通过pmu配置pll进行分频操作。
57.第一级放大器由若干个nmos管和pmos管组成;所述nmos管用于输入pmos管做电流负载的折叠型运算放大器;所述第二级放大器采用pmos管源跟随器;第一级放大器的nmos管和第二级放大器的mos管采用相同类型。由于第一级放大器负载管与第二级放大器的输入管采用相同的类型,可以实现第一级放大器的输出直流工作点与第二级放大器的输入电压直流工作点相匹配,进而可以减少ldo输出电压的误差。
58.低静态电流ldo设计步骤包括以下步骤:
59.(1)设计两级误差放大器结构,所述两级误差放大器结构包括第一级放大器和第二级放大器;所述第一级放大器使用nmos管作输入管,pmos管作负载管;所述第二级放大器采用pmos管源跟随器;由于第一级放大器负载管与第二级放大器的输入管采用相同的类型,可以实现第一级放大器的输出直流工作点与第二级放大器的输入电压直流工作点相匹配,进而可以减少ldo输出电压的误差;
60.(2)设计一种摆率增强电路,所述摆率增强电路包括电阻r
sre
、pmos管m
sre
和电流源i
ch
;其中电阻的一端连接于第一级放大器的输出端,一端连接m
sre
管的栅端,m
sre
管的漏端连接于功率管m
pow
的栅极,m
sre
管的源端连接一个恒定电流源。摆率增强电路用于在ldo负载跳变时,提供一个额外的对功率管栅电容的充放电电流,缩短从负载跳变到达到稳定的转换时间,减少产生过冲电压,进而提高低静态电流ldo的可靠性与稳定性。
61.通过在常规摆率增强电路基础上增加一个恒定的电流源i
ch
,可以减少由于电源波动对摆率增强电路的干扰,使摆率增强电路提供的充电电流更加准确的跟踪功率管栅电容所需的充电电流,从而可以减小过冲电压,提高ldo稳定性。
62.(3)采用零-极点追踪与米勒电容补偿的方式,设计一种零-极点追踪电路,所述零-极点追踪电路能够产生一个动态的零点抵消掉ldo的一个输出极点;
63.零-极点追踪电路由pmos管mz、电容cz、电阻rz串联组成,pmos管mz工作在线性区且选择能够产生一个动态的零点抵消掉ldo的一个输出极点。pmos管mz相当于随负载变化的动态电阻,通过合理的选择mz的尺寸,就可以产生一个动态的零点抵消掉ldo的一个输出极点,这样可以认为ldo单位增益带宽之内只含有一个极点,其他极点都在高频区域,提高了ldo环路稳定性。另外米勒电容补偿方式通过将米勒电容跨接在第一级放大器的输入端和ldo的输出端,产生极点分裂的效果,使环路更加稳定。
64.(4)通过三个低静态电流ldo,利用2.6v-3.6v外部电源作为ldo的输入,分别输出为一个3.3v电压和两个1.8v电压,使用输出的3.3v电压给3.3v模拟区供电;输出的两个1.8v电压分别给1.8v可关断区和1.8v不可关断区供电。
65.虽然结合附图描述了本发明的实施方式,但是专利所有者可以在所附权利要求的范围之内做出各种变形或修改,只要不超过本发明的权利要求所描述的保护范围,都应当在本发明的保护范围之内。本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实例的说明只是用于帮助理解本发明的方法及其核心思想。以上仅是本发明的优选实施方式,应当指出,由于文字表达的有限性,而客观上存在无限的具体结构,对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进、润饰或变化,也可以将上述技术特征以适当的方式进行组合;这些改进润饰、变化或组合,或未经改进将发明的构思和技术方案直接应用于其它场合的,均应视为本发明的保护范围。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献