一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

电源和包括该电源的显示设备的制作方法

2022-03-01 21:22:24 来源:中国专利 TAG:


1.本公开涉及一种电源和包括该电源的显示设备。


背景技术:

2.随着信息技术的进步,作为将用户连接到信息的连接介质的显示设备的市场正在增长。因此,诸如发光显示设备、量子点显示(qdd)设备和液晶显示(lcd)设备这样的显示设备的使用正在增加。
3.上述显示设备包括:显示面板,其包括多个子像素;驱动器,其输出用于驱动显示面板的驱动信号;以及电源,其向显示面板或驱动器供电。
4.在这种显示设备中,当将驱动信号(例如,扫描信号和数据信号)提供给设置在显示面板中的每个子像素时,所选择的子像素可以透射光或者可以自身发射光,从而可以显示图像。


技术实现要素:

5.为了克服现有技术的上述问题,本公开可以提供一种电源和包括该电源的显示设备,其容易地检测时钟信号之间短路的发生或没有发生,并且停止电压的输出以减小由过流引起的电路损坏。此外,本公开确定在没有异常操作的情况下时钟信号之间短路发生或没有发生,从而增强设备的可靠性和稳定性。
6.为了实现这些目的和其他优点,并且根据本公开的目的,如这里所体现和广泛描述的,显示设备包括:显示图像的显示面板,向显示面板提供扫描信号的移位寄存器,输出用于驱动移位寄存器的时钟信号的电平移位器,向电平移位器提供驱动移位寄存器所需的选通电压的电源,以及控制器,所述控制器感测从电源产生选通电压的电路的节点电压、基于感测的值和内部参考值检测在时钟信号之间发生短路并且基于短路的发生控制电源。
7.当在时钟信号之间发生短路时,电源可以停止选通电压的输出。
8.控制器可对通过将感测值与内部参考值进行比较而产生的第一结果值和通过内部计数器的计数操作而产生的第二结果值执行逻辑运算以产生感测结果值,并可监视感视结果值达特定时间以确定时钟信号之间是否发生短路。
9.控制器可以包括:比较器,其包括连接到在所述电源中生成所述选通电压的电路的节点的第一端,以及连接到提供所述内部参考值的参考电压端的第二端;与门,其包括连接到所述比较器的输出端的第一输入端,以及连接到内部计数器的输出端的第二输入端;以及过流保护器,其连接到所述与门的输出端,以在监视从所述与门输出的感测结果值达特定时间时确定所述时钟信号之间是否发生短路,并且当确定短路时,输出用于停止所述电源的输出的停止信号。
10.所述电平移位器可基于各自从所述定时控制器输出的关闭时钟信号和开启时钟信号而操作以输出所述时钟信号,并且所述控制器可对通过将所述感测值与所述内部参考值进行比较而产生的第一结果值和基于所述关闭时钟信号和所述开启时钟信号而产生的
第二结果值执行逻辑运算以产生感测结果值,并且可监视所述感测结果值达一定时间以确定所述时钟信号之间是否发生短路。
11.所述控制器可以包括:比较器,其包括连接到在电源中生成选通电压的电路的节点的第一端,以及连接到提供内部参考值的参考电压端的第二端;或门,其包括连接到用于控制电平移位器的关闭时钟信号线的第一输入端以及连接到用于控制电平移位器的开启时钟信号线的第二输入端;与门,其包括连接到所述比较器的输出端的第一输入端以及连接到所述或门的输出端的第二输入端,以及过流保护器,其连接到所述与门的输出端以在监视从所述与门输出的感测结果值达特定时间时确定所述时钟信号之间是否发生短路,并且当确定短路时,输出用于停止所述电源的输出的停止信号。
12.过流保护器可以监视从与门输出的感测结果值达特定时间,并且当特定逻辑信号连续产生时,过流保护器可以确定时钟信号之间的短路。
13.在本公开的另一方面中,一种显示设备包括:显示面板,其显示图像;移位寄存器,其向所述显示面板提供扫描信号;电平移位器,其输出用于驱动所述移位寄存器的时钟信号;电源,其向所述电平移位器提供驱动所述移位寄存器所需的选通电压;以及控制器,当由于时钟信号之间发生短路而在设置于其中的电路中连续产生n次或更多次(其中n是2或更大的整数)特定逻辑信号时,所述控制器停止电源的输出。
14.控制器可以感测在电源中产生选通电压的电路的节点电压,并且可以基于感测的值和内部参考值来执行检测时钟信号之间是否发生短路的算术运算,并且当特定逻辑信号连续产生n次或更多次(其中n是2或更大的整数)时,控制器可以停止电源的输出。
15.当控制器确定时钟信号之间的短路时,电源可以停止电源的输出。
16.在本公开的另一方面中,一种电源包括:电平移位器,当由于时钟信号之间发生短路而在设置于其中的电路中连续产生n次或更多次(其中n是2或更大的整数)特定逻辑信号时,确定时钟信号之间的短路并输出停止信号;以及电压发生器,基于从电平移位器输出的停止信号来停止产生选通电压的开关操作。
17.电平移位器可以包括:控制器,其感测在电压发生器中产生选通电压的电路的节点电压,并且基于感测的值和内部参考值来执行检测时钟信号之间是否发生短路的算术运算,并且当特定逻辑信号被连续地产生n次或更多次(其中n是2或更大的整数)时,确定时钟信号之间的短路。
附图说明
18.被包括以提供对本公开的进一步理解并且被并入本技术并构成本技术的一部分的附图示出了本公开的实施方式,并且与说明书一起用于解释本公开的原理。在附图中:
19.图1是示意性地示出根据本公开的第一实施方式的发光显示设备的框图;
20.图2是示意性地示出图1所示的子像素的配置图;
21.图3a和图3b是示出了面板内栅极(gip)型扫描驱动器的布置示例的图;
22.图4和图5是示出与gip型扫描驱动器相关联的设备的配置的示例性图;
23.图6是示出移位寄存器的级的图;
24.图7和图8是用于描述根据本公开的第一实施方式的发光显示设备的框图;
25.图9至图11是用于描述根据本公开的第一实施方式的发光显示设备的短路检测功
能的图;
26.图12是用于描述根据本公开的第二实施方式的发光显示设备的电路图;
27.图13至图15是用于描述根据本公开的第二实施方式的发光显示设备的短路检测功能的图;
28.图16是用于描述根据本公开的第三实施方式的发光显示设备的电路图;以及
29.图17至图19是用于描述根据本公开的第三实施方式的发光显示设备的短路检测功能的图。
具体实施方式
30.在下文中,将参照附图更全面地描述本公开,在附图中示出了本公开的示例性实施方式。然而,本公开可以以许多不同的形式实施,并且不应当被解释为限于在此阐述的实施方式;相反,提供这些实施方式以使得本公开将是彻底和完整的,并且将向本领域技术人员充分传达本公开的概念。
31.根据本公开的显示设备可应用于电视(tv)、视频播放器、个人计算机(pc)、家庭影院、用于车辆的电子装置和智能电话,但不限于此。根据本公开的显示设备可以实现为发光显示设备、量子点显示(qdd)设备、液晶显示器(lcd)设备等。然而,在下文中,为了便于描述,将例如描述基于无机发光二极管或有机发光二极管而自身发光的发光显示设备。
32.此外,将描述以下描述的扫描驱动器包括p型薄膜晶体管(tft)的示例,但不限于此,并且扫描驱动器可以用n型tft或用n型tft和p型tft来实现。tft可以是包括栅极、源极和漏极的三电极元件。源极可以是向晶体管提供载流子的电极。在tft中,载流子可以从源极开始流动。漏极可以是载流子从tft流到外部的电极。也就是说,在tft中,载流子从源极流到漏极。
33.在p型tft中,因为载流子是空穴,所以源极电压可以高于漏极电压,使得空穴从源极流到漏极。在p型tft中,因为空穴从源极流到漏极,所以电流可以从源极流到漏极。另一方面,在n型tft中,因为载流子是电子,所以源极电压可以具有比漏极电压低的电压,使得电子从源极流到漏极。在n型tft中,因为电子从源极流到漏极,所以电流可以从漏极流到源极。然而,tft的源极和漏极可以基于施加到其上的电压而在它们之间切换。基于此,在以下描述中,源极和漏极中的一个将被描述为第一电极,而源极和漏极中的另一个将被描述为第二电极。
34.图1是示意性示出根据本公开的实施方式的第一发光显示设备的框图,图2是示意性示出图1所示的子像素的配置图。
35.如图1和图2所示,根据本公开的第一实施方式的发光显示设备可以包括视频供应单元110、定时控制器120、扫描驱动器130、数据驱动器140、显示面板150和电源180。
36.视频供应单元110(或主机系统)可以输出从外部提供的视频数据信号或存储在其内部存储器中的视频数据信号和各种驱动信号。视频供应单元110可以向定时控制器120提供数据信号和各种驱动信号。
37.定时控制器120可以输出用于控制扫描驱动器130的操作定时的栅极定时控制信号gdc、用于控制数据驱动器140的操作定时的数据定时控制信号ddc以及各种同步信号(例如,竖直同步信号vsync和水平同步信号hsync)。定时控制器120可以向数据驱动器140提供
从视频供应单元110提供的数据信号data和数据定时控制信号ddc。定时控制器120可以被实现为集成电路(ic)类型,并且可以安装在印刷电路板(pcb)上,但不限于此。
38.扫描驱动器130可以响应于从定时控制器120提供的栅极定时控制信号gdc而输出扫描信号(或扫描电压)。扫描驱动器130可以通过多条扫描线gl1至glm向包括在显示面板150中的多个子像素提供扫描信号。扫描驱动器130可以实现为ic型,或者可以直接设置在面板内栅极(gip)型的显示面板150上,但不限于此。
39.响应于从定时控制器120提供的数据定时控制信号ddc,数据驱动器140可以采样并锁存数据信号data,基于伽马参考电压将数字数据信号转换成模拟数据电压,并输出模拟数据电压。数据驱动器140可以通过多条数据线dl1至dln分别向显示面板150的子像素提供数据电压。数据驱动器140可以被实现为ic类型,或者可以安装在显示面板150或pcb上,但不限于此。
40.基于从外部提供的外部输入电压,电源180可以产生并输出具有高电平的第一面板功率evdd和具有低电平的第二面板功率evss。除了第一面板功率evdd和第二面板功率evss之外,电源单元180还可以产生和输出驱动扫描驱动器130所需的电压(例如,扫描高电压和扫描低电压)或驱动数据驱动器140所需的电压(例如,漏极电压和半漏极电压)。
41.显示面板150可以基于包括扫描信号和数据电压的驱动信号、第一面板功率evdd和第二面板功率evss来显示图像。显示面板150的子像素可以各自自身发射光。显示面板150可以基于具有刚性或柔性的基板(例如玻璃,硅或聚酰亚胺)来制造。而且,发光的子像素可以包括包含红色、绿色和蓝色的像素,或者可以包括包含红色、绿色、蓝色和白色的像素。
42.例如,一个子像素sp可以包括像素电路,该像素电路包括开关晶体管、驱动晶体管、存储电容器和有机发光二极管。应用于发光显示设备的子像素sp可以自身发光,因此在电路结构上可能是复杂的。此外,子像素sp还可以包括各种电路,例如补偿发光的有机发光二极管中的劣化和向有机发光二极管提供驱动电流的驱动晶体管中的劣化的补偿电路。因此,可以假设子像素sp简单地以块的形式示出。
43.在上文中,已将定时控制器120、扫描驱动器130和数据驱动器140中的每一者描述为个别组件。然而,基于发光显示设备的实现类型,可以将定时控制器120、扫描驱动器130和数据驱动器140中的一个或多个集成到一个ic中。
44.图3a和图3b是示出gip型扫描驱动器的布置示例的图,图4和图5是示出与gip型扫描驱动器相关联的设备的配置的示例性图,而图6是示出移位寄存器的级的图。
45.如图3a和图3b所示,多个gip型扫描驱动器130a和130b可设置在显示面板150的非显示区域na中。如图3a所示,扫描驱动器130a和130b可以分别设置在显示面板150的左非显示区域na和右非显示区域na中。此外,如图3b所示,扫描驱动器130a和130b可以分别设置在显示面板150的上非显示区域na和下非显示区域na中。
46.示出并描述了扫描驱动器130a和130b被布置在非显示区域na中的示例,其中该非显示区域na被布置在显示区域aa的左侧和右侧或上侧和下侧,但是本公开不限于此,并且扫描驱动器130a和130b可以仅被布置在左侧、右侧、上侧或下侧中的一个。
47.如图4所示,gip型扫描驱动器130可以包括移位寄存器131和电平移位器135。电平移位器135可以基于从定时控制器120输出的信号产生并输出时钟信号clk和启动信号vst
中的一个或多个。时钟信号clk可以以k相位(其中k是2或更大的整数)的形式产生和输出,在k相位中,诸如两相、四相和八相之类的相位不同。
48.移位寄存器131可以基于从电平移位器135输出的信号clk和vst来操作,并且可以输出扫描信号scan[1]至scan[m],以用于接通或断开显示面板中提供的晶体管。移位寄存器131可以基于gip类型而被实现为显示面板中的薄膜型。因此,扫描驱动器130的设置在显示面板中的部分可以是移位寄存器131。此外,图3a和图3b中的130a和130b可以对应于131。
[0049]
如图4和图5所示,与移位寄存器131不同,电平移位器135可以被实现为ic类型,或者可以被包括在电源180中。然而,这仅仅是实施方式,本公开不限于此。
[0050]
如图6所示,移位寄存器131可以包括多个级(例如,第一至第m级)stg1至stgm。多个级stg1至stgm可以基于从电平移位器135输出的信号clk和vst来操作,并且可以具有级联连接关系,以用于从第一级stg1顺序地输出扫描信号scan[1]至scan[m]直到第m级stgm。例如,第一级stg1的输出端或进位端可以连接到作为第二级stg2的输入端的起始信号线,而第二级stg2的输出端或进位端可以连接到作为第三级stg3的输入端的起始信号线。
[0051]
在图6中,示出并描述了其中包括在移位寄存器131中的级stg1至stgm按顺序输出第一至第m扫描信号scan[1]至scan[m]的示例。然而,包括在移位寄存器131中的级stg1至stgm可以按顺序、按相反顺序或基于控制方式随机地输出第一至第m扫描信号scan[1]至scan[m]。
[0052]
图7和图8是用于描述根据本公开的第一实施方式的发光显示设备的框图,并且图9至图11是用于描述根据本公开的第一实施方式的发光显示设备的短路检测功能的图。
[0053]
如图7和图8所示,电平移位器135可以基于各自从定时控制器120输出的开启时钟信号(on clk)和关闭时钟信号(off clk)来操作,并且可以输出多个级的操作所需的信号clk和vst。如上所述,电平移位器135可以被实现为独立ic类型,但是在下面的描述中,为了便于描述,将描述电平移位器135被包括在电源中的示例。
[0054]
如图8所示,电源180可以包括:电压发生器180g,其产生并输出包括栅极高电压vgh和栅极低电压vgl的选通电压;以及电平移位器135,其产生并输出第一时钟信号clka和第二时钟信号clkb。
[0055]
电压发生器180g可基于从外部供应的电压而产生并输出被供应到电平移位器135的包括栅极高电压vgh和栅极低电压vgl的选通电压。
[0056]
电平移位器135可以包括第一时钟信号发生器135a、第二时钟信号发生器135b和时钟信号控制器135s。第一时钟信号发生器135a和第二时钟信号发生器135b可以基于分别从定时控制器120输出的开启时钟信号(on clk)和关闭时钟信号(off clk)来操作,并且可以输出包括作为栅极高电压vgh的电平和栅极低电压vgl的电平的逻辑高电平和逻辑低电平的第一时钟信号和第二时钟信号。
[0057]
时钟信号控制器135s可以控制第一时钟信号发生器135a和第二时钟信号发生器135b。此外,时钟信号控制器135s可以感测用于在电压发生器180g中产生栅极高电压vgh的节点电压,并且可以基于感测电压和内部参考值来执行检测时钟信号之间是否发生短路的算术运算,并且当确定短路时,时钟信号控制器135s可以输出用于控制电压发生器180g的信号vstop。时钟信号控制器135s可以感测用于产生栅极低电压vg1的电路的节点电压,以便检测短路的发生与否。
[0058]
时钟信号之间的短路可能由于各种原因而发生,例如电路缺陷(ic的缺陷)、制造过程中的微粒的出现(由构成时钟线的薄膜之间的微粒引起的短路)或组装过程以及封装、移动或安装设备的过程的问题(显示面板的裂纹)。而且,短路可能发生在各个点(区域)。因此,在下文中,为了帮助理解,将描述由时钟信号发生器的输出端之间的连接引起的短路作为示例。
[0059]
如图9所示,当第一时钟信号和第二时钟信号之间发生短路时,在第一时钟信号发生器135a的输出端和第二时钟信号发生器135b的输出端之间可能发生诸如“(1)短路”之类的连接短路。
[0060]
当在第一时钟信号发生器135a的输出端和第二时钟信号发生器135b的输出端之间发生短路时,可以在第一时钟信号发生器135a和第二时钟信号发生器135b之间形成诸如“(2)电流路径”之类的电流路径。当形成诸如“(2)电流路径”之类的电流路径时,从电压发生器180g输出的栅极高电压vgh可以下降到栅极低电压vg1,或者可以降低到诸如地电平之类的低电压电平(即,发生异常输出)。
[0061]
如上所述,当短路发生时,时钟信号控制器135s可以输出用于控制电压发生器180g的信号,如“(3)vstop”。已经从时钟信号控制器135s接收到诸如“(3)vstop”之类的信号的电压发生器180g可以如“(4)vgh stop”那样停止栅极高电压vgh的输出。
[0062]
除了栅极高电压vgh和栅极低电压vgl之外,电压发生器180g还可以产生和输出用于驱动数据驱动器和显示面板的电压。此外,描述了电平移位器135生成包括第一时钟信号clka和第二时钟信号clkb的两相时钟信号的示例,但是电平移位器135可以生成并输出具有四个相位、八个相位等的时钟信号。例如,在电平移位器135生成四相时钟信号的情况下,时钟信号发生器可以包括总共四个时钟信号发生器(即,第一到第四时钟信号发生器),而在电平移位器135生成八相时钟信号的情况下,时钟信号发生器可以包括总共八个时钟信号发生器(即,第一到第八时钟信号发生器)。
[0063]
时钟信号控制器135s可以基于内部参考电压和从电压发生器180g感测的电压来提供结果值,并且可以与结果值一起对电压或信号进行计数,或者可以提供感测结果值作为额外计算的值,并且基于该结果值,时钟信号控制器135s可以确定是否发生短路。当基于对电压或信号进行计数或计算的方法来提供用于确定短路是否发生的标准时,可以容易地检测在相对短的时间内彼此交叠的时钟信号(例如,前一时钟信号的逻辑高周期与后一时钟信号的逻辑高周期部分交叠的时钟信号)之间是否发生短路。
[0064]
在下文中,将基于具有总共四个相位的第一至第四时钟信号clk1至clk4来描述根据实施方式的确定短路的方法,其中在四水平时间段h处生成逻辑高电平和逻辑低电平,并且逻辑高电平生成时间段与下一逻辑高电平生成时间段相隔一水平时间。
[0065]
如图10的(1)所示,当检测到第一时钟信号clk1和第二时钟信号clk2之间的短路时,可以不立即确定短路,并且在经过一定时间之后,可以确定短路的发生。此外,如图10的(2)所示,当短路的确定完成时,可以停止时钟信号clk的产生。
[0066]
如图11所示,在时钟信号clk1到clk4中,产生逻辑高电平的时间段可能相对较短,因此,发生短路的时间段可能较短。因此,可能无法通过使用简单的短路检测方法来检测短路。结果,通过使用在监视电压或信号达一定时间时检测特定逻辑信号是否连续出现的方法,可以精确地确定短路是由临时异常操作引起的短路还是由制造过程、组装过程或电路
缺陷引起的实际短路。
[0067]
图12是用于描述根据本公开的第二实施方式的发光显示设备的电路图,图13至图15是用于描述根据本公开的第二实施方式的发光显示设备的短路检测功能的图。
[0068]
如图12所示,电压发生器180g可以基于从外部提供的电压产生并输出将被提供给电平移位器135的栅极高电压vgh和栅极低电压vg1。
[0069]
为此,电压发生器180g可以包括第一开关sw1、第二开关sw2、电阻器rs、电感器ind和信号发生器(pwm gen)。
[0070]
信号发生器(pwm gen)可以产生并输出控制第一开关sw1和第二开关sw2的接通/断开时间的第一开关信号sw1和第二开关信号sw2,以基于通过输入端in输入的外部电压产生栅极高电压vgh。第一开关sw1和第二开关sw2可以基于第一开关信号sw1和第二开关信号sw2执行接通/断开操作。电感器ind可以充入或释放能量,并且可以基于第一开关sw1和第二开关sw2产生并输出栅极高电压vgh。
[0071]
电平移位器135可以包括第一时钟信号发生器135a、第二时钟信号发生器135b和时钟信号控制器135s。
[0072]
时钟信号控制器135s可以控制第一时钟信号发生器135a和第二时钟信号发生器135b。此外,时钟信号控制器135s可以感测电压发生器180g的节点电压,并且当时钟信号之间发生短路时,时钟信号控制器135s可以输出用于控制电压发生器180g的信号vstop。
[0073]
为此,时钟信号控制器135s可以包括比较器cmp、与门(与逻辑门)and、内部计数器intcnt、过流保护器ocp和输出控制器con。
[0074]
输出控制器con可以基于通过开启时钟信号线on clk和关闭时钟信号线off clk施加的开启时钟信号和关闭时钟信号来控制第一时钟信号发生器135a和第二时钟信号发生器136b。
[0075]
比较器cmp可以感测电压发生器180g的节点电压,将感测到的电压与内部参考值进行比较,并输出第一结果值。比较器cmp的第一端可以连接到连接第二开关sw的第二电极和电阻器rs的一端的节点sen,其第二端可以连接到用于提供内部参考值的参考电压端ref,并且其输出端可以连接到与门and的第一输入端an1。电阻器rs的另一端可连接到设置在时钟信号控制器135s(或电源)中的接地端。
[0076]
与门and可以对从比较器com输出的第一结果值和从内部计数器intcnt输出的第二结果值(计数值)执行逻辑运算(逻辑与运算),然后可以输出感测结果值。与门and可以包括连接到比较器cmp的输出端的第一输入端an1和连接到内部计数器intcnt的第二输入端an2。内部计数器intcnt可以通过以特定周期交替产生逻辑高电平和逻辑低电平的计数操作来提供脉冲(计数值)。
[0077]
内部计数器intcnt可以在大约1ms的时间段期间执行计数,并且当确定执行了预定次数(例如64次)的计数操作完成或者时钟信号之间发生短路时,可以初始化内部计数器intcnt。
[0078]
当在监视(或计数)从与门and输出的感测结果值达一定时间时确定时钟信号之间发生短路时,过流保护器ocp可以输出用于控制(停止)电压发生器180g的输出的停止信号vstop。过流保护器ocp可以包括连接到与门and的输出端an3的输入端,以及连接到电压发生器180g的输出端。从过流保护器ocp输出的停止信号vstop可以被传送到包括在电压发生
器180g中的信号发生器(pwm gen)。
[0079]
第一时钟信号发生器135a和第二时钟信号发生器135b可以基于开启时钟信号(on clk)和关闭时钟信号(off clk)来操作,并且可以分别输出包括作为栅极高电压vgh的电平和栅极低电压vgl的电平的逻辑高电平和逻辑低电平的第一时钟信号clka和第二时钟信号clkb。
[0080]
第一时钟信号发生器135a可以包括第一上拉晶体管tua和第一下拉晶体管tda。第一上拉晶体管tua可以包括连接到输出控制器con的栅电极、连接到栅极高压端vgh的第一电极以及连接到第一输出端clka的第二电极。第一下拉晶体管tda可以包括连接到输出控制器con的栅电极、连接到栅极低电压端vgl的第一电极以及连接到第一输出端clka的第二电极。
[0081]
第二时钟信号发生器135b可以包括第二上拉晶体管tub和第二下拉晶体管tdb。第二上拉晶体管tub可以包括连接到输出控制器con的栅电极、连接到栅极高压端vgh的第一电极以及连接到第二输出端clkb的第二电极。第二下拉晶体管tdb可以包括连接到输出控制器con的栅电极、连接到栅极低电压端vgl的第一电极以及连接到第二输出端clkb的第二电极。
[0082]
如图13和图14所示,在短路发生之前,与门and可以基于施加到第一输入端an1的结果值an1和施加到第二输入端an2的计数值an2而输出逻辑低(l)结果值和逻辑高(h)结果值。然而,在短路发生之后,与门and可以基于施加到第一输入端an1的结果值an1和施加到第二输入端an2的计数值an2而仅输出逻辑低(l)结果值。
[0083]
当从与门and输出的结果值被产生为具有逻辑低电平l时,过流保护器ocp可以将相应的时间定义为短路发生时间。当逻辑低电平l从短路发生时间起连续产生“n”次或更多次(其中n是2或更大的整数)时,过流保护器ocp可以确定时钟信号之间短路的发生,并且同时可以输出停止信号vstop。
[0084]
当从过流保护器ocp输出停止信号vstop时,电压发生器180g可以不输出第一开关信号sw1和第二开关信号sw2中的至少一个,以停止栅极高电压vgh的输出。
[0085]
在以上描述中,当短路发生时,已经描述了栅极高电压vgh的输出停止的示例,但是也可能停止当时钟信号之间发生短路时引起问题的电压和栅极低电压中的全部。
[0086]
此外,当检测到时钟信号之间连续发生短路(例如,累计三次)时,可以完全阻断(停止)电源180(或仅电平移位器)的操作以保护电路免受过流影响。
[0087]
此外,图14仅仅是示例,可以改变感测电压的变化(电平的变化)、计数方案和计数间隔(计数周期,频率等)。
[0088]
如图15(a)所示,在时钟信号之间发生短路时观测仪检测到流过电感器的电流的情况下,在未应用实施方式的电路中可能发生过流。
[0089]
然而,如图15(b)所示,在时钟信号之间发生短路时观测仪检测到流过电感器的电流的情况下,在应用了实施方式的电路中,可能仅发生开关噪声,而可能不发生过流。作为参考,当在产生停止信号vstop之后开关停止时,可以去除开关噪声swn。
[0090]
图16是用于描述根据本公开的第三实施方式的发光显示设备的电路图,图17至图19是用于描述根据本公开的第三实施方式的发光显示设备的短路检测功能的图。
[0091]
与第二实施方式相比,第三实施方式可以在时钟信号控制器135s的配置上具有差
异。因此,下面将主要描述不同之处,并且第二实施方式的描述可以应用于其他元件。
[0092]
如图16所示,电平移位器135可以包括第一时钟信号发生器135a、第二时钟信号发生器135b和时钟信号控制器135s。
[0093]
时钟信号控制器135s可以控制第一时钟信号发生器135a和第二时钟信号发生器135b。此外,时钟信号控制器135s可以感测电压发生器180g的节点电压,并且当基于所感测的电压和内部参考值检测到时钟信号之间发生短路时,时钟信号控制器135s可以输出用于控制电压发生器180g的信号vstop。
[0094]
为此,时钟信号控制器135s可以包括比较器cmp、与门and、或门(或逻辑门)org、过流保护器ocp和输出控制器con。
[0095]
或门org可以包括连接到关闭时钟信号线off clk的第一输入端or1、连接到开启时钟信号线on clk的第二输入端or2以及连接到与门and的第二输入端an2的输出端or3。或门org可以对关闭时钟信号和开启时钟信号执行逻辑运算(逻辑或运算)以输出第二结果值。或门org可提供脉冲,其中逻辑高电平和逻辑低电平基于关闭时钟信号和开启时钟信号交替重复。以这种方式,当基于关闭时钟信号和开启时钟信号提供逻辑高电平和逻辑低电平交替重复的脉冲时,可以不添加单独的计数器,从而可以降低设备的复杂性(配置的简化)。
[0096]
与门and可对从比较器com输出的第一结果值和从或门org输出的第二结果值执行逻辑运算(逻辑与运算)以输出感测结果值。与门and可以包括连接到比较器cmp的输出端的第一输入端an1和连接到或门org的输出端的第二输入端an2。
[0097]
当在监视(或计数)从与门and输出的感测结果值达一定时间时确定时钟信号之间发生短路时,过流保护器ocp可以输出用于控制(停止)电压发生器180g的输出的停止信号vstop。过流保护器ocp可以包括连接到与门and的输出端an3的输入端,以及连接到电压发生器180g的输出端。从过流保护器ocp输出的停止信号vstop可以被传送到包括在电压发生器180g中的信号发生器(pwm gen)。
[0098]
如图16和图17所示,与通过关闭时钟信号线off clk施加的开启时钟信号(on clk)相对应的脉冲的逻辑高电平可以不与对应于通过开启时钟信号线on clk施加的关闭时钟信号(off clk)的脉冲的逻辑高电平交叠。因此,与通过计数器输出的信号流一样,或门org可以输出具有连续和交替重复的逻辑高电平h和逻辑低电平l的信号。
[0099]
如图18和图19所示,在短路发生之前,与门and可以基于施加到第一输入端an1的结果值an1和施加到第二输入端an2的计数值an2而输出逻辑低(l)结果值和逻辑高(h)结果值。然而,在短路发生之后,与门and可以基于施加到第一输入端an1的结果值an1和施加到第二输入端an2的计数值an2而仅输出逻辑低(l)结果值。
[0100]
当从与门and输出的结果值被产生为具有逻辑低电平l时,过流保护器ocp可以将相应的时间定义为短路发生时间。当逻辑低电平l从短路发生时间连续产生“n”次或更多次(其中n是2或更大的整数)时,过流保护器ocp可以确定时钟信号之间发生短路,并且同时可以输出停止信号vstop。
[0101]
当从过流保护器ocp输出停止信号vstop时,电压发生器180g可以不输出(断开信号或浮动)第一开关信号sw1和第二开关信号sw2中的至少一个,以停止栅极高电压vgh的输出。
[0102]
然而,当从短路发生时间起逻辑低电平l没有连续产生“n”次或更多次(其中n是2或更大的整数)时,可以确定临时操作错误(不输出停止信号)。结果,电压发生器180g的开关操作可以维持正常状态,并且因此,可以防止异常操作的发生(可以提高确定短路的性能并且可以降低异常操作的概率)。
[0103]
如上所述,根据本公开,可以检测在相对短的时间内彼此交叠的时钟信号之间是否发生短路,并且可以基于检测结果停止选通电压的输出,从而防止由过流引起的电路损坏或防止由损坏引起的火灾的发生。此外,本公开可以基于感测方案和逻辑操作方案来容易地检测时钟信号之间是否发生短路以防止异常操作,从而增强设备的可靠性和稳定性。
[0104]
根据本公开的效果不限于上述示例,并且其他各种效果可以被包括在本说明书中。
[0105]
虽然已经参考本公开的示例性实施方式具体示出和描述了本公开,但是本领域的普通技术人员将理解,在不脱离由所附权利要求限定的本公开的精神和范围的情况下,可以在其中进行形式和细节上的各种改变。
[0106]
相关应用的交叉引用
[0107]
本技术要求于2020年8月26日提交的韩国专利申请no.10-2020-0107653的权益,该专利申请通过引用结合于此,如同在此完全阐述一样。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献