一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

一种像素驱动电路及其驱动方法与流程

2021-12-14 23:58:00 来源:中国专利 TAG:


1.本发明实施例涉及显示技术领域,尤其涉及一种像素驱动电路及其驱动方法。


背景技术:

2.随着显示技术的发展,显示面板的应用越来越广泛,相应的对显示面板的要求也越来越高。
3.现有的显示面板在超高刷新时,会存在存储模块充电时间不足,显示异常的问题。


技术实现要素:

4.本发明提供一种像素驱动电路及其驱动方法,以实现显示面板在超高刷新时,保证显示面板存储模块的充电时间,提高显示稳定性。
5.第一方面,本发明实施例提供了一种像素驱动电路,该像素驱动电路包括:第一数据写入模块、第二数据写入模块、第一驱动模块、第二驱动模块、第一存储模块、第二存储模块和发光模块;
6.所述第一驱动模块用于产生第一驱动电流,所述第二驱动模块用于产生第二驱动电流,所述第一存储模块用于维持所述第一驱动模块的控制端的电位,所述第二存储模块用于维持所述第二驱动模块的控制端的电位;
7.所述第一数据写入模块用于在所述发光模块响应所述第二驱动电流、以显示第一待显示亮度时,将第一数据电压写入所述第一驱动模块;
8.所述第二数据写入模块用于在所述发光模块响应所述第一驱动电流、以显示第二待显示亮度时,将第二数据电压写入所述第二驱动模块。
9.可选地,像素驱动电路还包括:第一发光控制模块、第二发光控制模块、第三发光控制模块和第四发光控制模块;
10.所述第一发光控制模块的第一端接入第一电源信号,所述第一发光控制模块的控制端接入第一使能信号,所述第一发光控制模块的第二端与所述第一驱动模块的第一端电连接;所述第二发光控制模块的第一端与所述第一驱动模块的第二端电连接,所述第二发光控制模块的控制端接入所述第一使能信号,所述第二发光控制模块的第二端与所述发光模块的第一端电连接,所述发光模块的第二端接入第二电源信号;所述第一发光控制模块和所述第二发光控制模块用于在所述第二数据写入模块将第二数据电压写入所述第二驱动模块时导通,并控制所述第一驱动电流输出至所述发光模块;
11.所述第三发光控制模块的第一端接入第一电源信号,所述第三发光控制模块的控制端接入第二使能信号,所述第三发光控制模块的第二端与所述第二驱动模块的第一端电连接;所述第四发光控制模块的第一端与所述第二驱动模块的第二端电连接,所述第四发光控制模块的控制端接入所述第二使能信号,所述第四发光控制模块的第二端与所述发光模块的第一端电连接;所述第三发光控制模块和所述第四发光控制模块用于在所述第一数据写入模块将第一数据电压写入所述第一驱动模块时导通,并控制所述第二驱动电流输出
至所述发光模块。
12.可选地,所述第一数据写入模块的控制端接入第二使能信号,所述第一数据写入模块的第一端接入第一数据电压,所述第一数据写入模块的第二端与所述第一驱动模块的第一端电连接;
13.所述第二数据写入模块的控制端接入第一使能信号,所述第二数据写入模块的第一端接入第二数据电压,所述第二数据写入模块的第二端与所述第二驱动模块的第一端电连接;
14.所述第一存储模块的第一端接入第一电源信号,所述第一存储模块的第二端与所述第一驱动模块的控制端电连接;
15.所述第二存储模块的第一端接入第一电源信号,所述第二存储模块的第二端与所述第二驱动模块的控制端电连接。
16.可选地,像素驱动电路还包括:第一阈值补偿模块和第二阈值补偿模块;
17.所述第一阈值补偿模块连接于所述第一驱动模块的控制端与所述第一驱动模块的第二端之间,所述第一阈值补偿模块的控制端接入第二使能信号,所述第一阈值补偿模块用于抓取所述第一驱动模块的阈值电压至所述第一驱动模块的控制端;
18.所述第二阈值补偿模块连接于所述第二驱动模块的控制端与所述第二驱动模块的第二端之间,所述第二阈值补偿模块的控制端接入所述第一使能信号,所述第二阈值补偿模块用于抓取所述第二驱动模块的阈值电压至所述第二驱动模块的控制端。
19.可选地,像素驱动电路还包括:第一初始化模块、第二初始化模块、第三初始化模块和第四初始化模块;
20.所述第一初始化模块的控制端接入第一扫描信号,所述第一初始化模块的第一端接入初始化信号,所述第一初始化模块的第二端与所述第一驱动模块的控制端电连接,所述第一初始化模块用于初始化所述第一驱动模块;
21.所述第二初始化模块的控制端接入所述第一扫描信号,所述第二初始化模块的第一端接入所述初始化信号,所述第二初始化模块的第二端与所述发光模块的第一端电连接,所述第二初始化模块用于初始化所述发光模块;
22.所述第三初始化模块的控制端接入第二扫描信号,所述第三初始化模块的第一端接入所述初始化信号,所述第三初始化模块的第二端与所述第二驱动模块的控制端电连接,所述第三初始化模块用于初始化所述第二驱动模块;
23.所述第四初始化模块的控制端接入所述第二扫描信号,所述第四初始化模块的第一端接入所述初始化信号,所述第四初始化模块的第二端与所述发光模块的第一端电连接,所述第四初始化模块用于初始化所述发光模块。
24.可选地,所述第一数据写入模块包括第一晶体管,所述第一晶体管的第一端为所述第一数据写入模块的第一端,所述第一晶体管的第二端为所述第一数据写入模块的第二端;
25.所述第一驱动模块包括第二晶体管,所述第二晶体管的第一端为所述第一驱动模块的第一端,所述第二晶体管的控制端为所述第一驱动模块的控制端,所述第二晶体管的第二端为所述第一驱动模块的第二端;
26.所述第一发光控制模块包括第三晶体管,所述第三晶体管的第一端为所述第一发
光控制模块的第一端,所述第三晶体管的第二端为所述第一发光控制模块的第二端,所述第三晶体管的控制端为所述第一发光控制模块的控制端;
27.所述第二发光控制模块包括第四晶体管,所述第四晶体管的第一端为所述第二发光控制模块的第一端,所述第四晶体管的第二端为所述第二发光控制模块的第二端,所述第四晶体管的控制端为所述第二发光控制模块的控制端;
28.所述第一阈值补偿模块包括第五晶体管,所述第五晶体管的第一端为所述第一阈值补偿模块的第一端,所述第五晶体管的第二端为所述第一阈值补偿模块的第二端,所述第五晶体管的控制端为所述第一阈值补偿模块的控制端;
29.所述第一初始化模块包括第六晶体管,所述第六晶体管的第一端为所述第一初始化模块的第一端,所述第六晶体管的第二端为所述第一初始化模块的第二端,所述第六晶体管的控制端为所述第一初始化模块的控制端;
30.所述第二初始化模块包括第七晶体管,所述第七晶体管的第一端为所述第二初始化模块的第一端,所述第七晶体管的第二端为所述第二初始化模块的第二端,所述第七晶体管的控制端为所述第二初始化模块的控制端;
31.所述第二数据写入模块包括第八晶体管,所述第八晶体管的第一端为所述第二数据写入模块的第一端,所述第八晶体管的第二端为所述第二数据写入模块的第二端;
32.所述第二驱动模块包括第九晶体管,所述第九晶体管的第一端为所述第二驱动模块的第一端,所述第九晶体管的控制端为所述第二驱动模块的控制端,所述第九晶体管的第二端为所述第二驱动模块的第二端;
33.所述第三发光控制模块包括第十晶体管,所述第十晶体管的第一端为所述第三发光控制模块的第一端,所述第十晶体管的第二端为所述第三发光控制模块的第二端,所述第十晶体管的控制端为所述第三发光控制模块的控制端;
34.所述第四发光控制模块包括第十一晶体管,所述第十一晶体管的第一端为所述第四发光控制模块的第一端,所述第十一晶体管的第二端为所述第四发光控制模块的第二端,所述第十一晶体管的控制端为所述第四发光控制模块的控制端;
35.所述第二阈值补偿模块包括第十二晶体管,所述第十二晶体管的第一端为所述第二阈值补偿模块的第一端,所述第十二晶体管的第二端为所述第二阈值补偿模块的第二端,所述第十二晶体管的控制端为所述第二阈值补偿模块的控制端;
36.所述第三初始化模块包括第十三晶体管,所述第十三晶体管的第一端为所述第三初始化模块的第一端,所述第十三晶体管的第二端为所述第三初始化模块的第二端,所述第十三晶体管的控制端为所述第三初始化模块的控制端;
37.所述第四初始化模块包括第十四晶体管,所述第十四晶体管的第一端为所述第四初始化模块的第一端,所述第十四晶体管的第二端为所述第四初始化模块的第二端,所述第十四晶体管的控制端为所述第四初始化模块的控制端;
38.所述第一存储模块包括第一电容,所述第一电容的第一端为所述第一存储模块的第一端,所述第一电容的第二端为所述第一存储模块的第二端;
39.所述第二存储模块包括第二电容,所述第二电容的第一端为所述第二存储模块的第一端,所述第二电容的第二端为所述第二存储模块的第二端;
40.所述发光模块包括有机发光二极管,所述有机发光二极管的阳极为所述发光模块
的第一端,所述有机发光二极管的阴极为所述发光模块的第二端。
41.第二方面,本发明实施例还提供了一种像素驱动电路的驱动方法,用于驱动第一方面任意所述的像素驱动电路,所述像素驱动电路的驱动方法包括:
42.在主显示阶段循环执行以下步骤:
43.在第一时间段,控制第二驱动模块根据所述第二数据电压产生第二驱动电流,发光模块响应所述第二驱动电流、以显示第一待显示亮度,同时控制第一数据写入模块将第一数据电压写入第一驱动模块;
44.在第二时间段,控制第一驱动模块根据所述第一数据电压产生第一驱动电流,所述发光模块响应所述第一驱动电流、以显示所述第二待显示亮度,同时控制所述第二数据写入模块将所述第二数据电压写入所述第二驱动模块。
45.可选地,在主显示阶段之前,还包括:预显示阶段;
46.在所述预显示阶段执行以下步骤:
47.控制所述第二数据写入模块导通,所述第二数据写入模块将所述第二数据电压写入所述第二驱动模块。
48.可选地,所述像素驱动电路还包括:第一发光控制模块、第二发光控制模块、第三发光控制模块和第四发光控制模块;所述第一发光控制模块的第一端接入第一电源信号,所述第一发光控制模块的控制端接入第一使能信号,所述第一发光控制模块的第二端与所述第一驱动模块的第一端电连接;所述第二发光控制模块的第一端与所述第一驱动模块的第二端电连接,所述第二发光控制模块的控制端接入所述第一使能信号,所述第二发光控制模块的第二端与所述发光模块的第一端电连接,所述发光模块的第二端接入第二电源信号;所述第三发光控制模块的第一端接入第一电源信号,所述第三发光控制模块的控制端接入第二使能信号,所述第三发光控制模块的第二端与所述第二驱动模块的第一端电连接;所述第四发光控制模块的第一端与所述第二驱动模块的第二端电连接,所述第四发光控制模块的控制端接入所述第二使能信号,所述第四发光控制模块的第二端与所述发光模块的第一端电连接;
49.在主显示阶段之前,还包括:预显示阶段;
50.在所述预显示阶段执行以下步骤:
51.在第三时间段,停止输入所述第一电源信号和/或停止输入所述第二电源信号,并控制所述第三发光控制模块及所述第四发光控制模块导通,同时控制第一数据写入模块将第一数据电压写入第一驱动模块;
52.在第四时间段,第一驱动模块根据所述第一数据电压产生第一驱动电流,所述发光模块响应所述第一驱动电流、以显示所述第二待显示亮度,同时控制所述第二数据写入模块将所述第二数据电压写入所述第二驱动模块。
53.可选地,在所述主显示阶段中:
54.在所述第一时间段之前还包括:
55.第一初始化阶段,对所述第一驱动模块进行初始化;
56.在所述第二时间段之前还包括:
57.第二初始化阶段,对所述第二驱动模块进行初始化。
58.本发明中,像素驱动电路包括第一数据写入模块、第二数据写入模块、第一驱动模
块、第二驱动模块、第一存储模块、第二存储模块和发光模块,在发光模块响应第二驱动电流、以显示第一待显示亮度的同时,第一数据写入模块将第一数据电压写入第一驱动模块;在第一驱动模块根据第一数据电压产生第一驱动电流,发光模块响应第一驱动电流、以显示第二待显示亮度的同时,第二数据写入模块将第二数据电压写入第二驱动模块,从而实现了利用发光模块发光的时间写入下一帧的数据电压,即利用发光模块发光的时间为像素充电,从而实现了预写入下一帧的数据电压,从而当切换到下一帧显示时,可快速进行驱动显示,避免了高刷新率时,像素充电时间不足的问题。而且发光模块发光的时间较长,可以保证像素充电完全,从而可以使得发光模块更好的显示待显示亮度,避免出现颜色显示偏差的问题。本发明解决了显示面板在超高刷新时,会存在存储模块充电时间不足,显示异常的问题,达到了显示面板在超高刷新时,保证显示面板存储模块的充电时间,提高显示稳定性的效果,保证了显示面板的正常显示。
附图说明
59.图1是本发明实施例提供的一种像素驱动电路的结构示意图;
60.图2是本发明实施例提供的又一种像素驱动电路的结构示意图;
61.图3是本发明实施例提供的又一种像素驱动电路的结构示意图;
62.图4是本发明实施例提供的一种像素驱动电路的驱动方法的流程图;
63.图5是本发明实施例提供的像素驱动电路对应的时序图;
64.图6是本发明实施例提供的又一种像素驱动电路的驱动方法的流程图;
65.图7是本发明实施例提供的像素驱动电路对应的又一种时序图;
66.图8是本发明实施例提供的又一种像素驱动电路的驱动方法的流程图;
67.图9是本发明实施例提供的像素驱动电路对应的又一种时序图;
68.图10是本发明实施例提供的又一种像素驱动电路的驱动方法的流程图;
69.图11是本发明实施例提供的像素驱动电路对应的又一种时序图;
70.图12是本发明实施例提供的一种显示面板的结构示意图;
71.图13是本发明实施例提供的一种显示装置的结构示意图。
具体实施方式
72.下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
73.正如背景技术中提到的现有的显示面板存在超高刷新时,会存在电容充电时间不足,显示异常的问题,申请人经过仔细研究发现,产生此技术问题的原因在于:现有的显示面板的像素驱动电路先对电容充电,再进行显示,导致超高刷新显示时,每一帧留给像素充电的时间就很短,充电不足容易导致颜色显示偏差。
74.针对上述技术问题,本发明提出如下解决方案:
75.图1是本发明实施例提供的一种像素驱动电路的结构示意图,参见图1,像素驱动电路包括:第一数据写入模块101、第二数据写入模块201、第一驱动模块102、第二驱动模块202、第一存储模块103、第二存储模块203和发光模块10;第一驱动模块102用于产生第一驱
动电流,第二驱动模块202用于产生第二驱动电流,第一存储模块103用于维持第一驱动模块102的控制端的电位,第二存储模块203用于维持第二驱动模块202的控制端的电位;第一数据写入模块101用于在发光模块10响应第二驱动电流、以显示第一待显示亮度时,将第一数据电压vdata1写入第一驱动模块102;第二数据写入模块201用于在发光模块10响应第一驱动电流、以显示第二待显示亮度时,将第二数据电压vdata2写入第二驱动模块202。
76.具体地,发光模块10例如可以是oled(organic light

emitting diode,有机发光二极管),oled为电流型器件,需要在驱动电流的作用下才能够发光,第一驱动模块102可以根据第一数据写入模块101写入的第一数据电压vdata1产生相应的第一驱动电流,发光模块10根据第一驱动电流进行发光,从而显示第二待显示亮度;第二驱动模块202可以根据第二数据写入模块201写入的第二数据电压vdata2产生相应的第二驱动电流,发光模块10根据第二驱动电流进行发光,从而显示第一待显示亮度。示例性地,在当前帧,若发光模块10响应二驱动电流发光,在发光模块10响应第二驱动电流、以显示第一待显示亮度的同时,第一数据写入模块101将第一数据电压vdata1写入第一驱动模块102;在下一帧,在第一驱动模块102根据第一数据电压产生第一驱动电流,发光模块10响应第一驱动电流、以显示第二待显示亮度的同时,第二数据写入模块201将第二数据电压vdata2写入第二驱动模块202,在下一帧发光模块10又响应第二驱动电流发光,从而实现了利用发光模块10在当前帧的发光的时间写入下一帧的数据电压,即利用发光模块10发光的时间为像素充电,从而实现了预写入数据电压,从而当切换到下一帧显示时,可快速进行驱动显示,避免了高刷新率时,像素充电时间不足的问题。而且发光模块10发光的时间较长,在发光模块10发光时写入下一帧的数据电压,可以保证像素充电完全,从而可以使得发光模块10更好的显示待显示亮度,避免出现颜色显示偏差的问题。
77.另外,参见图1,第一数据电压vdata1和第二数据电压vdata2均从数据电压端口vdata输入。
78.本实施例的技术方案,像素驱动电路包括第一数据写入模块、第二数据写入模块、第一驱动模块、第二驱动模块、第一存储模块、第二存储模块和发光模块,在发光模块响应第二驱动电流、以显示第一待显示亮度的同时,第一数据写入模块将第一数据电压写入第一驱动模块;在第一驱动模块根据第一数据电压产生第一驱动电流,发光模块响应第一驱动电流、以显示第二待显示亮度的同时,第二数据写入模块将第二数据电压写入第二驱动模块,从而实现了利用发光模块发光的时间写入下一帧的数据电压,即利用发光模块发光的时间为像素充电,从而实现了预写入下一帧的数据电压,从而当切换到下一帧显示时,可快速进行驱动显示,避免了高刷新率时,像素充电时间不足的问题。而且发光模块发光的时间较长,可以保证像素充电完全,从而可以使得发光模块更好的显示待显示亮度,避免出现颜色显示偏差的问题。本实施例的技术方案解决了显示面板在超高刷新时,会存在存储模块充电时间不足,显示异常的问题,达到了显示面板在超高刷新时,保证显示面板存储模块的充电时间,提高显示稳定性的效果,保证了显示面板的正常显示。
79.图2是本发明实施例提供的又一种像素驱动电路的结构示意图,可选地,参见图2,像素驱动电路还包括:第一发光控制模块104、第二发光控制模块105、第三发光控制模块204和第四发光控制模块205;第一发光控制模块104的第一端接入第一电源信号,第一发光控制模块104的控制端接入第一使能信号em1,第一发光控制模块104的第二端与第一驱动
模块102的第一端电连接;第二发光控制模块105的第一端与第一驱动模块102的第二端电连接,第二发光控制模块105的控制端接入第一使能信号em1,第二发光控制模块105的第二端与发光模块10的第一端电连接,发光模块10的第二端接入第二电源信号;第一发光控制模块104和第二发光控制模块105用于在第二数据写入模块201将第二数据电压vdata2写入第二驱动模块202时导通,并控制第一驱动电流输出至发光模块10;第三发光控制模块204的第一端接入第一电源信号,第三发光控制模块204的控制端接入第二使能信号em2,第三发光控制模块204的第二端与第二驱动模块202的第一端电连接;第四发光控制模块205的第一端与第二驱动模块202的第二端电连接,第四发光控制模块205的控制端接入第二使能信号em2,第四发光控制模块205的第二端与发光模块10的第一端电连接;第三发光控制模块204和第四发光控制模块205用于在第一数据写入模块101将第一数据电压vdata1写入第一驱动模块102时导通,并控制第二驱动电流输出至发光模块10。
80.具体地,第一电源信号例如为正电压信号vdd,第二电源信号例如为负电压信号vss,第一使能信号em1可以控制第一发光控制模块104和第二发光控制模块105的导通和截止,第二使能信号em2可以控制第三发光控制模块204和第四发光控制模块205的导通和截止。当第二使能信号em2控制第三发光控制模块204和第四发光控制模块205导通时,第二驱动模块202可以产生第二驱动电流,发光模块10响应第二驱动电流、以显示第一待显示亮度,发光模块10显示第一待显示亮度的同时,第一数据写入模块101将第一数据电压vdata1写入第一驱动模块102;当第一使能信号em1控制第一发光控制模块104和第二发光控制模块105导通时,第一驱动模块102可以产生第一驱动电流,发光模块10响应第一驱动电流、以显示第二待显示亮度,发光模块10显示第二待显示亮度的同时,第二数据写入模块201将第二数据电压vdata2写入第二驱动模块202。从而实现了利用发光模块10发光的时间写入下一帧的数据电压,从而当切换到下一帧显示时,可快速进行驱动显示,避免了高刷新率时,像素充电时间不足的问题。而且发光模块10发光的时间较长,在发光模块10发光时写入下一帧的数据电压,可以保证像素充电完全,从而可以使得发光模块10更好的显示待显示亮度,避免出现颜色显示偏差的问题。
81.可选地,参见图2,第一数据写入模块101的控制端接入第二使能信号em2,第一数据写入模块101的第一端接入第一数据电压vdata1,第一数据写入模块101的第二端与第一驱动模块102的第一端电连接;第二数据写入模块201的控制端接入第一使能信号em1,第二数据写入模块201的第一端接入第二数据电压vdata2,第二数据写入模块201的第二端与第二驱动模块202的第一端电连接;第一存储模块103的第一端接入第一电源信号,第一存储模块103的第二端与第一驱动模块102的控制端电连接;第二存储模块203的第一端接入第一电源信号,第二存储模块203的第二端与第二驱动模块202的控制端电连接。
82.具体地,第一数据写入模块101的控制端接入第二使能信号em2,从而第一数据写入模块101与第三发光控制模块204和第四发光控制模块205的控制端的信号相同,从而使得第三发光控制模块204和第四发光控制模块205导通的同时,第一数据写入模块101导通,从而使得发光模块10响应第二驱动电流、显示第一待显示亮度的同时,第一数据写入模块101可以将第一数据电压写入第一驱动模块102;第二数据写入模块201的控制端接入第一使能信号em1,从而第二数据写入模块201与第一发光控制模块104和第二发光控制模块105的控制端的信号相同,从而使得第一发光控制模块104和第二发光控制模块105导通的同
时,第二数据写入模块201导通,从而使得发光模块10响应第一驱动电流、显示第二待显示亮度的同时,第二数据写入模块201可以将第二数据电压写入第二驱动模块202。并且可以减少信号线的数量,达到简化版图的效果。
83.可选地,参见图2,像素驱动电路还包括:第一阈值补偿模块106和第二阈值补偿模块206;第一阈值补偿模块106连接于第一驱动模块102的控制端与第一驱动模块102的第二端之间,第一阈值补偿模块106的控制端接入第二使能信号em2,第一阈值补偿模块106用于抓取第一驱动模块102的阈值电压至第一驱动模块102的控制端;第二阈值补偿模块206连接于第二驱动模块202的控制端与第二驱动模块202的第二端之间,第二阈值补偿模块206的控制端接入第一使能信号em1,第二阈值补偿模块206用于抓取第二驱动模块202的阈值电压至第二驱动模块202的控制端。
84.具体地,第一数据写入模块101导通时,第一数据写入模块101将第一数据电压vdata1写入第一驱动模块102的第一端,当第一驱动模块102的控制端与第一端之间的电压大于第一驱动模块102的阈值电压时,第一驱动模块102导通,第一驱动模块102的第二端通过第一阈值补偿模块106为第一存储模块103充电,第一存储模块103的第二端电压为vdata1‑
|vth1|时,第一驱动模块102关断,停止充电,其中,vdata1为第一数据电压,vth1为第一驱动模块102的阈值电压;当第一发光控制模块104和第二发光控制模块105导通时,第一驱动模块102产生的第一驱动电流为i1=k1[(vdd

(vdata1‑
|vth1|))

|vth1|]2=k 1
(vdd

vdata1)2,所以第一驱动电流与第一驱动模块102的阈值电压无关,起到了阈值补偿的效果,其中,k1为与第一驱动模块102有关的常数。第二数据写入模块201导通时,第二数据写入模块201将第二数据电压vdata2写入第二驱动模块202的第一端,当第二驱动模块202的控制端与第一端之间的电压大于第二驱动模块202的阈值电压时,第二驱动模块202导通,第二驱动模块202的第二端通过第二阈值补偿模块206为第二存储模块203充电,第二存储模块203的第二端电压为vdata2‑
|vth2|时,第二驱动模块202关断,停止充电,其中,vdata2为第二数据电压,vth2为第二驱动模块202的阈值电压;当第三发光控制模块204和第四发光控制模块205导通时,第二驱动模块202产生的第二驱动电流i2=k2[(vdd

(vdata2‑
|vth2|))

|vth2|]2=k2(vdd

vdata2)2,所以第二驱动电流与第二驱动模块202的阈值电压无关,起到了阈值补偿的效果,其中,k2为与第二驱动模块202有关的常数。并且,第一阈值补偿模块106与第一数据写入模块101、第三发光控制模块204和第四发光控制模块205的控制端的信号相同,第二阈值补偿模块206与第二数据写入模块201、第一发光控制模块104和第二发光控制模块105的控制端的信号相同,可以进一步减少信号线的数量,达到简化版图的效果。
[0085]
可选地,参见图2,像素驱动电路还包括:第一初始化模块107、第二初始化模块108、第三初始化模块207和第四初始化模块208;第一初始化模块107的控制端接入第一扫描信号scan1,第一初始化模块107的第一端接入初始化信号vref,第一初始化模块107的第二端与第一驱动模块102的控制端电连接,第一初始化模块107用于初始化第一驱动模块102;第二初始化模块108的控制端接入第一扫描信号scan1,第二初始化模块108的第一端接入初始化信号vref,第二初始化模块108的第二端与发光模块10的第一端电连接,第二初始化模块108用于初始化发光模块10;第三初始化模块207的控制端接入第二扫描信号scan2,第三初始化模块207的第一端接入初始化信号vref,第三初始化模块207的第二端与
第二驱动模块202的控制端电连接,第三初始化模块207用于初始化第二驱动模块202;第四初始化模块208的控制端接入第二扫描信号scan2,第四初始化模块208的第一端接入初始化信号vref,第四初始化模块208的第二端与发光模块10的第一端电连接,第四初始化模块208用于初始化发光模块10。
[0086]
具体地,第一初始化模块107可以初始化第一驱动模块102,第二初始化模块108可以初始化发光模块10,从而消除残影,更好的显示第二待显示亮度;第三初始化模块207可以初始化第二驱动模块202,第四初始化模块208可以初始化发光模块10,从而消除残影,更好的显示第一待显示亮度。
[0087]
图3是本发明实施例提供的又一种像素驱动电路的结构示意图,可选地,参见图3,第一数据写入模块101包括第一晶体管t1,第一晶体管t1的第一端为第一数据写入模块101的第一端,第一晶体管t1的第二端为第一数据写入模块101的第二端;第一驱动模块102包括第二晶体管t2,第二晶体管t2的第一端为第一驱动模块102的第一端,第二晶体管t2的控制端为第一驱动模块102的控制端,第二晶体管t2的第二端为第一驱动模块102的第二端;第一发光控制模块104包括第三晶体管t3,第三晶体管t3的第一端为第一发光控制模块104的第一端,第三晶体管t3的第二端为第一发光控制模块104的第二端,第三晶体管t3的控制端为第一发光控制模块104的控制端;第二发光控制模块105包括第四晶体管t4,第四晶体管t4的第一端为第二发光控制模块105的第一端,第四晶体管t4的第二端为第二发光控制模块105的第二端,第四晶体管t4的控制端为第二发光控制模块105的控制端;第一阈值补偿模块106包括第五晶体管t5,第五晶体管t5的第一端为第一阈值补偿模块106的第一端,第五晶体管t5的第二端为第一阈值补偿模块106的第二端,第五晶体管t5的控制端为第一阈值补偿模块106的控制端;第一初始化模块107包括第六晶体管t6,第六晶体管t6的第一端为第一初始化模块107的第一端,第六晶体管t6的第二端为第一初始化模块107的第二端,第六晶体管t6的控制端为第一初始化模块107的控制端;第二初始化模块108包括第七晶体管t7,第七晶体管t7的第一端为第二初始化模块108的第一端,第七晶体管t7的第二端为第二初始化模块108的第二端,第七晶体管t7的控制端为第二初始化模块108的控制端;第二数据写入模块201包括第八晶体管t8,第八晶体管t8的第一端为第二数据写入模块201的第一端,第八晶体管t8的第二端为第二数据写入模块201的第二端;第二驱动模块202包括第九晶体管t9,第九晶体管t9的第一端为第二驱动模块202的第一端,第九晶体管t9的控制端为第二驱动模块202的控制端,第九晶体管t9的第二端为第二驱动模块202的第二端;第三发光控制模块204包括第十晶体管t10,第十晶体管t10的第一端为第三发光控制模块204的第一端,第十晶体管t10的第二端为第三发光控制模块204的第二端,第十晶体管t10的控制端为第三发光控制模块204的控制端;第四发光控制模块205包括第十一晶体管t11,第十一晶体管t11的第一端为第四发光控制模块205的第一端,第十一晶体管t11的第二端为第四发光控制模块205的第二端,第十一晶体管t11的控制端为第四发光控制模块205的控制端;第二阈值补偿模块206包括第十二晶体管t12,第十二晶体管t12的第一端为第二阈值补偿模块206的第一端,第十二晶体管t12的第二端为第二阈值补偿模块206的第二端,第十二晶体管t12的控制端为第二阈值补偿模块206的控制端;第三初始化模块207包括第十三晶体管t13,第十三晶体管t13的第一端为第三初始化模块207的第一端,第十三晶体管t13的第二端为第三初始化模块207的第二端,第十三晶体管t13的控制端为第三初始化模
块207的控制端;第四初始化模块208包括第十四晶体管t14,第十四晶体管t14的第一端为第四初始化模块208的第一端,第十四晶体管t14的第二端为第四初始化模块208的第二端,第十四晶体管t14的控制端为第四初始化模块208的控制端;第一存储模块103包括第一电容c1,第一电容c1的第一端为第一存储模块103的第一端,第一电容c1的第二端为第一存储模块103的第二端;第二存储模块203包括第二电容c2,第二电容c2的第一端为第二存储模块203的第一端,第二电容c2的第二端为第二存储模块203的第二端;发光模块10包括有机发光二极管d1,有机发光二极管d1的阳极为发光模块10的第一端,有机发光二极管d1的阴极为发光模块10的第二端。
[0088]
具体地,所有的晶体管例如为多晶硅晶体管,在有机发光二极管d1响应第二驱动电流、以显示第一待显示亮度的同时,第一晶体管t1将第一数据电压vdata1写入第二晶体管t2;在第二晶体管t2根据第一数据电压vdata1产生第一驱动电流,有机发光二极管d1响应第一驱动电流、以显示第二待显示亮度的同时,第八晶体管t8将第二数据电压vdata2写入第九晶体管t9,从而实现了利用有机发光二极管d1发光的时间写入下一帧的数据电压,即利用有机发光二极管d1发光的时间为像素充电,从而当切换到下一帧显示时,可快速进行驱动显示,避免了高刷新率时,像素充电时间不足的问题。示例性的,第五晶体管t5、第六晶体管t6、第十二晶体管t12和第十三晶体管t13例如为双栅晶体管,从而可以减小像素驱动电路的漏电流,使得有机发光二极管d1可以更好的显示待显示亮度。
[0089]
图4是本发明实施例提供的一种像素驱动电路的驱动方法的流程图,参见图4,像素驱动电路的驱动方法用于驱动上述任意实施方案所述的像素驱动电路,像素驱动电路的驱动方法包括:
[0090]
在主显示阶段循环执行以下步骤:
[0091]
s401、在第一时间段,控制第二驱动模块根据第二数据电压产生第二驱动电流,发光模块响应第二驱动电流、以显示第一待显示亮度,同时控制第一数据写入模块将第一数据电压写入第一驱动模块。
[0092]
具体地,图5是本发明实施例提供的像素驱动电路对应的时序图,参见图5和图1,t1阶段,第二使能信号em2为低电平,第二驱动模块202可以根据第二数据写入模块201写入的第二数据电压vdata2产生相应的第二驱动电流,发光模块10根据第二驱动电流进行发光,从而显示第一待显示亮度,同时,第一数据写入模块101导通,第一数据写入模块101将第一数据电压vdata1写入第一驱动模块102,从而在发光模块10发光时写入下一帧的数据电压,可以保证像素充电完全,从而可以使得发光模块10更好的显示待显示亮度,避免出现颜色显示偏差的问题。
[0093]
s402、在第二时间段,控制第一驱动模块根据第一数据电压产生第一驱动电流,发光模块响应第一驱动电流、以显示第二待显示亮度,同时控制第二数据写入模块将第二数据电压写入第二驱动模块。
[0094]
具体地,参见图5和图1,t2阶段,第一使能信号em1为低电平,第一驱动模块102可以根据第一数据写入模块101写入的第一数据电压vdata1产生相应的第一驱动电流,发光模块10根据第一驱动电流进行发光,从而显示第二待显示亮度,同时,第二数据写入模块201导通,第二数据写入模块201将第二数据电压写入第二驱动模块202,从而在发光模块10发光时写入下一帧的数据电压,可以保证像素充电完全,从而可以使得发光模块10更好的
显示待显示亮度,避免出现颜色显示偏差的问题。
[0095]
图6是本发明实施例提供的又一种像素驱动电路的驱动方法的流程图,可选地,参见图6,在主显示阶段之前,还包括:预显示阶段;
[0096]
像素驱动电路的驱动方法包括:
[0097]
s601、控制第二数据写入模块导通,第二数据写入模块将第二数据电压写入第二驱动模块。
[0098]
具体地,图7是本发明实施例提供的像素驱动电路对应的又一种时序图,参见图7和图1,在t0阶段,第一使能信号em1为低电平,第二数据写入模块201导通,从而第二数据写入模块210将第二数据电压vdata2写入第二驱动模块202,从而为主显示阶段中第二驱动模块202根据第二数据电压vdata2产生第二驱动电流提供了基础。需要说明的是,第一数据电压vdata1和第二数据电压vdata2的取值可以相同,也可以不同,具体的第一数据电压vdata1和第二数据电压vdata2的取值可以根据实际情况进行确定,例如根据待显示亮度进行确定,这里并不进行限定。通过在主显示阶段之前执行预显示阶段,可以先将第二数据电压vdata2写入第二驱动模块202,以便主显示阶段显示第一待显示亮度。并且,只需控制第一使能信号em1为低电平即可实现第二数据电压vdata2的写入,无需执行过多步骤,达到了简化步骤的效果。
[0099]
s602、在第一时间段,控制第二驱动模块根据第二数据电压产生第二驱动电流,发光模块响应第二驱动电流、以显示第一待显示亮度,同时控制第一数据写入模块将第一数据电压写入第一驱动模块。
[0100]
s603、在第二时间段,控制第一驱动模块根据第一数据电压产生第一驱动电流,发光模块响应第一驱动电流、以显示第二待显示亮度,同时控制第二数据写入模块将第二数据电压写入第二驱动模块。
[0101]
图8是本发明实施例提供的又一种像素驱动电路的驱动方法的流程图,像素驱动电路的驱动方法用于驱动上述任意实施方案所述的像素驱动电路,像素驱动电路还包括:第一发光控制模块、第二发光控制模块、第三发光控制模块和第四发光控制模块;第一发光控制模块的第一端接入第一电源信号,第一发光控制模块的控制端接入第一使能信号,第一发光控制模块的第二端与第一驱动模块的第一端电连接;第二发光控制模块的第一端与第一驱动模块的第二端电连接,第二发光控制模块的控制端接入第一使能信号,第二发光控制模块的第二端与发光模块的第一端电连接,发光模块的第二端接入第二电源信号;第三发光控制模块的第一端接入第一电源信号,第三发光控制模块的控制端接入第二使能信号,第三发光控制模块的第二端与第二驱动模块的第一端电连接;第四发光控制模块的第一端与第二驱动模块的第二端电连接,第四发光控制模块的控制端接入第二使能信号,第四发光控制模块的第二端与发光模块的第一端电连接;
[0102]
像素驱动电路的驱动方法在主显示阶段之前,还包括:预显示阶段;
[0103]
可选地,参见图8,像素驱动电路的驱动方法包括:
[0104]
s801、在第三时间段,停止输入第一电源信号和/或停止输入第二电源信号,并控制第三发光控制模块及第四发光控制模块导通,同时控制第一数据写入模块将第一数据电压写入第一驱动模块。
[0105]
具体地,图9是本发明实施例提供的像素驱动电路对应的又一种时序图,参见图9
和图2,t3阶段,第二使能信号em2为低电平,第三发光控制模块204、第四发光控制模块205和第一数据写入模块101导通,但是停止输入第一电源信号vdd和/或停止输入第二电源信号vss,使得第二驱动模块202并不产生驱动电流,发光模块10并不发光,只是完成了第一数据写入模块101将第一数据电压vdata1写入第一驱动模块102,为后续第一驱动模块102产生第一驱动电流奠定了基础,为发光模块10响应第一驱动电流、显示第二待显示亮度提供了基础。
[0106]
s802、在第四时间段,第一驱动模块根据第一数据电压产生第一驱动电流,发光模块响应第一驱动电流、以显示第二待显示亮度,同时控制第二数据写入模块将第二数据电压写入第二驱动模块。
[0107]
具体地,参见图9和图2,t4阶段,第一使能信号em1为低电平,所以第一发光控制模块104、第二发光控制模块105和第二数据写入模块201导通,第一驱动模块102根据第一数据电压vdata1产生第一驱动电流,发光模块10根据第一驱动电流显示第二待显示亮度,通知,第二数据写入模块201将第二数据电压vdata2写入第二驱动模块202,为后续第二驱动模块202产生第二驱动电流提供了基础。通过在主显示阶段之前执行预显示阶段,可以先将第一数据电压vdata1写入第一驱动模块102,并将第二数据电压vdata2写入第二驱动模块202,以便主显示阶段显示第一待显示亮度和第二待显示亮度。并且,预显示阶段的时序与主显示阶段的时序相同,无需改变时序,减小了像素驱动电路的控制时序的复杂度。
[0108]
s803、在第一时间段,控制第二驱动模块根据第二数据电压产生第二驱动电流,发光模块响应第二驱动电流、以显示第一待显示亮度,同时控制第一数据写入模块将第一数据电压写入第一驱动模块。
[0109]
s804、在第二时间段,控制第一驱动模块根据第一数据电压产生第一驱动电流,发光模块响应第一驱动电流、以显示第二待显示亮度,同时控制第二数据写入模块将第二数据电压写入第二驱动模块。
[0110]
图10是本发明实施例提供的又一种像素驱动电路的驱动方法的流程图,可选地,参见图10,像素驱动电路的驱动方法包括:
[0111]
s901、第一初始化阶段,对第一驱动模块进行初始化。
[0112]
具体地,图11是本发明实施例提供的像素驱动电路对应的又一种时序图,参见图11和图2,t01阶段,第一扫描信号scan1为低电平,第一初始化模块107和第二初始化模块108导通,第一初始化模块107初始化第一驱动模块102,同时,第二初始化模块108初始化发光模块10。
[0113]
s902、在第一时间段,控制第二驱动模块根据第二数据电压产生第二驱动电流,发光模块响应第二驱动电流、以显示第一待显示亮度,同时控制第一数据写入模块将第一数据电压写入第一驱动模块。
[0114]
s903、第二初始化阶段,对第二驱动模块进行初始化。
[0115]
具体地,参见图11和图2,t02阶段,第二扫描信号scan2为低电平,第三初始化模块207和第四初始化模块208导通,第三初始化模块207初始化第二驱动模块202,第四初始化模块208初始化发光模块10。
[0116]
s904、在第二时间段,控制第一驱动模块根据第一数据电压产生第一驱动电流,发光模块响应第一驱动电流、以显示第二待显示亮度,同时控制第二数据写入模块将第二数
据电压写入第二驱动模块。
[0117]
图12是本发明实施例提供的一种显示面板的结构示意图,参考图12,显示面板包括多个本发明任意实施例提供的像素驱动电路px,显示面板可包括多条纵横交错的扫描线(s1~sk)与数据线(dl1~dlj),像素驱动电路位于扫描线与数据线限定出的区域,扫描线例如可以包括第一扫描线及第二扫描线,分别与像素驱动电路中的第一扫描信号端及第二扫描信号端电连接,从而为像素驱动电路px提供扫描信号。因其包括本发明任意实施例提供的像素驱动电路,因而也又有相同的有益效果,在此不再赘述。
[0118]
图13是本发明实施例提供的一种显示装置的结构示意图,参考图13,显示装置包括本发明任意实施例提供的显示面板,显示装置可为手机、平板、显示器、智能手表、mp3、mp4或其他可穿戴设备等,因其包含本发明任意实施例提供的显示面板,因而也具有相同的有益效果,在此不再赘述。
[0119]
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献