一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

基于低通负群时延电路的高速互连传输信号延时均衡方法与流程

2021-11-09 22:35:00 来源:中国专利 TAG:


1.本发明涉及微波工程技术领域,特别是一种基于低通负群时延电路的高速互连传输信号延时均衡方法。


背景技术:

2.随着数字系统速度的提高、信号上升和下降时间的缩短,互连结构的密度和复杂度大幅度增加,高速数字系统中产生的信号完整性问题越来越突出。因高速问题带来的信号反射、过冲、下冲、振铃、串扰等严重影响系统的时延。因此时延问题在高速互连设计中最为关键,也是着重要解决的问题。低通负群时延电路可以减小信号在传输系统中产生的时延。为了补偿高速互连结构时延的变化,本专利提出基于低通负群时延电路的时延均衡器来解决高速信号失真的问题。
3.群时延是指窄带信号通过线性时不变传输系统时,信号包络所产生的时延大小。负群时延指的是群时延为负值这一异常的电磁波传输现象。在负群时延电路输出端的信号包络峰值可以比输入端的信号包络峰值提前出现(s.m
ü
ller,t.reuschel,r.rimolo

donadio,y.h.kwark,h.br
ü
ns and c.schuster,

energy

aware signalintegrityanalysis for high

speed pcb links,

ieee transactions on electromagnetic compatibility,vol.57,no.5,pp.1226

1234,2015)。低通负群时延电路是指群时延在直流到截止频率频段内为负的电路,而带通负群时延电路是指群时延在一定频段内为负的电路(f wan,l wang,q ji,b ravelo,

canonical transfer function of band

pass ngd circuit,

iet circuits,devices&systems,vol.13,no.2,pp.13

21,2019)。高速互连结构可以传输数字基带信号,也可以传输调制信号。利用低通负群时延电路可以补偿数字基带信号时延从而解决失真问题。目前利用低通负群时延电路补偿高速数字信号时延的均衡技术理论还不成熟,特别是信号波形对均衡效果的影响机制还未见文献报道。目前高速互连传输高频调制信号已经到了毫米波频段,特别是5g通信的快速发展,超高速传输的时延问题日益严重,负群时延电路研究迫在眉睫。


技术实现要素:

4.本发明所要解决的技术问题是克服现有技术的不足而提供一种基于低通负群时延电路的高速互连传输信号延时均衡方法,发明了一种高速互连传输信号延时均衡技术,对数字基带信号和模拟调制信号的时延进行均衡,提高了信号完整性。
5.本发明为解决上述技术问题采用以下技术方案:
6.根据本发明提出的一种基于低通负群时延电路的高速互连传输信号延时均衡方法,采用传输系统实现高速互连传输信号延时均衡,传输系统为低通负群时延电路,低通负群时延电路包括逻辑门电路、高速电路等效电路网络、低通负群时延单元和输出端口;低通负群时延单元包括第一电阻,第一电感和场效应管,高速电路等效电路网络包括等效电阻、等效电感和等效电容;其中,
7.逻辑门电路的输出端与等效电阻的一端连接、等效电阻的另一端与等效电感的一端连接,等效电感的另一端与等效电容的一端、第一电阻的一端、场效应管的栅极分别连接,等效电容的另一端接地,第一电阻的另一端与第一电感的一端连接,第一电感的另一端与输出端口、场效应管的漏极分别连接,场效应管的源极接地。
8.作为本发明所述的一种基于低通负群时延电路的高速互连传输信号延时均衡方法进一步优化方案,
[0009][0010][0011]
其中,r
ds
是场效应管的漏源电阻,g
m
是场效应管的跨导,电阻和r
t
=r
s
r
l
d,r
s
为逻辑门电路中的输出电阻,c
b
为等效电容c
l
d,l
t
为等效电感l
l
d,l
b
是第一电感,r
b
是第一电阻。
[0012]
作为本发明所述的一种基于低通负群时延电路的高速互连传输信号延时均衡方法进一步优化方案,传输系统的传输函数表述如下:
[0013][0014][0015]
g(s)是低通负群时延电路传输函数的拉普拉斯变换,a0、a1、a2和a3均代表中间变量,s是频率ω的拉普拉斯变换,r
b
为第一电阻,l
b
为第一电感,r
l
d为等效电阻、l
l
d为等效电感,c
l
d为等效电容。
[0016]
本发明采用以上技术方案与现有技术相比,具有以下技术效果:
[0017]
首先基于电路理论、微波网络理论实现有源低通负群时延电路群时延解析公式和电路综合公式。然后基于时域电路仿真和频域s参数仿真优化有源低通负群时延电路参数,设计、加工并在时域和频域进行性能测试,得到负群时延大、带宽理想、无损耗的pcb板级低通负群时延电路。最后通过低通负群时延电路对数字基带信号的时延进行均衡,达到改善高速pcb信号完整性的目的。在时域和频域进行均衡器均衡效果测试,分别从时域和频域的角度,对数字基带信号的衰减、失真、延时的均衡效果进行分析优化直到得到良好的均衡效果。
附图说明
[0018]
图1为低通负群时延电路原理图。
[0019]
图2为低通负群时延电路仿真结果;其中,(a)为群时延,(b)为反射系数,(c)为增
益。
[0020]
图3为低通负群时延电路对高速pcb传输延时均衡机理示意图;其中,(a)是输入信号经过干扰后输出失真信号的示意图,(b)为输入信号经过干扰后通过低通负群时延电路补偿后输出补偿信号的示意图。
[0021]
图4为低通负群时延电路与传输线级联的原理示意图。
[0022]
图5为高速电路结构的数字信号失真示意图。
[0023]
图6为低通负群时延电路对传输信号均衡的方法原理;其中,(a)为幅值补偿,(b)为群时延补偿。
[0024]
图7是低通负群时延电路对传输信号均衡的电路结构图。
[0025]
图8是低通负群时延电路对传输信号均衡的时域仿真结果;其中,(a)为横坐标0

4ns,低通负群时延电路对传输信号均衡的时域仿真结果,(b)为图8中的(a)的横坐标0

1ns局部放大图。
[0026]
图9是低通负群时延电路对传输信号均衡的频域仿真结果;其中,(a)为幅值补偿,(b)为群时延补偿。
具体实施方式
[0027]
为了使本发明的目的、技术方案和优点更加清楚,下面将结合附图及具体实施例对本发明进行详细描述。
[0028]
时延问题在高速互连设计中最为关键,也是着重要解决的问题,制约现代高速电路系统走向更高的频率。低通负群时延电路可以减小信号在传输系统中产生的时延。为了补偿高速互连结构时延的变化,本发明提出基于低通负群时延电路的时延均衡器来解决高速信号失真的问题,在时域和频域进行理论分析和电磁仿真。利用低通负群时延电路可以补偿数字基带信号时延从而解决失真问题,提高电路系统信号完整性。为高速电路中的延时问题与5g通信信道传输中的延时问题提供一种新的解决方案。
[0029]
图1为低通负群时延电路结构示意图,低通负群时延电路可利用rl或rc电路结构实现,损耗可通过加三极管或射频放大器进行补偿,图1是一个两单元rc低通负群时延电路加射频放大器,可利用s参数网络模型或传输函数来分析该电路,该电路s参数公式如下所示:
[0030][0031]
其中,r是放大器反射系数,t是放大器增益,放大器隔离度简化为0;r0为特性阻抗,r、c分别为低通负群时延电路的电阻和电容,ω是频率,j是虚数单位,s
21
(jω)为电路的正向传输系数,也就是增益。
[0032]
在dc频点(ω≈0),其s参数模型如下所示:
[0033][0034]
其中,[s(0)]是频率ω为0时,s11、s12、s21、s22的值;
[0035]
s11是低通负群时延电路的s参数矩阵中的第一行第一列元素;
[0036]
s12是低通负群时延电路的s参数矩阵中的第一行第二列元素;
[0037]
s21是低通负群时延电路的s参数矩阵中的第二行第一列元素;
[0038]
s22是低通负群时延电路的s参数矩阵中的第二行第二列元素;
[0039]
s11为低通负群时延电路的输出端口(端口2)匹配时,电路的输入端口(端口1)的反射系数;
[0040]
s22为电路的输入端口匹配时,端口2的反射系数;
[0041]
s12为端口1匹配时,端口2到端口1的反向传输系数;
[0042]
s21为端口2匹配时,端口1到端口2的正向传输系数;
[0043]
依据群时延的定义,群时延τ(ω)是传输相位对频率的导数:
[0044][0045]
是电路传输函数的相位;
[0046]
其中传输相位为:
[0047][0048]
得到群时延在dc频点的解析公式:
[0049][0050]
τ(0)是频率为0hz时,群时延的值;
[0051]
由公式(5)可得群延时在直流频点是无条件为负,c越大,r越小,负群时延越大,
[0052]
τ(ω
c
)=0
ꢀꢀꢀꢀ
(6)
[0053]
τ(ω
c
)为频率为ω
c
时群时延的值,ω
c
为截止频率;
[0054]
求公式(6)的根可以得到截止频率ω
c

[0055][0056]
群时延和增益公式可以分析电路参数对低通负群时延电路性能的影响,推导出理想负群延时性能下电路参数。设低通负群时延电路所需要的增益为g,群延时为τ0,τ0是指频率为0时的群时延值,τ0=τ(0),依据分析公式(2)和(5)得到公式(8):
[0057]
[0058]
s
21
(0)为频率为0时的s21值;
[0059]
通过公式(9)可得到电阻r和电容c的值:
[0060][0061][0062]
图2为低通负群时延电路仿真结果,图2中的(a)为群时延,图2中的(b)为反射系数,图2中的(c)为增益。基于理论分析,在ads电路仿真软件中仿真,结果如图2所示,群时延在dc

200mhz带宽内为负,称为低通负群时延电路,带宽达到200mhz,群延时大小为

280ps,反射系数小于

10db,增益大于0db。
[0063]
图3

图5为低通负群时延电路对高速pcb传输延时均衡方法。在设计完成低通负群时延电路的基本结构之后,便可利用低通负群时延电路对高速信号进行均衡。低通负群时延电路对高速pcb传输延时均衡机理示意图如图3所示,图3中的(a)是输入信号经过干扰后输出受损信号的示意图,图3中的(b)为输入信号经过干扰后通过低通负群时延电路补偿后输出补偿信号的示意图,理想数字信号经过传输系统,由于受到延时和衰减的影响,输出信号严重失真。加载低通负群时延电路后,输出信号波形得到改善。图4展示了低通负群时延电路与传输线级联的结构示意图。图5则说明了图4中电路结构的数字信号失真示意图。与输入信号v
i
(t)相比,输出信号v
l
(t)受到的影响可以从信号幅度的衰减、信号上升、下降时间以及传输时延进行评估,其中传输时延通常由参数tp50%表示,其定义为输出信号v
l
(t)的幅值在达到振幅vm的50%时所需的时间。
[0064]
在频域中,输出信号v
l
(t)受到的影响可以由传输函数g
l
(t)表示。它的增益幅度和群时延通常符合以下不等式:
[0065][0066]
g
l
(jω)是高速电路的传输函数,τ
l
(ω)是高速电路的群时延函数
[0067]
对输出进行拉普拉斯变换,输出信号可以写为:
[0068]
v
l
(s)=g
l
(s)
·
v
i
(s)
ꢀꢀꢀ
(12)
[0069]
v
l
(s)是高速电路的输出信号函数的拉普拉斯变换,g
l
(s)高速电路传输函数的拉普拉斯变换,v
i
(s)是高速电路输入信号的拉普拉斯变换,s是频率ω的拉普拉斯变换;
[0070]
正如图4和图5所示,减小传输时延机理的研究旨在找到能提供尽可能接近输入信号v
l
(t)(黑色实曲线)的补偿输出v
n
(t)(黑色虚点直线)的电路。即v
i
(t)≈v
n
(t)。理论上,为了使电路能进行良好的匹配,传输系统g
x
(s)必须满足如下等式:
[0071]
v
n
(s)=g
l
(s)
·
g
x
(s)
·
v
i
(s)
ꢀꢀꢀ
(13)
[0072]
v
n
(s)是经过低通负群时延电路补偿后的输出函数;
[0073]
传输系统g
x
(s)是指低通负群时延电路的传输函数,
[0074]
因此在频域中,低通负群时延电路的增益和群时延必须等于(14)式,即所加载的低通负群时延电路能够同时提供增益和低通负群时延。这也是低通负群时延电路对高速
pcb传输延时的均衡机理。
[0075][0076]
τ
x
(ω)是低通负群时延电路的群时延函数,g
x
(jω)是低通负群时延电路的传输函数|
db
为传输函数的值用db表示;
[0077]
图6为低通负群时延电路对传输信号均衡的方法原理,图6中的(a)为幅值补偿,图6中的(b)为群时延补偿,在与传输信号相同的频带上,低通负群时延电路通过同时提供增益和低通负群时延,使失真的信号得到了较好的恢复。
[0078]
采用传输系统实现高速互连传输信号延时均衡,传输系统为低通负群时延电路,传输系统包括逻辑门电路、高速电路等效电路网络、低通负群时延单元和输出端口;低通负群时延单元包括第一电阻r
b
,第一电感l
b
和场效应管fet,高速电路等效电路网络包括等效电阻r
l
d、等效电感l
l
d和等效电容c
l
d;逻辑门电路的输出端与等效电阻的一端连接、等效电阻的另一端与等效电感的一端连接,等效电感的另一端与等效电容的一端、第一电阻的一端、场效应管的栅极分别连接,等效电容的另一端接地,第一电阻的另一端与第一电感的一端连接,第一电感的另一端与输出端口、场效应管的漏极分别连接,场效应管的源极接地。图7是低通负群时延电路对传输信号均衡的电路结构图,高速电路采用rlc等效电路网络,并且由逻辑门电路驱动,其中r
s
作为输出电阻。低通负群时延电路模型由rl和场效应管组成。图7中vi是输入信号,vgs是fet的栅极电压。
[0079]
根据图7中的电路,整个系统的传输函数可以表述如下:
[0080][0081][0082]
其中,r
ds
是场效应管的漏源电阻,g
m
是场效应管的跨导,电阻和r
t
=r
s
r
l
d,r
s
为逻辑门电路中的输出电阻,c
b
为等效电容c
l
d,l
t
为等效电感l
l
d,l
b
是第一电感,r
b
是第一电阻;g(s)是低通负群时延电路传输函数的拉普拉斯变换,a0、a1、a2和a3均代表中间变量,s是频率ω的拉普拉斯变换,r
b
为第一电阻,l
b
为第一电感,r
l
d为等效电阻、l
l
d为等效电感,c
l
d为等效电容。
[0083]
在非常低的频率(ω≈0)下,整个系统的增益g(0)和传输时延t
p
可以表示成:
[0084]
[0085]
根据(14)式中低通负群时延电路的均衡目标,利用综合理论可以综合出电路参数:
[0086][0087]
图8是低通负群时延电路对传输信号均衡的时域仿真结果,其中,图8中的(a)为横坐标0

4ns,低通负群时延电路对传输信号均衡的时域仿真结果,图8中的(b)为图8中的(a)的横坐标0

1ns局部放大图。在输入信号v
i
周期为2ns的情况下,v
i
的上升/下降的时间约为92ps(蓝色黑色曲线加三角)。高速互连电路的输出信号v
rlc
由黑色虚线表示,其传播时延t
p
=304ps。加入低通负群时延电路后的输出信号v
n
由黑色曲线表示,其传播时延t
p
=44ps,可以看出,该低通负群时延电路均衡了大约85%的传输时延。除此之外,与输入信号v
i
相比,输出信号v
n
既没有衰减也没有过冲,并且波形也得到了较大的改善。
[0088]
图9是低通负群时延电路对传输信号均衡的频域仿真结果,图9中的(a)和(b)分别表示了加载低通负群时延电路后的幅值与时延均衡性能频域仿真结果。未加载低通负群时延电路时,信号衰减为

20db,群延时变化为0.4ns,加载低通负群时延电路后,在0

3ghz的范围内,整个电路的传输函数幅度衰减小于2db,群时延变化小于68ps。
[0089]
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到的变化或替换,都应涵盖在本发明的保护范围内。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献