一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

一种电流源电路的制作方法

2022-07-13 05:37:54 来源:中国专利 TAG:


1.本发明涉及集成电路技术领域,具体涉及一种电流源电路。


背景技术:

2.基准源电路是为模拟电路系统提供电压或者电流基准工作点的电路,是模拟电路系统中重要的模块之一。从温度系数上,基准可分为零温度系数基准,正温度系数(ptat,proportional to absolutetemperature)基准,负温度系数(ctat,complementary to absolutetemperature)基准。从基准属性上,又可以分为电压基准和电流基准。其中,零温度系数的电流基准(又称恒电流基准)的特性由于不随温度改变而改变,是模拟电路系统中常常选用的基准。
3.vgs/r型基准源电路由于其结构简单,功耗电流低,版图面积小而被广泛应用于无线射频识别标签(rfid,radio frequencyidentification)等低功耗、低成本领域。图1显示为传统的vgs/r型基准源电路的电路结构示意图。图中第一晶体管m1和第二晶体管m2尺寸相同,构成电流镜。流过电阻r1的电流和流过第三晶体管m3的电流相等。令流经mx的电流记为ix,如流经m1的电流为im1。在第一晶体管m1和第二晶体管m2的宽长比(w/l)与第三晶体管m3相等的情况下,im1=im2=vgsm3/r1,电流的温度系数为负。
4.在实际应用中,集成电路常需要恒电流基准,因此,有必要提出改进的能够提供接近零温度系数电流的电流源电路。


技术实现要素:

5.有鉴于此,本发明提供一种电流源电路,用以实现零温度系数电流。
6.本发明提供一种电流源电路,包括:第一晶体管m1、第二晶体管m2、第三晶体管m3、第四晶体管m4、第五晶体管m5、第一电阻r1以及第二电阻r2;
7.所述第一晶体管m1的源极和所述第二晶体管m2的源极接vdda;所述第一晶体管m1的漏极分别接所述第三晶体管m3的漏极和所述第四晶体管m4的栅极;所述第一晶体管m1的栅极分别接所述第二晶体管m2的栅极和漏极,以及所述第四晶体管m4的漏极;
8.所述第三晶体管m3的栅极接所述第一电阻r1的一端,源极分别接所述第一电阻r1的另一端和地;
9.所述第二电阻r2的一端接vdda,另一端接所述第五晶体管m5的源极;
10.所述第五晶体管m5的栅极接所述第二晶体管m2的漏极,漏极接所述第一晶体管m1的漏极;
11.其中,所述第一晶体管m1和所述第二晶体管m2构成电流镜,所述第三晶体管m3的宽长比与所述第一晶体管m1、所述第二晶体管m2的宽长比与相等,所述第五晶体管m5的宽长比是所述第二晶体管m2的n倍;
12.令通过mx的电流记为imx,通过所述第三晶体管m3的电流为:
13.im3=im1 im5=vgsm3/r1 (kt/q)*lnn/r2,式中vgsm3为所述第三晶体管m3的栅
源电压值,k为波尔兹曼常数,t为温度,q为电荷常量,n为所述第五晶体管m5与所述第二晶体管m2的宽长比;
14.通过调节所述第一电阻r1、所述第二电阻r2以及所述n的值产生零温度系数电流。
15.优选地,所述第一晶体管m1、所述第二晶体管m2和所述第五晶体管m5为pmos管。
16.优选地,所述第三晶体管m3和所述第四晶体管m4为nmos管。
17.优选地,通过所述第一晶体管m1的电流im1为负温度系数电流。
18.优选地,通过所述第五晶体管m5的电流im5为正温度系数电流。
19.本发明的电流源电路,在传统的vgs/r型基准源电路的基础上增加了第五晶体管m5和第二电阻r2,实现了零温度系数电流。并且,该电流源电路的结构简单,非常适用于低功耗,低成本领域。
附图说明
20.通过以下参照附图对本发明实施例的描述,本发明的上述以及其它目的、特征和优点将更为清楚,在附图中:
21.图1显示为传统的vgs/r型基准源电路的电路结构示意图;
22.图2显示为本发明实施例的电流源电路的电路结构示意图;
23.图3显示为本发明实施例的电流源电路的输出电流的温度特性曲线。
具体实施方式
24.以下基于实施例对本发明进行描述,但是本发明并不仅仅限于这些实施例。在下文对本发明的细节描述中,详尽描述了一些特定的细节部分。对本领域技术人员来说没有这些细节部分的描述也可以完全理解本发明。为了避免混淆本发明的实质,公知的方法、过程、流程、元件和电路并没有详细叙述。
25.此外,本领域普通技术人员应当理解,在此提供的附图都是为了说明的目的,并且附图不一定是按比例绘制的。
26.除非上下文明确要求,否则整个申请文件中的“包括”、“包含”等类似词语应当解释为包含的含义而不是排他或穷举的含义;也就是说,是“包括但不限于”的含义。
27.在本发明的描述中,需要理解的是,术语“第一”、“第二”等仅用于描述目的,而不能理解为指示或暗示相对重要性。此外,在本发明的描述中,除非另有说明,“多个”的含义是两个或两个以上。
28.电流源电路是集成电路设计中非常重要的电路之一,它为芯片中其它模块的正常工作提供了必要的偏置电流,它的性能在很大程度上影响着芯片的整体性能。现有电流源电路通常是产生具有固定正温度系数、固定负温度系数电流,或者对两种温度系数电流进行叠加,产生后级需要的近似零温度系数电流(不随温度变化的电路又称为零温度系数的电流)。在传统的模拟电路中,生成该零温度系数的电流通常采用带隙基准(bandgap)产生。
29.图1显示为传统的vgs/r型基准源电路的电路结构示意图。如图1所示,包括第一晶体管m1、第二晶体管m2、第三晶体管m3、第四晶体管m4以及第一电阻r1。
30.第一晶体管m1的源极和第二晶体管m2的源极接vdda;第一晶体管m1的漏极分别接第三晶体管m3的漏极和第四晶体管m4的栅极;第一晶体管m1的栅极分别接第二晶体管m2的
栅极和漏极,以及第四晶体管m4的漏极;第三晶体管m3的栅极接第一电阻r1的一端,源极分别接第一电阻r1的另一端和地。
31.其中,第一晶体管m1、第二晶体管m2的尺寸相同,构成电流镜。第三晶体管m3的长宽比(w/l)与第一晶体管m1、第二晶体管m2的相等。令流经mx的电流记为imx,那么通过第一晶体管m1的电流im1和第二晶体管m2的电流im2分别为:
32.im1=im2=vgsm3/r1,式中vgsm3为第三晶体管m3的栅源电压值,温度系数为负,电流的温度系数为负。
33.为了使上述情况的电路产生零温度系数的电流,本发明对传统的vgs/r型基准源电路进行改进,提出一种电流源电路。
34.如图2所示,显示为本发明实施例的电流源电路的电路结构示意图。本发明实施例的电流源电路包括第一晶体管m1、第二晶体管m2、第三晶体管m3、第四晶体管m4、第五晶体管m5、第一电阻r1以及第二电阻r2。
35.第一晶体管m1的源极和第二晶体管m2的源极接vdda;第一晶体管m1的漏极分别接第三晶体管m3的漏极和第四晶体管m4的栅极;第一晶体管m1的栅极分别接第二晶体管m2的栅极和漏极,以及第四晶体管m4的漏极;第三晶体管m3的栅极接第一电阻r1的一端,源极分别接第一电阻r1的另一端和地;第二电阻r2的一端接vdda,另一端接第五晶体管m5的源极;第五晶体管m5的栅极接第二晶体管m2的漏极,漏极接第一晶体管m1的漏极。
36.其中,第一晶体管m1、第二晶体管m2的尺寸相同,构成电流镜。第三晶体管m3的长宽比(w/l)与第一晶体管m1、第二晶体管m2的相等,第五晶体管m5的宽长比是第二晶体管m2的n倍。
37.本发明实施例中,第一晶体管m1、第二晶体管m2和第五晶体管m5为pmos管,第三晶体管m3和第四晶体管m4为nmos管。
38.令通过mx的电流记为imx,通过第一晶体管m1的电流im1和第二晶体管m2的电流im2分别为:
39.im1=im2=vgsm3/r1;
40.通过所述第五晶体管m5的电流im5为:
41.im5=(kt/q)*lnn/r2;
42.通过所述第三晶体管m3的电流为:
43.im3=im1 im5=vgsm3/r1 (kt/q)*lnn/r2,
44.式中vgsm3为第三晶体管m3的栅源电压值,k为波尔兹曼常数,t为温度,q为电荷常量,n为第五晶体管m5与第二晶体管m2的宽长比,r1为第一电阻r1的电阻值,r2为第二电阻r2的电阻值。
45.通过第一晶体管m1的电流im1,vgsm3/r1,为负温度系数电流,通过第五晶体管m5的电流im5,(kt/q)*lnn/r2,为正温度系数电流。通过调节第一电阻r1、第二电阻r2以及n的值,本发明实施例的电流源电路就会产生接近零温度系数的电流。
46.如图3所示,图3显示为本发明实施例的电流源电路的输出电流的温度特性曲线。从图3可以看出,在-40~100℃的变化范围内,电路输出电流变化极小,实现了接近零温度系数的电流。
47.本发明实施例的电流源电路,在原有vgs/r型基准源电路的基础上,通过增加一个
晶体管和一个电阻,就使得原有负温度系数电流电路变为能够产生接近零温度系数电流的电路,方法简单并且改进的电路结构简单,成本低,功耗低,具有较高的使用价值。
48.以上所述仅为本发明的优选实施例,并不用于限制本发明,对于本领域技术人员而言,本发明可以有各种改动和变化。凡在本发明的精神和原理之内所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献