一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

一种信号处理方法及其装置、计算机设备、存储介质与流程

2022-07-10 02:28:12 来源:中国专利 TAG:


1.本发明涉及自动化测试设备技术领域,尤其涉及一种信号处理方法及其装置、计算机设备、存储介质。


背景技术:

2.相关技术中,自动化测试设备在芯片测试时,无法直接利用dps通道做波形发生器,必须通过任意波形发生器提供额外的波形输出给测试芯片。由于波形发生器不是自动化测试设备的配套资源,无法通过自动化测试设备进行管控,如果测试过程中需要更改波形输出,需要分多个程序进行多次测试,导致测试的流程和时间增加。


技术实现要素:

3.本技术实施例的主要目的在于提出一种信号处理方法及其装置、计算机设备、存储介质,能够实现波形信号和电压信号的dps通道共用,并根据需求进行通道的波形信号、电压信号的切换,不需要在流程上分多次测试,简化了测试流程,缩短了测试时间。
4.为实现上述目的,本技术实施例的第一方面提出了一种信号处理方法,所述方法包括:
5.生成波形信号;
6.生成电压信号;
7.确定发送通道;
8.根据所述波形信号的开始标志确定使能信号的状态;
9.根据所述使能信号的状态确定待发送的目标信号,所述目标信号为所述波形信号和所述电压信号中的其中一种;
10.利用所述发送通道输出所述目标信号。
11.在一些实施例,所述生成波形信号,包括:
12.设置频率控制字;
13.根据所述频率控制字确定波形信号的发送频率;
14.根据所述发送频率生成所述波形信号。
15.在一些实施例,所述根据所述发送频率生成所述波形信号,包括:
16.设置总波形点数和一个周期需发送的波形点数;
17.根据所述发送频率、所述总波形点数和所述一个周期需发送的波形点数生成所述波形信号。
18.在一些实施例,多个所述发送通道共用一个总线。
19.在一些实施例,所述根据所述波形信号的开始标志确定使能信号的状态,包括:
20.根据所述波形信号的开始标志确定信号计数值,并根据所述信号计数值确定所述使能信号的状态。
21.在一些实施例,所述使能信号的状态包括波形信号输出状态和电压信号输出状
态,所述根据所述波形信号的开始标志确定信号计数值,并根据所述信号计数值确定所述使能信号的状态,包括:
22.若所述波形信号的开始标志为有效,则计算第一信号计数值,并根据所述第一信号计数值将所述使能信号的状态设置为所述波形信号输出状态;
23.若所述波形信号的开始标志为无效,则计算第二信号计数值,并根据所述第二信号计数值将所述使能信号的状态设置为所述电压信号输出状态。
24.在一些实施例,所述根据所述使能信号的状态确定待发送的目标信号,包括:
25.若所述使能信号的状态为波形信号输出状态,则确定待发送的目标信号为波形信号;
26.若所述使能信号的状态为电压信号输出状态,则确定待发送的目标信号为电压信号。
27.本技术实施例的第二方面提出了一种信号处理装置,所述装置包括:
28.信号生成模块,用于生成波形信号和电压信号;
29.通道获取模块,用于确定发送通道;
30.状态获取模块,用于根据所述波形信号的开始标志确定使能信号的状态;
31.目标信号输出模块,用于根据所述使能信号的状态确定待发送的目标信号,所述目标信号为所述波形信号和所述电压信号中的其中一种,利用所述发送通道输出所述目标信号。
32.本技术实施例的第三方面提出了一种计算机设备,所述计算机设备包括存储器和处理器,其中,所述存储器中存储有程序,所述程序被所述处理器执行时所述处理器用于执行如本技术第一方面实施例任一项所述的方法。
33.本技术实施例的第四方面提出了一种存储介质,该存储介质为计算机可读存储介质,所述存储介质存储有计算机可执行指令,所述计算机可执行指令用于使计算机执行如本技术第一方面实施例任一项所述的方法。
34.本技术实施例提出的信号处理方法及其装置、计算机设备、存储介质,通过生成波形信号,生成电压信号,确定发送通道,根据波形信号的开始标志确定使能信号的状态,根据使能信号的状态确定待发送的目标信号,目标信号为波形信号和电压信号中的其中一种,利用发送通道输出目标信号。根据使能信号的状态确定待发送的目标信号,使波形信号和电压信号可以在不同的时间区间利用发送通道,实现发送通道共用,能够实现波形信号或者电压信号的切换,不需要在流程上分多次测试,简化了测试流程,缩短了测试时间。
附图说明
35.图1是本技术实施例提供的信号处理方法的流程图;
36.图2是图1中的步骤s110的流程图;
37.图3是图2中的步骤s230的流程图;
38.图4是本技术实施例提供的信号处理装置的模块结构图。
具体实施方式
39.为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对
本技术进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本技术,并不用于限定本技术。
40.需要说明的是,虽然在装置示意图中进行了功能模块划分,在流程图中示出了逻辑顺序,但是在某些情况下,可以以不同于装置中的模块划分,或流程图中的顺序执行所示出或描述的步骤。说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。
41.除非另有定义,本文所使用的所有的技术和科学术语与属于本发明的技术领域的技术人员通常理解的含义相同。本文中所使用的术语只是为了描述本发明实施例的目的,不是旨在限制本发明。
42.自动化测试设备在芯片测试时,无法直接利用设备的dps(device power supply)通道做波形发生器,必须通过任意波形发生器提供额外的波形输出给测试芯片。由于波形发生器不是自动化测试设备的配套资源,无法通过自动化测试设备进行管控,如果测试过程中需要更改波形输出,需要分多个程序进行多次测试,导致测试的流程和时间增加。在自动化测试设备上添加波形发生器会导致测试成本的增加,波形发生器也需要校准,架机流程复杂,且cp阶段由于wafer扎针次数的限制无法进行多次测试。当采用数字模拟转换器(digital to analog converter,dac)外加放大器实现波形发生器时,由于电路缺乏静电保护和过压保护,导致波形发生器损坏。
43.基于此,本技术实施例的主要目的在于提出一种信号处理方法,通过生成波形信号和电压信号,确定发送通道,根据波形信号的开始标志确定使能信号的状态,根据使能信号的状态确定待发送的目标信号,目标信号为波形信号和电压信号中的其中一种,利用发送通道输出目标信号。根据使能信号的状态确定待发送的目标信号,使波形信号和电压信号可以在不同的时间区间利用发送通道,实现发送通道共用,能够实现波形信号或者电压信号的切换,不需要在流程上分多次测试,简化了测试流程,缩短了测试时间,也避免了额外波形发生器的使用。
44.本技术实施例提供的信号处理方法及其装置、计算机设备、存储介质,具体通过如下实施例进行说明,首先描述本技术实施例中的信号处理方法。
45.参照图1,根据本技术第一方面实施例的信号处理方法,信号处理方法包括但不限于步骤s110至步骤s160。
46.s110,生成波形信号;
47.s120,生成电压信号;
48.s130,确定发送通道;
49.s140,根据波形信号的开始标志确定使能信号的状态;
50.s150,根据使能信号的状态确定待发送的目标信号;
51.s160,利用发送通道输出目标信号。
52.在步骤s110和s120中,波形信号和电压信号都是通过pc端生成的,波形信号可以存储于波形信号存储模块,电压信号可以存储于电压寄存器。其中波形信号存储模块具有两种模式,分别为波形信号存储模式和波形信号发送模式。当信号wave为真时,说明模块可以接收pc端生成的波形信号,此时该模块处于波形信号存储模式,写标志位wr_data有效,将波形信号写入该模块。电压信号电压值的取值范围为
±
12v,可以给测试芯片提供
±
12v
的测试电压。
53.在步骤s130中,确定波形信号和电压信号的发送通道。多个发送通道共用一个总线,使得多个发送通道只需要一根时钟线和数据线,通过一个控制单元就可以实现对多个发送通道的控制,节省了io接口资源和逻辑运算资源,较少的io接口占用减少了信号处理电路的面积。通过总线使多个发送通道可以由一个独立的主控fpga进行控制,而不需要对每个发送通道均配置fpga资源,避免了存储资源的浪费。需要说明的是,多个发送通道相互独立,彼此之间互不影响。同时多个发送通道也保证了单一信号的多通道发生。
54.在步骤s140中,根据波形信号的开始标志确定使能信号的状态。根据波形信号的开始标志确定信号计数值,并根据信号计数值确定使能信号的状态。使能信号的状态包括波形信号输出状态和电压信号输出状态。若波形信号的开始标志为有效,则计算第一信号计数值,并根据第一信号计数值将使能信号的状态设置为波形信号输出状态;若波形信号的开始标志为无效,则计算第二信号计数值,并根据第二信号计数值将使能信号的状态设置为电压信号输出状态。
55.需要说明的是,若波形信号的开始标志为有效,计算第一信号计数值,第一信号计数值用于计算发送波形信号的时间区间,若第一信号计数值满足预设的条件,即第一信号计数值处于波形信号发送开始至波形信号发送结束的区间内,则使能信号的状态为波形信号输出状态,触发波形信号存储模块的rd_data读标志位,波形信号存储模块处于波形信号发送模式,将波形信号发送至发送通道。若波形信号的开始标志为无效,计算第二信号计数值,第二信号计数值用于计算发送电压信号的时间区间,若第二信号计数值满足预设的条件,即第二信号计数值处于波形信号发送结束至下一次波形信号发送开始的时间区间内,则使能信号的状态为电压信号输出状态,将电压信号发送至发送通道。根据第一信号计数值确定发送波形信号的时间区间,根据第二信号计数值确定发送电压信号的时间区间,以实现分时复用,达到共用发送通道的目的。
56.在步骤s150中,根据使能信号的状态确定待发送的目标信号,避免了发送通道中波形信号和电压信号的数据冲突。需要说明的是,目标信号为波形信号和电压信号中的其中一种。若使能信号的状态为波形信号输出状态,则确定待发送的目标信号为波形信号;若使能信号的状态为电压信号输出状态,则确定待发送的目标信号为电压信号。
57.在一些实施例中,步骤s110具体包括步骤:
58.s210,设置频率控制字;
59.s220,根据频率控制字确定波形信号的发送频率;
60.s230,根据发送频率生成波形信号。
61.在步骤s210至步骤s230中,通过pc端设置频率控制字,根据频率控制字确定波形信号的发送频率,根据发送频率生成波形信号。
62.需要说明的是,频率控制字用于确定波形信号存储模块向发送通道发送波形信号的发送频率。
63.在一些实施例,如图3所示,步骤s230具体包括步骤:
64.s310,设置总波形点数和一个周期需发送的波形点数;
65.s320,根据发送频率、总波形点数和一个周期需发送的波形点数生成波形信号。
66.在步骤s310至步骤s320中,通过pc端设置频率控制字、总波形点数、一个周期需发
送的波形点数,由频率控制字得到波形信号的发送频率,根据发送频率、总波形点数、一个周期需发送的波形点数生成波形信号。
67.需要说明的是,本技术实施例的信号处理方法可以应用于电路板等板卡、自动化测试设备(ate设备)上,其中ate设备包括xt2100lite、xt2100plus、xt2100stnd。
68.根据本技术另一实施例的信号处理方法,信号处理方法包括:利用pc端产生电压信号和波形信号,并确定发送dps通道;将波形信号写入波形信号存储模块,将电压信号写入电压寄存器;根据波形信号的开始标志确定使能信号的状态;若使能信号的状态为波形信号输出状态,波形信号存储模块根据频率控制字确定的发送频率向dps通道发送波形信号,若使能信号的状态为电压信号输出状态,电压寄存器向dps通道发送电压信号;将dps通道输出的波形信号或者电压信号发送至ate设备。
69.利用fpga生成波形信号和电压信号,生成方式如下所示:
70.setpowerovivol(1,5);
71.pusb.iowritein(0xac,0x27dc);
72.pusb.iowritein(0xb0,0x10);
73.pusb.iowritein(0xb4,0x02);
74.通过电压设置函数setpowerovivol生成电压信号,并确定dps通道为1号通道,电压值为5。通过寄存器写入函数pusb.iowritein控制波形信号的发送频率,其中0xac是频率控制的地址,0x27dc是频率控制的值,即频率控制字。0xb0是需要发送的总波形点数,0x10是发送一个周期波形的需要的点数。同样地,0xb4是需要发送的总波形点数,0x02是发送一个周期波形的需要的点数。根据发送频率、总波形点数、一个周期的波形点数生成波形信号。
75.波形信号存储模块如下所示:
76.save_wave u_save_wave(
77..clk(c2),
78..save_mode(mode[0]),
[0079]
.drive_mode(mode[1]),
[0080]
.save_sum(save_sum),
[0081]
.wave(test_wave),
[0082]
.wr_data(wr_data),
[0083]
.fre_contrl(fre_contrl),
[0084]
.clk_en(clk_en),
[0085]
.rd_data(rd_data)
[0086]
);
[0087]
clk表示时钟信号,控制波形信号存储模块的工作频率,其值为c2;save_mode表示波形信号存储模式,其值为mode[0],表示mode[0]时接收pc端发送的波形信号;save_sum表示可存储的波形信号的个数;drive_mode表示波形信号发送模式,其值为mode[1],表示mode[1]时可以发送波形信号。wave表示波形信号存储模块接收pc数据的有效信号,当wave为真时,写标志位wr_data有效,波形信号存储模块处于波形信号存储模式,接收pc端发送的波形信号。fre_contrl为频率控制字,控制波形信号的发送频率。clk_en表示使能信号的
状态为波形信号输出状态,此时读标志位ra_data有效。
[0088]
进行分时复用的控制方法如下所示:
[0089][0090][0091]
其中alway函数的输入为敏感信号列表,分为电平敏感型和边沿敏感型,本技术实施例采用边沿敏感型方式触发处理流程。当信号send_clk的上升沿来临时,对复位信号tmu_reset、使能信号的状态进行判断,当tmu_reset低电平复位时,将dps通道的地址即dps_chnal设置为0,以阻塞dps通道不进行任何信号的发送,实现波形信号和电压信号的关闭,且当芯片测试完成后可以完全断电。当ckl_en==1'b1,说明使能信号的状态为波形信号输出状态,将dps_chanl设置为波形信号通道dps_dds_ch,进行波形信号的输出。当reg_start==1'b1,说明使能信号的状态为电压信号输出状态,将dps_chnal设置为电压信号通道adi_send,进行电压信号的输出。
[0092][0093]
由于fpga在执行分时复用的控制方法时并发执行的,所以利用上述代码实现将波形信号通道dps_dds_ch锁存,防止波形信号通道dps_dds_ch和电压信号通道adi_send冲突。当wavemode_1==1'b0&&wavemode[1]==1'b1,说明mode[1]的上升沿来临,波形信号存储模块可以发送波形信号,实现将电压信号通道切换为波形信号通道。
[0094][0095][0096]
cycle为一个波形信号发送的周期;当时钟信号clk的上升沿来临或者复位信号rst_n的下降沿来临,触发程序控制流程。当低电平复位时,将信号计数值signal_in_cnt设置为0,表示没有任何信号发送。当波形信号的开始标志dds_en为有效,将信号计数值signal_in_cn初始化为1,计算第一信号计数值,根据第一信号计数值确定使能信号的状态为波形信号输出状态。1'b1《=第一信号计数值《fre_contrl_cycle,更新第一信号计数值,说明波形信号发送开始至结束的时间区间。
[0097][0098]
当波形信号的开始标志dds_en为无效,计算第二信号计数值即signal_in_r,当第一信号计数值》cycle,说明波形信号发送结束,将第二信号计数值signal_in_r设置为1,根据第二信号计数值确定使能信号的状态为电压信号输出状态,表示在一个波形信号发送结束到下一个波形信号发送开始的时间区间内,可以发送电压信号,实现分时复用,使同一dps通道既可以发送波形信号,也可以发送电压信号。
[0099]
根据使能信号的状态确定待发送的目标信号,利用dps通道进行目标信号的输出,
方法如下所示:
[0100]
dps u_dps(
[0101]
.clk(c2),
[0102]
.rst_n(ad_rst_n),
[0103]
.data_in(addata),
[0104]
.adi_send(adchnal),
[0105]
.start(adstart),
[0106]
.adi_sdo(adi_sdo),
[0107]
.adi_clk(adi_clk_c),
[0108]
.sync(adi_sync),
[0109]
.mosi(adi_sdi_c),
[0110]
.finish(adi_finish)
[0111]
);
[0112]
将波形信号通过波形信号存储模块或者将电压信号通过电压寄存器发送至spi总线,再由spi总线发送至多通道dps,所有通道均连接在一条总线上。需要说明的是,dps通道是满足芯片测试需要的dac芯片。需要进一步说明的是,与pc传输总线不同,本技术实施例采用总线挂载dac,不需要pc直接去控制通道的切换,而是通过控制总线的片选信号实现通道切换,提高了切换效率。将波形信号和电压信号转化为spi信号发送给dac从而输出目标信号,目标信号为波形信号和电压信号中的一种。其中data_in为待发送的波形信号和电压信号,start为发送开始标志,每一个start信号发送一个波形信号或者电压信号,adi_send为指定的dps通道,adi_sdo为spi总线的输出信号,adi_clk为spi的时钟信号,sync为spi总线的片选信号,mosi是spi总线的回读信号,finish为发送完成标志。根据回读信号回读spi总线上的波形信号和电压信号,spi总线根据输出信号输出波形信号和电压信号,根据分时复用控制方法进行多个片选信号的输出,根据片选信号即使能信号的状态进行相应通道目标信号的输出,实现多个通道输出可变的波形且波形不间断的情况下,切换其他通道的输出电压或输出波形,在多个通道输出电压的同时,实现不改变通道电压并输出任意波形,并且提高了切换的效率。
[0113]
需要说明的是,本技术实施例采用pc端产生的波形信号或者电压信号,使ate设备自身可以进行输出信号的校准,不需要特定的校准设备,保证了输出电压信号以及输出波形信号的正确性和精确性,减少因设备本身精度问题造成测试偏差。
[0114]
需要进一步说明的是,相关技术中dps板卡上的8个dps通道共用一组spi总线,使用某一dps通道输出波形信号时,会一直占用spi总线,导致其他7个dps通道无法调整,因此需要解决波形信号和电压信号共同输出时导致的数据冲突问题,因此采用分时复用的方法进行信号处理,在spi总线空闲时,控制其他dps通道,实现每一个通道均可以同时输出不同的波形信号或者电压信号。
[0115]
本技术实施例提出的信号处理方法,通过生成波形信号和电压信号,确定发送通道,根据波形信号的开始标志确定使能信号的状态,根据使能信号的状态确定待发送的目标信号,目标信号为波形信号和电压信号中的其中一种,利用发送通道输出目标信号。根据使能信号的状态确定待发送的目标信号,使波形信号和电压信号可以在不同的时间区间利
用发送通道,实现发送通道共用,能够实现波形信号或者电压信号的切换,不需要在流程上分多次测试,简化了测试流程,缩短了测试时间。
[0116]
本技术实施例还提供一种信号处理装置,如图4所示,可以实现上述信号处理方法,该装置包括信号生成模块410、通道获取模块420、状态获取模块430和目标信号输出模块440。其中信号生成模块410用于生成波形信号和电压信号;通道获取模块420用于确定发送通道;状态获取模块430用于根据波形信号的开始标志确定使能信号的状态;目标信号输出模块440用于根据使能信号的状态确定待发送的目标信号,目标信号为波形信号和电压信号中的其中一种,利用发送通道输出目标信号。
[0117]
本技术实施例的信号处理装置用于执行上述实施例中的信号处理方法,其具体处理过程与上述实施例中的信号处理方法相同,此处不再一一赘述。
[0118]
本技术实施例提出的信号处理装置,通过生成波形信号和电压信号,确定发送通道,根据波形信号的开始标志确定使能信号的状态,根据使能信号的状态确定待发送的目标信号,利用发送通道输出目标信号。根据使能信号的状态确定待发送的目标信号,使波形信号和电压信号可以在不同的时间区间利用发送通道,实现发送通道共用,能够实现波形信号或者电压信号的切换,不需要在流程上分多次测试,简化了测试流程,缩短了测试时间。
[0119]
本技术实施例还提供了一种计算机设备,包括:
[0120]
至少一个处理器,以及,
[0121]
与至少一个处理器通信连接的存储器;其中,
[0122]
存储器存储有指令,指令被至少一个处理器执行,以使至少一个处理器执行指令时实现如本技术第一方面实施例中任一项的方法。
[0123]
该计算机设备包括:处理器、存储器、输入/输出接口、通信接口和总线。
[0124]
处理器,可以采用通用的cpu(central processing unit,中央处理器)、微处理器、应用专用集成电路(application specific integrated circuit,asic)、或者一个或多个集成电路等方式实现,用于执行相关程序,以实现本技术实施例所提供的技术方案;
[0125]
存储器,可以采用rom(read only memory,只读存储器)、静态存储设备、动态存储设备或者ram(random access memory,随机存取存储器)等形式实现。存储器可以存储操作系统和其他应用程序,在通过软件或者固件来实现本说明书实施例所提供的技术方案时,相关的程序代码保存在存储器中,并由处理器来调用执行本技术实施例的信号处理方法;
[0126]
输入/输出接口,用于实现信息输入及输出;
[0127]
通信接口,用于实现本设备与其他设备的通信交互,可以通过有线方式(例如usb、网线等)实现通信,也可以通过无线方式(例如移动网络、wifi、蓝牙等)实现通信;和
[0128]
总线,在设备的各个组件(例如处理器、存储器、输入/输出接口和通信接口)之间传输信息;
[0129]
其中处理器、存储器、输入/输出接口和通信接口通过总线实现彼此之间在设备内部的通信连接。
[0130]
本技术实施例还提供一种存储介质,该存储介质是计算机可读存储介质,该计算机可读存储介质存储有计算机可执行指令,该计算机可执行指令用于使计算机执行本技术实施例的信号处理方法。
[0131]
存储器作为一种非暂态计算机可读存储介质,可用于存储非暂态软件程序以及非暂态性计算机可执行程序。此外,存储器可以包括高速随机存取存储器,还可以包括非暂态存储器,例如至少一个磁盘存储器件、闪存器件、或其他非暂态固态存储器件。在一些实施方式中,存储器可选包括相对于处理器远程设置的存储器,这些远程存储器可以通过网络连接至该处理器。上述网络的实例包括但不限于互联网、企业内部网、局域网、移动通信网及其组合。
[0132]
本技术实施例描述的实施例是为了更加清楚的说明本技术实施例的技术方案,并不构成对于本技术实施例提供的技术方案的限定,本领域技术人员可知,随着技术的演变和新应用场景的出现,本技术实施例提供的技术方案对于类似的技术问题,同样适用。
[0133]
本领域技术人员可以理解的是,图1至图3中示出的技术方案并不构成对本技术实施例的限定,可以包括比图示更多或更少的步骤,或者组合某些步骤,或者不同的步骤。
[0134]
以上所描述的装置实施例仅仅是示意性的,其中作为分离部件说明的单元可以是或者也可以不是物理上分开的,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部模块来实现本实施例方案的目的。
[0135]
本领域普通技术人员可以理解,上文中所公开方法中的全部或某些步骤、系统、设备中的功能模块/单元可以被实施为软件、固件、硬件及其适当的组合。
[0136]
本技术的说明书及上述附图中的术语“第一”、“第二”、“第三”、“第四”等(如果存在)是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本技术的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
[0137]
应当理解,在本技术中,“至少一个(项)”是指一个或者多个,“多个”是指两个或两个以上。“和/或”,用于描述关联对象的关联关系,表示可以存在三种关系,例如,“a和/或b”可以表示:只存在a,只存在b以及同时存在a和b三种情况,其中a,b可以是单数或者复数。字符“/”一般表示前后关联对象是一种“或”的关系。“以下至少一项(个)”或其类似表达,是指这些项中的任意组合,包括单项(个)或复数项(个)的任意组合。例如,a,b或c中的至少一项(个),可以表示:a,b,c,“a和b”,“a和c”,“b和c”,或“a和b和c”,其中a,b,c可以是单个,也可以是多个。
[0138]
在本技术所提供的几个实施例中,应该理解到,所揭露的装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
[0139]
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目
的。
[0140]
另外,在本技术各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。上述集成的单元既可以采用硬件的形式实现,也可以采用软件功能单元的形式实现。
[0141]
所述集成的单元如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本技术的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的全部或部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括多指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本技术各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:u盘、移动硬盘、只读存储器(read-only memory,简称rom)、随机存取存储器(random access memory,简称ram)、磁碟或者光盘等各种可以存储程序的介质。
[0142]
以上参照附图说明了本技术实施例的优选实施例,并非因此局限本技术实施例的权利范围。本领域技术人员不脱离本技术实施例的范围和实质内所作的任何修改、等同替换和改进,均应在本技术实施例的权利范围之内。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献