一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

FMCWPLL系统中的带宽可调性的制作方法

2022-05-03 08:05:37 来源:中国专利 TAG:

技术特征:

1.一种系统,其特征在于,包括:

信号发生电路,所述信号发生电路用以提供呈涉及啁啾的扫频形式的调频连续波FMCW信令;以及

锁相环PLL电路,所述PLL电路具有可变PLL带宽BW且具有用于在所述PLL电路中提供可变电容的PLL电容电路系统,其中在PLL捕获时间段内,所述PLL电路控制所述可变PLL BW以对应于分别与所述啁啾中的所述至少一个相关联的至少一个啁啾斜坡,以及在与所述扫频中的每一者之间的时间相关联的另一时间段内,所述PLL电容电路系统的所述可变电容改变以为与另一扫频相关联的另一PLL捕获时间段准备,以此所述PLL BW动态地改变。

2.根据权利要求1所述的系统,其特征在于,另外包括收发器电路系统,所述收发器电路系统包括所述信号发生电路和所述锁相环PLL电路,所述收发器电路系统用以发射所述FMCW信令且用以响应于所述FMCW信令被发射而接收并处理反射,其中所述PLL电路包括低通滤波器LPF电路系统,所述LPF电路系统待动态地调整以用于准许所述PLL BW在PLL捕获时间Tacq内变窄及减轻噪声,并且其中所述LPF电路系统具有带宽,所述带宽待动态地调整以用于准许所述PLL带宽在复位时间段内通过改变所述PLL电容电路系统的所述可变电容而变宽。

3.根据权利要求1所述的系统,其特征在于,另外包括数模转换器,所述数模转换器响应于所述PLL电路中的模拟信号反馈路径而被配置成提供数字信号以控制与动态改变的所述PLL BW相关联的时序。

4.根据权利要求1所述的系统,其特征在于,所述PLL电路包括检测由所述PLL电路生成的信号中相对于基准频率的信号的相位和/或频率差异的相位/频率检测器PFD;并且另外包括由所述PFD部分地控制以将电流注入到耦合到所述PLL电路的其它电路系统中的电荷泵电路系统。

5.根据权利要求1所述的系统,其特征在于,另外包括BW控制电路系统、电荷泵电路系统和低通滤波器电路系统,其中所述BW控制电路系统经由所述电荷泵电路系统和所述低通滤波器电路系统的设置为所述PLL BW提供控制信号。

6.根据权利要求1所述的系统,其特征在于,另外包括:BW控制电路系统;响应于所述PLL电路中的模拟信号反馈路径的数模转换器;电荷泵电路系统;以及低通滤波器电路系统;其中所述BW控制电路系统提供与PLL捕获时序和用于改变所述可变电容的时序相关联的针对供以下各项使用的设置的控制信号:所述数模转换器、所述电荷泵电路系统和所述低通滤波器电路系统。

7.根据权利要求1所述的系统,其特征在于另外包括用以为所述PLL电路提供电容粗设置且用以针对所述PLL电路的稍细的电容粗设置提供调谐控制信号的电路系统,并且另外包括用以控制所述PLL的至少一个环路动态参数的一个或多个低通滤波器。

8.根据权利要求1所述的系统,其特征在于,另外包括啁啾时序电路系统和电容调谐电路系统,其中所述PLL电路包括低通滤波器LPF电路系统和被配置成将电流注入到所述LPF电路系统中的至少一个数模转换器DAC,其中所述至少一个DAC在与所述啁啾时序电路系统相关联的啁啾斜坡时间内注入一种极性的电流,并且注入相反极性的电流以缩短与所述啁啾时序电路系统相关联的复位时间。

9.根据权利要求1所述的系统,其特征在于,另外包括电荷泵和用以提供有关时序的控制信号的啁啾时电路系统,并且其中所述PLL包括至少一个LPF电路,每个所述至少一个LPF电路包括用于提供滤波器电容作为所述PLL电路的一部分的一个或多个电容器,并且每个所述至少一个LPF电路经由所述有关时序的控制信号切换以用于减小和/或增大所述LPF电路的BW,其中所述电荷泵在复位时间内注入电流以缩短与所述啁啾时序电路系统相关联的复位时间间隔。

10.一种方法,其特征在于,包括:

生成呈扫频“啁啾”形式的调频连续波FMCW信令;以及

在锁相环PLL电路中,经由PLL电容电路系统经由所述PLL电路内的可变电容改变PLL带宽BW,包括在PLL捕获时间段内,所述PLL电路控制可变PLL BW以对应于分别与所述啁啾中的所述至少一个相关联的至少一个啁啾斜坡,以及在与所述扫频中的每一者之间的时间相关联的另一时间段内,所述PLL电容电路系统的所述可变电容改变以为与另一扫频相关联的另一PLL捕获时间段准备,以此动态地改变所述PLL BW。


技术总结
本公开的示例性方面涉及啁啾信令FMCW系统中的具有可变PLL带宽(BW)的PLL电路系统的系统和相关方法。为了调整所述BW,所述PLL电路系统可以在电路系统中提供可变电容。此电容改变可以允许针对一个斜坡的带宽,如捕获时间段内所使用的。然后可以调整所述电容以允许针对另一斜坡的不同带宽,所述带宽用于复位所述电路系统以为另一扫频作准备。经由可变电容调整所述PLL BW可以用于减轻可能会不利地影响PLL的相位噪声。

技术研发人员:塔里克·萨里科;彼得·吉巴斯;宗志锐;
受保护的技术使用者:恩智浦有限公司;
技术研发日:2021.10.27
技术公布日:2022.05.03
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献