一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

像素电路、显示面板及显示装置的制作方法

2022-02-20 21:36:50 来源:中国专利 TAG:


1.本实用新型实施例涉及半导体领域,尤其涉及一种像素电路、显示面板及显示装置。


背景技术:

2.有机发光二极管(organic light emitting diode,oled)是当今显示器研究领域的热点之一,与液晶显示器(liquid crystal display,lcd)相比,oled具有低能耗、生产成本低、自发光、宽视角及响应速度快等优点。目前,oled显示屏已经开始取代传统的lcd显示屏,广泛应用于高性能显示面板中。
3.相关技术在驱动oled发光的过程中,在数据写入阶段由于电容耦合作用导致驱动晶体管的栅极电压被抬高,使得oled发光,进而造成像素显示过程中暗态不暗的问题。


技术实现要素:

4.鉴于此,为解决上述技术问题或部分技术问题,本实用新型实施例提供了一种像素电路、显示面板及显示装置。
5.第一方面,本实用新型实施例提供一种像素电路,包括:初始模块、发光控制模块、驱动模块、数据写入模块、数据写入控制模块、阳极电位控制模块、第一电容模块、第二电容模块和发光模块;
6.所述初始模块连接第一电压信号输入端、第一交流信号输入端以及第一节点;
7.所述发光控制模块连接第二电压信号输入端、第一控制信号输入端以及第二节点;
8.所述驱动模块连接所述第二节点、第三节点以及第四节点;
9.所述数据写入模块连接所述第四节点、第二交流信号输入端以及数据信号输入端;
10.所述数据写入控制模块连接所述第一交流信号输入端、所述第二节点以及所述第三节点;
11.所述阳极电位控制模块连接所述第四节点、第二控制信号输入端以及所述第一节点;
12.所述第一电容模块连接所述第三节点以及所述第一交流信号输入端;
13.所述第二电容模块连接所述第一节点以及所述第三节点;
14.所述发光模块连接所述第一节点和第三电压信号输入端。
15.在一个可能的实施方式中,所述第一电容模块包括:第一电容;
16.所述第一电容的一端连接所述第三节点以及另一端连接所述第一交流信号输入端;
17.其中,所述第一电容被配置为在所述第一交流信号输入端输出的第一交流信号的控制下,使得在所述像素电路的预设阶段拉低所述第三节点的电压。
18.在一个可能的实施方式中,所述初始模块包括第一晶体管;
19.所述第一晶体管的栅极连接所述第一交流信号输入端、第一极连接所述第一电压信号输入端以及第二极连接所述第一节点;
20.所述发光控制模块包括:第二晶体管;
21.所述第二晶体管的栅极连接所述第一控制信号输入端、第一极连接所述第二电压信号输入端以及第二极连接所述第二节点。
22.在一个可能的实施方式中,所述驱动模块包括:第三晶体管;
23.所述第三晶体管的栅极连接所述第三节点、第一极连接所述第二节点以及第二极连接所述第四节点。
24.在一个可能的实施方式中,所述数据写入模块包括:第四晶体管;
25.所述第四晶体管的栅极连接第二交流信号输入端、第一极连接所述第四节点以及第二极连接所述数据信号输入端。
26.在一个可能的实施方式中,所述数据写入控制模块包括:第五晶体管;
27.所述第五晶体管的栅极连接所述第一交流信号输入端、第一极连接所述第三节点以及第二极连接所述第二节点。
28.在一个可能的实施方式中,所述阳极电位控制模块包括:第六晶体管;
29.所述第六晶体管的栅极连接所述第二控制信号输入端、第一极连接所述第四节点以及第二极连接所述第一节点。
30.在一个可能的实施方式中,所述第二电容模块包括:第二电容;
31.所述第二电容的一端连接所述第一节点以及另一端连接所述第三节点;
32.所述发光模块包括:有机发光二极管;
33.所述有机发光二极管的阳极连接所述第一节点以及阴极连接所述第三电压信号输入端。
34.在一个可能的实施方式中,所述数据写入控制模块中的第五晶体管为氧化物薄膜晶体管。
35.第二方面,本实用新型实施例提供一种显示面板,所述显示面板包括:呈矩阵排列的多个像素电路,所述像素电路为上述第一方面中任一所述的像素电路。
36.第三方面,本实用新型实施例提供一种显示装置,包括:上述第二方面中的显示面板。
37.本实用新型实施例提供的显示面板,在像素电路中增加第一电容模块,并在数据写入阶段通过第一交流信号输入端对第一电容模块进行控制,基于第一电容模块的耦合作用使得在数据写入阶段拉低第三节点的电压,以拉低驱动模块的输入电压,避免在数据写入阶段出现暗态不暗的现象。
附图说明
38.图1为本实用新型实施例提供的一种像素电路的结构示意图;
39.图2为本实用新型实施例提供的另一种像素电路的结构示意图;
40.图3为本实用新型实施例提供的一种显示面板的结构示意图;
41.图4为本实用新型实施例提供的一种显示装置的结构示意图。
具体实施方式
42.为使本实用新型实施例的目的、技术方案和优点更加清楚,下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
43.为便于对本实用新型实施例的理解,下面将结合附图以具体实施例做进一步的解释说明,实施例并不构成对本实用新型实施例的限定。
44.图1为本实用新型实施例提供的一种像素电路的结构示意图,如图1所示,该电路具体包括:
45.初始模块10、发光控制模块20、驱动模块30、数据写入模块40、数据写入控制模块50、阳极电位控制模块60、第一电容模块70、第二电容模块80和发光模块90。
46.进一步地,初始模块10连接第一电压信号输入端(以下统称:vinit)、第一交流信号输入端(以下统称:scan1)以及第一节点(以下统称:n1)。
47.发光控制模块20连接第二电压信号输入端(以下统称:vdd)、第一控制信号输入端(以下统称:em1)以及第二节点(以下统称:n2)。
48.驱动模块30连接第二节点n2、第三节点(以下统称:n3)以及第四节点(以下统称:n4)。
49.数据写入模块40连接第四节点n4、第二交流信号输入端(以下统称:scan2)以及数据信号输入端(以下统称:data)。
50.在本实用新型实施例的一可选方案中,数据信号输入端data除提供数据信号输入外,还可以提供一恒定的电压信号(vref),例如,该恒定电压信号设置为-6v。
51.数据写入控制模块50连接第一交流信号输入端scan1、第二节点n2以及第三节点n3;
52.阳极电位控制模块60连接第四节点n4、第二控制信号输入端(以下统称:em2)以及第一节点n1;
53.第一电容模块70连接第三节点n3以及第一交流信号输入端scan1;
54.第二电容模块80连接第一节点n1以及第三节点n3;
55.发光模块90连接第一节点n1和第三电压信号输入端(以下统称:vss)。
56.上述中的第一节点n1、第二节点n2、第三节点n3和第四节点n4可以理解为:多个模块之间连接形成的连接点,例如,第三节点n3为驱动模块30、数据写入控制模块50、第一电容模块70和第二电容模块80之间连接形成的连接点。
57.本实用新型的像素电路在工作过程中可以包括初始阶段、数据写入阶段和发光阶段,通过在像素电路中增加第一电容模块,并在数据写入阶段通过第一交流信号输入端scan1对第一电容模块进行控制,基于第一电容模块的耦合作用使得在数据写入阶段拉低第三节点n3的电压,以拉低驱动模块的输入电压,避免在数据写入阶段出现暗态不暗的现象。
58.在本实用新型实施例的一可选方案中,第一电容模块70包括:第一电容(以下统称:c1);
59.第一电容c1的一端连接第三节点n3以及另一端连接第一交流信号输入端scan1;
60.其中,第一电容被配置为在第一交流信号输入端输出的第一交流信号的控制下,使得在像素电路的预设阶段拉低第三节点的电压,该预设阶段可以是像素电路工作过程中的数据写入阶段。
61.在本实用新型实施例的一可选方案中,初始模块10包括第一晶体管t1;
62.第一晶体管t1的栅极连接第一交流信号输入端scan1、第一极连接第一电压信号输入端vinit以及第二极连接第一节点n1;
63.发光控制模块20包括:第二晶体管t2;
64.第二晶体管t2的栅极连接第一控制信号输入端em1、第一极连接第二电压信号输入端vdd以及第二极连接第二节点n2。
65.在本实用新型实施例的一可选方案中,驱动模块30包括:第三晶体管t3;
66.第三晶体管t3的栅极连接第三节点n3、第一极连接第二节点n2以及第二极连接第四节点n4。
67.在本实用新型实施例的一可选方案中,数据写入模块40包括:第四晶体管t4;
68.第四晶体管t4的栅极连接第二交流信号输入端scan2、第一极连接第四节点n4以及第二极连接数据信号输入端data。
69.在本实用新型实施例的一可选方案中,数据写入控制模块50包括:第五晶体管t5;
70.第五晶体管t5的栅极连接第一交流信号输入端scan1、第一极连接第三节点n3以及第二极连接第二节点n2。
71.在本实用新型实施例的一可选方案中,阳极电位控制模块60包括:第六晶体管t6;
72.第六晶体管t6的栅极连接第二控制信号输入端em2、第一极连接第四节点n4以及第二极连接第一节点n1。
73.在本实用新型实施例的一可选方案中,第二电容模块80包括:第二电容c2;
74.第二电容c2的一端连接第一节点n1以及另一端连接第三节点n3;
75.发光模块90包括:有机发光二极管(以下统称:oled);
76.有机发光二极管oled的阳极连接第一节点n1以及阴极连接第三电压信号输入端vss。
77.图2为本实用新型实施例提供的另一种像素电路的结构示意图,如图2所示该电路具体包括:
78.第一晶体管t1、第二晶体管t2、第三晶体管t3、第四晶体管t4、第五晶体管t5、第六晶体管t6、第一电容c1、第二电容c2和有机发光二极管oled。
79.进一步地,第一晶体管t1的栅极连接第一交流信号输入端scan1、第一极连接第一电压信号输入端vinit以及第二极连接第一节点n1;
80.第二晶体管t2的栅极连接第一控制信号输入端em1、第一极连接第二电压信号输入端vdd以及第二极连接第二节点n2。
81.第三晶体管t3的栅极连接第三节点n3、第一极连接第二节点n2以及第二极连接第四节点n4。
82.第四晶体管t4的栅极连接第二交流信号输入端scan2、第一极连接第四节点n4以及第二极连接数据信号输入端data。
83.第五晶体管t5的栅极连接第一交流信号输入端scan1、第一极连接第三节点n3以及第二极连接第二节点n2。
84.第六晶体管t6的栅极连接第二控制信号输入端em2、第一极连接第四节点n4以及第二极连接第一节点n1。
85.第一电容c1的一端连接第三节点n3以及另一端连接第一交流信号输入端scan1,其中,第一电容c1被配置为在第一交流信号输入端输出的第一交流信号的控制下,使得在像素电路的预设阶段拉低第三节点的电压。
86.第二电容c2的一端连接第一节点n1以及另一端连接第三节点n3。
87.有机发光二极管oled的阳极连接第一节点n1以及阴极连接第三电压信号输入端vss。
88.在本实用新型实施例的一可选方案中,第一晶体管t1、第二晶体管t2、第三晶体管t3、第四晶体管t4、第六晶体管t6为多晶硅(low temperature poly-silicon,ltps)薄膜晶体管(thin film transistor,tft),第五晶体管t5为氧化物薄膜晶体管(oxide low temperature poly-silicon,otft),通过将第五晶体管t5设置为氧化物薄膜晶体管,可以保持像素电路第三节点n3的电压稳定,便于像素电路在数据写入阶段,通过第一交流信号输入端输出第一交流信号控制第一电容c1拉低第三节点n3的电压。
89.需要说明的是:在本实施例中,第三晶体管t3为驱动薄膜晶体管(drive thin film transistor,dtft),以第三晶体管为p型晶体管为例,其第一极为源极,该源极连接于第二节点n2,第二极为漏极,该漏极连接于第四节点n4;第五晶体管t5为氧化物薄膜晶体管,以第五晶体管为n型氧化物薄膜晶体管为例,其第一极为源极,该源极连接于第二节点n2,第二极为漏极,该漏极连接于第三节点n3。
90.第一晶体管t1、第二晶体管t2、第四晶体管t4和第六晶体管t6的第一极和第二极可以互换,也即,第一晶体管t1、第二晶体管t2、第四晶体管t4和第六晶体管t6的第一极为源极,第二极为漏极,或者,第一晶体管t1、第二晶体管t2、第四晶体管t4、第六晶体管t6的第一极为漏极,第二极为源极。
91.上述像素电路的工作过程包括:初始阶段、数据写入阶段和发光阶段,初始阶段时,第一晶体管t1在第一交流信号输入端scan1的控制下,将第一电压信号输出端vinit的电压信号输出至第一节点n1,以及第二晶体管t2在第一控制信号输入端em1的控制下,将第二电压信号输入端vdd的电压信号输出至第二节点n2;数据写入阶段时,第四晶体管t4在第二交流信号输入端scan2的控制下,将数据信号输入端的数据信号输出至第四节点n4,同时在该数据信号输出至第三节点n3时,第一电容c1在第一交流信号输入端scan1的控制下,将第三节点n3的电压拉低δv;发光阶段时,第二晶体管t2在第一控制信号输入端em1的控制下,将第二电压信号输入端输出的电压信号输出至第三晶体管t3,以及第六晶体管t6在第二控制信号输入端em2的控制下,将第一节点n1的电压抬高(由于第二电容c2的耦合作用,将第一节点n1的电压耦合至第三节点n3),并输出至有机发光二极管oled的阳极,同时在第三电压信号输入端vss的控制下,控制机发光二极管oled发光。
92.在本实用新型实施例的一可选方案中,对于各电压信号输入端、交流信号输入端、控制信号输入端、数据信号输入端的电压范围可以根据像素电路的实际需求进行设定,例如,将第一交流信号输入端scan1、第二交流信号输入端scan2、第一控制信号输入端em1和
第二控制信号输入端em2的输出电压范围设置为:-10v~8v,第一电压信号输入端vinit的输出电压为0v,第二电压信号输入端vdd的输出电压范围:4.5v~7.5v,第三电压信号输入端vss的输出电压设置为-3v,数据信号输入端data输出的数据信号的电压范围:3v~5v,在数据信号输入端data还可以输出一恒定电压(6v)。
93.本实用新型实施例提供的像素电路,在像素电路中增加第一电容模块,并在数据写入阶段通过第一交流信号输入端对第一电容模块进行控制,基于第一电容模块的耦合作用使得在数据写入阶段拉低第三节点的电压,以拉低驱动模块的输入电压,避免在数据写入阶段出现暗态不暗的现象。
94.图3为本实用新型实施例提供的一种显示面板的结构示意图,如图3所示,该显示面板1000包括:
95.呈矩阵排列的多个像素电路100;
96.该像素电路可以是如图1或图2所示的像素电路。
97.本实用新型实施例提供的显示面板,将第五晶体管设置为氧化物薄膜晶体管,可以提高第三节点电压的稳定性,在像素电路中增加第一电容模块,并在数据写入阶段通过第一交流信号输入端对第一电容模块进行控制,基于第一电容模块的耦合作用使得在数据写入阶段拉低第三节点的电压,以拉低驱动模块的输入电压,避免在数据写入阶段出现暗态不暗的现象。
98.图4为本实用新型实施例提供的一种显示装置的结构示意图,如图4所示,该显示装置10000具体包括:
99.显示面板;
100.该显示面板可以是如图3所示的显示面板。
101.本实用新型实施例提供的显示装置,在像素电路中增加第一电容模块,并在数据写入阶段通过第一交流信号输入端对第一电容模块进行控制,基于第一电容模块的耦合作用使得在数据写入阶段拉低第三节点的电压,以拉低驱动模块的输入电压,避免在数据写入阶段出现暗态不暗的现象。
102.以上所述的具体实施方式,对本实用新型的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本实用新型的具体实施方式而已,并不用于限定本实用新型的保护范围,凡在本实用新型的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本实用新型的保护范围之内。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献