一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

一种用于PIS信息显示系统的LCD控制器的制作方法

2022-02-20 07:11:54 来源:中国专利 TAG:

一种用于pis信息显示系统的lcd控制器
技术领域
1.本实用新型涉及一种用于pis信息显示系统的lcd控制器,属于城市交通智能诱导技术领域。


背景技术:

2.乘客信息系统:passenger information system,简称pis,是依托多媒体网络技术,以计算机系统为核心,以车站和车载显示终端为媒介向乘客提供以运营信息为主的多媒体综合信息显示的系统。pis屏即是pis信息显示系统的显示终端屏幕,通常为lcd、led屏幕。
3.当前lcd控制器与pis屏的应用环境不完全契合且更新换代频繁,因此,设计出一款针对pis应用环境的lcd控制器尤为重要。


技术实现要素:

4.本实用新型的目的在于,克服现有技术中存在的问题,提供一种用于pis信息显示系统的lcd控制器,能够满足pis信息显示系统更新换代的需求并且完全适应pis的应用环境,可靠性高。
5.本实用新型的一种用于pis信息显示系统的lcd控制器,包括pis显示系统cpu,所述显示系统cpu分别与电源供电电路、bypass以太网电路、emmc存储电路、ddr3内存电路、拨码地址识别电路、lvds驱动电路和语音电路控制连接,所述pis显示系统cpu的型号为rk3288;
6.所述emmc存储电路包括emmc存储芯片u1,所述emmc存储芯片u1的型号为klmag2geac-b031,所述emmc存储芯片u1的data0端口-data7端口分别与pis显示系统cpu的emmc_d0-emmc_d7信号端相连;
7.所述emmc存储芯片u1的cmd端口与所述pis显示系统cpu的emmc_cmd信号端相连,所述emmc存储芯片u1的clk端口通过电阻r与所述pis显示系统cpu的emmc_clk信号端相连,所述emmc存储芯片u1的rst_n端口与所述pis显示系统cpu的emmc_rst信号端相连。
8.进一步的,所述emmc存储芯片u1的vccq1-vccq5端口并联接信号vccio_flash,所述emmc存储芯片u1的vcc1-vcc4端口并联接电压信号vcc_3v0。
9.进一步的,还包括用于更新升级的usb接口电路,所述pis显示系统cpu的usb_otg_dm端口通过电阻r2与usb接口的引脚2相连,所述pis显示系统cpu的usb_otg_dp端口通过电阻r3与usb接口的引脚3相连,所述pis显示系统cpu的usb_rbias端口通过电阻r4接地,所述pis显示系统cpu的usb_avdd_1v0端口通过电阻r5接电压信号vcc_1v0,所述pis显示系统cpu的usb_avdd_1v8端口通过电阻r6接电压信号vcc_1v8,所述pis显示系统cpu的usb_avdd_3v3端口接电压信号vcc3v0_pmu。
10.本实用新型的有益效果是:1、该控制器区别于其他通用lcd控制器,在电路上对于pis屏应用环境进行特别设计,usb接口用于系统更新升级,bypass以太网电路用于数据传
输,同时bypass结构增加了系统的鲁棒性。拨码地址识别电路赋予每个lcd控制器单独的数字地址。emmc存储电路用于多媒体信息存储。控制器拥有语音电路,可以驱动扬声器播放多媒体语音信息、报警信息等。lvds电路支持1080p分辨率lcd驱动能力。
附图说明
11.图1为本实用新型的结构框图;
12.图2为本实用新型中emmc存储芯片u1的电路原理图;
13.图3为本实用新型中usb接口电路的原理图。
具体实施方式
14.现在结合附图对本实用新型作进一步详细的说明。这些附图均为简化的示意图,仅以示意方式说明本实用新型的基本结构,因此其仅显示与本实用新型有关的构成。
15.如图1至图3所示,本实用新型的用于pis信息显示系统的lcd控制器,包括pis显示系统cpu,显示系统cpu分别与电源供电电路、bypass以太网电路、emmc存储电路、ddr3内存电路、拨码地址识别电路、lvds驱动电路和语音电路控制连接,pis显示系统cpu的型号为rk3288。
16.emmc存储电路包括emmc存储芯片u1,emmc存储芯片u1的型号为klmag2geac-b031,emmc存储芯片u1的data0端口-data7端口分别与pis显示系统cpu的emmc_d0-emmc_d7信号端相连;
17.emmc存储芯片u1的cmd端口与pis显示系统cpu的emmc_cmd信号端相连,emmc存储芯片u1的clk端口通过电阻r与pis显示系统cpu的emmc_clk信号端相连,emmc存储芯片u1的rst_n端口与pis显示系统cpu的emmc_rst信号端相连。
18.emmc存储芯片u1的vccq1-vccq5端口并联接信号vccio_flash,emmc存储芯片u1的vcc1-vcc4端口并联接电压信号vcc_3v0。
19.还包括用于更新升级的usb接口电路,pis显示系统cpu的usb_otg_dm端口通过电阻r2与usb接口的引脚2相连,pis显示系统cpu的usb_otg_dp端口通过电阻r3与usb接口的引脚3相连,pis显示系统cpu的usb_rbias端口通过电阻r4接地,pis显示系统cpu的usb_avdd_1v0端口通过电阻r5接电压信号vcc_1v0,pis显示系统cpu的usb_avdd_1v8端口通过电阻r6接电压信号vcc_1v8,pis显示系统cpu的usb_avdd_3v3端口接电压信号vcc3v0_pmu。
20.以上述依据本实用新型的理想实施例为启示,通过上述的说明内容,相关工作人员完全可以在不偏离本项实用新型技术思想的范围内,进行多样的变更以及修改。本项实用新型的技术性范围并不局限于说明书上的内容,必须要根据权利要求范围来确定其技术性范围。


技术特征:
1.一种用于pis信息显示系统的lcd控制器,包括pis显示系统cpu,其特征在于:所述显示系统cpu分别与电源供电电路、bypass以太网电路、emmc存储电路、ddr3内存电路、拨码地址识别电路、lvds驱动电路和语音电路控制连接,所述pis显示系统cpu的型号为rk3288;所述emmc存储电路包括emmc存储芯片u1,所述emmc存储芯片u1的型号为klmag2geac-b031,所述emmc存储芯片u1的data0端口-data7端口分别与pis显示系统cpu的emmc_d0-emmc_d7信号端相连;所述emmc存储芯片u1的cmd端口与所述pis显示系统cpu的emmc_cmd信号端相连,所述emmc存储芯片u1的clk端口通过电阻r与所述pis显示系统cpu的emmc_clk信号端相连,所述emmc存储芯片u1的rst_n端口与所述pis显示系统cpu的emmc_rst信号端相连。2.根据权利要求1所述的用于pis信息显示系统的lcd控制器,其特征在于:所述emmc存储芯片u1的vccq1-vccq5端口并联接信号vccio_flash,所述emmc存储芯片u1的vcc1-vcc4端口并联接电压信号vcc_3v0。3.根据权利要求1所述的用于pis信息显示系统的lcd控制器,其特征在于:还包括用于更新升级的usb接口电路,所述pis显示系统cpu的usb_otg_dm端口通过电阻r2与usb接口的引脚2相连,所述pis显示系统cpu的usb_otg_dp端口通过电阻r3与usb接口的引脚3相连,所述pis显示系统cpu的usb_rbias端口通过电阻r4接地,所述pis显示系统cpu的usb_avdd_1v0端口通过电阻r5接电压信号vcc_1v0,所述pis显示系统cpu的usb_avdd_1v8端口通过电阻r6接电压信号vcc_1v8,所述pis显示系统cpu的usb_avdd_3v3端口接电压信号vcc3v0_pmu。

技术总结
本实用新型涉及一种用于PIS信息显示系统的LCD控制器,显示系统CPU分别与电源供电电路、ByPass以太网电路、EMMC存储电路、DDR3内存电路、拨码地址识别电路、LVDS驱动电路和语音电路控制连接,PIS显示系统CPU的型号为RK3288;EMMC存储电路包括EMMC存储芯片U1,EMMC存储芯片U1的DATA0端口-DATA7端口分别与PIS显示系统CPU的EMMC_D0-EMMC_D7信号端相连;EMMC存储芯片U1的CMD端口与PIS显示系统CPU的EMMC_CMD信号端相连,EMMC存储芯片U1的CLK端口通过电阻R与PIS显示系统CPU的EMMC_CLK信号端相连,EMMC存储芯片U1的RST_n端口与PIS显示系统CPU的EMMC_RST信号端相连。本实用新型能够满足PIS信息显示系统更新换代的需求且完全适应PIS的应用环境。且完全适应PIS的应用环境。且完全适应PIS的应用环境。


技术研发人员:王华 袁可 王梦颖
受保护的技术使用者:南京讯为视觉科技有限公司
技术研发日:2021.04.26
技术公布日:2022/1/11
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献