一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

一种基于CATIA与Cadence的数据协同方法与流程

2021-12-03 23:24:00 来源:中国专利 TAG:

一种基于catia与cadence的数据协同方法
技术领域
1.本发明属于硬件结构设计与电气设计技术领域,尤其涉及基于catia与 cadence的数据协同方法。


背景技术:

2.硬件研发设计过程中,电气设计与结构设计关系紧密,在整个设计流程中 需要进行多次协同工作和反复的设计迭代。目前双方设计工具的数据格式不 同,其数据传递使用多种其他数据格式;存在个体设计师对相同的内容有不同 的自定义命名的情况,使得交互变得繁复,交互双方需人力干预很多;此交互 建立于电气个体设计师与结构个体设计师之间,如果人员变动,交互工作无法 有效延续。整体交互繁复、效率低下,易出错。
3.catia自有的cbd模块,可定义禁止布局区、限高区等,但所有区域均以 实体几何体形式存在,并非是虚拟的、仅表达设计约束的。实体几何体定义的 禁止布局区及限高区对结构设计中的装配干涉检查、散热等仿真结果造成较大 干扰,无法避免。cbd模块无法在完成快捷设计交互的同时保持结构设计的延 续性。


技术实现要素:

4.本发明的目的在于,为克服现有技术缺陷,提供了一种基于catia与 cadence的数据协同办法,在电气与结构的详细设计阶段,实现复杂板卡的快 速协同设计与修改,解决设计过程中繁复的数据交互,降低错误率,提高设计 效率。
5.本发明目的通过下述技术方案来实现:
6.一种基于catia与cadence的数据协同方法,所述数据协同方法包括:s1: 电气设计者基于元器件技术手册完成电气封装符号的定义,并在电气设计工具 cadence中具现各器件平面外形尺寸;s2:结构设计者基于元器件技术手册完成 结构封装符号的定义,并在结构设计工具catia中具现各器件三维外形尺寸; s3:电气设计者与结构设计者对需要交互的数据做标准化设定,实现电气设计 内容与结构设计内容一一对应;s4:结构设计者于catia中使用几何图形集具 现pcb外形、孔位、安装方式及初步限制区,并使用标准化设定的数据格式通 过idf文件发送至电气设计者;s5:电气设计者于cadence中读入idf文件, 通过cadence端二次开发识别获得的结构设定的初步限制区,并经二次设计后, 将需要交互的数据以标准化设定的数据格式通过idf文件至结构设计者;s6: 结构设计者基于catia读入接受的idf文件,通过catia端二次开发,识别并 获得迭代信息,开展硬件设计。
7.根据一个优选的实施方式,所述数据协同方法还包括步骤s7:当硬件设计过 程中产生新的迭代需求时,重复步骤s4至步骤s6。
8.根据一个优选的实施方式,所述步骤s4中的初步限制区至少包括:禁止布 线区和限高区。
9.根据一个优选的实施方式,所述步骤s1中基于元器件技术手册完成电气封 装符号的定义具体包括:基于元器件技术手册完成二维电气库中各元器件符号 设计。
10.根据一个优选的实施方式,所述步骤s2中基于元器件技术手册完成结构封 装符号的定义具体包括:基于元器件技术手册三维结构库中各元器件符号设计。
11.根据一个优选的实施方式,所述步骤s3中电气设计者与结构设计者对需要 交互的数据做标准化设定包括:结构设计者与电气设计者对将交互数据信息做 统一的设定和对应,所述交互数据信息不限于各元器件的命名信息。
12.前述本发明主方案及其各进一步选择方案可以自由组合以形成多个方案, 均为本发明可采用并要求保护的方案。本领域技术人员在了解本发明方案后根 据现有技术和公知常识可明了有多种组合,均为本发明所要保护的技术方案, 在此不做穷举。
13.本发明的有益效果:本发明提出的基于catia与cadence的数据协同方法 具有比传统信息传递办法快捷高效、不易出错等优点。结构设计与电气设计根 据器件的真实尺寸对信息的内容与命名做统一的设定,使得电气设计在导入 idf后,结构限制信息直接生效,无需人为干预或转换;结构设计在导入idf 后,器件坐标与尺寸信息直接生效,无需人为干预或转换。当角色发生人员变 动时,信息传递仍然保持无缝连接。大幅提升了交互效率,降低了出错概率。
具体实施方式
14.以下通过特定的具体实例说明本发明的实施方式,本领域技术人员可由本 说明书所揭露的内容轻易地了解本发明的其他优点与功效。本发明还可以通过 另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于 不同观点与应用,在没有背离本发明的精神下进行各种修饰或改变。需说明的 是,在不冲突的情况下,以下实施例及实施例中的特征可以相互组合。
15.需要说明的是,为使本发明实施例的目的、技术方案和优点更加清楚,下 面对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施 例是本发明一部分实施例,而不是全部的实施例。
16.实施例1:
17.本发明公开了一种基于catia与cadence的数据协同方法,所述数据协同 方法,主要包括了器件的二维电气库符号设计、三维结构库符号设计、统一设 定数据内容与命名的对应、建立板卡模型、导入导出idf文件等。
18.具体地,本发明方法包括:
19.步骤s1:电气设计者基于元器件技术手册完成电气封装符号的定义,并在 电气设计工具cadence中具现各器件平面外形尺寸。
20.优选地,所述步骤s1中基于元器件技术手册完成电气封装符号的定义具体 包括:基于元器件技术手册完成二维电气库中各元器件符号设计。
21.步骤s2:结构设计者基于元器件技术手册完成结构封装符号的定义,并在 结构设计工具catia中具现各器件三维外形尺寸。
22.优选地,所述步骤s2中基于元器件技术手册完成结构封装符号的定义具体 包括:基于元器件技术手册三维结构库中各元器件符号设计。
23.步骤s3:电气设计者与结构设计者对需要交互的数据做标准化设定,实现 电气设计内容与结构设计内容一一对应。
24.优选地,所述步骤s3中电气设计者与结构设计者对需要交互的数据做标准 化设定包括:结构设计者与电气设计者对将交互数据信息做统一的设定和对应, 所述交互数据信息不限于各元器件的命名信息。
25.例如,cadence与catia的部分数据对应关系见表1。
26.表1 cadence与catia的数据对应关系表
[0027][0028]
步骤s4:结构设计者于catia中使用几何图形集具现pcb外形、孔位、安 装方式及初步限制区,并使用标准化设定的数据格式通过idf文件发送至电气 设计者。所述步骤s4中的初步限制区至少包括:禁止布线区和限高区。
[0029]
结构设计者在catia内对板卡做初步外形设计,设置pcb外形、可布局区 域、限高区域,并导出idf文件。
[0030]
步骤s5:电气设计者于cadence中读入idf文件,通过cadence端二次开 发识别获得的结构设定的初步限制区,并经二次设计后,将需要交互的数据以 标准化设定的数据格式通过idf文件至结构设计者。
[0031]
电气设计者在cadence内导入idf文件,可自动识别并定义板卡信息,其 pcb外形、可布局区域、限高区域与结构设计师设置的已自动映射,无需人为干 预。
[0032]
步骤s6:结构设计者基于catia读入接受的idf文件,通过catia端二次 开发,识别并获得迭代信息,开展硬件设计。
[0033]
步骤s7:当硬件设计过程中产生新的迭代需求时,重复步骤s4至步骤s6。
[0034]
本发明提出的基于catia与cadence的数据协同方法具有比传统信息传递 办法快捷高效、不易出错等优点。结构设计与电气设计根据器件的真实尺寸对 信息的内容与命名做统一的设定,使得电气设计在导入idf后,结构限制信息 直接生效,无需人为干预或转换;结构设计在导入idf后,器件坐标与尺寸信 息直接生效,无需人为干预或转换。当角色发生人员变动时,信息传递仍然保 持无缝连接。大幅提升了交互效率,降低了出错概率。
[0035]
以上所述仅为本发明的较佳实施例而已,并不用以限制本发明,凡在本发 明的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本发明 的保护范围之内。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献