一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

阵列基板、阵列基板的制作方法、显示面板以及显示终端与流程

2023-02-01 22:07:58 来源:中国专利 TAG:


1.本技术涉及显示面板技术领域,尤其涉及一种阵列基板、阵列基板的制作方法、显示面板以及显示终端。


背景技术:

2.液晶显示器(liquidcrystaldisplay,lcd)具有机身薄、省电、无辐射等众多优点,因此lcd得到了广泛的应用。如:液晶电视、移动电话、个人数字助理(pda)、数字相机、计算机屏幕或笔记本电脑屏幕等,在平板显示领域中占主导地位。
3.gdl技术(gatedriverless)即较少的闸极驱动器技术,是运用液晶显示面板的原有阵列制程将水平扫描线的驱动单元制作在显示区两侧,使之能替代外接集成电路板(integratedcircuit,ic)来完成水平扫描线的驱动。gdl技术能减少外接ic的焊接(bonding)工序,有机会提升产能并降低产品成本,而且可以使液晶显示面板更适合制作窄边框或无边框的显示产品。
4.目前相关技术中,gdl技术中,通过在边框设置clk传输信号到驱动单元,clk数量影响着显示面板的边框,导致显示面板的边框大小无法进一步的缩小,例如,当我们设计120hz 4k的产品时,竖直方向共有2160个像素,就需要2160级gdl电路来对应,gdl busline区域的clk(时钟信号线)数量一般采用10条clk,由于clk的存在无法进一步的缩小显示面板的边框;再例如,设计同尺寸120hz 8k的产品时,竖直方向则有4320个像素,就需要4320级gdl电路对应,或者设计高频率的产品时,rc loading(电阻电容负载)就会变大,而我们则需要增加gdl buslie区域的clk数量到12个或者16个来降低rc loading,随着clk增多,显示面板的边框宽度同样增长。


技术实现要素:

5.本技术提供了一种阵列基板、阵列基板的制作方法、显示面板以及显示终端,以解决相关技术中,clk设置在显示面板的边框,导致显示面板的边框无法进一步的缩小的问题。
6.第一方面,本技术提供了一种阵列基板,所述阵列基板包括:显示区,所述显示区至少一侧设置有驱动单元,所述显示区下堆叠设置有信号层;所述信号层包括多列信号线,不同所述信号线用于提供不同时序的时钟信号,且所述信号层中的所述信号线与所述驱动单元连接。
7.在一些示例中,所述驱动单元设置有与所述信号线连接的驱动开关,所述驱动开关设置在所述驱动单元内靠近所述显示区一侧。
8.在一些示例中,所述驱动单元包括n个子驱动单元,每个所述子驱动单元与一列所述信号线连接。
9.在一些示例中,所述阵列基板还包括:金属层,所述信号线通过所述金属层与所述驱动单元连接。
10.第二方面,提供了一种阵列基板的制作方法,所述方法包括:提供一显示区,并在所述显示区至少一侧设置驱动单元;在所述显示区下堆叠设置信号层,所述信号层用于提供多列信号线,不同所述信号线用于提供不同时序的时钟信号;将所述信号层中所述信号线与所述驱动单元连接。
11.在一些示例中,所述驱动单元设置有与所述信号线连接的驱动开关,所述驱动开关设置在所述驱动单元内靠近所述显示区一侧。
12.在一些示例中,将所述信号线与所述驱动单元连接,包括:将所述信号线与所述驱动单元内的所述驱动开关连接。
13.在一些示例中,将所述信号线与所述驱动单元连接之前,所述方法还包括:设置一金属层;将所述信号线与所述驱动单元连接,包括:通过所述金属层将所述信号线与所述驱动单元连接。
14.第三方面,提供了一种显示面板,所述显示面板包括如上任一项所述的阵列基板,还包括对置基板,所述对置基板与所述阵列基板对盒设置。
15.第四方面,提供了一种显示终端,所述显示终端包括设备本体和如上所述的显示面板,所述设备本体包括多个功能器件,所述显示面板覆盖在所述设备本体上,并与多个功能器件连接。
16.本技术实施例提供的上述技术方案与现有技术相比具有如下优点:
17.本技术实施例提供的阵列基板,包括:显示区,所述显示区至少一侧设置有驱动单元,所述显示区下堆叠设置有信号层;所述信号层包括多列信号线,不同所述信号线用于提供不同时序的时钟信号,且所述信号层中的所述信号线与所述驱动单元连接。通过在显示区下堆叠设置包括多列信号线的信号层,并将信号线将驱动单元连接,通过将信号线堆叠在阵列基板显示区的下方,避免了为信号线单独设置边框空间,节省了信号线占据的边框空间,达到了减小边框的效果。
附图说明
18.此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本发明的实施例,并与说明书一起用于解释本发明的原理。
19.为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
20.图1为本技术实施例一提供的一种阵列基板的基本示意图;
21.图2为本技术实施例一提供的一种可选的阵列基板的基本示意图;
22.图3为本技术实施例一提供的一种驱动单元设置有驱动开关的基本示意图;
23.图4为本技术实施例一提供的一种驱动单元设置有多个子驱动单元的基本示意图;
24.图5为本技术实施例二提供的一种阵列基板的制作方法的基本流程示意图;
25.图6为本技术实施例三提供的一种阵列基板的基本示意图;
26.图7为本技术实施例五提供的一种显示设备的结构示意图;
27.附图标记说明:
28.1、显示区;2、驱动单元;3、信号线;4、驱动开关;5、子驱动单元;111、处理器;112、通信接口;113、存储器;114、通信总线。
具体实施方式
29.为使本技术实施例的目的、技术方案和优点更加清楚,下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本技术的一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本技术保护的范围。
30.实施例一
31.为了解决相关技术中,不同的驱动开关4与驱动电路之间的阻抗不一致,导致显示效果存在差异的问题,请参见图1,图1为本技术实施例提供的一种阵列基板,所述阵列基板包括:显示区1,所述显示区1至少一侧设置有驱动单元2,所述显示区1下堆叠设置有信号层;所述信号层包括多列信号线3,不同所述信号线3用于提供不同时序的时钟信号,且所述信号层中的所述信号线3与所述驱动单元2连接。
32.具体的,以图1为例,其中显示区1左侧设置有驱动单元2,且该显示区1下堆叠设置有信号层,该信号层中包括多列信号线3(图中仅示例性示出一列信号线3,该信号线堆叠设置在显示区下);通过在显示区1下堆叠设置包括多列信号线3的信号层,并将信号线3将驱动单元2连接,通过将信号线3堆叠在阵列基板显示区1的下方,避免了为信号线3单独设置边框空间,节省了信号线3占据的边框空间,达到了减小边框的效果。
33.应当理解的是,所述显示区1至少一侧设置有驱动单元2,优选的,所述显示区1相对两侧均设置有驱动单元2,如图2所示;能够理解的是,多个信号线3依次排列,例如,以信号线3为时钟信号线为例,信号层中包括10个时钟信号线,其中,信号层中信号线3以clk1-clk10的方式依次排列,此外,应当理解的是,多个依次排列的信号线3中相邻两个信号线3之间的间隔相等,例如,信号层中包括3个依次排列的时钟信号线clk:clk1、clk2、clk3,则此时,clk1和clk2之间的间隔与clk2和clk3的间隔相等。在一些示例中,信号层包括多个依次排列的时钟信号线clk,且多个依次排列的时钟信号线clk中相邻两个时钟信号线clk之间存在间隔,且多个依次排列的时钟信号线clk中至少两个相邻两个时钟信号线clk之间的间隔与其他相邻两个时钟信号线clk之间的间隔不相等,能够理解的是,本实施例并不限制上述信号线3仅为传输时钟信号的时钟信号线,信号线3传输的信号可以由相关人员灵活设置。
34.在一些示例中,所述驱动单元2设置有与所述信号线3连接的驱动开关4,所述驱动开关4设置在所述驱动单元2内靠近所述显示区1一侧。其中,驱动单元2内设置有驱动开关4,且所述驱动单元2内除驱动开关4外还设置有其他开关,其中,驱动开关4设置在靠近显示区1一侧,信号线3与驱动单元2内的驱动开关4连接,进而缩短了信号线3连接到驱动开关4的连接线的长度;
35.具体的,如图3所示,以显示区1左侧设置有驱动单元2为例,该驱动单元2内设置有驱动开关4(图中仅示出了驱动开关4),且所述驱动开关4设置在所述驱动单元2的右侧,靠近所述显示单元,其中,信号线3与驱动单元2内的驱动开关4连接,减小了clk信号连接驱动开关4的连接线的长度。
36.在一些示例中,所述驱动单元2包括n个子驱动单元5,每个所述子驱动单元5与一列所述信号线3连接,其中驱动单元2包括的子驱动单元5的数量由相关人员根据实际的分辨率需求而设置,本实施例并不做限制。
37.具体的,如图4所示,该阵列基板包括显示区1和设置在左右两侧的驱动单元2,每个驱动单元2包括n个子驱动单元5,每个所述子驱动单元5与一列所述信号线3连接,也即,每个子驱动单元5中包括一个驱动开关4,每个子驱动单元5的驱动开关4与一列所述信号线3连接。
38.在一些示例中,所述阵列基板还包括:金属层,所述信号线3通过所述金属层与所述驱动单元4连接。具体的,所述金属层中包括多个金属线,每一金属线为一连接线,每一信号线通过金属层中的信号线与驱动单元连接。
39.承接上例,能够理解的是,上述金属层中的连接线在同一工艺步骤中形成。如此,有助于简化制备工艺的复杂度。应当理解的是,在一些示例中,多个信号线3clk在同一工艺步骤中形成。
40.在一些示例中,所述驱动开关4为薄膜晶体管,所述薄膜晶体管根据所述信号线3传输的信号导通或截止。所述阵列基板中的所有所述驱动开关4均为薄膜晶体管。本实施例描述的各个薄膜晶体管可以为p型薄膜晶体管(p-type thin-film-transistor,p-type tft)或n型薄膜晶体管(n-type thin-film-transistor,n-type tft),本实施例并不限制薄膜晶体管的种类;同时,本实施例提供的薄膜晶体管的可以利用低温多晶硅(ltps)、非晶硅(a-si)或非晶铟镓锡金属氧化物(a-igzo)的薄膜晶体管(tft)制程技术制作而成,但并不限制于此。
41.能够理解的是,驱动单元2内其他开关也为薄膜晶体管,且驱动单元2内的薄膜晶体管高度可以增高,宽度减小,进一步减小边框的宽度,从而实现窄边框。
42.本实施例提供的阵列基板,包括:显示区1,所述显示区1至少一侧设置有驱动单元2,所述显示区1下堆叠设置有信号层;所述信号层包括多列信号线3,不同所述信号线3用于提供不同时序的时钟信号,且所述信号层中的所述信号线3与所述驱动单元2连接。通过在显示区1下堆叠设置包括多列信号线3的信号层,并将信号线3将驱动单元2连接,通过将信号线3堆叠在阵列基板显示区1的下方,避免了为信号线3单独设置边框空间,节省了信号线3占据的边框空间,达到了减小边框的效果。
43.实施例二
44.基于相同的构思,本实施例提供一种阵列基板的制作方法,如图5所示,所述方法包括:
45.s101、提供一显示区1,并在所述显示区1至少一侧设置驱动单元2;
46.s102、在所述显示区1下堆叠设置信号层,所述信号层用于提供多列信号线3,不同所述信号线3用于提供不同时序的时钟信号;
47.s103、将所述信号层中所述信号线3与所述驱动单元2连接。
48.具体的,其中显示区1左侧设置有驱动单元2,且该显示区1下堆叠设置有信号层,该信号层中包括多列信号线3;通过在显示区1下堆叠设置包括多列信号线3的信号层,并将信号线3将驱动单元2连接,通过将信号线3堆叠在阵列基板显示区1的下方,避免了为信号线3单独设置边框空间,节省了信号线3占据的边框空间,达到了减小边框的效果。
49.应当理解的是,所述显示区1至少一侧设置有驱动单元2,优选的,所述显示区1相对两侧均设置有驱动单元2;能够理解的是,多个信号线3依次排列,例如,以信号线3为时钟信号线为例,信号层中包括10个时钟信号线,其中,信号层中信号线3以clk1-clk10的方式依次排列,此外,应当理解的是,多个依次排列的信号线3中相邻两个信号线3之间的间隔相等,例如,信号层中包括3个依次排列的时钟信号线clk:clk1、clk2、clk3,则此时,clk1和clk2之间的间隔与clk2和clk3的间隔相等。在一些示例中,信号层包括多个依次排列的时钟信号线clk,且多个依次排列的时钟信号线clk中相邻两个时钟信号线clk之间存在间隔,且多个依次排列的时钟信号线clk中至少两个相邻两个时钟信号线clk之间的间隔与其他相邻两个时钟信号线clk之间的间隔不相等,能够理解的是,本实施例并不限制上述信号线3仅为传输时钟信号的时钟信号线,信号线3传输的信号可以由相关人员灵活设置。
50.在一些示例中,将所述信号线3与所述驱动单元2连接,包括:将所述信号线3与所述驱动单元2内的所述驱动开关4连接。在一些示例中,所述驱动单元2设置有与所述信号线3连接的驱动开关4,所述驱动开关4设置在所述驱动单元2内靠近所述显示区1一侧,所述驱动电路设置在所述驱动单元2远离所述显示区1一侧。其中,驱动单元2内设置有驱动开关4,且所述驱动单元2内除驱动开关4外还设置有其他开关,其中,驱动开关4设置在靠近显示区1一侧,信号线3与驱动单元2内的驱动开关4连接,进而缩短了信号线3连接到驱动开关4的连接线的长度;
51.具体的,以显示区1左侧设置有驱动单元2为例,该驱动单元2内设置有驱动开关4(图中仅示出了驱动开关4),且所述驱动开关4设置在所述驱动单元2的右侧,靠近所述显示单元,其中,信号线3与驱动单元2内的驱动开关4连接,减小了clk信号连接驱动开关4的连接线的长度。
52.在一些示例中,所述驱动单元2包括n个子驱动单元5,每个所述子驱动单元5与一列所述信号线3连接,其中驱动单元2包括的子驱动单元5的数量由相关人员根据实际的分辨率需求而设置,本实施例并不做限制。
53.具体的,该阵列基板包括显示区1和设置在左右两侧的驱动单元2,每个驱动单元2包括n个子驱动单元5,每个所述子驱动单元5与一列所述信号线3连接。
54.在一些示例中,将所述信号线与所述驱动单元连接之前,所述方法还包括:设置一金属层;将所述信号线与所述驱动单元连接,包括:通过所述金属层将所述信号线与所述驱动单元连接,具体的,阵列基板还包括:金属层,所述信号线3通过所述金属层与所述驱动单元4连接。其中,所述金属层中包括多个金属线,每一金属线为一连接线,每一信号线通过金属层中的信号线与驱动单元连接。
55.承接上例,能够理解的是,上述金属层中的连接线在同一工艺步骤中形成。如此,有助于简化制备工艺的复杂度。应当理解的是,在一些示例中,多个信号线3clk在同一工艺步骤中形成。
56.在一些示例中,所述驱动开关4为薄膜晶体管,所述薄膜晶体管根据所述信号线3传输的信号导通或截止。所述阵列基板中的所有所述驱动开关4均为薄膜晶体管。本实施例描述的各个薄膜晶体管可以为p型薄膜晶体管(p-type thin-film-transistor,p-type tft)或n型薄膜晶体管(n-type thin-film-transistor,n-type tft),本实施例并不限制薄膜晶体管的种类;同时,本实施例提供的薄膜晶体管的可以利用低温多晶硅(ltps)、非晶
硅(a-si)或非晶铟镓锡金属氧化物(a-igzo)的薄膜晶体管(tft)制程技术制作而成,但并不限制于此。
57.本实施例提供的阵列基板,包括:显示区1,所述显示区1至少一侧设置有驱动单元2,所述显示区1下堆叠设置有信号层;所述信号层包括多列信号线3,不同所述信号线3用于提供不同时序的时钟信号,且所述信号层中的所述信号线3与所述驱动单元2连接。通过在显示区1下堆叠设置包括多列信号线3的信号层,并将信号线3将驱动单元2连接,通过将信号线3堆叠在阵列基板显示区1的下方,避免了为信号线3单独设置边框空间,节省了信号线3占据的边框空间,达到了减小边框的效果。
58.本实施例提供的阵列基板的制作方法制作的阵列基板,包括:显示区1,所述显示区1至少一侧设置有驱动单元2,所述显示区1下堆叠设置有信号层;所述信号层包括多列信号线3,不同所述信号线3用于提供不同时序的时钟信号,且所述信号层中的所述信号线3与所述驱动单元2连接。通过在显示区1下堆叠设置包括多列信号线3的信号层,并将信号线3将驱动单元2连接,通过将信号线3堆叠在阵列基板显示区1的下方,避免了为信号线3单独设置边框空间,节省了信号线3占据的边框空间,达到了减小边框的效果。
59.实施例三
60.为了更好的理解本发明,本实施例提供一种更为具体的示例对本发明进行说明,本示例提供一种阵列基板,如图6所示,其包括但不限于:
61.显示区1(aa区),以及一个驱动单元2,该驱动单元2设置在显示区1左侧,且驱动单元2内设置有驱动开关4,显示区1下堆叠有多列信号线3,信号线3为时钟信号线clk,且时钟信号线以clk1、clk2、clk3

clkn的方式顺序排列,这样无论clk的数量有多少都可以叠在显示区下侧,信号线3采用连接线的方式连接到驱动单元2的驱动开关4内,该连接线采用meta一次构图工艺制成,且多列信号线同样采用meta一次构图工艺制成,能够理解的是,驱动单元2内还包括其他的薄膜晶体管,且驱动单元内的薄膜晶体管高度可以增高,宽度减小,进一步减小边框的宽度,从而实现窄边框。
62.本示例通过将gdl busline的clk信号采用meta一次构图工艺叠加在显示区区的下方,节省了clk信号占据的边框空间,且驱动单元中驱动开关设置在靠近显示区一侧,在信号线与驱动开关连接时,减小了clk信号连接驱动开关的跨线,同时可以增加驱动单元内其余tft高度从而减小宽度,这样电路区的宽度也可减小。本发明可以大幅度减小边框从而符合产品设计。
63.实施例四
64.基于相同的构思,本实施例提供一种显示面板,所述显示面板包括如上任一项所述的阵列基板,以及对置基板,所述对置基板与所述阵列基板对盒设置。
65.基于相同的构思,本实施例提供一种显示终端,所述显示终端包括:设备本体和如上所述的显示面板,所述设备本体包括多个功能器件,所述显示面板覆盖在所述设备本体上,并与多个功能器件连接。
66.实施例五
67.如图7所示,本技术实施例提供了一种显示装置,包括处理器111、通信接口112、存储器113和通信总线114,其中,处理器111,通信接口112,存储器113通过通信总线114完成相互间的通信,
68.存储器113,用于存放计算机程序;
69.在本技术一个实施例中,处理器111,用于执行存储器113上所存放的程序时,实现前述任意一个方法实施例提供的阵列基板的制作方法的步骤,包括:提供一显示区,并在所述显示区至少一侧设置驱动单元;在所述显示区下堆叠设置信号层,所述信号层用于提供多列信号线,不同所述信号线用于提供不同时序的时钟信号;将所述信号层中所述信号线与所述驱动单元连接。
70.本技术实施例还提供了一种计算机可读存储介质,其上存储有计算机程序,所述计算机程序被处理器执行时实现如前述任意一个方法实施例提供的阵列基板的制作方法的步骤,包括:提供一显示区,并在所述显示区至少一侧设置驱动单元;在所述显示区下堆叠设置信号层,所述信号层用于提供多列信号线,不同所述信号线用于提供不同时序的时钟信号;将所述信号层中所述信号线与所述驱动单元连接。
71.需要说明的是,在本文中,诸如“第一”和“第二”等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个
……”
限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
72.以上所述仅是本发明的具体实施方式,使本领域技术人员能够理解或实现本发明。对这些实施例的多种修改对本领域的技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所申请的原理和新颖特点相一致的最宽的范围。
再多了解一些

本文用于创业者技术爱好者查询,仅供学习研究,如用于商业用途,请联系技术所有人。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献