一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

显示面板和显示装置的制作方法

2022-11-12 21:54:29 来源:中国专利 TAG:


1.本发明涉及显示技术领域,尤其涉及一种显示面板和显示装置。


背景技术:

2.随着显示技术的发展,显示面板的应用越来越普遍,用户对显示面板的显示质量要求也越来越高。为了满足用户对显示面板的显示质量要求,显示面板中发光元件的尺寸越来越小,显示面板所包括的发光元件的数量越来越多,从而提高显示面板的分辨率,使得显示面板具有更为丰富、细腻的显示画面。
3.但是,因显示面板的低功耗的要求,而对显示面板中发光元件的发光准确性造成影响,从而影响显示面板的显示效果。


技术实现要素:

4.本发明提供了一种显示面板和显示装置,以在显示面板具有较低功耗的前提下,确保显示面板具有较高的显示质量。
5.根据本发明的一方面,提供了一种显示面板,包括:像素电路、发光元件和数据线;
6.所述数据线与所述像素电路电连接,所述数据线用于向所述像素电路传输数据信号和标识信号;
7.所述像素电路与所述发光元件电连接,所述像素电路用于驱动所述发光元件;
8.所述像素电路包括判断单元和数据寄存器;
9.所述判断单元用于判断所述数据线传输的信号是否为所述标识信号,若是,则阻止所述标识信号向所述数据寄存器传输,若否,则控制所述数据线传输的信号写入至所述数据寄存器。
10.根据本发明的另一方面,提供了一种显示装置,包括:上述显示面板。
11.本发明的技术方案,通过在像素电路中设置判断单元和数据寄存器,采用判断单元判断数据线所传输的信号是否为标识信号,并在数据线所传输的信号为标识信号时,判断单元能够阻止标识信号向数据寄存器传输,以防止应标识信号传输至数据寄存器,而影响数据寄存器中所存储的数据信号的准确性;而在数据线所传输的信号不是标识信号时,判断单元能够控制数据线上传输的信号写入数据寄存器,确保数据寄存器中的存储的信号能够控制发光元件准确发光,如此,可提高显示面板所显示画面的准确性,进而提高显示面板的显示质量,尤其是提高低功耗的显示面板的显示效果。
12.应当理解,本部分所描述的内容并非旨在标识本发明的实施例的关键或重要特征,也不用于限制本发明的范围。本发明的其它特征将通过以下的说明书而变得容易理解。
附图说明
13.为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于
本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
14.图1是本发明实施例提供的一种显示面板的结构示意图;
15.图2是本发明实施例提供的一种显示面板的像素电路的结构示意图;
16.图3是本发明实施例提供的另一种显示面板的结构示意图;
17.图4是本发明实施例提供的另一种显示面板中像素电路的结构示意图;
18.图5是本发明实施例提供的又一种显示面板中像素电路的结构示意图;
19.图6是本发明实施例提供的又一种显示面板中像素电路的结构示意图;
20.图7是本发明实施例提供的又一种显示面板的结构示意图;
21.图8是本发明实施例提供的又一种显示面板中像素电路的结构示意图;
22.图9是本发明实施例提供的一种脉冲时钟信号的示意图;
23.图10是本发明实施例提供的另一种脉冲时钟信号的示意图;
24.图11是本发明实施例提供的又一种显示面板中像素电路的结构示意图;
25.图12是本发明实施例提供的一种脉冲时钟信号和第二数据时钟信号的示意图;
26.图13是本发明实施例提供的又一种显示面板中像素电路的结构示意图;
27.图14是本发明实施例提供的又一种显示面板中像素电路的结构示意图;
28.图15是本发明实施例提供的又一种显示面板的结构示意图;
29.图16是本发明实施例提供的又一种显示面板中像素电路的结构示意图;
30.图17是本发明实施例提供的一种显示装置的结构示意图。
具体实施方式
31.为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
32.需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列单元的系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些产品或设备固有的其它单元。
33.现有技术中,具有高质量显示发光要求的显示面板通常采用脉宽调制(pulse width modulation,pwm)的驱动方式,尤其是采用微发光二极管(micro led)作为发光元件的显示面板,其通常采用像素电路驱动发光元件进行发光,该像素电路例如可以为微集成芯片(micro ic),此时,通过向像素电路提供相应的数据信号,并将该数据信号存储于数据寄存器中,使得像素电路能够在发光元件的发光阶段根据数据寄存器中所存储的数据信号产生相应的脉冲信号,以控制发光元件的发光时长,达到控制显示面板的显示发光亮度的作用。
34.但是,现有技术中,位于同一列的各像素电路会共用传输数据信号的数据线,且对于采用micro ic作为像素电路的显示面板来说,其像素电路所接收到的数据信号通常为数字信号,使得该条数据线上的所传输的信号会在高电平和低电平之间频繁切换。由于数据线本身存在电阻,并与其它导电结构之间构成寄生电容,在数据线上所传输的信号在高电平和低电平之间频繁切换时,相当于反复对数据信号进行充电、放电,且数据线上会有电流经过,如此,将会有能量损失,不利于显示面板的低功耗;虽然通过在某些时间段,使数据线传输固定电平,例如固定的高电平或固定的低电平,能够有效降低因数据线上所传输信号频繁切换而带来的功耗,但是,数据线上所传输的固定电平会影响数据寄存器中的所存储的数据信号的准确性,从而影响发光元件的显示发光准确性,进而影响显示面板的显示效果。
35.为解决上述技术问题,本发明实施例提供一种显示面板,该显示面板包括像素电路、发光元件和数据线;数据线与像素电路电连接,数据线用于向像素电路传输数据信号和标识信号;像素电路与发光元件电连接,像素电路用于驱动发光元件;像素电路包括判断单元和数据寄存器;判断单元用于判断所述数据线传输的信号是否为所述标识信号,若是,则阻止标识信号向数据寄存器传输,若否,则控制数据线传输的信号写入至数据寄存器。
36.采用上述技术方案,通过在像素电路中设置判断单元和数据寄存器,采用判断单元判断数据线所传输的信号是否为标识信号,并在数据线所传输的信号为标识信号时,判断单元能够阻止标识信号向数据寄存器传输,以防止应标识信号传输至数据寄存器,而影响数据寄存器中所存储的数据信号的准确性;而在数据线所传输的信号不是标识信号时,判断单元能够控制数据线上传输的信号写入数据寄存器,确保数据寄存器中的存储的信号能够控制发光元件准确发光,如此,可提高显示面板所显示画面的准确性,进而提高显示面板的显示质量,尤其是提高低功耗的显示面板的显示效果。
37.以上是本发明的核心思想,基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下,所获得的所有其他实施例,都属于本发明保护的范围。以下将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整的描述。
38.图1是本发明实施例提供的一种显示面板的结构示意图,图2是本发明实施例提供的一种显示面板的像素电路的结构示意图,结合参考图1和图2,显示面板100包括像素电路10、发光元件20和数据线30;其中,数据线30与像素电路10电连接,数据线30用于向像素电路10传输数据信号和标识信号;像素电路10与发光元件20电连接,像素电路10用于驱动发光元件20;像素电路10包括判断单元11和数据寄存器12;判断单元11用于判断数据线30传输的信号是否为标识信号,若是,则阻止标识信号向数据寄存器12传输,若否,则控制数据线30传输的信号写入至数据寄存器12。
39.其中,显示面板100中可以包括阵列排布的多个像素电路10,位于同一列的至少部分像素电路10可与同一条数据线30电连接,此时,数据线30可以分时传输与其电连接的各像素电路10的数据信号,数据线30可以根据需要传输不同的数据信号,不同的数据信号可以代表不同的显示灰阶;其中,数据信号可以由8位二进制数字信号构成,数据线30可以串行传输不同像素电路10的数据信号的各位数字信号,例如数据线30传输高电平代表“1”,传输低电平代表“0”,通过切换数据线30所传输的高低电平的数量及顺序,可实现对不同数据信号的传输。数据线30还可以传输标识信号,该标识信号同样可以由8位二进制数字信号构
成,该8位二进制数字信号构成可以同为“1”或“0”,使得数据线30在传输标识信号时,仅需要持续地传输高电平或低电平即可,从而在数据线30传输标识信号时,能够减小因数据线30上所传输信号在高电平和低电平之间切换而带来的功耗。如此,在无需更新各像素电路10中数据寄存器12所存储的数据信号时,可以控制数据线30传输标识信号,从而能够减小显示面板100的功耗。
40.可以理解的是,数据线30所传输的数据信号可以在0-255之间切换,即可通过二进制的数字信号标识0-255共256个显示灰阶。相应的,上述仅为对标识信号的示例性举例,在一可选的实施例中数据线30在传输标识信号时,数据线30所传输的信号也可以在高电平和低电平之间切换,在能够满足低功耗的前提下,本发明实施例对数据线30所传输的标识信号不做具体限定。
41.此外,在数据线30传输标识信号时,若将该标识信号写入数据寄存器12,则会使得数据寄存器12中存储的信号变更为该标识信号,从而在根据数据寄存器12中所存储的信号控制发光元件20进行发光时,将会影响发光元件20的显示发光的准确性。如此,通过在数据寄存器12与数据线30之间设置判断单元11,使得该判断单元11可以对数据线30上所传输的信号是否写入数据寄存器12进行控制;即,若数据线30所传输的信号为标识信号,则可确定无需更新数据寄存器12中所存储的信号,此时,判断单元11能够阻止数据线30所传输的信号传输至数据寄存器12,使得数据寄存器12中所存储的信号保持稳定,以在根据该数据寄存器12中所存储的信号控制发光元件20进行发光时,发光元件20能够稳定且准确地发光;若数据线30所传输的信号并非为标识信号,则数据线30所传输的信号为数据信号,可确定需要更新数据寄存器12中所存储的信号,此时,判断单元11能够控制数据线30所传输的信号写入至数据寄存器12中,以实现对数据寄存器12中所存储信号的更新,从而在根据数据寄存器12中所存储的信号控制发光元件20进行发光时,同样能够使得发光元件20准确且稳定的发光。
42.本实施例通过在像素电路中设置判断单元和数据寄存器,采用判断单元判断数据线所传输的信号是否为标识信号,并在数据线所传输的信号为标识信号时,判断单元能够阻止标识信号向数据寄存器传输,以防止应标识信号传输至数据寄存器,而影响数据寄存器中所存储的数据信号的准确性;而在数据线所传输的信号不是标识信号时,判断单元能够控制数据线上传输的信号写入数据寄存器,确保数据寄存器中的存储的信号能够控制发光元件准确发光,从而能够提高显示面板所显示画面的准确性,进而提高显示面板的显示质量,尤其是提高低功耗的显示面板的显示效果。
43.需要说明的是,图1仅为本发明实施例示例性的附图,图1中仅示例性的示出了每个像素电路10与一个发光元件20电连接,而在本发明实施例中,如图3所示,每个像素电路10可以与一组或多组发光元件20电连接,每组发光元件20可以包括串联或并联连接的多个发光元件20。本发明实施例对每个像素电路10电连接的发光元件20的数量不做具体限定,为便于描述,本发明实施例均以每个像素电路20与一个发光元件20电连接为例,对本发明实施例的技术方案进行示例性的说明。
44.可选的,继续结合参考图1和图2,数据,30所传输的信号可由显示面板100的显示画面决定,此时,数据线30可用于在显示面板100的当前帧显示画面与前一帧显示画面不同时传输当前帧显示画面的数据信号,以及在显示面板100的当前帧显示画面与前一帧显示
画面相同时传输标识信号。
45.具体的,在显示面板100进行画面显示时,其会以一定的刷新频率更新其所显示的画面,而刷新频率为在单位时间内显示面板100所可以显示的显示画面的帧数,例如当显示面板100的刷新频率为60hz时,该显示面板100在一秒中可以显示60帧显示画面,但显示面板100所显示画面的内容并非是每秒变更60次,例如在显示面板100处于待机状态或者显示其它非动态画面时,显示面板100会长时间显示同一内容,此时,在一段时间内,各帧显示画面的数据信号相同,此时无需按照显示面板100的刷新频率更新各像素电路10的数据寄存器12中所存储的信号,例如可仅在显示该内容的第一帧显示画面时,更新数据寄存器12中所存储的信号,而在之后显示同一内容的各帧显示画面中,仅需要保持数据寄存器12中所存储的信号即可。
46.如此,在当前帧显示画面与前一帧显示画面相同时,当前帧显示画面与前一帧显示画面为同一内容,当前帧显示画面的数据信号与前一帧显示画面中数据信号相同,因此,仅需要保持数据寄存器12中所存储的数据信号不变即可,此时,可控制数据线30传输标识信号,使得数据线30所传输的信号无需在高低电平之间频繁切换,有利于显示面板100的低功耗,并且,像素电路10中的判断单元11会阻止数据线30所传输的信号写入至数据寄存器12,防止数据线30所传输的标识信号影响数据寄存器12中的信号;而在当前帧显示画面与前一帧显示画面不同时,当前帧显示画面与前一帧显示画面为不同的内容,当前帧显示画面的数据信号与前一帧显示画面中数据信号不同,因此,需要更新数据寄存器12中所存储的数据信号,此时,可控制数据线30传输当前帧显示画面的数据信号,像素电路10中的判断单元11会控制数据线30所传输的信号写入至数据寄存器12,使得在发光元件20根据数据寄存器12中的信号进行发光时,能够呈现出当前帧显示画面的显示内容,从而能够提高显示面板100所显示画面的准确性。
47.在一可选的实施例中,图4是本发明实施例提供的另一种显示面板中像素电路的结构示意图,如图4所示,像素电路10还包括脉冲产生单元13和开关14;脉冲产生单元13用于根据数据寄存器12中存储的信号,产生脉冲信号;开关14用于在脉冲信号的控制下,控制向发光元件20提供驱动电流的时间。
48.具体的,发光元件20例如为有机发光二极管(oled)、微米发光二极管(micro led)和迷你发光二极管(mini led)中的一种,此时,发光元件20为电流型驱动元件,需要向发光元件20提供相应的驱动电流,发光元件20才能够进行显示发光。通过在像素电路10中设置脉冲产生单元13,使得该脉冲产生单元13能够根据数据寄存器12中存储的信号产生脉冲信号,该脉冲信号可以包括有效电平和无效电平。在脉冲产生单元13所产生的脉冲信号为有效电平时,可以控制开关14向发光元件20提供驱动电流,使得发光元件20进行发光;而在脉冲产生单元13所产生的脉冲信号为无效电平时,可以控制开关14停止向发光元件20提供驱动电流,使得发光元件20停止发光;由此,通过控制脉冲产生单元13所产生的脉冲信号中有效电平的占比,即脉冲信号的占空比,实现对开关14向发光元件20提供驱动电流的时间进行控制,即可实现对发光元件20的发光时长的控制。由于发光元件20所呈现的整体发光亮度除与驱动电流的大小相关外,还与发光元件20的发光时间相关,通常在一定时间内,发光元件20的发光时长越长,发光元件20所呈现发光亮度越高,即显示灰阶越高,反之,显示灰阶越低。因此,通过控制发光元件20的发光时长,即可实现对发光元件20所呈现发光亮度的
灰阶进行控制。如此,数据寄存器12中存储不同显示灰阶对应的数据信号时,脉冲产生单元13可产生具有不同占空比的脉冲信号,使得开关14向发光元件20提供的驱动电流的时间不同,发光元件20所能够呈现的显示亮度不同。
49.其中,开关14可以为三端器件,例如开关可以包括但不限于晶体管,该晶体管可以为n型晶体管,也可以为p型晶体管;当晶体管为n型晶体管时,脉冲信号的有效电平为高电平,脉冲信号的无效电平为低电平;而当晶体管为p型晶体管时,脉冲信号的有效电平为低电平,脉冲信号的无效电平为高电平;本发明实施例对开关14的具体结构不做具体限定。
50.可以理解的是,如图4所示,开关14的控制端可以与脉冲产生单元13的脉冲信号输出端电连接,开关14的输入端可以与正性电源vdd电连接,开关14的输出端可以与发光元件20的阳极电连接,发光元件20的阴极可以与负性电源vee电连接,此时开关14可以根据脉冲产生单元13向其提供的脉冲信号和正性电源信号产生驱动电流。或者,如图5所示,在另一示例性的实施例中,开关14的控制端与脉冲产生单元13的脉冲信号输出端电连接,开关14的输入端接收电流源id,开关14的输出端与发光元件20的阳极电连接,发光元件20的阴极接地,此时,开关14可根据脉冲产生单元13产生的脉冲信号,控制电流源id向发光元件20传输。或者,如图6所示,在又一示例性的实施例中,开关14的控制端与脉冲产生单元13的脉冲信号输出端电连接,开关14的输入端与正性电源vdd电连接,开关14的输出端通过电流源id与发光元件20的阳极电连接,发光元件20的阴极与负性电源vee电连接,此时,开关14可根据脉冲产生单元13产生的脉冲信号,控制由正性电源vdd到负性电源vee之间的电流通路,以控制电流源id向发光元件20传输。
51.需要说明的是,图4-图6均为本发明实施例示例性的附图,图3-图5仅示例性的示出了开关14与发光元件20的连接方式,及开关14根据脉冲产生单元13所产生的脉冲信号,控制向发光元件20提供驱动电流的方式。本发明实施例中,在开关14能够根据脉冲产生单元13所产生的脉冲信号,控制向发光元件20提供驱动电流的前提下,本发明实施例对此不做具体限定。为便于描述,本发明实施例均以图6示出的结构对本发明实施例进行实例性的说明。
52.此外,还需要说明的是,图6中示出的电流源id可以为显示面板中电源提供模块提供。其中,显示面板中所有像素电路10可共用同一电源提供模块,或者,每个像素电路10可以有属于自己的电源提供模块,本发明实施例对此不做具体限定。在一示例性的实施例中,若每个像素电路10具有属于自己的电源提供模块,该电源提供模块可以根据各像素电路10的数据信号提供相应的电源信号,以进一步调节各像素电路10所控制的发光元件20的显示发光亮度,使得各发光元件20可以具有更多级的亮度调节,进一步提高显示面板的显示质量。
53.在一可选的实施例中,图7是本发明实施例提供的又一种显示面板的结构示意图,图8是本发明实施例提供的又一种显示面板中像素电路的结构示意图,结合参考图7和图8,显示面板100可以包括脉冲时钟线40;此时,脉冲产生单元13包括计数器131和第二比较器132;计数器131用于根据脉冲时钟线40传输的脉冲时钟信号,输出计数值;第二比较器132用于根据计数值与数据寄存器12中存储的信号的比较结果,产生脉冲信号。
54.其中,计数器131的输入端与脉冲时钟线40电连接,计数器131可接收脉冲时钟线40传输的脉冲时钟信号,并对该脉冲时钟信号的脉冲数量进行计数,在一示例性的实施例
中计数器131可在脉冲时钟线40所传输的脉冲时钟信号的每个上升沿或下降沿到来时,计数值加1;或者,计数器30也可对脉冲时钟信号的脉冲时长进行计数,此时计时器30可在脉冲时钟线40传输脉冲时钟信号的有效电平时,每间隔固定时间计数值加1。
55.示例性的,当计数器131对脉冲时钟线40所传输的脉冲时钟信号pwmck的脉冲数量进行计数时,脉冲时钟线40所传输的脉冲时钟信号pwmck可以包括以固定周期交替变化的高电平和低电平(如图9所示),或者,脉冲时钟线40所传输的脉冲时钟信号pwmck可以包括以非固定周期交替变化的高电平和低电平(如图10所示);其中,高电平可以为脉冲时钟信号pwmck的有效电平,而低电平可以为脉冲时钟信号pwmck的无效电平,此时,计数器131可以在脉冲时钟信号pwmck的上升沿到来时计数值加1,反之,计数器131可以在脉冲时钟信号pwmck的下降沿到来时计数值加1。
56.可以理解的是,第二比较器132可以包括计数值输入端、数据信号输入端、以及脉冲信号输出端;该计数值输入端可以与计数器131的输出端电连接,以获取计数器131输出的计数结果,数据信号输入端可以数据寄存器12的输出端电连接,以获取数据寄存器12中所存储的数据信号,脉冲信号输出端可与开关14的控制端电连接,以向开关14提供脉冲信号。对于第二比较器132的结构和其连接方式可以根据需要进行设计,本发明实施例对此不做具体限定。
57.需要说明的是,图7仅为本发明实施例示例性的附图,图7中示例性的示出了位于同一行的各像素电路10与同一条脉冲时钟线40电连接,而在本发明实施例中,也可以是位于同一行的部分像素电路10与同一条脉冲时钟线40电连接,或者,所有的像素电路10均与同一条脉冲时钟线40电连接,或者,不同的像素电路10与不同的脉冲时钟线40电连接,在能够实现本发明实施例的核心发明点的前提下,本发明实施例对像素电路10与脉冲时钟线40的连接方式不做具体限定。为便于描述,本发明实施例均以位于同一行的各像素电路10与同一条脉冲时钟线40电连接为例,对本发明实施例的技术方案进行实例性的说明。
58.在一示例性的实施例中,以计数器131对脉冲时钟线40所传输的脉冲时钟信号pwmck的上升沿进行计数为例,计数器131对脉冲时钟线40所传输的脉冲时钟信号pwmck进行计数后,会将相应的计数值作为计数结果输出至第二比较器132中;同时,因数据寄存器12中存储有数据信号,该数据信号可以表示该像素电路10电连接的发光元件20的显示灰阶,即第二比较器132可根据数据寄存器12中存储的信号,确定发光元件20当前的显示灰阶,或者,数据寄存器12根据其中所存储的信号,向第二比较器132提供当前的显示灰阶值;第二比较器132通过比较计数器131的计数值与数据寄存器12中所存储的数据信号对应的灰阶值是否相等,并在计数器131的计数值与数据寄存器12中所存储的数据信号对应的灰阶值不相等时,第二比较器132的脉冲信号输出端可以持续输出向开关14提供脉冲信号的有效电平,以使开关14控制驱动电流提供至发光元件20,使得发光元件20处于发光状态;而在计数器131的计数值与数据寄存器12中所存储的数据信号对应的灰阶值相等时,第二比较器132的脉冲信号输出端输出的脉冲信号可以由有效电平翻转为无效电平,并持续维持该无效电平,当开关14接收到该无效电平时,会停止向发光元件20提供驱动电流,使得发光元件20处于非发光状态;在计数器131的计数值与数据寄存器12中所存储的数据信号对应的灰阶值相等时,脉冲时钟信号pwmck会保持一端时间的低电平,此时,计数器131的计数值保持不变,而在到达计数器131的计数周期后,计数器131的计数值可以自动清零,并重新根
据脉冲时钟信号pwmck的上升沿的数量进行计数;如此,即可实现对提供至开关14的脉冲信号的占空比的控制,从而能够对发光元件20的发光时长进行控制。
59.需要说明的是,上述仅对计数器131和第二比较器132的工作原理进行了示例性的说明,而在本发明实施例中计数器131和第二比较器132的工作原理不限于此,在能够满足计数器131和第二比较器132的功能的前提下,本发明实施例对计数器131和第二比较器132的工作原理不做具体限定。
60.可选的,图11是本发明实施例提供的又一种显示面板中像素电路的结构示意图,如图11所示,判断单元11包括第一比较器111和传输门112;第一比较器111用于将数据线30传输的信号与参考值比较,若为第一结果,则控制传输门112将数据线30传输的信号写入数据寄存器12,若为第二结果,则控制传输门112阻止数据线30传输的信号写入数据寄存器12。
61.具体的,第一比较器111可以包括参考值输入端、数据输入端和控制信号输出端,该参考值输入端可以接收参考值ref,数据输入端可与数据线30电连接,以接收数据线所传输的数据信号或标识信号,控制信号输出端可以与传输门112的控制端电连接,以控制传输门112导通或断开;传输门112的输入端可与数据线30电连接,传输门112的输出端可与数据寄存器112电连接;在传输门112处于导通状态时,传输门112处于低阻态,数据线30传输的信号可以通过传输门112传输至数据寄存器12,使得数据寄存器12能够对数据线30所传输的信号进行存储;而在传输门112处于断开状态时,传输门112处于高阻态,数据线30传输的信号无法通过传输门112传输至数据寄存器12,数据寄存器12中所存储的信号保持不变。
62.其中,第一比较器111能够将数据线30传输的信号与参考值进行比较,该参考值可以为特定的值,使得参考值可以与标识信号之间具有特定的差异,如此,当数据线30传输的信号与参考值之间的差异为该特定的差异时,可以确定数据线30上传输的信号为标识信号,第一比较器111输出控制传输门112处于断开状态的控制信号,以使传输门112能够阻止数据线30所传输的信号传输至数据寄存器12;而在数据线30传的信号与参考之间的差异并非为特定的差异时,可以确定数据线30传输的信号并非为标识信号,即数据线30传输的信号为数据信号,第一比较器111输出控制传输门112处于导通状态的控制信号,以使数据线30所传输的信号能够通过传输门112写入至数据寄存器12中,对数据寄存器12中的信号进行更新,以确保发光元件20根据数据寄存器12中所存储的信号能够准确且稳定地发光,提高显示面板的显示准确性,从而能够提高显示面板的显示效果。
63.可以理解的是,参考值ref和数据线30传输的信号可以均为数字信号,其均可以由二进制的数字组成,此时,通过比较参考值ref与数据线30所传输信号的大小,即可确定相应的比较结果(第一结果或第二结果)。
64.在一可选的实施例中,参考值ref可以与标识信号相同,此时,第一结果为数据线30传输的信号与参考值ref不同,即参考值ref与数据线30传输的信号之间的差值不为0;第二结果为数据线30传输的信号与参考值ref相同,即参考值ref与数据线30传输的信号之间的差值为0。
65.在其它可选的实施例中,标识信号可以包括n位的标识数据;参考值ref可以包括m位所述标识数据;m《n,且m和n均为正整数;此时,第一结果为数据线30传输的信号的前m位数字信号与参考值ref不同;第二结果为数据线30传输的信号的前m位数字信号与参考值
ref相同。如此,仅需要将数据线30所传输的信号的前m位于参考值ref进行比较即可,有利于提高第一比较器111的运算速度,缩短第一比较器111的运算时间,从而有利于缩短一帧显示画面的前置阶段(数据信号的写入阶段等)的时间,进而能够相对提高一帧显示画面中发光阶段(向开关14提供脉冲信号)的时间,有利于提高显示面板的显示发光亮度的调节范围。
66.在一示例性的实施例中,n可以等于8,m可以等于1,数字信号可以为二进制的数字,如此,第一比较器111仅需要比较数据线30传输信号的首位数字信号与参考值ref之间的关系,即可确定出比较结果。
67.可选的,结合参考图7和图11,第二数据时钟线50,该第二数据时钟线50用于传输第二数据时钟信号pwmd2;数据寄存单元12用于在第二数据时钟线50传输第二数据时钟信号pwmd2和判断单元的控制下,控制数据线30传输的信号的写入。
68.具体的,由于数据线30与位于同一行的至少部分像素电路10电连接,使得该数据线30并非只传输一个像素电路10的数据信号,而是分时传输位于同一列的各像素电路10的数据信号。此时,为防止与同一条数据线30电连接的各像素电路10的数据信号相互影响,可以设置于同一条数据线电连接的各像素电路10分别与不同的第二数据时钟线50电连接,且在一帧显示画面的显示时间内,每条第二数据时钟线50传输的第二数据时钟信号pwmd2均可以包括有效信号和无效信号,通过使不同的第二数据时钟线50分时传输第二时钟信号pwmd2的有效信号,以在判断单元11控制数据线30传输的信号传输至数据寄存器12,且第二数据时钟线50传输第二时钟信号pwmd2的有效信号时,数据寄存器12存储数据线30传输的信号;而在第二数据时钟线50传输第二时钟信号pwmd2的无效信号时,无论判断单元11是否控制数据线30传输的信号传输至数据寄存器12,数据寄存器12均不存储数据线30传输的信号。如此,能够使得数据线30分时向各像素电路10提供数据信号,防止与同一数据线30电连接的各像素电路的数据信号相互影响。其中,第二时钟信号pwmd2的有效信号可以为持续高电平信号或者连续的脉冲信号,第二时钟信号pwmd2的无效信号可以为持续的低电平信号;反之亦然。本发明实施例对第二时钟信号pwmd2的有效信号和无效信号不做具体限定。
69.在一可选的实施例中,第二数据时钟线50可以复用脉冲时钟线40,此时,同一条脉冲时钟线40可以分时传输脉冲时钟信号pwmck和第二时钟信号pwmd2。在第一时间段t1内,脉冲时钟线40可传输第二时钟信号pwmd2,以使数据寄存器12确定是否对数据线30传的信号进行存储;在第二时间段t2,脉冲时钟线40可传输脉冲时钟信号pwmck,以使计数器131能够根据该脉冲时钟信号pwmck进行计数(如图12所示)。如此,可以减少显示面板100中所设置的信号线的数量,有利于简化显示面板100的结构。
70.在上述实施例的基础上,可选的,图13是本发明实施例提供的又一种显示面板中像素电路的结构示意图,如图13所示,判断单元11还包括设置于数据线30与第一比较器111和传输门112之间的预存寄存器113;该预存寄存器113用于对数据线30传输的信号进行预存储。
71.具体的,数据线30所传输的信号可预先存储于预存寄存器113中,使得第一比较器111可以调用预存寄存器113中所存储的信号,并将预存寄存器113所存储的信号与参考值ref进行比较后,控制传输门112导通或断开;并在传输门112导通时,可以将预存寄存器113中存储的信号传输至数据寄存器12;而在传输门112断开时,能够阻止预存寄存器113中存
储的信号传输至数据寄存器12。其中,预存寄存器113可以分别与数据线30、第一比较器111的数据输入端、以及传输门112的输入端电连接。如此设置,可以将数据线30传输信号的时间与第一比较器111的比较时间分隔开,防止两者相互影响,从而有利于提高第一比较器111所确定的比较结果的准确性,进而有利于提高数据寄存器12中所存储信号的准确性。
72.可选的,结合参考图7和图13,显示面板100还包括第一数据时钟线60;该第一数据时钟线60用于传输第一数据时钟信号pwmd1,且在一帧显示画面的显示时间内第一数据时钟信号pwmd1包括有效信号和无效信号;此时,预存寄存器113用于在第一数据时钟线60传输第一数据时钟信号pwmd1的有效信号时,对数据线30传输的信号进行预存储。
73.具体的,显示面板100中可以包括多条第一数据时钟线60,与同一条数据线30电连接的各像素电路10可以分别与不同的第一数据时钟线60电连接,即当位于同一列的至少部分像素电路10与同一条数据线30电连接时,位于同一行的至少部分像素电路10可以与同一条数据时钟线60电连接。不同的第一数据时钟线60可以分时传输第一数据时钟信号pwmd1的有效信号,以使得数据线30传输的信号能够分时存储于各像素电路10的预存寄存器113中,以防与同一数据线30电连接的像素电路10中的预存寄存器113中存储的信号之间相互影响。
74.可以理解的是,当显示面板100中包括第一数据时钟线60时,该显示面板100中可以设置第二数据时钟线50,也可以不设置数据时钟线50。如图13所示,当显示面板100中仅设置有第一数据时钟线60时,数据线30传输的信号分时存储于预存寄存器113中,此时,数据寄存器12中所存储的信号是否更新完全受控于传输门112是否传输数据线30上的信号,即在传输门112控制数据线30上的信号传输至数据寄存器12时,更新数据寄存器12中的信号,而在传输门112阻止数据线30上的信号传输至数据寄存器12时,数据寄存器12中的信号维持不变;如图14所示,当同时包括第一数据时钟线60和第二数据时钟线50时,即使传输门112控制数据线30上的信号传输至数据寄存器12,数据寄存器12也不会直接存储数据线30上的信号,而是在第二数据时钟线50传输的第二数据时钟信号pwmd2为有效信号时,才会对传输门112所传输的信号进行存储。其中,第一数据时钟信号pwmd1的有效信号可以与第二数据时钟信号pwmd2的有效信号相同或不同,第一数据时钟信号pwmd1的无效信号可以与第二数据时钟信号pwmd2的无效信号相同或不同,本发明实施例对此不做具体限定。
75.在一可选的实施例中与同一像素电路10电连接的第一数据时钟线60和第二数据时钟线50可以为同一条信号线;且在显示面板100包括脉冲时钟线时,第一数据时钟线60还可以复用脉冲时钟线,以简化显示面板的结构。在能够实现本发明实施例的核心发明点的前提下,本发明实施例对各信号线的设置方式不做具体限定。
76.在另一可选的实施例中,图15是本发明实施例提供的又一种显示面板的结构示意图,图16是本发明实施例提供的又一种显示面板中像素电路的结构示意图,结合参考图15和图16,显示面板100还包括输入控制线70,该输入控制线70用于在数据线30传输标识信号时,传输输入控制信号的非使能电平,以及在数据线30传输当前帧显示画面的数据信号时,传输输入控制信号的使能电平;此时,判断单元11可以包括预存寄存器114和传输门115;预存寄存器114用于对输入控制线70传输的输入控制信号进行存储;传输门115用于在预存寄存器114中存储的输入控制信号为使能电平时,控制数据线30传输的信号写入至数据寄存器12,以及在预存寄存器114中存储的输入控制信号为非使能电平时,阻止数据线30传输的
信号向数据寄存器12写入。
77.具体的,在显示面板100的当前帧显示画面与前一帧显示画面相同时,显示面板100的显示内容无需变更,此时,数据线30可传输标识信号,输入控制线70可传输输入控制信号的非使能电平,并将该输入控制信号的非使能电平存储于预存寄存器12中;而当显示画面100的当前帧显示画面与前一帧显示画面不同时,显示面板100的显示内容需要变更,此时,数据线30可传输当前帧显示画面的数据信号,输入控制线70可传输输入控制信号的使能电平,并将输入控制信号的使能电平存储于预存寄存器114中;传输门115可在预存寄存器114中所存储的输入控制信号的控制下导通或断开,且在预存寄存器114中所存储的输入控制信号为使能电平时,传输门115可处于导通状态,以将数据线30上的信号传输至数据寄存器12;而在预存寄存器114中所存储的输入控制信号为非使能电平时,传输门115可处于断开状态,以阻止数据线30上的信号传输至数据寄存器12。如此,无需对数据线30上传输的信号进行判断,即可保证数据寄存器12中所存储信号的准确性,从而有利于节省数据信号存储所需的时间。
78.可以理解的是,显示面板100中所有像素电路10可以与同一条输入控制线70电连接;或者,显示面板100中位于同一行的至少部分像素电路10可以与同一条输入控制线70电连接,此时,各输入控制线70在同一时间段所传输的信号可以相同或不同。在各输入控制线70在同一时间段所传输的信号相同时,各条输入控制线70上传输的信号不会响应影响,有利于提高输入控制线70所传输的信号的准确性,此时,可在显示面板100中同时设置第二数据时钟线50,以确保数据线30所传输的信号能够一一对应地写入各像素电路10的数据寄存器12中,确保与各像素电路10电连接的发光元件20的发光准确性。
79.基于同一发明构思,本发明实施例还提供一种显示装置,该显示装置包括本发明任意实施例提供的显示面板,因此,该显示装置包括本发明实施例提供的显示面板的技术特征,能够达到本发明实施例提供的显示面板的有益效果,相同之处可参考上文描述,在此不再赘述。
80.示例性的,图17是本发明实施例提供的一种显示装置的结构示意图,如图17所示,该显示装置200包括但不限于手机、平板电脑、显示器、可穿戴设备等。
81.应该理解,可以使用上面所示的各种形式的结构,重新排序、增加或删除模块、单元等结构。例如,本发明中记载的各结构可以并行地存在也可以存在某些或全部,只要能够实现本发明的技术方案所期望的结果,本文在此不进行限制。
82.上述具体实施方式,并不构成对本发明保护范围的限制。本领域技术人员应该明白的是,根据设计要求和其他因素,可以进行各种修改、组合、子组合和替代。任何在本发明的精神和原则之内所作的修改、等同替换和改进等,均应包含在本发明保护范围之内。
再多了解一些

本文用于创业者技术爱好者查询,仅供学习研究,如用于商业用途,请联系技术所有人。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献