一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

可利用同一像素存储器以低画质模式和高画质模式工作的子像素驱动电路及包括其的显示装置的制作方法

2022-10-26 21:08:53 来源:中国专利 TAG:
1.本发明涉及显示器,更详细地,涉及一种可利用同一像素存储器以低画质模式和高画质模式工作的显示装置。
背景技术
::2.本技术主张基于2020年4月2日于韩国申请的专利申请第10-2020-0040501号的优先权,相应申请的说明书和附图公开的所有内容引用到本技术中。3.有源矩阵液晶显示器(activematrixliquidcrystaldisplay)在所有不同像素的信息更新期间保持发光状态。对于在像素内部包括存储器的数字方式,存储与像素在1帧期间输出的光相关的数据,根据pwm(pulsewidthmodulation,脉宽调制)方式控制亮度。一般而言,如果一个像素内包括3个或4个发光元件(例:led),则将各个发光元件称为子像素。4.图9是以往技术的子像素的驱动电路图。5.参照图9,可以确认子像素的驱动电路图和信号时序。对于数字pwm驱动方式的像素,图像数据在像素存储器中存储既定时间(pixelprograming)。而且,根据所述像素存储器中存储的图像数据,使子像素在1帧内发光时间(onduty)期间发光。此时,子像素的亮度根据pwm方式控制。用于pwm控制的灰度时钟(grayclock)信号如图9的示例所示,输入于子像素的驱动电路。灰度时钟信号的个数(msb、msb-1、msb-2、......、lsb)根据图像数据的位数确定。pwm控制部根据像素内置存储器中存储的图像数据,将灰度时钟信号输出到发光元件(led)。结果,发光元件(led)在1帧内发光时间(onduty)期间发光。6.显示器的色深(colordepth)与发光元件(led)能够在1帧期间精密调节发光时间(onduty)的程度相关。因此,显示器的色深会因像素内置存储器的位数而异。7.另一方面,普通的像素内置存储器由对应于位数的sram(staticrandom-accessmemory,静态随机存取存储)单元构成。因此,为了实现高画质的显示器,sram单元的个数越多,耗电量越增加,像素电路的尺寸也越增加,用于控制其的数据传输过程也要求更多电力和电路。技术实现要素:8.技术问题9.本说明书的目的在于提供一种可利用同一像素存储器以低画质模式和高画质模式工作的子像素驱动电路及包括其的显示装置。10.在本说明书中,不限于以上提及的课题,未提及的其他课题是普通技术人员可以从以下记载明确理解的。11.技术方案12.为了解决上述技术课题,本说明书的子像素驱动电路可以包括:发光元件驱动线,所述发光元件驱动线连接发光元件与正电源之间或者发光元件与负电源之间;第一晶体管,所述第一晶体管在所述发光元件驱动线上串联连接,根据pwm信号开启(on);第一电流驱动部和第二电流驱动部,所述第一电流驱动部和第二电流驱动部在所述发光元件驱动线上串联连接,相互并联电连接;及第二晶体管,所述第二晶体管连接于基准电压源与所述第二电流驱动部之间,根据显示器模式选择信号开启(on)或者关闭(off),其中,所述基准电压源连接成向所述第一电流驱动部和所述第二电流驱动部接入基准电压。13.根据本说明书一实施例,所述第一电流驱动部可以包括:第三晶体管,所述第三晶体管在所述发光元件驱动线上串联连接,根据所述正电源开启(on);及第四晶体管,所述第四晶体管在所述发光元件驱动线上串联连接,根据基准电压开启(on)。而且,根据本说明书一实施例,所述第二电流驱动部可以包括:第五晶体管,所述第五晶体管在所述发光元件驱动线上串联连接,根据所述正电源开启(on);及第六晶体管,所述第六晶体管在所述发光元件驱动线上串联连接,所述第二晶体管开启(on)时,根据所述基准电压开启(on)。14.此时,所述第二晶体管可以连接于基准电压源与所述第六晶体管之间。15.本说明书的子像素驱动电路可以还包括第七晶体管,所述第七晶体管连接于所述正电源与所述第六晶体管之间,根据所述显示器模式选择信号开启(on)或者关闭(off)。16.根据本说明书一实施例,所述第一晶体管、第四晶体管、第六晶体管和第七晶体管可以为p型mosfet,所述第二晶体管、第三晶体管和第五晶体管可以为n型mosfet。17.根据本说明书的子像素驱动电路可以为子像素电路的一个构成要素,其中,所述子像素电路包括:子像素驱动电路;发光元件;像素存储器,所述像素存储器存储与所述发光元件驱动相关的数据;及18.pwm控制部,所述pwm控制部处理用于所述发光元件亮度控制的信号。19.此时,所述像素存储器可以为用于存储与所述发光元件驱动相关的5位数据的5个静态随机存取存储(staticrandom-accessmemory,sram)单元。20.为了解决上述课题,本说明书的显示装置可以包括:显示面板,所述显示面板包括多个子像素电路;扫描驱动电路,所述扫描驱动电路依次驱动与各子像素电路的像素存储器连接的多条扫描线中沿行方向排列的子像素电路;数据驱动电路,所述数据驱动电路通过与各子像素电路的像素存储器连接的多条数据线,向各像素存储器输出与各发光元件的驱动相关的信号;灰度时钟信号输出电路,所述灰度时钟信号输出电路将经宽度调节的脉冲信号(以下简称“灰度时钟信号”)输出到各子像素电路包括的pwm控制部以调节子像素的亮度;及时序控制电路,所述时序控制电路输出用于控制所述扫描驱动电路、所述数据驱动电路和所述灰度时钟信号输出电路的信号,向所述多个子像素电路包括的第二晶体管输出显示器模式选择信号。21.根据本说明书一实施例,所述时序控制电路可以在作为默认画质模式的第一模式时,输出所述显示器模式选择信号以使所述第二晶体管在1帧区间内开启(on),在作为高画质模式的第二模式时,输出所述显示器模式选择信号以使所述第二晶体管在1帧包括的2个子帧中任一个子帧区间内开启(on),在剩余子帧区间内使所述第二晶体管关闭(off)。22.根据本说明书一实施例,所述时序控制电路可以在所述第一模式时,向所述灰度时钟信号输出电路输出控制信号以便在预设时间(t)期间输出所述灰度时钟信号,在所述第二模式时,向所述灰度时钟信号输出电路输出控制信号以便在各子帧区间内的期间输出所述灰度时钟信号。23.根据本说明书一实施例,所述时序控制电路可以在所述第一模式时,输出控制信号以使所述灰度时钟信号输出电路输出为的灰度时钟信号,其中,k为像素存储器存储位数,在所述第二模式时,输出控制信号以使所述灰度时钟信号输出电路输出为的灰度时钟信号,其中,k为像素存储器存储位数。24.根据本说明书一实施例,所述时序控制电路可以在所述第一模式时,输出控制信号以使所述数据驱动电路向各像素存储器输出一次与各发光元件驱动相关的信号,在所述第二模式时,输出控制信号以使所述数据驱动电路对应于各子帧区间,向各像素存储器输出两次与各发光元件驱动相关的信号。25.本说明书的显示装置可以为可穿戴设备的一个构成要素,其中,所述可穿戴设备包括:显示装置;第一供电电源,所述第一供电电源向所述显示装置供电;及通信模块,所述通信模块从主装置接收图像数据并提供给所述时序控制电路,其中,所述主装置传输与所述显示装置中显示的图像相关的数据(以下简称“图像数据”)。26.此时,所述通信模块可以通过与所述主装置无线通信而接收图像数据。另外,所述主装置可以从第二供电电源接受供电。27.本发明的其他具体事项包含于详细说明和附图中。28.发明效果29.根据本说明书一个方面,可以提供一种可利用同一像素存储器以低画质模式和高画质模式工作的显示装置。30.根据本说明书另一方面,相比提供相同画质的以往显示面板,可以提供一种像素存储器所占空间更小的显示面板。31.根据本说明书又一方面,只有在需要高画质图像的情况下才可选地工作,可以比以往显示面板减少耗电。因此,在既需要显示装置但同时电池容量有限的可穿戴设备中,可以实现更高效的电力管理。32.本发明的效果不限于以上提及的效果,未提及的其他效果是普通技术人员可以从以下记载明确理解的。附图说明33.图1是本说明书一实施例的子像素驱动电路的电路图。34.图2是显示器模式选择信号为逻辑高电平时的电路工作参考图。35.图3是显示器模式选择信号为逻辑低电平时的电路工作参考图。36.图4是简要示出本说明书的子像素电路的构成的框图。37.图5是简要示出本说明书一实施例的显示装置的构成的框图。38.图6是第一模式和第二模式下发光元件发光时间的参考图。39.图7是包括本说明书的显示装置100的可穿戴设备的示意图。40.图8是以第一模式和第二模式工作的智能眼镜的示意情况图。41.图9是以往技术的子像素的驱动电路图。具体实施方式42.如果参照后面与附图一同详细记述的实施例,本说明书公开的发明的优点、特征以及达成其的方法将会明确。但是,本说明书不限于以下公开的实施例,可以以互不相同的多种形态体现,本实施例只提供用于使本说明书的公开更完整,向本说明书所属
技术领域
:的技术人员(以下称为“从业人员”)完整地告知本说明书的范畴,本说明书的权利范围仅由权利要求书的范围来定义。43.本说明书中使用的术语用于描述实施例,并非要限制本说明书的权利范围。在本说明书中,只要在语句中未特别提及,单数型也包括复数型。说明书中使用的“包括(comprises)”及/或“包括的(comprising)”,不排除在提及的构成要素之外存在或添加一个以上的其他构成要素。44.在通篇说明书中,相同的附图标记指称相同的构成要素,“及/或”包括提及的各个构成要素及一个以上的所有组合。虽然为了叙述多种构成要素而使用了“第一”“第二”等,但这些构成要素当然不由这些术语所限定。这些术语只用于将一个构成要素区别于其他构成要素。因此,下面提及的第一构成要素在本发明的技术思想内,当然也可以是第二构成要素。45.如果没有不同的定义,本说明书中使用的所有术语(包括技术及科学术语)可以用作本说明书所属
技术领域
:的技术人员可以共同理解的意义。另外,一般使用的字典定义的术语,只要未明确地特别定义,不得过于或过度地解释。46.以下实施例中,就元件状态所使用的“开启(on)”可指代元件的激活状态,“关闭(off)”可指代元件的失活状态。就由元件接收的信号所使用的“开启”可指代使元件激活的信号,“关闭”可指代使元件失活的信号。元件可以被高电压或者低电压激活。例如,p型晶体管被低电压激活,n型晶体管被高电压激活。因此,针对p型晶体管和n型晶体管的“开启”电压应理解为相反(低对高)电压水平。47.当提及一个元件(elements)与另一元件“连接(connectedto)”或者“耦接(coupledto)”时,全部包括与另一元件直接连接或耦接的情形或者在中间插入有其他元件的情形。相反,当提及一个元件与另一元件“直接连接(directlyconnectedto)”或者“直接耦接(directlycoupledto)”时,表示在中间不存在其他元件。下面参照附图,描述本发明的实施例。48.图1是本说明书一实施例的子像素驱动电路的电路图。49.参照图1,可以确认发光元件(led)。通常,一个像素内包括3个或者4个发光元件(例:led),将各个发光元件称为子像素。本说明书中的子像素驱动电路10是用于使所述发光元件(led)工作的电路。本说明书中的子像素驱动电路10可以包括连接发光元件(led)与正电源(vdd)之间或者发光元件(led)与负电源之间(vee)的发光元件驱动线。在图1所示示例中,示出了子像素驱动电路10为连接发光元件(led)与正电源(vdd)之间的发光元件驱动线。50.本说明书中的子像素驱动电路10可以包括第一晶体管t1、第一电流驱动部11、第二电流驱动部12和第二晶体管t2。所述第一晶体管t1可以在所述发光元件驱动线上串联连接,根据pwm信号开启(on)。所述第一电流驱动部11和第二电流驱动部12可以在所述发光元件驱动线上串联连接,彼此并联电连接。所述第二晶体管t2可以连接于基准电压源(未示出)与所述第二电流驱动部12之间,根据显示器模式选择信号vmode开启(on)或者关闭(off)。所述基准电压源可以连接成向所述第一电流驱动部11和所述第二电流驱动部12施加基准电压vref。51.根据本说明书一实施例,所述第一电流驱动部11可以包括第三晶体管t3和第四晶体管t4。所述第三晶体管t3可以在所述发光元件驱动线上串联连接,根据所述正电源(vdd)开启(on)。所述第四晶体管t4可以在所述发光元件驱动线上串联连接,根据基准电压开启(on)。另一方面,所述基准电压vref可以施加于所述第四晶体管t4的栅极端子,具有使所述第四晶体管t4开启(on)的电压值。52.根据本说明书一实施例,所述第二电流驱动部12可以包括第五晶体管t5和第六晶体管t6。所述第五晶体管t5可以在所述发光元件驱动线上串联连接,根据所述正电源(vdd)开启(on)。所述第六晶体管t6可以在所述发光元件驱动线上串联连接,当所述第二晶体管t2开启(on)时,根据所述基准电压vref开启(on)。此时,所述第二晶体管t2可以连接于基准电压源与所述第六晶体管t6之间。另一方面,所述基准电压vref可以施加于所述第六晶体管t6的栅极端子,具有使所述第六晶体管t6开启(on)的电压值。53.本说明书一实施例的子像素驱动电路10可以还包括第七晶体管t7。所述第七晶体管t7可以连接于所述正电源(vdd)与所述第六晶体管t6之间,根据所述显示器模式选择信号vmode开启(on)或者关闭(off)。54.以第一晶体管t1、第四晶体管t4、第六晶体管t6和第七晶体管t7为p型mosfet(p-typemosfet),第二晶体管t2、第三晶体管t3和第五晶体管t5为n型mosfet(n-typemosfet)的实施例为基准进行了描述,以便可以更具体地理解本说明书一实施例的子像素驱动电路10的工作。55.以下将进一步详细描述,说明书中的子像素驱动电路10可以在两种模式(mode)下工作。第一模式为“默认画质模式”,第二模式为“高画质模式”。所述默认画质模式是相比所述高画质模式,在显示相对低画质画面时工作的模式。在所述第一模式下,所述显示器模式选择信号vmode可以输入逻辑高电平(logichigh)信号,在所述第二模式下,所述显示器模式选择信号vmode可以输入逻辑高电平(logichigh)和逻辑低电平(logiclow)信号。56.首先,从逻辑高电平(logichigh)输入所述显示器模式选择信号vmode时开始描述。图2是显示器模式选择信号为逻辑高电平时的电路工作参考图。所述第一晶体管t1可以在pwm信号vpwm的逻辑高电平或者逻辑低电平时开启(on)或者关闭(off)。所述显示器模式选择信号vmode为逻辑高电平(logichigh),因而所述第二晶体管t2成为开启(on)状态。所述第三晶体管t3的栅极端子连接于所述正电源(vdd),因而所述第三晶体管t3根据所述正电源(vdd)而成为开启(on)状态。所述基准电压vref施加于所述第四晶体管t4的栅极端子,因而所述第四晶体管t4根据基准电压而成为开启(on)状态。所述第五晶体管t5的栅极端子连接于所述正电源(vdd),因而所述第五晶体管t5根据所述正电源(vdd)而成为开启(on)状态。所述第六晶体管t6的栅极端子连接于所述第二晶体管t2,所述第二晶体管t2为开启(on)状态,因而所述基准电压vref施加于所述第六晶体管t6的栅极端子,所述第六晶体管t6成为开启(on)状态。由于所述显示器模式选择信号vmode为逻辑高电平(logichigh),因而所述第七晶体管t7成为关闭(off)状态。综上所述,第三晶体管t3、第四晶体管t4、第五晶体管t5和第六晶体管t6均为开启(on)状态。因此,所述第一电流驱动部11和所述第二电流驱动部12均流入驱动电流。将流入所述第一电流驱动部11的电流称为“i1”、将流入所述第二电流驱动部12的电流称为“i2”时,施加于所述发光元件(led)的电流则为“itotal=i1 i2”。57.然后,从逻辑高电平(logiclow)输入所述显示器模式选择信号vmode时开始描述。图3是显示器模式选择信号为逻辑低电平时的电路工作参考图。所述第一晶体管t1可以在pwm信号vpwm的逻辑高电平或者逻辑低电平时开启(on)或者关闭(off)。所述显示器模式选择信号vmode为逻辑高电平(logiclow),因而所述第二晶体管t2成为关闭(off)状态。所述第三晶体管t3的栅极端子连接于所述正电源(vdd),因而所述第三晶体管t3根据所述正电源(vdd)而成为开启(on)状态。由于所述基准电压vref施加于所述第四晶体管t4的栅极端子,因而所述第四晶体管t4根据基准电压而成为开启(on)状态。所述第五晶体管t5的栅极端子连接于所述正电源(vdd),因而所述第五晶体管t5根据所述正电源(vdd)而成为开启(on)状态。所述第六晶体管t6的栅极端子连接于所述第二晶体管t2,所述第二晶体管t2为关闭(off)状态,因而所述第六晶体管t6的栅极端子不施加所述基准电压vref,所述第六晶体管t6成为关闭(off)状态。由于所述显示器模式选择信号vmode为逻辑低电平(logiclow),因而所述第七晶体管t7成为开启(on)状态。由于所述第七晶体管t7的开启(on)状态,所述正电源(vdd)可以施加于所述第六晶体管t6的栅极端子,由此,第六晶体管t6的栅极端子电压不浮动(floating),可切实使所述第六晶体管t6关闭(off)。综上所述,第三晶体管t3、第四晶体管t4和第五晶体管t5为开启(on)状态,但所述第六晶体管t6为关闭(off)状态。因此,只有所述第一电流驱动部11中流入驱动电流i1,所述第二电流驱动部12中不流入驱动电流i2。施加于所述发光元件(led)的电流成为“itotal=i1”。58.正如前面简单所述,在所述第一模式下,所述显示器模式选择信号vmode输入逻辑高电平(logichigh)信号。因此,在以所述第一模式工作期间,“itotal=i1 i2”的电流可以施加于所述发光元件(led)。而且,在所述第二模式下,所述显示器模式选择信号vmode可以输入逻辑高电平(logichigh)和逻辑低电平(logiclow)信号。因此,在以所述第二模式工作期间,“itotal=i1 i2”和“itotal=i1”的电流可以施加于所述发光元件(led)。如果构成所述第一电流驱动部11和所述第二电流驱动部12的晶体管的物理特性相同,则所述第一电流驱动部11和所述第二电流驱动部12可以施加相同的基准电压vref,因而“i1=i2”。因此,所述第一模式是电流量在既定时间期间不变而流入相同的“itotal=2i1”电流的模式。而且,所述第二模式在既定时间期间流入相同的“itotal=2i1”后,再次在既定时间期间流入“itotal=i1”电流,即,是电流量变化的模式。可以利用所述第一模式的特征和第二模式的特征,提供以两种画质模式(低画质/高画质)工作的显示器的基本原理。59.另一方面,本说明书中的子像素驱动电路10可以成为子像素电路的一个构成要素。60.图4是简要示出本说明书的子像素电路的构成的框图。61.参照图4,本说明书中的子像素电路40可以包括子像素驱动电路10、发光元件(led)、像素存储器20和pwm控制部30。62.所述子像素驱动电路10在前面已参照图1至图3进行了描述,因此不再赘述。63.所述发光元件(led)可以为发光二极管(led)。所述发光二极管可以为红色(r)、绿色(g)、蓝色(b)或者白色(w),可以具有此外的多种颜色。另外,所述发光二极管(led)可以为微型led(通常宽度为1~100μm的led)或者oled。所述发光元件的种类不构成对本说明书中的子像素电路40的限制。64.所述像素存储器20可以存储与所述发光元件(led)驱动相关的数据。所述pwm控制部30可以处理用于所述发光元件(led)亮度控制的信号。本说明书中的子像素电路40作为在像素内部具有存储器的mip(memory-in-pixel)像素,是用于在1帧期间按照由像素存储器中存储的数据确定的亮度使发光元件发光的有源驱动方式(activematrix)的显示面板的子像素。此时,子像素的亮度受根据pwm信号控制,pwm控制算法是本行业技术人员公知技术,因此不再赘述。65.根据本说明书一实施例,所述像素存储器20可以包括用于存储与所述发光元件(led)驱动相关的5位数据的5个静态随机存取存储(staticrandom-accessmemory,sram)单元。显示器的色深(colordepth)会因像素存储器的位数而异。通常广泛使用的256色显示器的像素存储器为8位。为了高分辨率也使用16位存储器,为了8位中发生的伽马校正也可以使用10位存储器。在本说明书中,相比使用10位存储器的显示面板,以存储器使用一半位数,即5位存储器的显示面板为例进行描述。尽管存储器的大小为一半,但如何才能实现与使用10位存储器的显示面板相同的画质,以及如何才能实现最小化耗电,将对此进行描述。66.图5是简要示出本说明书一实施例的显示装置的构成的框图。67.参照图5,本说明书中的显示装置100可以包括显示面板110、扫描驱动电路120、数据驱动电路130、灰度时钟信号输出电路140和时序控制电路150。68.所述显示面板110可以包括本说明书中的多个子像素电路40。3个或者4个子像素电路40可以聚集而构成一个像素(pixel,px)。所述多个像素(px)可由m×n(m、n为自然数)个排列成矩阵(matrix)形态。不过,所述多个像素排列的图案可以根据实施例而排列成多种图案,如z字形等。69.显示面板110可以以lcd(liquidcrystaldisplay)、led(lightemittingdiode)显示器、oled(organicled)显示器、amoled(active-matrixoled)显示器、ecd(electrochromicdisplay)、dmd(digitalmirrordevice)、amd(actuatedmirrordevice)、glv(gratinglightvalve)、pdp(plasmadisplaypanel)、eld(electroluminescentdisplay)、vfd(vacuumfluorescentdisplay)中的一种实现,可以以此外其他种类的平板显示器或者柔性显示器实现。在本说明书中,作为一例,将描述led显示面板。70.各个像素(px)可以包括驱动多个子像素的像素电路。所述像素电路可以根据所述扫描驱动电路120和/或数据驱动电路130输出的控制信号,驱动子像素电路40的启动或者关闭动作。所述子像素电路40可以包括至少一个薄膜晶体管,在半导体晶片上由层叠结构实现。71.所述显示面板110可以包括按行(raw)方向排列的扫描线sl1~slm和按列(column)方向排列的数据线dl1~dln。像素(px)可以位于所述扫描线sl1~slm与数据线dl1~dln的交叉点。各像素(px)可以与任一条扫描线slk和任一条数据线dlk连接。所述扫描线sl1~slm可以连接于所述扫描驱动电路120,所述数据线dl1~dln可以连接于所述数据驱动电路130。72.所述扫描驱动电路120可以通过所述扫描线sl1~slm,使与各子像素电路的像素存储器连接的多条扫描线中沿行方向排列的子像素电路依次驱动。例如,在第一扫描驱动时间期间,连接于第一扫描线sl1的像素可以驱动,在第二扫描驱动时间期间,连接于第二扫描线sl2的像素可以驱动。本说明书中的扫描驱动电路120的工作将在后面更详细描述。73.所述数据驱动电路130可以通过所述数据线dl1~dln,通过与各子像素电路的像素存储器连接的多条数据线,向各像素存储器输出与各发光元件驱动相关的信号(灰阶(gradation)相关信号)。一条数据线沿纵向与多个像素连接,但可以只向与被所述扫描驱动电路120选择的扫描线连接的像素输入灰阶相关信号。74.所述灰度时钟信号输出电路140可以将经宽度调节的脉冲信号(以下简称“灰度时钟信号”)输出到各子像素电路包括的pwm控制部30以调节子像素的亮度。75.所述时序控制电路150可以输出控制所述扫描驱动电路120、所述数据驱动电路130和所述灰度时钟信号输出电路140的信号。所述时序控制电路150、所述扫描驱动电路120、所述数据驱动电路130和所述灰度时钟信号输出电路140的工作算法是本行业技术人员公知的技术,因此不再赘述。不同于以往显示装置,所述时序控制电路150可以向所述多个子像素电路40包括的第二晶体管t2输出显示器模式选择信号(vmode)。76.根据本说明书一实施例,所述显示器模式选择信号(vmode)可以是作为默认画质模式的第一模式信号和作为高画质模式的第二模式信号。在本说明书中,所谓“高画质模式”,是指色深(colordepth)相比所述默认画质模式更深的画质。77.图6是第一模式和第二模式下发光元件发光时间的参考图。78.图6的(a)是第一模式(默认画质模式)下发光元件工作时间(ontime)的时序图,图6的(b)是第二模式(高画质模式)下发光元件工作时间(ontime)的时序图。79.第一模式和第二模式可以具有相同的帧区间。此时,所述第二模式可以由1帧包括的2个子帧sf构成。所述2个子帧sf分别称为“第一子帧sf1”和“第二子帧sf2”。80.本说明书中的所述时序控制电路150可以在作为默认画质模式的第一模式时,输出所述显示器模式选择信号(vmode)以便在1帧区间内使所述第二晶体管t2开启(on)。而且,本说明书中的所述时序控制电路150可以在作为高画质模式的第二模式时,输出所述显示器模式选择信号(vmode)以便在1帧包括的2个子帧中任一个子帧(例:sf1)区间内使所述第二晶体管t2开启(on),在剩余子帧(例:sf2)区间内使所述第二晶体管t2关闭(off)。81.另外,所述时序控制电路150可以在所述第一模式时,向所述灰度时钟信号输出电路140输出控制信号,以便在预设时间t期间输出所述灰度时钟信号gc1~gc5。而且,所述时序控制电路150可以在所述第二模式时,向所述灰度时钟信号输出电路140输出控制信号,以便在各子帧区间内的期间输出所述灰度时钟信号gc1~gc5。作为参考,如果所述灰度时钟信号gc1~gc5全部集中,则成为所述发光元件的工作时间(ontime)。82.根据所述时序控制电路150的控制算法,将获知第一模式(默认画质模式)和第二模式(高画质模式)下在1帧期间流入发光元件(led)的电荷量q。首先,在第一模式下,所述第二晶体管t2开启(on),因而流入发光元件(led)的电流为“2i1”。而且,在第一模式下,所述发光元件(led)的工作时间(ontime)为“t”。因此,在第一模式下,在1帧期间流入发光元件(led)的电荷量q为“2i1×t”。相反,在第二模式下,在第一子帧区间内,所述发光元件(led)的工作时间(ontime)为time)为此时,流入发光元件(led)的电流为“2i1”。在第二模式下,在第二子帧区间内,所述发光元件(led)的工作时间(ontime)为此时,流入发光元件(led)的电流为“i1”。因此,在第二模式下,在1帧期间流入发光元件(led)的电荷量q为在1帧期间流入发光元件(led)的电荷量q为即,在第一模式和第二模式下,在1帧期间流入发光元件(led)的电荷量q相同。不过,在第二模式,即,在高画质模式下,可以通过2个子帧sf表现更多样的亮度,可以输出色深更深的图像。换句话说,利用相同的像素存储器20也可以全部表现低画质和高画质图像。83.为此,所述时序控制电路150可以在所述第一模式时,输出控制信号以使所述灰度时钟信号输出电路140输出为(k为像素存储器存储位数)的灰度时钟信号gc1~gc5。而且,所述时序控制电路150可以在所述第二模式时,输出控制信号以使所述灰度时钟信号输出电路140输出为(k为像素存储器存储位数)的灰度时钟信号gc1~gc5。84.另外,所述时序控制电路150可以在所述第一模式时,输出控制信号以使所述数据驱动电路130向各像素存储器20输出一次与各发光元件驱动相关的信号。而且,所述时序控制电路150可以在所述第二模式时,输出控制信号以使所述数据驱动电路130对应用于各子帧区间,向各像素存储器20输出两次与各发光元件驱动相关的信号。85.本说明书中的显示装置100不仅可以利用相同大小的像素存储器20全部表现低画质和高画质图像,而且还具有可以降低显示面板制造费用的效果。例如,与以往制造具有10位存储器单元的像素电路相比,以具有其一半,即5位存储器单元的像素电路制造显示面板时,可以节省制造费用,这是不言而喻的。不仅是费用,显示面板的制造工艺也可以进一步简化。86.另外,根据显示装置使用的环境,可以实现低功率驱动。例如,假定是大部分输出低画质图像,偶而需要输出高画质图像的环境。不需要为了输出使用量相对较少的高画质图像而过度设计存储器单元的大小,当然也可以防止不必要的耗电。因此,在显示装置供电受限的环境下,可以更高效使用。87.显示装置供电受限的环境为例如便携装置等通过电池接受供电的情形。特别是如可穿戴设备,在电池的大小或者重量格外受限的环境下,本说明书中的显示装置100可以更高效。88.图7是包括本说明书的显示装置100的可穿戴设备的示意图。89.参照图7,可以确认示出了“智能眼镜”,一种可以像眼镜一样佩戴在人脸上的可穿戴设备。智能眼镜作为可穿戴设备,存在需被电池驱动的制约。特别是相比佩戴于手腕、腰部等的可穿戴设备,智能眼镜由于需佩戴于脸上的特征,对电池大小和重量的制约格外多。与此同时,由于需要通过显示装置以画面形式向使用者提供信息,因而需要比其他可穿戴设备更多的电力。90.因此,考虑在画面上显示的信息的特征,当即使以低画质输出图像也能够为使用者提供充分信息时,以本说明书中的第一模式工作,当需要高画质时,以本说明书中的第二模式工作,从而能够高效控制耗电。91.图8是以第一模式和第二模式工作的智能眼镜的示意情况图。92.图8的(a)是智能眼镜提供导航信息的情况。当为导航信息时,帧与帧之间的变化量不大,即使像素显示的信息的色深相对不深,也可以充分提供信息。因此,在这种情况下,显示装置可以以第一模式工作。相反,图8的(b)是智能眼镜输出照片或者视频的情况。不同于导航,照片是需要高画质图像的情形。因此,在这种情况下,显示装置可以以第二模式工作。93.再次参照图7,本说明书中的可穿戴设备200可以包括:显示装置100;第一供电电源210,所述第一供电电源210向所述显示装置100供电;及通信模块220,所述通信模块220从主装置300接收图像数据并提供给所述时序控制电路150,其中,所述主装置300传输与所述显示装置100上显示的图像相关的数据(以下简称“图像数据”)。94.所述可穿戴设备200包括的显示装置100已在前面通过图6进行了描述,因而不再赘述。所述通信模块220用于与所述主装置300收发数据,可以通过无线通信来接收图像数据。虽然附图中以无线通信为例进行了示出,但并非必须限定于无线通信,也可以为有线通信。另外,在本说明书中,所谓第一供电电源210,只是用于与主装置300包括的第二供电电源330相区别的名称,可以为二次电池等多样的供电电源。因此,所述主装置300可以从第二供电电源330接受供电。95.另一方面,在图7中,将主装置300示出为智能手机(smartphone),但所述主装置300除智能手机之外,也可以是笔记本电脑(laptopcomputer)、数字广播终端、pda(personaldigitalassistants,个人数字助理)、pmp(portablemultimediaplayer,便携式多媒体播放器)、导航仪、触屏平板电脑(slatepc)、平板电脑(tabletpc)、超极笔记本(ultrabook)等。96.另外,所述主装置300可以包括图像处理模块320。为了从显示装置输出画面,需要多种预处理操作。例如,需要de-mura、deadpixelcompensation、gamma补正等操作,并需要将所述操作后图像存储于帧缓冲区的存储空间。另外,本说明书中的显示装置存在第一模式和第二模式,因而会需要将所输入的图像根据第一模式或者第二模式转换成图像数据的操作。为了这种操作,会需要更高性能的图像数据处理处理器,会消耗大量电力。因此,可以设计成,按照所述时序控制电路150能够直接提供给所述数据驱动电路130的程度生成图像数据之前的操作,在所述主装置300包括的图像处理模块320中处理,显示装置100只使用最小限度的电力。97.另一方面,所述时序控制电路150除本说明书中描述的控制动作之外,还可以控制显示装置100的全面工作。例如,除所述图像数据rgb之外,可以从所述主装置300接收水平同步信号hsync、竖直同步信号vsync、时钟信号clk和数据使能信号de,并基于所述接收的信号控制扫描驱动电路120、数据驱动电路130和灰度时钟信号输出电路140。98.所述时序控制电路150为了运行上述控制动作和多种控制逻辑,可以包括本发明所属
技术领域
:已知的处理器、asic(application-specificintegratedcircuit,专用集成电路)、其他芯片集、逻辑电路、寄存器、通信调制解调器、数据处理装置等。另外,上述控制逻辑以软件实现时,所述时序控制电路150可以以程序模块集合实现。此时,程序模块可以存储于存储装置并由处理器运行。99.为了使所述计算机读取程序并运行以程序实现的所述方法,所述计算机程序可以包括所述计算机的处理器(cpu)能够通过所述计算机装置接口读取的以c/c 、c#、java、python、机械语言等计算机语言编码的代码(code)。这种代码可以包括用于定义运行所述方法所需功能的函数等相关功能性代码(functionalcode),可以包括使所述计算机处理器按既定步骤运行所述功能所需的运行步骤相关控制代码。另外,这种代码还可以包括,使所述计算机处理器运行所述功能所需的额外信息或介质需从所述计算机内部或者外部存储器哪个位置(地址)引用的存储器引用相关代码。另外,所述计算机的处理器为了运行所述功能而需要与远程(remote)的某台其他计算机或服务器等通信时,代码还可以包括需如何利用所述计算机的通信模块与远程的某台其他计算机或服务器等通信、通信时需收发何种信息或介质等通信相关代码。100.所述存储的介质,不是象寄存器、高速缓存、存储器等那样可短暂瞬间存储数据的介质,而是指半永久性存储数据并可由设备读取(reading)的介质。具体地,所述存储介质例如但不限于为rom、ram、cd-rom、磁带、软盘、光学数据存储装置等。即,所述程序可以存储于所述计算机可访问的多种服务器上的多种记录介质或者使用者的所述计算机上的多种记录介质。另外,所述介质可以分散于以网络连接的计算机系统,以分散方式存储计算机可读代码。101.以上参照附图,描述了本说明书的实施例,本说明书所属
技术领域
:的技术人员可以理解,本发明在不变更其技术思想或必需特征的情况下,可以以其他具体形态实施。因此,以上记述的实施例在所有方面应理解为只是示例性的,而非限制性的。102.附图标记103.10:子像素驱动电路104.11:第一电流驱动部ꢀꢀꢀꢀ12:第二电流驱动部105.20:像素存储器ꢀꢀꢀꢀꢀꢀꢀꢀ30:pwm控制部106.40:子像素电路ꢀꢀꢀꢀꢀꢀꢀꢀ100:显示装置107.110:显示面板ꢀꢀꢀꢀ120:扫描驱动电路108.130:数据驱动电路ꢀꢀꢀꢀ140:灰度时钟信号输出电路109.150:时序控制电路当前第1页12当前第1页12
再多了解一些

本文用于创业者技术爱好者查询,仅供学习研究,如用于商业用途,请联系技术所有人。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献