一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

显示面板和显示装置的制作方法

2022-07-23 08:18:40 来源:中国专利 TAG:


1.本技术涉及显示技术领域,具体而言,本技术涉及一种显示面板和显示装置。


背景技术:

2.随着液晶显示器(liquid crystal display,lcd)行业不断地发展,人们对液晶液晶显示器的要求也越来越高。
3.目前液晶显示面板的esd(electro-static discharge,静电释放)与信号的拉动的问题一直都没有解决。尤其是高布线交叠的小尺寸液晶显示面板存在信号拉动,导致出现如坑纹和噪声等不良。


技术实现要素:

4.本技术针对现有方式的缺点,提出一种显示面板和显示装置,用以解决现有技术存在信号拉动,导致出现如坑纹和噪声等不良的技术问题。
5.第一方面,本技术实施例提供了一种显示面板,包括显示区和隔离区,隔离区位于显示区的一侧;
6.隔离区包括第一隔离区,和/或第二隔离区;
7.第一隔离区包括至少一行像素单元和第一公共电极块;第一公共电极块与显示区的公共电极块断开;
8.第二隔离区包括至少一列像素单元和第二公共电极块;第二公共电极块与显示区的公共电极块断开;
9.每个像素单元均包括像素电极,像素电极与第一公共电极块或与第二公共电极块形成电容。
10.在一个可选的实现方式中,针对第一隔离区,包括至少一条第一扫描线和多条第一走线;
11.一行像素单元中的像素单元均与一条第一扫描线电连接,一行像素单元中的每个像素单元分别与一条第一走线电连接;第一走线与显示区的数据线断开;第一扫描线用于接收第一设定电压,第一走线用于电连接待稳压电路;第一公共电极块与接地端电连接。
12.在一个可选的实现方式中,针对第二隔离区;
13.第二隔离区包括至少一条第二走线和多条第二扫描线,一列像素单元中的像素单元均与一条第二走线电连接,一列像素单元中的每个像素单元分别与一条第二扫描线电连接;第二扫描线与显示区的扫描线断开;第二扫描线用于接收第二设定电压;第二走线用于电连接待稳压电路;第二公共电极块与接地端电连接;
14.或者,显示面板包括围绕显示区和隔离区的非显示区,非显示区设置有goa电路,像素单元与第二公共电极块形成的电容与goa电路连接。
15.在一个可选的实现方式中,
16.针对第一隔离区,每个像素单元还包括晶体管;晶体管的第一极与第一走线电连
接;晶体管的第二极与像素电极电连接;晶体管的控制极与第一扫描线电连接。
17.针对第二隔离区,每个像素单元还包括晶体管;晶体管的第一极与第二走线电连接;晶体管的第二极与像素电极电连接;晶体管的控制极与第二扫描线电连接。
18.在一个可选的实现方式中,针对第一隔离区,
19.至少一行像素单元包括一行像素单元;
20.相邻的至少两条第一走线电连接在一起,并与待稳压电路电连接。
21.在一个可选的实现方式中,还包括:
22.遮光件,用于遮挡第一隔离区的至少一行像素单元。
23.在一个可选的实现方式中,针对第二隔离区,当非显示区设置有goa电路时:
24.至少一列像素单元的多个像素电极包括第一像素电极组、第二像素电极组和第三像素电极组;每个像素电极组包括至少一个像素电极;
25.第二公共电极块包括第一公共电极单元、第二公共电极单元和第三公共电极单元;第一公共电极单元、第二公共电极单元和第三公共电极单元相互间均断开;
26.第一像素电极组与第一公共电极单元形成第一电容;第二像素电极组与第二公共电极单元形成第二电容;第三像素电极组与第三公共电极单元形成第三电容。
27.在一个可选的实现方式中,goa电路包括第一开关模块、第二开关模块、时钟生成模块和电压调节模块;
28.第一开关模块与第二像素电极组电连接,并用于接收第一时钟信号;
29.第二开关模块与第一公共电极单元电连接,并用于接收第二时钟信号;
30.第一像素电极组与第二像素电极组电连接,并与时钟生成模块电连接;时钟生成模块用于输出目标时钟信号;
31.第二公共电极单元与电压调节模块的第一端电连接;
32.电压调节模块的第二端,分别与第三公共电极单元和接地端均电连接;
33.电压调节模块的第三端,分别与第三像素电极组和时钟生成模块均电连接。
34.在一个可选的实现方式中,时钟生成模块包括第一晶体管和第二晶体管;
35.第一晶体管的漏极用于接收高电平信号,第二晶体管的漏极用于接收低电平信号;
36.第一晶体管的源极与第二晶体管的源极电连接,并作为时钟生成模块的输出端,用于输出目标时钟信号;
37.第一晶体管的栅极,分别与第一像素电极组和第二像素电极组均电连接;
38.第二晶体管的栅极,分别与第三像素电极组和时钟生成模块均电连接。
39.在一个可选的实现方式中,第一开关模块包括第三晶体管,第二开关模块包括第四晶体管;
40.第三晶体管的栅极和漏极电连接,第三晶体管的源极与第二像素电极组电连接;
41.第四晶体管的栅极和漏极电连接,第四晶体管的源极与第一公共电极单元电连接。
42.在一个可选的实现方式中,电压调节模块包括第五晶体管和第六晶体管;
43.第五晶体管的栅极和漏极电连接;
44.第六晶体管的栅极和漏极电连接;
45.第五晶体管的漏极和第六晶体管的源极,且均与第二公共电极单元电连接;
46.第五晶体管的源极,分别与第三公共电极单元和接地端均电连接;
47.第六晶体管的漏极,分别与第三像素电极组和时钟生成模块均电连接。
48.在一个可选的实现方式中,非显示区还包括第四像素电极组和第四公共电极块;
49.第四像素电极组和第四公共电极块形成第四电容,与第一像素电极组与第一公共电极单元形成的第一电容并联。
50.第二方面,本技术实施例提供了一种显示装置,包括源极驱动器和第一方面的显示面板;
51.源极驱动器与显示面板的显示区电连接。
52.本技术实施例提供的技术方案带来的有益技术效果包括:
53.本技术实施例提供的显示面板,显示面板包括显示区和隔离区,所述隔离区位于所述显示区的一侧,隔离区可以包括第一隔离区和/或第二隔离区,第一隔离区和/或第二隔离区,分别与显示区隔离开。第一隔离区包括至少一行像素单元和第一公共电极块,第二隔离区包括至少一列像素单元和第二公共电极块,每个像素单元包括像素电极,像素电极与第一公共电极块或与所述第二公共电极块形成电容。电容能够存储电荷,可以用于稳压、去耦、滤波,以及模拟信号生成电路等,从而能够改善显示面板的存在的信号拉动,从而能够降低出现坑纹和噪声等不良。
54.而且,通过对显示面板进行优化处理,仅将至少一行或一列像素单元所在的区域作为隔离区与显示区隔离开,不用更改整个显示面板像素阵列的整体位置布局,直接在显示面板的像素阵列工艺中将电容做出来,无需外挂电容,同时还能够降低改动成本。
55.本技术附加的方面和优点将在下面的描述中部分给出,这些将从下面的描述中变得明显,或通过本技术的实践了解到。
附图说明
56.本技术上述的和/或附加的方面和优点从下面结合附图对实施例的描述中将变得明显和容易理解,其中:
57.图1为本技术实施例提供的一种显示面板的结构示意图;
58.图2为本技术实施例提供的另一种显示面板的结构示意图;
59.图3为本技术实施例的一个像素单元的等效电路图;
60.图4a为本技术实施例提供的又一种显示面板的结构示意图;
61.图4b为本技术实施例提供的再一种显示面板的结构示意图。
62.图5为本技术实施例提供的一种单个模拟信号生成电路图;
63.图6为本技术实施例提供的图5的一种单个模拟信号生成电路的等效电路图。
64.附图标记:
65.100-显示面板,10-第一隔离区,20-显示区,30-非显示区,40-第二隔离区;
66.11-像素单元,111-第一像素电极组,112-第二像素电极组,113-第三像素电极组,12-第一公共电极块,121-第一公共电极单元,122-第二公共电极单元,123-第三公共电极单元;
67.31-goa电路,32-第一开关模块,33-第二开关模块,34-时钟生成模块,35-电压调
节模块。
具体实施方式
68.下面详细描述本技术,本技术的实施例的示例在附图中示出,其中自始至终相同或类似的标号表示相同或类似的部件或具有相同或类似功能的部件。此外,如果已知技术的详细描述对于示出的本技术的特征是不必要的,则将其省略。下面通过参考附图描述的实施例是示例性的,仅用于解释本技术,而不能解释为对本技术的限制。
69.本技术领域技术人员可以理解,除非另外定义,这里使用的所有术语(包括技术术语和科学术语),具有与本技术所属领域中的普通技术人员的一般理解相同的意义。还应该理解的是,诸如通用字典中定义的那些术语,应该被理解为具有与现有技术的上下文中的意义一致的意义,并且除非像这里一样被特定定义,否则不会用理想化或过于正式的含义来解释。
70.本技术领域技术人员可以理解,除非特意声明,这里使用的单数形式“一”、“一个”、“所述”和“该”也可包括复数形式。应该进一步理解的是,本技术的说明书中使用的措辞“包括”是指存在所述特征、整数、步骤、操作、元件和/或组件,但是并不排除存在或添加一个或多个其他特征、整数、步骤、操作、元件、组件和/或它们的组。应该理解,当我们称元件被“连接”或“耦接”到另一元件时,它可以直接连接或耦接到其他元件,或者也可以存在中间元件。此外,这里使用的“连接”或“耦接”可以包括无线连接或无线耦接。这里使用的措辞“和/或”包括一个或更多个相关联的列出项的全部或任一单元和全部组合。
71.由于目前液晶显示面板的esd(electro-static discharge,静电释放)与信号的拉动的问题一直都没有解决。尤其是高布线交叠的小尺寸液晶显示面板存在信号拉动,导致出现如坑纹和噪声等不良。
72.本技术的发明人进行研究发现,电容器是一个很好的用于稳压、去耦、滤波的元器件,它能够很好的解决现有的液晶显示面板存在信号拉动导致出现如坑纹和噪声等不良。
73.本技术的发明人考虑到,由于液晶显示面板无法进行外挂电容,因此,考虑可以将电容在液晶显示面板的阵列工艺中做出来。在液晶显示面板中的像素电极与公共电极之间的容值较大,它能够很好的存储更多的电荷,从而可以用于稳压、去耦和滤波等,以解决现有技术存在的信号拉动导致出现如坑纹和噪声等不良。
74.因此,本技术提供的显示面板和显示装置,旨在解决现有技术存在信号拉动导致出现如坑纹和噪声等不良的技术问题。
75.下面以具体地实施例对本技术的技术方案以及本技术的技术方案如何解决上述技术问题进行详细说明。
76.本技术实施例提供了一种显示面板100,如图1、图4a和图4b所示,显示面板100包括显示区20和隔离区,隔离区位于显示区20的一侧;具体实施时,显示面板100为液晶显示面板。
77.隔离区包括第一隔离区10,和/或第二隔离区40;第二隔离区40可以位于显示区20的最左侧或最右侧。
78.第一隔离区10包括至少一行像素单元11和第一公共电极块12;第一公共电极块与显示区20的公共电极块(如图2中vcom块)断开。
79.第二隔离区40包括至少一列像素单元和第二公共电极块(图中未示出);第二公共电极块与显示区20的公共电极块断开。
80.每个像素单元11均包括像素电极,像素电极与第一公共电极块12或与第二公共电极块形成电容。
81.本技术实施例提供的显示面板100,显示面板包括显示区20和隔离区,所述隔离区位于所述显示区的一侧,隔离区可以包括第一隔离区10和/或第二隔离区40,第一隔离区10和/或第二隔离区40,分别与显示区20隔离开。第一隔离区10包括至少一行像素单元11和第一公共电极块12,第二隔离区40包括至少一列像素单元和第二公共电极块,每个像素单元11包括像素电极,像素电极与第一公共电极块12或与所述第二公共电极块形成电容。电容能够存储电荷,可以用于稳压、去耦、滤波,以及模拟信号生成电路等,从而能够改善显示面板的存在的信号拉动,从而能够降低出现坑纹和噪声等不良。
82.而且,通过对显示面板进行优化处理,仅将至少一行或一列像素单元所在的区域作为隔离区与显示区隔离开,不用更改整个显示面板100像素阵列的整体位置布局,直接在显示面板10的像素阵列工艺中将电容做出来,无需外挂电容,同时还能够降低改动成本。
83.需要说明的是,第一隔离区包括的像素单元为显示区20中的第一行像素单元,如图2所示,第一公共电极块12与显示区20的公共电极块断开,具体指第一公共电极块12与显示区20的公共电极块采用同一构图工艺制作得到,此时得到的为整体连续的公共电极块,之后,将第一行像素单元11对应位置处的公共电极块与其它位置处的公共电极块断开,以形成分离的第一公共电极块12与显示区20的公共电极块。
84.需要说明的是,图1、图2、图4a和图4b中的dp侧为设置有源驱动器(例如源极驱动器)的一侧,dpo侧为与dp侧相对的一侧。
85.图2中,第一隔离区10位于显示面板100的dpo侧,显示区20位于显示面板100的dp侧。
86.在一些实施例中,如图2所示,针对第一隔离区10,包括至少一条第一扫描线(如图2中的g0)和多条第一走线(如图2中相邻两条第一走线连接在一起形成一条走线x1-x6);
87.一行像素单元中的像素单元11均与一条第一扫描线电连接,一行像素单元中的每个像素单元11分别与一条第一走线电连接;第一走线与显示区20的数据线(如图2中的数据线d1-d12)断开;第一扫描线用于接收第一设定电压,第一走线用于电连接待稳压电路;第一公共电极块12与接地端gnd电连接。
88.需要说明的是,如图2所示,第一走线与显示区20的数据线断开,具体指第一走线与显示区20的数据线采用同一构图工艺制作得到,此时得到的为整体连续的数据线,之后,将第一行像素单元对应位置处的数据线与其它位置处的数据线断开,以形成分离的第一走线与显示区20的数据线,该第一走线并不接收数据信号。
89.需要说明的是,为了减小对显示面板显示的影响,本技术实施例中第一隔离区10包括一行像素单元11,对应地,第一隔离区10包括一条扫描线g0,扫描线g0用于接收第一设定电压,该第一设定电压例如为某一恒定电压值(需要根据实际情况具体设置),具体实施时,若该行像素单元11的列数为m,则本技术实施例中可以对应设置m条第一走线,每条第一走线对应连接一个像素单元11。
90.在一些实施例中,针对第二隔离区40;第二隔离区40包括至少一条第二走线和多
条第二扫描线,一列像素单元中的像素单元均与一条第二走线电连接,一列像素单元中的每个像素单元分别与一条第二扫描线电连接;第二扫描线与显示区的扫描线断开;第二扫描线用于接收第二设定电压;第二走线用于电连接待稳压电路;第二公共电极块与接地端电连接;(图中未示出)。
91.或者,如图4a和4b所示,显示面板100包括围绕显示区20和隔离区40的非显示区30,非显示区30设置有goa电路31,像素单元与第二公共电极块形成的电容与goa电路连接。
92.需要说明的是,第二走线与显示区20的扫描线断开,具体指第二走线与显示区20的扫描线采用同一构图工艺制作得到,此时得到的为整体连续的扫描线,之后,将第一列像素单元对应位置处的扫描线与其它位置处的扫描线断开,以形成分离的第二走线与显示区20的扫描线,该第二走线并不接收扫描信号。
93.在一些实施例中,针对第一隔离区10,每个像素单元还包括晶体管;晶体管的第一极与第一走线电连接;晶体管的第二极与像素电极电连接;晶体管的控制极与第一扫描线电连接。
94.针对第二隔离区40,每个像素单元还包括晶体管;晶体管的第一极与第二走线电连接;晶体管的第二极与像素电极电连接;晶体管的控制极与第二扫描线电连接。
95.可选地,晶体管为tft(thin film transistor,薄膜晶体管),像素单元11中的晶体管,“控制极”具体是指晶体管的栅极,“第一极”具体是指晶体管的源极或漏极,相应地,“第二极”具体是指晶体管的漏极或源极。
96.示例性地,如图3所示,晶体管tft的第一极与第一走线(如图2中相邻两条第一走线连接在一起形成一条走线x1中的其中一条第一走线)电连接;晶体管tft的第二极与像素电极电连接;晶体管tft的控制极与第一扫描线(如图2中的第一扫描线g0)电连接。
97.在一些实施例中,针对第一隔离区,至少一行像素单元包括一行像素单元;相邻的至少两条第一走线电连接在一起,并与待稳压电路电连接。
98.如图2所示,本技术实施例中第一隔离区10包括一行像素单元11,对应地,第一隔离区10包括一条扫描线g0,扫描线g0用于接收第一设定电压,该第一设定电压例如为某一恒定电压值(需要根据实际情况具体设置),具体实施时,若该行像素单元11的列数为m,则本技术实施例中可以对应设置m条第一走线,每条第一走线对应连接一个像素单元11。
99.如图2所示,本技术实施例中相邻的两条第一走线电连接在一起,形成一条走线x1-x6。走线x1-x6分别连接不同的待稳压电路。图2中,vcom表示公共电极,d1、d2
……
d12表示显示区20的数据线,g1和g2表示显示区20的扫描线。第一行像素单元11的晶体管的控制极均与扫描线g0电连接,每个晶体管均电连接一条第一走线。相邻的两条第一走线电连接在一起形成一条走线,例如走线x1、x2、x3、x4、x5和x6,均是由相邻的两条第一走线连接在一起形成的。
100.图2中仅作为示例,当然,还可以将相邻的3、4、5等其他数量的第一走线电连接,本技术不做限定。
101.走线x1、x2、x3、x4、x5、x6可以分别与不同的待稳压电路电连接,该稳压电路可以为恒定电压电路,例如,vcom(公共电极)电路、vgh电路、vdd电路等,以对vcom、vgh、vdd进行稳压滤波,改善信号拉动,从而降低出现坑纹和噪声等不良。
102.如图2和图3所示,第一行的每个像素单元11的晶体管tft等效为一个可变电阻r,
第一行的每个像素单元11的像素电极与第一公共电极块12形成的电容等效为电容c。第一行像素单元11的电连接的扫描线g0接收设定电压,该设定电压为某一恒定电压。
103.本技术实施例可以通过改变该设定电压的电压值大小,来控制晶体管tft的漏电大小,即此时该晶体管tft等效成由电压控制的可变电阻r。然而,单个的像素单元11的像素电极与第一公共电极块12形成的电容的容值有限,因此,可以通过并联相邻的像素单元11来实现增加整体电容值,从而达到最佳的稳压和滤波效果。
104.本技术实施例通过并联电容增大电容值来进行稳压和滤波,利用电容存储电荷来提高耐esd(electrical static discharge,静电放电)能力,同时也能够过滤掉高频杂波,使得待稳压电路的电压稳定性更好,从而延长显示面板100与ic(芯片)的寿命。
105.在一些实施例中,如图2所示,还包括:遮光件,用于遮挡第一隔离区10的至少一行像素单元11。
106.可选地,遮光件为tape胶,tape胶是遮光胶带的一种,主要用于光学显示器件中起到黏贴和遮光的作用,广泛用于笔记本电脑、手机、pda、数码等电子显示屏。具体的,显示面板100的液晶显示屏可以与tape胶贴合,以起到黏贴和遮光的作用。
107.本技术实施例通过遮光件遮挡住第一隔离区10,从而不会对显示面板100的显示有干扰,不影响整个显示面板100的显示画质。
108.可选地,显示面板100还包括多个标识,用于通过对像素单元11进行标识,进而对与像素单元11电连接的不同的待稳压电路进行标识。
109.例如,图2中,走线x1电连接第一待稳压电路,走线x2电连接第二待稳压电路,走线x3电连接第三待稳压电路,走线x4电连接第四待稳压电路,走线x5电连接第五待稳压电路,走线x6电连接第六待稳压电路。
110.标识可以为像素序号,像素序号可以为带颜色的像素序号,例如,红色像素序号1标记第一行像素单元11中的第一个像素单元和第二个像素单元,从而对第一待稳压电路进行了标记。
111.本技术实施例通过设置多个标识,可以通过对像素单元11进行标识,进而对与像素单元11电连接的不同的待稳压电路进行标识,从而通过像素单元11的亮度可以粗略确认与该像素单元11电连接的待稳压电路是否正常。
112.在一些实施例中,针对第二隔离区40,当非显示区30设置有goa电路31时:
113.若第二隔离区40包括至少一列像素单元和第二公共电极块;
114.至少一列像素单元的多个像素电极包括第一像素电极组111、第二像素电极组112和第三像素电极组113。
115.第二公共电极块包括第一公共电极单元121、第二公共电极单元122和第三公共电极单元123;第一公共电极单元121、第二公共电极单元122和第三公共电极单元123相互间均断开。
116.第一像素电极组111与第一公共电极单元121形成第一电容;第二像素电极组112与第二公共电极单元122形成第二电容;第三像素电极组113与第三公共电极单元123形成第三电容。
117.每个像素电极组包括至少一个像素电极,至少一个像素电极连接在一起。
118.在一些实施例中,如图5和图6所示,goa电路31包括第一开关模块32、第二开关模
块33、时钟生成模块34、和电压调节模块35。
119.第一开关模块32与第二像素电极组112电连接,并用于接收第一时钟信号clka;
120.第二开关模块33与第一公共电极单元121电连接,并用于接收第二时钟信号clkb;
121.第一像素电极组111与第二像素电极组112电连接,并与时钟生成模块34电连接;时钟生成模块34用于输出目标时钟信号clk1;
122.第二公共电极单元122与电压调节模块35的第一端电连接;
123.电压调节模块35的第二端,分别与第三公共电极单元123和接地端gnd均电连接;
124.电压调节模块35的第三端,分别与第三像素电极组113和时钟生成模块34均电连接。
125.如图5和图6所示,第一像素电极组111与第一公共电极单元121形成第一电容c1;第二像素电极组112与第二公共电极单元122形成第二电容c2;第三像素电极组113与第三公共电极单元123形成第三电容c3。
126.本技术实施例利用第二隔离区40的像素电极与第二公共电极块形成的电容,应用于goa电路中,生成模拟信号生成电路,例如方波生成电路(clk电路、stv电路等)。能够降低eos(electrical over stress,过度电性应力)与esd(electrical static discharge,静电放电)风险,减少高电平线路总长度,进而降低功耗。
127.如图5和图6所示,利用第二隔离区40的像素电极与第二公共电极块形成的电容,应用于goa电路中,生成方波生成电路的工作原理为:在第一时间段,当第一时钟信号clka为高电平时,第一开关模块32导通,将高电平的第一时钟信号clka传输至第一节点a,对第一电容c1充电;当第二时钟信号clkb为高电平时,第二开关模块33导通,将高电平的第二时钟信号clkb传输至第一电容c1,第一电容c1根据高电平的第二时钟信号clkb以自举方式将第一节点a的电压抬升,使得时钟生成模块34输出第一电平信号;
128.在第二时间段,当第一时钟信号clka和第二时钟信号clkb中至少有一个信号为低电平时,第一开关模块32和所述第二开关模块33中至少有一个模块关断,时钟生成模块34输出第二电平信号;第一电平信号和所述第二电平信号为电平逻辑状态相反的信号,且交替变化形成目标时钟信号clk1。
129.在一些实施例中,时钟生成模块34包括第一晶体管t1和第二晶体管t2;
130.第一晶体管t1的漏极用于接收高电平信号vgh,第二晶体管t2的漏极用于接收低电平信号vgl;
131.第一晶体管t1的源极与第二晶体管t2的源极电连接,并作为时钟生成模块34的输出端,用于输出目标时钟信号clk1;
132.第一晶体管t1的栅极,分别与第一像素电极组111和第二像素电极组112均电连接;
133.第二晶体管t2的栅极,分别与第三像素电极组113和时钟生成模块34均电连接。
134.在一些实施例中,第一开关模块32包括第三晶体管t3,第二开关模块33包括第四晶体管t4;
135.第三晶体管t3的栅极和漏极电连接,第三晶体管t3的源极与第二像素电极组112电连接;
136.第四晶体管t4的栅极和漏极电连接,第四晶体管t4的源极与第一公共电极单元
121电连接。
137.在一些实施例中,电压调节模块35包括第五晶体管t5和第六晶体管t6;
138.第五晶体管t5的栅极和漏极电连接;
139.第六晶体管t6的栅极和漏极电连接;
140.第五晶体管t5的漏极和第六晶体管t6的源极,且均与第二公共电极单元122电连接;
141.第五晶体管t5的源极,分别与第三公共电极单元123和接地端gnd均电连接;
142.第六晶体管t6的漏极,分别与第三像素电极组113和时钟生成模块34均电连接。
143.可选地,位于goa电路31的晶体管可以为tft(thin film transistor,薄膜晶体管),goa电路31的晶体管可以均为n型晶体管,此时可采用的相同的制备工艺以同时制备出上述晶体管,进而缩短显示面板的生产周期。需要说明的是,goa电路31所有晶体管均为n型薄膜晶体管仅为本实施例的一种优选方案,这并不会对本发明的技术方案产生限制。在本实施例中,至少部分晶体管也可选择性的设置为p型薄膜晶体管。
144.具体的,如图6所示,当第一时钟信号clk a处于上升延时,第三晶体管t3导通,此时第一电容c1开始进行存储电荷,第一节点a点电势上升至10v(伏),当第二时钟信号clk b处于高电平时,第一节点a点的电压将进一步抬高,直至第一节点a的电压抬升至20v时,第一晶体管t1的栅源电压vgs1>vth1,vth1为第一晶体管t1的阈值电压,此时第一晶体管t1打开(即导通),第二晶体管t2关闭,高电平信号vgh的电压直接落到b点,此时目标时钟信号clk1为高电平信号vgh。当第一时钟信号clk a与第二时钟信号clk b处于其他电平时,第一晶体管t1的栅源电压vgs1<vth1,vth1为第一晶体管t1的阈值电压,第二晶体管t2的栅源电压vgs2>vth2,vth2为第二晶体管t2的阈值电压,第一晶体管t1关闭,第二晶体管t2打开,此时,低电平信号vhl的电压直接落到b点,此时目标时钟信号clk1为低电平信号vgl。
145.第一时钟信号clk a与第二时钟信号clk b可以通过显示面板中的ic芯片提供。第五晶体管t5和第六晶体管t6均相当于二极管,起到单向导通的作用。
146.目标时钟信号clk1可以应用于goa电路31中,给goa电路31提供输入时钟信号(即目标时钟信号clk1),goa电路31利用该时钟信号(即目标时钟信号clk1)输出扫描信号gate1、gate2、gate3
……
至显示面板的显示区域的各行像素单元。
147.本技术实施例通过采用高电平信号vgh与低电平信号vgl来直接生成目标时钟信号clk1。由此无需ic直接生成目标时钟信号clk1,故后端赝电容对信号的拉动影响会变小,后端异常也不会影响导致ic异常工作,从而降低了对ic影响。同时高压的总线路变少,从而能够达到降低功耗的作用。
148.本技术实施例的方波生成电路通过采用电容器与晶体管tft的快关,从而能够增强耐esd与eos能力。esd与eos是由异常电荷产生的,该方波生成电路也能够限制电荷的移动。
149.在一些实施例中,非显示区20还包括第四像素电极组和第四公共电极块;
150.第四像素电极组和第四公共电极块形成第四电容,与第一像素电极组111与第一公共电极单元121形成第一电容c1并联,能够增大电容值,以用于抬升电压的作用。即第四像素电极组与第一像素电极组111电连接;第四公共电极块与第一公共电极单元121电连接。第四像素电极组包括至少一个像素电极。
151.可选地,非显示区还可以包括第五像素电极组和第五公共电极块形成的第五电容,与第二像素电极组112与第二公共电极单元122形成第二电容c2并联。
152.可选地,非显示区还可以包括第六像素电极组和第六公共电极块形成的第六电容,与第三像素电极组113与第三公共电极单元123形成第三电容c3并联。
153.在非显示区30可以通过位于非显示区30的像素电极和公共电极块制作多种容值的电容,以用于各种方波生成电路。
154.基于同一发明构思,本技术实施例提供了一种显示装置,包括源极驱动器和上述任一实施例提供的显示面板100;
155.源极驱动器与显示面板100的显示区20电连接。
156.如图1所示,源极驱动器位于显示面板100的dp侧,与显示面板100的显示区20电连接,用于输出数据信号给显示区20的各像素单元。
157.本技术实施例提供的显示装置,与前面的各实施例具有相同的发明构思及相同的有益效果,该显示装置中未详细示出的内容可参照前面的各实施例,在此不再赘述。
158.应用本技术实施例,至少能够实现如下有益效果:
159.本技术实施例提供的显示面板100,显示面板包括显示区20和隔离区,所述隔离区位于所述显示区的一侧,隔离区可以包括第一隔离区10和/或第二隔离区40,第一隔离区10和/或第二隔离区40,分别与显示区20隔离开。第一隔离区10包括至少一行像素单元11和第一公共电极块12,第二隔离区40包括至少一列像素单元和第二公共电极块,每个像素单元11包括像素电极,像素电极与第一公共电极块12或与所述第二公共电极块形成电容。电容能够存储电荷,可以用于稳压、去耦、滤波,以及模拟信号生成电路等,从而能够改善显示面板的存在的信号拉动,从而能够降低出现坑纹和噪声等不良。
160.而且,通过对显示面板进行优化处理,仅将至少一行或一列像素单元所在的区域作为隔离区与显示区隔离开,不用更改整个显示面板100像素阵列的整体位置布局,直接在显示面板10的像素阵列工艺中将电容做出来,无需外挂电容,同时还能够降低改动成本。
161.本技术领域技术人员可以理解,本技术中已经讨论过的各种操作、方法、流程中的步骤、措施、方案可以被交替、更改、组合或删除。进一步地,具有本技术中已经讨论过的各种操作、方法、流程中的其他步骤、措施、方案也可以被交替、更改、重排、分解、组合或删除。进一步地,现有技术中的具有与本技术中公开的各种操作、方法、流程中的步骤、措施、方案也可以被交替、更改、重排、分解、组合或删除。
162.在本技术的描述中,需要理解的是,术语“中心”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本技术和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本技术的限制。
163.术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个该特征。在本技术的描述中,除非另有说明,“多个”的含义是两个或两个以上。
164.在本技术的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可
以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本技术中的具体含义。
165.在本说明书的描述中,具体特征、结构、材料或者特点可以在任何的一个或多个实施例或示例中以合适的方式结合。
166.应该理解的是,虽然附图的流程图中的各个步骤按照箭头的指示依次显示,但是这些步骤并不是必然按照箭头指示的顺序依次执行。除非本文中有明确的说明,这些步骤的执行并没有严格的顺序限制,其可以以其他的顺序执行。而且,附图的流程图中的至少一部分步骤可以包括多个子步骤或者多个阶段,这些子步骤或者阶段并不必然是在同一时刻执行完成,而是可以在不同的时刻执行,其执行顺序也不必然是依次进行,而是可以与其他步骤或者其他步骤的子步骤或者阶段的至少一部分轮流或者交替地执行。
167.以上所述仅是本技术的部分实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本技术原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本技术的保护范围。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献