一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

一种电路结构及显示驱动芯片的制作方法

2022-04-27 07:38:58 来源:中国专利 TAG:


1.本发明涉及显示芯片技术领域,特别是涉及一种电路结构及显示驱动芯片。


背景技术:

2.显示技术是利用电子技术为人类提供变化灵活视觉信息的一项前沿技术,而显示面板作为显示技术的现实载体。对于显示面板来说,为了避免长时间持续提供固定电压给像素单元,造成的液晶分子质量恶化,则需要给像素单元提供极性交替的像素电压来驱动液晶。
3.目前,像素单元的像素电压由显示驱动芯片内的像素控制线提供,像素控制线为像素单元提供极性交替的像素电压的方式通常为:显示帧衔接时,对于同一条像素控制线的电压必须在交流电的高电位与交流电的低电位之间以高频率切换。每次极性反转时,像素控制线的电压均需要从高电位切换至低电位或由低电位切换至高电位,像素电压极性反转的电压调整幅度,不仅会增加显示驱动芯片的功耗,而且导致像素单元充电效率较低。


技术实现要素:

4.有鉴于此,本发明提出了一种电路结构及显示驱动芯片,主要目的在于在提高像素单元充电效率的同时,降低显示驱动芯片功耗。
5.为了达到上述目的,本发明主要提供了如下技术方案:
6.第一方面,本发明提供了一种电路结构,该电路结构包括:
7.第一电荷共享电路、第二电荷共享电路和多个像素控制线;
8.所述第一电荷共享电路,用于在当前显示帧的数据信号输入结束时,回收第一像素控制线的像素电压,并存储为第一像素电压;在下一个显示帧的数据信号输入时,将所述第一像素电压提供给第二像素控制线;其中,所述第一像素控制线为在所述当前显示帧下接收所述第一电荷共享电路提供的第一像素电压的像素控制线,所述第二像素控制线为在所述当前显示帧下接收所述第二电荷共享电路提供的第二像素电压的像素控制线,所述第一像素电压和所述第二像素电压的极性相反;
9.所述第二电荷共享电路,用于在所述当前显示帧的数据信号输入结束时,回收所述第二像素控制线的像素电压,并存储为第二像素电压;在所述下一个显示帧的数据信号输入时,将所述第二像素电压提供给所述第一像素控制线。
10.第二方面,本发明提供了一种显示驱动芯片,所述显示驱动芯片包括第一方面所述的电路结构。
11.借由上述技术方案,本发明提供的电路结构及显示驱动芯片,电路结构包括第一电荷共享电路、第二电荷共享电路和多个像素控制线。第一电荷共享电路在当前显示帧的数据信号输入结束时,回收第一像素控制线的像素电压,并存储为第一像素电压。同样的,第二电荷共享电路在当前显示帧的数据信号输入结束时,回收第二像素控制线的像素电压,并存储为第二像素电压。这里所述的第一像素控制线为在当前显示帧下接收第一电荷
共享电路提供的第一像素电压的像素控制线,第二像素控制线为在当前显示帧下接收第二电荷共享电路提供的第二像素电压的像素控制线,第一像素电压和第二像素电压的极性相反。在下一个显示帧的数据信号输入时,第一电荷共享电路将存储的第一像素电压提供给第二像素控制线,以及第二电荷共享电路将存储第二像素电压提供给第一像素控制线。可见,本发明提供的方案中第一电荷共享电路在当前显示帧的数据信号输入结束时能够回收其提供过第一像素电压的像素控制线的像素电压,并将回收的像素电压作为预充电,在下一个显示帧的数据信号输入时,提供给需求第一像素电压的像素控制线。同样的,第二电荷共享电路在当前显示帧的数据信号输入结束时能够回收其提供过第二像素电压的像素控制线的像素电压,并将回收的像素电压作为预充电,在下一个显示帧的数据信号输入时,提供给需求第二像素电压的像素控制线。第一电荷共享电路和第二电荷共享电路这种预充电的方式,能够在各像素控制线在进行针对下一个显示帧的电压极性转换时,降低各像素控制线的像素电压极性转换的电压调整幅度,从而即可以减少像素单元进行电压极性转换时所耗费的电压,降低显示驱动芯片所需的功耗,又可以提高像素单元充电效率。
12.上述说明仅是本发明技术方案的概述,为了能够更清楚了解本发明的技术手段,而可依照说明书的内容予以实施,并且为了让本发明的上述和其它目的、特征和优点能够更明显易懂,以下特举本发明的具体实施方式。
附图说明
13.为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
14.图1示出了本发明一个实施例提供的一种电路结构的示意图;
15.图2示出了本发明另一个实施例提供的一种电路结构的示意图。
具体实施方式
16.下面将参照附图更加详细地描述本公开的示例性实施例。虽然附图中显示了本公开的示例性实施例,然而应当理解,可以以各种形式实现本公开而不应被这里阐述的实施例所限制。相反,提供这些实施例是为了能够更透彻地理解本公开,并且能够将本公开的范围完整的传达给本领域的技术人员。
17.如图1所示,本发明实施例提供了一种电路结构,该电路结构主要包括:像素控制线11、第一电荷共享电路12和第二电荷共享电路13,下面对电路结构中各部分的连接关系和相互作用进行具体说明:
18.像素控制线11:
19.像素控制线11的数量为多个。像素控制线11用于为相连的显示面板的像素单元提供像素电压。
20.显示面板中的液晶是交流驱动的,对于任意像素单元来说,其在当前显示帧的像素电压的极性需要与其在上一显示帧的像素电压的极性相反。因此在各显示帧的衔接阶段,像素控制线11提供的电压均要完成一次极性变换。
21.示例性的,一个当前显示帧下,位于偶数列的像素单元,其对应的像素控制线为其提供正极性的像素电压。位于奇数列的像素单元,其对应的像素控制线,为其提供负极性的像素电压。则下一个显示帧下,位于偶数列的像素单元,其对应的像素控制线,为其提供负极性的像素电压,位于奇数列的像素单元,其对应的像素控制线为其提供正极性的像素电压。
22.第一电荷共享电路12:
23.第一电荷共享电路12与所有的像素控制线11相连,其用于向像素控制线11提供第一像素电压,第一像素电压的极性可以基于业务要求确定,但是其极性需要与第二电荷共享电路13提供的第二像素电压的极性相反。在一个显示帧下,第一电荷共享电路12仅给像素控制线11中的部分像素控制线提供第一像素电压,且两个相邻的显示帧下,其供电的像素控制线11不同。
24.第一电荷共享电路12,用于在当前显示帧的数据信号输入结束时,回收第一像素控制线的像素电压,并存储为第一像素电压;在下一个显示帧的数据信号输入时,将第一像素电压提供给第二像素控制线。其中,第一像素控制线为在当前显示帧下接收第一电荷共享电路12提供的第一像素电压的像素控制线11,第二像素控制线为在当前显示帧下接收第二电荷共享电路13提供的第二像素电压的像素控制线11。
25.需要说明的是,第一像素控制线和第二像素控制线会随着显示帧的变动而发生变动。比如,当前显示帧下接收第一电荷共享电路12提供的第一像素电压的像素控制线11,为当前显示帧下的第一像素控制线。由于其在下一个显示帧的数据信号输入时,接收了第二电荷共享电路13提供的第二像素电压,因此当下一显示帧作为当前显示帧时,其会成为下一当前显示帧下的第二像素控制线,用于再次接收第一电荷共享电路12提供的第一像素电压。其中,第一像素电压和第二像素电压的极性相反
26.示例性的,在当前显示帧“显示帧1”下,位于偶数列的像素单元对应的像素控制线(简称为偶数列控制线)接收了第一电荷共享电路12提供的第一像素电压,因此,这些偶数列控制线为第一像素控制线。位于奇数列的像素单元对应的像素控制线(简称为奇数列控制线)接收了第二电荷共享电路13提供的第二像素电压,因此,这些奇数列控制线为第二像素控制线。在显示帧1的数据信号输入结束时,第一电荷共享电路12回收偶数列控制线的像素电压,并存储为第一像素电压,第二电荷共享电路13回收奇数列控制线的像素电压,并存储为第二像素电压。在下一个显示帧2的数据信号输入时,第一电荷共享电路12将第一像素电压提供给奇数列控制线,第二电荷共享电路13将第二像素电压提供给偶数列控制线。那么在显示帧2作为当前显示帧时,由于在显示帧2下,第一电荷共享电路12将第一像素电压提供给奇数列控制线,第二电荷共享电路13将第二像素电压提供给偶数列控制线,因此,将奇数列控制线作为当前显示帧“显示帧2”下的第一像素控制线,将偶数列控制线作为当前显示帧“显示帧2”下的第二像素控制线。
27.第一电荷共享电路12在当前显示帧的数据信号输入结束时,回收第一像素控制线的像素电压,并存储为第一像素电压。在当前显示帧的数据信号输入结束时,说明需要为下一个显示帧做电压准备,即预充电,因此需要回收第一像素控制线的像素电压,并存储为第一像素电压。其回收像素电压并存储像素电压的目的有如下两个:第一个,实现第一像素控制线中像素电压的再利用,减少显示驱动芯片的功耗。第二个,回收的第一像素电压,作为
给第二像素控制线预充电,以降低第二像素控制线在进行极性转换时,像素电压极性反转的电压调整幅度,从而提高为第二像素控制线对应的像素单元充电的充电效率,
28.第一电荷共享电路12回收的像素电压并非完全是其提供给第一像素控制线的第一像素电压,而是在第一像素电压的基础上又调整后的,第一像素控制线对应的像素单元工作时所需的像素电压。示例性的,第一电荷共享电路12存储的第一像素电压为 4伏,其向第一像素控制线提供 4伏的电压时,由于 4伏并非与第一像素控制线对应的像素单元工作时可用的像素电压,因此像素单元的像素电压是在 4伏的基础上再次爬升到的 5伏电压。待像素单元使用过 5伏的像素电压之后,第一电荷共享电路12对其进行回收。由于像素单元对像素电压 5伏的使用过程中的存储消耗,因此回收的电压可能不是 5v。
29.第一电荷共享电路12在回收第一像素控制线的像素电压,并存储为第一像素电压后,在下一个显示帧的数据信号输入时,将第一像素电压提供给第二像素控制线,其提供给第二像素控制线第一像素电压是为了降低第二像素控制线在进行极性转换时,像素电压极性反转的电压调整幅度。示例性的,第一电荷共享电路12存储的第一像素电压为 4伏,其向第二像素控制线提供 4伏的电压时,由于 4伏并非与第二像素控制线对应的像素单元工作时可用的像素电压,因此像素单元的像素电压是在 4伏的基础上再次爬升到的 5伏电压。
30.第二电荷共享电路13:
31.第二电荷共享电路13与所有的像素控制线11相连,其用于向像素控制线提供第二像素电压,第二像素电压的极性可以基于业务要求确定,但是其极性需要与第一电荷共享电路12提供的第一像素电压的极性相反。在一个显示帧下,第二电荷共享电路13仅给像素控制线中的部分像素控制线提供第二像素电压,且两个相邻的显示帧下,其供电的像素控制线不同。
32.第二电荷共享电路13,用于在当前显示帧的数据信号输入结束时,回收第二像素控制线的像素电压,并存储为第二像素电压;在下一个显示帧的数据信号输入时,将第二像素电压提供给第一像素控制线。其中,第一像素控制线为在当前显示帧下接收第一电荷共享电路12提供的第一像素电压的像素控制线11,第二像素控制线为在当前显示帧下接收第二电荷共享电路13提供的第二像素电压的像素控制线11。需要说明的是,第一像素控制线和第二像素控制线会随着显示帧的变动而发生变动,其变动原则详见第一电荷共享电路12的具体详解,这里将不再赘述。
33.第二电荷共享电路13在当前显示帧的数据信号输入结束时,回收第二像素控制线的像素电压,并存储为第二像素电压。在当前显示帧的数据信号输入结束时,说明需要为下一个显示帧做电压准备,即预充电,因此需要回收第二像素控制控制线的像素电压,并存储为第二像素电压。其回收像素电压并存储像素电压的目的有如下两个:第一个,实现第二像素控制线中像素电压的再利用,减少显示驱动芯片的功耗。第二个,回收到的第二像素电压,作为给第一像素控制线预充电,以降低第一像素控制线在进行极性转换时,像素电压极性反转的电压调整幅度,从而提高为第一像素控制线对应的像素单元充电的充电效率,
34.第二电荷共享电路13回收的像素电压并非完全是其提供给第二像素控制线的第二像素电压,而是在第二像素电压的基础上又调整后的,第二像素控制线对应的像素单元工作时所需的像素电压。示例性的,第二电荷共享电路13存储的第二像素电压为-4伏,其向第二像素控制线提供-4伏的电压时,由于-4伏并非与第二像素控制线对应的像素单元工作
时可用的像素电压,因此像素单元的像素电压是在-4伏的基础上再次爬升到的-5伏电压。待像素单元使用过-5伏的像素电压之后,第二电荷共享电路13对其进行回收。由于像素单元对像素电压-5伏的使用过程中的存储消耗,因此回收的电压可能不是-5v。
35.第二电荷共享电路13在回收第二像素控制线的像素电压,并存储为第二像素电压后,在下一个显示帧的数据信号输入时,将第二像素电压提供给第一像素控制线,其提供给第一像素控制线的第二像素电压是为了降低第一像素控制线在进行极性转换时,像素电压极性反转的电压调整幅度。示例性的,第二电荷共享电路13存储的第二像素电压为-4伏,其向第一像素控制线提供-4伏的电压时,由于-4伏并非与第一像素控制线对应的像素单元工作时可用的像素电压,因此像素单元的像素电压是在-4伏的基础上再次爬升到的-5伏电压。
36.本发明实施例提供的电路结构,电路结构包括第一电荷共享电路、第二电荷共享电路和多个像素控制线。第一电荷共享电路在当前显示帧的数据信号输入结束时,回收第一像素控制线的像素电压,并存储为第一像素电压。同样的,第二电荷共享电路在当前显示帧的数据信号输入结束时,回收第二像素控制线的像素电压,并存储为第二像素电压。这里所述的第一像素控制线为在当前显示帧下接收第一电荷共享电路提供的第一像素电压的像素控制线,第二像素控制线为在当前显示帧下接收第二电荷共享电路提供的第二像素电压的像素控制线,第一像素电压和第二像素电压的极性相反。在下一个显示帧的数据信号输入时,第一电荷共享电路将存储的第一像素电压提供给第二像素控制线,以及第二电荷共享电路将存储第二像素电压提供给第一像素控制线。可见,本发明实施例提供的方案中第一电荷共享电路在当前显示帧的数据信号输入结束时能够回收其提供过第一像素电压的像素控制线的像素电压,并将回收的像素电压作为预充电,在下一个显示帧的数据信号输入时,提供给需求第一像素电压的像素控制线。同样的,第二电荷共享电路在当前显示帧的数据信号输入结束时能够回收其提供过第二像素电压的像素控制线的像素电压,并将回收的像素电压作为预充电,在下一个显示帧的数据信号输入时,提供给需求第二像素电压的像素控制线。第一电荷共享电路和第二电荷共享电路这种预充电的方式,能够在各像素控制线在进行针对下一个显示帧的电压极性转换时,降低各像素控制线的像素电压极性转换的电压调整幅度,从而即可以减少像素单元进行电压极性转换时所耗费的电压,降低显示驱动芯片所需的功耗,又可以提高像素单元充电效率。
37.进一步的,根据图1所示的电路结构,本发明的另一个实施例还提供了一种电路结构,如图2所示,该电路结构主要包括:像素控制线11、第一电荷共享电路12、第二电荷共享电路13、第三电荷共享电路14、第一显示控制元件15和第二显示控制元件16,下面对电路结构中各部分的连接关系、各部分的具体组成结构以及各部分之间的相互作用进行具体说明:
38.像素控制线11:
39.像素控制线11的数量为多个。像素控制线11用于为相连的显示面板内的像素单元提供像素电压。
40.第一电荷共享电路12:
41.第一电荷共享电路12包括第一储能元件121、第一开关元件122和多个第二开关元件123,其中,一个第二开关元件123对应一个像素控制线11。每一个第二开关元件123的第
一端与其对应的像素控制线11相连,第二端与第一开关元件122的第一端相连。第一开关元件122的第二端与第一储能元件121相连。
42.连接第一像素控制线的第二开关元件123用于在当前显示帧的数据信号输入结束时,开启。第一开关元件121用于在当前显示帧的数据信号输入结束时,开启。在当前显示帧的数据信号输入结束时,第一开关元件122和连接所述第一像素控制线的第二开关元件123开启是为了建立第一储能元件121与第一像素控制线之间的联通,为第一储能元件121回收第一像素控制线上的像素电压提供回收通道。示例性的,如图2所示,图2中包括有像素控制线111至11n,其中,n为正整数。第一像素控制线为111、113
……
11n-1等位于奇数列的像素控制线,则连接第一像素控制线“111、113
……
11n-1”的第二开关元件123用于在当前显示帧的数据信号输入结束时,开启。第一开关元件121用于在当前显示帧的数据信号输入结束时,开启。图2中的s表征像素单元的开关的源极。
43.第一储能元件121,用于在第一开关元件122和连接第一像素控制线的第二开关元件123开启时,与第一像素控制线联通,回收第一像素控制线的像素电压,并存储为第一像素电压。第一储能元件121的具体类型本实施例不做具体限定,示例性的,第一储能元件121为电容。示例性的,如图2所示,第一储能元件121在第一开关元件122和连接第一像素控制线“111、113
……
11n-1”的第二开关元件123开启时,与第一像素控制线“111、113
……
11n-1”连通,回收第一像素控制线“111、113
……
11n-1”的像素电压,并存储为第一像素电压。
44.为了避免在下一个显示帧的数据信号输入之前,第一储能元件121储存的第一像素电压又回传到像素控制线11,则第一开关元件122,还用于在第一储能元件121存储第一像素电压后,关闭。
45.为了实现下一个显示帧下各像素控制线11的电压极性反转,则连接第一像素控制线的第一开关元件122用于在下一个显示帧的数据信号输入时,关闭,以避免第一储能元件121向外提供第一像素电压时,第一像素电压传入第一像素控制线。连接第二像素控制线的第二开关元件123,用于在下一个显示帧的数据信号输入时,开启。以及第一开关元件122用于在下一个显示帧的数据信号输入时,开启。第一开关元件122开启和连接第二像素控制线的第二开关元件123,建立第一储能元件121与第二像素控制线之间的联通,便于第一储能元件121将第一像素电压提供给第二像素控制线。第一储能元件121,用于在第一开关元件122和连接所述第二像素控制线的第二开关元件123开启,且连接所述第一像素控制线的第一开关元件122关闭时,为第二像素控制线提供第一像素电压,以实现下一个显示帧下,第二像素控制线的像素电压极性的反转。示例性的,如图2所示,第二像素控制线为112、114
……
11n等位于偶数列的像素控制线,连接第一像素控制线“111、113
……
11n-1”的第一开关元件122在下一个显示帧的数据信号输入时,关闭。连接第二像素控制线“112、114
……
11n”的第二开关元件123在下一个显示帧的数据信号输入时,开启。第一开关元件122在下一个显示帧的数据信号输入时,开启。第一储能元件121在第一开关元件122和连接第二像素控制线“112、114
……
11n”的第二开关元件123开启,且连接第一像素控制线“111、113
……
11n-1”的第一开关元件122关闭时,为第二像素控制线“112、114
……
11n”提供第一像素电压。
46.第二电荷共享电路13:
47.第二电荷共享电路13包括第二储能元件131、第三开关元件132和多个第四开关元
件133,其中,一个第四开关元件133对应一个像素控制线11;每一个所述第四开关元件133的第一端与其对应的像素控制线11相连,第二端与所述第三开关元件132的第一端相连;第三开关元件132的第二端与第二储能元件131相连。
48.连接第二像素控制线的第四开关元件133,用于在当前显示帧的数据信号输入结束时,开启。第三开关元件132,用于在当前显示帧的数据信号输入结束时,开启。在当前显示帧的数据信号输入结束时,第三开关元件132和连接所述第二像素控制线的第四开关元件133开启是为了建立第二储能元件131与第二像素控制线之间的连通,为第二储能元件131回收第二像素控制线上的像素电压提供回收通道。示例性的,如图2所示,连接第二像素控制线“112、114
……
11n”的第四开关元件133在当前显示帧的数据信号输入结束时,开启。第三开关元件132,用于在当前显示帧的数据信号输入结束时,开启。
49.第二储能元件131,用于在第三开关元件132和连接第二像素控制线的第四开关元件133开启时,回收第二像素控制线的像素电压,并存储为第二像素电压。第二储能元件131的具体类型本实施例不做具体限定,示例性的,第二储能元件131为电容。示例性的,如图2所示,第二储能元件131,用于在第三开关元件132和连接第二像素控制线“112、114
……
11n”的第四开关元件133开启时,回收第二像素控制线“112、114
……
11n”的像素电压,并存储为第二像素电压。
50.为了避免在下一个显示帧的数据信号输入之前,第二储能元件131储存的第二像素电压又回传到像素控制线,则第三开关元件132,还用于在第二储能元件131存储第二像素电压后,关闭。
51.为了实现下一个显示帧下各像素控制线11的电压极性反转,则连接第二像素控制线的第四开关元件133,用于在下一个显示帧的数据信号输入时,关闭。以避免第二储能元件131向外提供第二像素电压时,第二像素电压传入第二像素控制线。连接第一像素控制线的第四开关元件133,用于在下一个显示帧的数据信号输入时,开启。以及第三开关元件132在下一个显示帧的数据信号输入时,开启。第三开关元件132和连接第一像素控制线的第四开关元件133开启,建立第二储能元件131与第一像素控制线之间的联通,便于第二储能元件131将第二像素电压提供给第一像素控制线。第二储能元件131在第三开关元件132和连接所述第一像素控制线的第四开关元件133开启,且连接第二像素控制线的第四开关元件133关闭时,为第一像素控制线提供第二像素电压,以实现下一个显示帧下,第二像素控制线的像素电压极性的反转。示例性的,如图2所示,连接第二像素控制线“112、114
……
11n”的第四开关元件133在下一个显示帧的数据信号输入时,关闭。连接第一像素控制线“111、113
……
11n-1”的第四开关元件133在下一个显示帧的数据信号输入时,开启。第三开关元件132在下一个显示帧的数据信号输入时,开启。第二储能元件131在第三开关元件132和连接所述第一像素控制线“111、113
……
11n-1”的第四开关元件133开启,且连接第二像素控制线“112、114
……
11n”的第四开关元件133关闭时,为第一像素控制线“111、113
……
11n-1”提供第二像素电压。
52.第三电荷共享电路14:
53.第三电荷共享电路14,用于在第一电荷共享电路12回收第一像素控制线的像素电压以及第二电荷共享电路13回收第二像素控制线的第二像素电压之后,在下一个显示帧的数据信号输入之前,中和所有像素控制线11的电压至第三像素电压。
54.第一电荷共享电路12和第二电荷共享电路13在对其各自相应的像素控制线11回收像素电压之后,像素控制线11中可能还会残留有像素电压,这些残留的像素电压将会在像素控制线11的像素电压极性反转时,对反转后的像素电压造成影响,比如,会中和掉反转后的部分像素电压。因此,为了去除像素控制线11中的残留的像素电压,第三电荷共享电路14在第一电荷共享电路12回收第一像素控制线的像素电压以及第二电荷共享电路13回收第二像素控制线的第二像素电压之后,在下一个显示帧的数据信号输入之前,中和所有像素控制线11的电压至第三像素电压。该第三像素电压可基于业务需求确定,比如,第三像素电压为0v这种无极性电压。
55.第三电荷共享电路14包括第三储能元件141、第五开关元件142和多个第六开关元件143,其中,一个第六开关元件143对应一个像素控制线11。每一个第六开关元件143的第一端与其对应的像素控制线11相连,第二端与第五开关元件142的第一端相连。第五开关元件142的第二端与第三储能元件141相连。
56.第五开关元件142在第一电荷共享电路12回收第一像素控制线的像素电压以及第二电荷共享电路13回收第二像素控制线的第二像素电压之后,开启。第六开关元件143在第一电荷共享电路12回收第一像素控制线的像素电压以及第二电荷共享电路13回收第二像素控制线的第二像素电压之后,开启。第五开关元件142和第六开关元件143开启后,即建立了第三储能元件141与所有像素控制线11的连通,便于第三储能元件141获取所有像素控制线11上残留的像素电压,并对获取的像素电压进行中和。第三储能元件141在第五开关元件142和第六开关元件143均开启后,中和所有像素控制线11的电压至第三像素电压。
57.示例性的,如图2所示,第五开关元件142在第一电荷共享电路12回收第一像素控制线“111、113
……
11n-1”的像素电压以及第二电荷共享电路13回收第二像素控制线“112、114
……
11n”的第二像素电压之后,开启。第六开关元件143在第一电荷共享电路12回收第一像素控制线“111、113
……
11n-1”的像素电压以及第二电荷共享电路13回收第二像素控制线“112、114
……
11n”的第二像素电压之后,开启。第三储能元件141在第五开关元件142和第六开关元件143均开启后,中和所有像素控制线“111、112
……
11n”的电压至第三像素电压。
58.进一步的,在第五开关元件142和第六开关元件143开启时,避免第三储能元件141对第二储能元件121和第一储能元件131中存储的电压进行中和,则第一开关元件122和第三开关元件132,需要关闭。
59.第一显示控制元件15:
60.第一显示控制元件15,用于在监测到第一电荷共享电路12回收的像素电压达到第一预设电压,且第二电荷共享电路13回收的像素电压达到第二预设电压时,或在监测到第一电荷共享电路12回收像素电压的持续时长达到第一预设时长,且第二电荷共享电路13回收像素电压的持续时长达到第二预设时长时,触发所述第三电荷共享电路14中和所有像素控制线11的电压至第三像素电压。
61.第一显示控制元件15在监测到第一电荷共享电路12回收的像素电压达到第一预设电压,且第二电荷共享电路13回收的像素电压达到第二预设电压时,说明第一电荷共享电路12和第二电荷共享电路13的电压回收工作已基本完成,若还继续进行电压,电压回收效果也不佳,因此,触发所述第三电荷共享电路14中和所有像素控制线11的电压至第三像
素电压,以使第三电荷共享电路14及时对所有像素控制线进行电压中和处理。
62.第一显示控制元件15在监测到第一电荷共享电路12回收像素电压的持续时长达到第一预设时长,且第二电荷共享电路13回收像素电压的持续时长达到第二预设时长时,说明第一电荷共享电路12和第二电荷共享电路13的电压回收工作持续时长较长,为了不影响显示帧的衔接,因此,触发所述第三电荷共享电路14中和所有像素控制线11的电压至第三像素电压,以使第三电荷共享电路14及时对所有像素控制线进行电压中和处理。
63.第二显示控制元件16:
64.第二显示控制元件16,用于在下一个显示帧的数据信号输入时,若确定第二像素控制线需求第三像素电压时,触发第三电荷共享电路14将第三像素电压提供给第二像素控制线;和/或,若确定第一像素控制线需求第三像素电压时,触发第三电荷共享电路14将第三像素电压提供给第一像素控制线。确定第二像素控制线需求第三像素电压的方法为:下一个显示帧的数据信号中会携带有第三像素电压的需求信息,需解析到数据信号中存在该需求信息,则确定第二像素控制线需求第三像素电压。同样的,也可采用同样的方法确定第一像素控制线需求第三像素电压。
65.一些显示帧下,可能存在部分像素控制线需求诸如无极性电压的这种第三像素电压,因此,若在下一个显示帧的数据信号输入时,确定第一像素控制线或第二像素控制线需求第三像素电压时,直接触发第三电荷共享电路14为其提供第三像素电压。
66.示例性的,如图2所示,在下一个显示帧的数据信号输入时,第二像素控制线“112、114
……
11n”需求第三像素电压,则第五开关元件142开启,连接第二像素控制线“112、114
……
11n”的第六开关元件143开启,第三储能元件141为第二像素控制线“112、114
……
11n”提供第三像素电压。同时,连接第二像素控制线“112、114
……
11n”的第二开关元件123和第四开关元件133关闭。
67.进一步的,依据上述实施例,本发明的另一个实施例还提供了一种显示驱动芯片,所述显示驱动芯片包括图1或图2所述的电路结构。
68.在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
69.在此处所提供的说明书中,说明了大量具体细节。然而,能够理解,本发明的实施例可以在没有这些具体细节的情况下实践。在一些实例中,并未详细示出公知的方法、结构和技术,以便不模糊对本说明书的理解。
70.类似地,应当理解,为了精简本公开并帮助理解各个发明方面中的一个或多个,在上面对本发明的示例性实施例的描述中,本发明的各个特征有时被一起分组到单个实施例、图、或者对其的描述中。然而,并不应将该公开的方法解释成反映如下意图:即所要求保护的本发明要求比在每个权利要求中所明确记载的特征更多的特征。更确切地说,如下面的权利要求书所反映的那样,发明方面在于少于前面公开的单个实施例的所有特征。因此,遵循具体实施方式的权利要求书由此明确地并入该具体实施方式,其中每个权利要求本身都作为本发明的单独实施例。
71.应该注意的是上述实施例对本发明进行说明而不是对本发明进行限制,并且本领域技术人员在不脱离所附权利要求的范围的情况下可设计出替换实施例。在权利要求中,不应将位于括号之间的任何参考符号构造成对权利要求的限制。单词“包含”不排除存在未
列在权利要求中的元件或步骤。位于元件之前的单词“一”或“一个”不排除存在多个这样的元件。本发明可以借助于包括有若干不同元件的硬件以及借助于适当编程的计算机来实现。在列举了若干装置的单元权利要求中,这些装置中的若干个可以是通过同一个硬件项来具体体现。单词第一、第二、以及第三等的使用不表示任何顺序。可将这些单词解释为名称。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献