一种残膜回收机防缠绕挑膜装置的制 一种秧草收获机用电力驱动行走机构

实现Virtio设备的系统、方法和介质与流程

2022-03-26 16:04:34 来源:中国专利 TAG:

实现virtio设备的系统、方法和介质
技术领域
1.本公开涉及硬件接口技术领域,尤其涉及一种实现virtio设备的系统、方法和介质。


背景技术:

2.随着云计算、虚拟化以及云原生等技术的发展,要求计算机系统的主机host与输入输出(input/output,简称i/o)设备之间的交互满足极速和低时延的需求,并且要尽可能的降低host的系统资源的开销。
3.为了满足上述要求,提出了将软件功能模块卸载到硬件设备的思路,virtio作为一种开源的io接口协议规范,其定义的virtio设备为软件实现的虚拟io设备,基于virtio协议规范的virtio设备能够卸载到硬件上,但是现有技术中未对与设备交互的软件进行规划定义,无法支持软、硬件协同的内核框架,不能支持软、硬件协同的生态。


技术实现要素:

4.为了解决上述技术问题,本公开提供了一种实现virtio设备的系统、方法和介质。
5.第一方面,本公开提供了一种实现virtio设备的系统,该系统包括:
6.主机和设备,所述主机中包括虚拟数据路径加速驱动vdpa driver和第一高速串行计算机扩展总线标准pcie接口,所述设备中包括虚拟数据路径加速设备vdpa device和第二pcie接口,所述vdpa driver和所述vdpa device通过所述第一pcie接口和所述第二pcie接口进行通信;
7.所述vdpa driver,用于根据vdpa框架和virtio协议规范实现virtio设备的控制面功能;
8.所述vdpa device,用于根据所述第二pcie接口和virtio协议规范实现virtio设备的数据面功能。
9.可选的,所述第二pcie接口中包括至少一个物理功能pf接口,每个pf接口中包括至少一个寄存器组,每个寄存器组与一个vdpa device通信连接。
10.可选的,所述vdpa driver,用于:
11.根据所述第二pcie接口访问相应的pf接口中包括的所有寄存器组,得到每个寄存器组分别对应的目标信息;
12.根据所有目标信息,确定与所述每个寄存器组分别对应的vdpa device。
13.可选的,所述vdpa driver,用于:
14.在得到每个寄存器组分别对应的目标信息之后,创建目标结构体实例,并将所有目标信息存储至所述目标结构体实例中。
15.可选的,所述vdpa driver,用于:
16.将接收数据的第一缓冲区信息写入与vdpa device对应的第一寄存器组;
17.所述vdpa device,用于根据所述第一寄存器组获取所述第一缓冲区信息,并将待
发送数据写入与所述第一缓冲区信息对应的第一数据缓冲区中,并向所述vdpa driver发送所述待发送数据传输成功的消息,以使所述vdpa driver将所述第一缓冲区信息发送至所述vdpa框架。
18.可选的,所述vdpa driver,用于:
19.接收所述vdpa框架发送的所发数据的第二缓冲区信息,将所述第二缓冲区信息写入与vdpa device对应的第二寄存器组,并通过所述第二寄存器组中的目标寄存器向所述vdpa device发送读取与所述第二缓冲区信息对应的第二数据缓冲区中的数据的消息;
20.所述vdpa device,用于根据接收到的所述消息,从所述第二数据缓冲区中读取数据。
21.可选的,所述第二pcie接口支持单根输入/输出虚拟化sr-iov功能。
22.可选的,所述主机中还包括共享内存,所述设备中还包括直接存储器访问dma,所述vdpa device基于所述dma与所述共享内存进行数据交互。
23.第二方面,本公开提供了一种实现virtio设备的方法,应用于实现virtio设备的系统,所述系统包括:主机和设备,所述主机中包括虚拟数据路径加速驱动vdpa driver和第一高速串行计算机扩展总线标准pcie接口,所述设备中包括虚拟数据路径加速设备vdpa device和第二pcie接口,所述vdpa driver和所述vdpa device通过所述第一pcie接口和所述第二pcie接口进行通信,该方法包括:
24.所述vdpa driver根据vdpa框架和virtio协议规范实现virtio设备的控制面功能;
25.所述vdpa device根据所述第二pcie接口和virtio协议规范实现virtio设备的数据面功能。
26.可选的,所述第二pcie接口中包括至少一个物理功能pf接口,每个pf接口中包括至少一个寄存器组,每个寄存器组与一个vdpa device通信连接。
27.可选的,该方法还包括:
28.所述vdpa driver根据所述第二pcie接口访问相应的pf接口包括的所有寄存器组,得到每个寄存器组分别对应的目标信息;
29.根据所有目标信息,确定与所述每个寄存器组分别对应的vdpa device。
30.可选的,该方法还包括:
31.所述vdpa driver在得到每个寄存器组分别对应的目标信息之后,创建目标结构体实例,并将所有目标信息存储至所述目标结构体实例中。
32.可选的,该方法还包括:
33.所述vdpa driver将接收数据的第一缓冲区信息写入与vdpadevice对应的第一寄存器组;
34.所述vdpa device根据所述第一寄存器组获取所述第一缓冲区信息,并将待发送数据写入与所述第一缓冲区信息对应的第一数据缓冲区中,并向所述vdpa driver发送所述待发送数据传输成功的消息,以使所述vdpa driver将所述第一缓冲区信息发送至所述vdpa框架。
35.可选的,该方法还包括:
36.所述vdpa driver接收所述vdpa框架发送所发送数据的第二缓冲区信息,将所述
第二缓冲区信息写入与vdpa device对应的第二寄存器组,并通过所述第二寄存器组中的目标寄存器向所述vdpa device发送读取与所述第二缓冲区信息对应的第二数据缓冲区中的数据的消息;
37.所述vdpa device根据接收到的所述消息,从所述第二数据缓冲区中读取数据。
38.可选的,所述第二pcie接口支持单根输入/输出虚拟化sr-iov功能。
39.可选的,所述主机中还包括共享内存,所述设备中还包括直接存储器访问dma,所述vdpa device基于所述dma与所述共享内存进行数据交互。
40.第三方面,本公开还提供了一种计算机可读存储介质,其上存储有计算机程序,该程序被处理器执行时实现本公开实施例中的任一种所述的实现virtio设备的方法。
41.本公开实施例提供的技术方案与现有技术相比具有如下优点:vdpa driver,用于根据vdpa框架和virtio协议规范实现virtio设备的控制面功能;vdpa device,用于根据第二pcie接口和virtio协议规范实现virtio设备的数据面功能,通过vdpa框架使得系统能够兼容虚拟化技术和云原生技术生态,vdpa driver的使用使得系统更灵活,并且该系统能够支持软、硬件协同的内核框架,以及支持软、硬件协同的生态。
附图说明
42.此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本公开的实施例,并与说明书一起用于解释本公开的原理。
43.为了更清楚地说明本公开实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,对于本领域普通技术人员而言,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。
44.图1是本公开实施例提供的一种实现virtio设备的系统的结构示意图;
45.图2是本公开实施例提供的另一种实现virtio设备的系统的结构示意图;
46.图3是本公开实施例提供的一种实现virtio设备的方法的流程示意图。
具体实施方式
47.为了能够更清楚地理解本公开的上述目的、特征和优点,下面将对本公开的方案进行进一步描述。需要说明的是,在不冲突的情况下,本公开的实施例及实施例中的特征可以相互组合。
48.在下面的描述中阐述了很多具体细节以便于充分理解本公开,但本公开还可以采用其他不同于在此描述的方式来实施;显然,说明书中的实施例只是本公开的一部分实施例,而不是全部的实施例。
49.图1是本公开实施例提供的一种实现virtio设备的系统的结构示意图,该系统应用于实现virtio设备的方法。如图1所示,该系统包括:主机(host)110和设备120,主机110中包括虚拟数据路径加速驱动(virtiodata path accelerationdriver,简称vdpa driver)1101和第一高速串行计算机扩展总线标准(peripheral component interconnect express,简称pcie)接口1102,设备120中包括vdpa设备(即vdpadevice)1201和第二pcie接口1202,vdpa driver1101和vdpa device1201通过第一pcie接口1102和第二pcie接口1202进行通信。vdpa driver 1101和第一pcie接口1102相连,vdpa device 1201和第二pcie接
口1202相连,第一pcie接口1102和第二pcie接口1202之间能够进行通信。
50.其中,virtio可以理解为一种i/o半虚拟化解决方案,是通用i/o设备虚拟化的程序,对半虚拟化hypervisor中的一组通用i/o设备的抽象。virtio设备可以理解为软件实现的虚拟i/o设备。设备120可以为计算机设备,也可以为电子设备,本实施例不做具体限制。vdpa driver1101可以理解为基于vdpa框架的设备驱动程序部件。vdpa框架可以理解为一个内核框架,其主要是为了virtio设备卸载到硬件设备而设计的。virtio协议规范即virtio定义的协议或者规范。控制面(control plane)可以理解为数据通信中控制信息的实现路径。数据面(data plane)可以理解为数据通信中数据通路的实现路径。
51.vdpa driver 1101根据vdpa框架和virtio协议规范实现virtio设备的控制面功能,即:vdpa driver 1101是将virtio设备的控制面功能实现在基于vdpa框架的vdpa驱动程序中。
52.vdpa device 1201根据第二pcie接口1202和virtio协议规范实现virtio设备的数据面功能,即:vdpa device 1201是将virtio设备的数据面功能卸载到硬件实现。
53.通过上述vdpa driver 1101和vdpa device 1201,两部分相组合抽象化为符合vdpa框架的virtio设备,从而实现了在对virtio设备进行硬件卸载时,对硬件部分和软件部分进行了统一的规划设计。
54.在本实施例中,vdpa driver,用于根据vdpa框架和virtio协议规范实现virtio设备的控制面功能;vdpa device,用于根据第二pcie接口和virtio协议规范实现virtio设备的数据面功能,通过vdpa框架使得系统能够兼容虚拟化技术和云原生技术生态,vdpa driver的使用使得系统更灵活,并且该系统能够支持软、硬件协同的内核框架,以及支持软、硬件协同的生态。
55.在本实施例中,可选的,所述主机中还包括共享内存,所述设备中还包括直接存储器访问dma,所述vdpa device基于所述dma与所述共享内存进行数据交互。
56.其中,直接存储器访问(direct memory access,dma)允许不同速度的硬件装置来沟通,不需要依赖于中央处理器(central processing unit,简称cpu)的大量中断负载。共享内存中可以包括许多数据或资源等。
57.具体的,主机110中包括主机操作系统(hostoperating system,简称host os),vdpa driver 1101和进程(process)基于host os运行。由于设备120中包括dma,因此vdpa device 1201根据dma能够和主机110中的共享内存进行数据交互,从而vdpa device 1201可以从主机110中的共享内存中获取数据或者将数据存储至共享内存中。
58.本实施例中,vdpa device根据dma与共享内存进行数据交互,更简单快捷,能够节省时间,提高工作效率。
59.图2是本公开实施例提供的另一种实现virtio设备的系统的结构示意图。本实施例是在上述实施例的基础上进行优化。可选的,本实施例对第二pcie接口的功能进行详细的解释说明。
60.如图2所示,该系统包括主机110和设备120,主机110中包括vdpa driver1101、第一pcie接口1102和共享内存1103,其中,vdpa driver1101、进程和共享内存1103基于host os运行;设备120中包括vdpadevice 0 1201-0、vdpadevice 1 1201-1、

、vdpadevice n 1201-n(n为大于1的正整数)、第二pcie接口1202和dma 1203。vdpadevice 0 1201-0、
vdpadevice 1 1201-1、

、vdpadevice n 1201-n都属于vdpa device 1201。
61.需要说明的是:共享内存1103和dma 1203在上一实施例中已经进行过说明,此处不再赘述。
62.图2的数据交互过程可以具体包括:进程和共享内存之间的数据交互,共享内存和dma之间的数据交互、dma和vdpadevice 0 1201-0、dma和vdpadevice 1 1201-1、

以及dma和vdpadevice n 1201-n之间的数据交互。
63.其中,第二pcie接口1202中包括至少一个物理功能pf接口,每个pf接口中包括至少一个寄存器组,每个寄存器组与一个vdpa device通信连接。
64.其中,物理功能(physical function,简称pf)接口可以理解为用于配置pcie设备相关的信息或者控制pcie设备的接口。
65.需要说明的是:寄存器组可以有多个,从而每个寄存器组能够与其对应的vdpa device通信连接,进而实现一个pf接口支持多个vdpa device,提高配置资源的利用率,本实施例对寄存器组的个数不做具体限制。
66.本实施例中的寄存器组可以配置在第二pcie接口1202的基地址寄存器(base address register,简称bar)空间中。bar空间可以理解为基地址寄存器所指向的存储空间。
67.示例性的,图2中第二pcie接口1202中包括一个pf接口,该pf接口中包含了n(n为大于1的正整数)个寄存器组,寄存器组0和vdpa device 0 1201-0通信连接,寄存器组1和vdpa device 1 1201-1通信连接,

,寄存器组n和vdpa device n 1201-n通信连接。
68.需要说明的是:第二pcie接口1202中还可以包含多个pf接口,本实施例不做具体限制。
69.在本实施例中,可选的,在第二pcie接口支持单根输入/输出虚拟化sr-iov时,pf接口能够配置生成vf接口;相应的,第二pcie接口中包括至少一个pf接口和至少一个vf接口,每个pf接口和每个vf接口中包括至少一个寄存器组,每个寄存器组与一个vdpa device通信连接。
70.其中,单根输入/输出虚拟化(single root input/output virtualization,简称sr-iov)可以理解为一种基于硬件的虚拟化解决方案,能够提高性能和可伸缩性,sr-iov标准允许在虚拟机之间高效共享pcie设备,它是在硬件中实现的,可以获得较好的i/o性能。在第二pcie接口支持sr-iov时,pf接口包含sr-iov功能结构,能够管理sr-iov的功能。虚拟功能(virtual function,简称vf)可以理解为与sr-iov中pf关联的功能。vf可以与pf以及与同一pf关联的其他vf共享一个或多个物理资源。vf拥有用于自身行为的配置资源。
71.需要说明的是:第二pcie接口1202中还可以包含多个pf接口和多个vf接口,本实施例不做具体限制。
72.在本实施例中,通过规划第二pcie接口的bar空间能够使得在第二pcie接口支持sr-iov时,pf接口和vf接口中包含多个寄存器组,根据多个寄存器组能够拓展多个vdpa device,从而提高资源的利用率,避免资源的浪费。
73.在本实施例中,可选的,所述vdpa driver,用于:
74.根据所述第二pcie接口访问相应的pf接口中包括的所有寄存器组,得到每个寄存器组分别对应的目标信息;
75.根据所有目标信息,确定与所述每个寄存器组分别对应的vdpa device。
76.其中,目标信息可以理解为与寄存器组相连接的目标vdpa device的身份信息。
77.具体的,由于pf接口布置在第二pcie接口1202中,vdpa driver 1101和第一pcie接口1102相连,第一pcie接口1102和第二pcie接口1202通讯连接,因此,vdpa driver根据第一pcie接口1102和第二pcie接口1202能够访问第二pcie接口1202中相应的pf接口中包括的所有寄存器组,具体可以根据pf接口的身份标识进行访问,例如,pf接口的名称和pf接口的标识号等。vdpa driver在访问pf接口中包括的所有寄存器组之后,就能够得到pf接口中每个寄存器组分别对应的目标信息,根据所有目标信息,就能够确定与每个寄存器组分别对应的vdpa device,即:确定哪个寄存器组与哪个vdpa device相连接。
78.在本实施例中,可选的,在第二pcie接口支持sr-iov时,pf接口能够配置生成vf接口;相应的,第二pcie接口中包括至少一个pf接口和至少一个vf接口,每个pf接口和每个vf接口中包括至少一个寄存器组,每个寄存器组与一个vdpa device通信连接;此时,所述vdpa driver,用于:根据所述第二pcie接口访问相应的pf接口和vf接口中包括的所有寄存器组,得到每个寄存器组分别对应的目标信息;根据所有目标信息,确定与所述每个寄存器组分别对应的vdpa device。
79.具体的,由于pf接口和vf接口布置在第二pcie接口1202中,因此,vdpa driver根据第一pcie接口1102和第二pcie接口1202能够访问第二pcie接口1202中相应的pf接口和vf接口中包括的所有寄存器组,具体可以根据pf接口和vf接口的身份标识进行访问,例如,pf接口的名称、vf接口的名称、pf接口的标识号以及vf接口的标识号等。vdpa driver在访问pf接口和vf接口中包括的所有寄存器组之后,就能够得到pf接口和vf接口中每个寄存器组分别对应的目标信息,根据所有目标信息,就能够确定与每个寄存器组分别对应的vdpa device,即:确定哪个寄存器组与哪个vdpa device相连接。本实施例中,通过确定每个寄存器组分别对应的vdpa device,有利于对多个vdpa device的管理以及访问,防止出错。
80.在本实施例中,可选的,所述vdpa driver,用于:
81.在得到每个寄存器组分别对应的目标信息之后,创建目标结构体实例,并将所有目标信息存储至所述目标结构体实例中。
82.其中,目标结构体实例可以理解为通过结构体变量所编写的结构体实例,主要用于存储与寄存器组对应的目标信息。
83.本实施例中,在获取到每个寄存器组分别对应的目标信息之后,通过创建目标结构体实例,并将所有目标信息存储至该目标结构体实例中,方便后续对目标信息的获取和使用,避免目标信息的遗失。
84.在本实施例中,可选的,所述vdpa driver,用于:
85.将接收数据的第一缓冲区信息写入与vdpa device对应的第一寄存器组;
86.所述vdpa device,用于根据所述第一寄存器组获取所述第一缓冲区信息,并将待发送数据写入与所述第一缓冲区信息对应的第一数据缓冲区中,并向所述vdpa driver发送所述待发送数据传输成功的消息,以使所述vdpa driver将所述第一缓冲区信息发送至所述vdpa框架。
87.其中,接收数据的第一缓冲区信息可以理解为记录第一数据缓冲区位置的信息。第一数据缓冲区可以理解为用于存储vdpa device向vdpa driver发送的数据的区域。待发
送数据可以理解为vdpa device将要向vdpa driver发送的数据。第一寄存器组可以理解为与vdpa device所对应的寄存器组。
88.具体的,vdpa device 1201向vdpa driver 1101发送数据的具体过程可以如下所示:
89.首先,vdpa driver 1101会定义接收数据的第一缓冲区信息,并将该第一缓冲区信息写入与vdpa device 1201对应的第一寄存器组中,以便后续vdpa device1201能够获取到该第一缓冲区信息。接着,vdpa device 1201通过访问第一寄存器组,能够获取到第一缓冲区信息,根据该第一缓冲区信息能够确定第一数据缓冲区位置,从而将待发送数据写入第一数据缓冲区中,在待发送数据写入完成后,向vdpa driver 1101发送待发送数据传输成功的消息,其中,该消息可以通过中断发送。vdpa driver 1101在收到vdpa device 1201发送的待发送数据传输成功的消息之后,根据该消息将第一缓冲区信息发送至vdpa框架,以便后续操作系统或者其他应用通过vdpa框架获取待发送数据。
90.本实施例中,通过第一缓冲区信息和第一寄存器组实现vdpa device向vdpa driver发送数据的过程,由于第一寄存器组与vdpadevice对应,因此上述发送数据的过程高效快捷,能够节省时间以及提高工作效率。
91.在本实施例中,可选的,所述vdpa driver,用于:
92.接收所述vdpa框架发送的所发数据的第二缓冲区信息,将所述第二缓冲区信息写入与vdpa device对应的第二寄存器组,并通过所述第二寄存器组中的目标寄存器向所述vdpa device发送读取与所述第二缓冲区信息对应的第二数据缓冲区中的数据的消息;
93.所述vdpa device,用于根据接收到的所述消息,从所述第二数据缓冲区中读取数据。
94.其中,发送数据的第二缓冲区信息可以理解为记录第二数据缓冲区位置的信息。第二数据缓冲区可以理解为用于存储vdpa driver向vdpa device发送的数据的区域。第二寄存器组可以理解为与vdpa device所对应的寄存器组。由于vdpa device可能有多个,因此,在同一个vdpa device用于接收数据和发送数据时,第一寄存器组和第二寄存器组为相同的寄存器组,其他情况下,第一寄存器组和第二寄存器组可以为不同的寄存器组。第一寄存器组和第二寄存器组中都可以包含多个寄存器,本实施例不做具体限制。目标寄存器可以理解为用于向vdpa device发送相应消息的寄存器。
95.具体的,vdpa driver 1101向vdpa device 1201发送数据的具体过程可以如下所示:
96.首先,vdpa driver 1101接收vdpa框架发送的所发数据的第二缓冲区信息,将该第二缓冲区信息写入与vdpa device 1201对应的第二寄存器组,并通过第二寄存器组中的目标寄存器能够向对应的vdpa device 1201发送读取与第二缓冲区信息对应的第二数据缓冲区中的数据的消息。vdpa device 1201在接收到vdpa driver 1101发送的读取与第二缓冲区信息对应的第二数据缓冲区中的数据的消息之后,根据该消息,能够从第二数据缓冲区中读取到对应的数据。
97.本实施例中,通过第二缓冲区信息和第二寄存器组实现vdpadriver向vdpa device发送数据的过程,由于第二寄存器组与vdpa device对应,因此上述发送数据的过程更加高效快捷,有利于节省时间以及提高工作效率。
98.图3是本公开实施例提供的一种实现virtio设备的方法的流程示意图,本实施例应用于实现virtio设备的系统。如图3所示,该系统包括:主机和设备,所述主机中包括vdpa driver和第一pcie接口,所述设备中包括vdpa device和第二pcie接口,所述vdpa driver和所述vdpa device通过所述第一pcie接口和所述第二pcie接口进行通信,该方法具体包括如下:
99.s310,vdpa driver根据vdpa框架和virtio协议规范实现virtio设备的控制面功能;
100.s320,vdpa device根据第二pcie接口和virtio协议规范实现virtio设备的数据面功能。
101.在本实施例中,可选的,所述第二pcie接口中包括至少一个物理功能pf接口,每个pf接口中包括至少一个寄存器组,每个寄存器组与一个vdpa device通信连接。
102.在本实施例中,可选的,该方法还包括:
103.所述vdpa driver根据所述第二pcie接口访问相应的pf接口中包括的所有寄存器组,得到每个寄存器组分别对应的目标信息;
104.根据所有目标信息,确定与所述每个寄存器组分别对应的vdpa device。
105.在本实施例中,可选的,该方法还包括:
106.所述vdpa driver在得到每个寄存器组分别对应的目标信息之后,创建目标结构体实例,并将所有目标信息存储至所述目标结构体实例中。
107.在本实施例中,可选的,该方法还包括:
108.所述vdpa driver将接收数据的第一缓冲区信息写入与vdpadevice对应的第一寄存器组;
109.所述vdpa device根据所述第一寄存器组获取所述第一缓冲区信息,并将待发送数据写入与所述第一缓冲区信息对应的第一数据缓冲区中,并向所述vdpa driver发送所述待发送数据传输成功的消息,以使所述vdpa driver将所述第一缓冲区信息发送至所述vdpa框架。
110.在本实施例中,可选的,该方法还包括:
111.所述vdpa driver接收所述vdpa框架发送的所发数据的第二缓冲区信息,将所述第二缓冲区信息写入与vdpa device对应的第二寄存器组,并通过所述第二寄存器组中的目标寄存器向所述vdpa device发送读取与所述第二缓冲区信息对应的第二数据缓冲区中的数据的消息;
112.所述vdpa device根据接收到的所述消息,从所述第二数据缓冲区中读取数据。
113.在本实施例中,可选的,所述第二pcie接口支持单根输入/输出虚拟化sr-iov功能。
114.在本实施例中,可选的,所述主机中还包括共享内存,所述设备中还包括直接存储器访问dma,所述vdpa device基于所述dma与所述共享内存进行数据交互。
115.通过本公开实施例提供的实现virtio设备的方法,首先vdpa driver根据vdpa框架和virtio协议规范实现virtio设备的控制面功能,其次vdpa device根据第二pcie接口和virtio协议规范实现virtio设备的数据面功能,通过vdpa框架使得系统能够兼容虚拟化技术和云原生技术生态,vdpa driver的使用使得系统更灵活,并且该系统能够支持软、硬
件协同的内核框架,以及支持软、硬件协同的生态。
116.本公开实施例还提供了一种包含计算机可执行指令的存储介质,所述计算机可执行指令在由计算机处理器执行时用于实现本公开实施例所提供的实现virtio设备的方法。
117.当然,本公开实施例所提供的一种包含计算机可执行指令的存储介质,其计算机可执行指令不限于如上所述的方法操作,还可以执行本公开任意实施例所提供的实现virtio设备的方法中的相关操作。
118.通过以上关于实施方式的描述,所属领域的技术人员可以清楚地了解到,本公开可借助软件及必需的通用硬件来实现,当然也可以通过硬件实现,但很多情况下前者是更佳的实施方式。基于这样的理解,本公开的技术方案本质上或者说对现有技术做出贡献的部分可以以软件产品的形式体现出来,该计算机软件产品可以存储在计算机可读存储介质中,如计算机的软盘、只读存储器(read-only memory,rom)、随机存取存储器(random access memory,ram)、闪存(flash)、硬盘或光盘等,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本公开各个实施例所述的方法。
119.值得注意的是,上述实现virtio设备的系统的实施例中,所包括的各个单元和模块只是按照功能逻辑进行划分的,但并不局限于上述的划分,只要能够实现相应的功能即可;另外,各功能单元的具体名称也只是为了便于相互区分,并不用于限制本公开的保护范围。
120.需要说明的是,在本文中,诸如“第一”和“第二”等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个
……”
限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
121.以上所述仅是本公开的具体实施方式,使本领域技术人员能够理解或实现本公开。对这些实施例的多种修改对本领域的技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本公开的精神或范围的情况下,在其它实施例中实现。因此,本公开将不会被限制于本文所述的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。
再多了解一些

本文用于企业家、创业者技术爱好者查询,结果仅供参考。

发表评论 共有条评论
用户名: 密码:
验证码: 匿名发表

相关文献